KR20160087950A - 게이트 구동 회로 - Google Patents

게이트 구동 회로 Download PDF

Info

Publication number
KR20160087950A
KR20160087950A KR1020150006806A KR20150006806A KR20160087950A KR 20160087950 A KR20160087950 A KR 20160087950A KR 1020150006806 A KR1020150006806 A KR 1020150006806A KR 20150006806 A KR20150006806 A KR 20150006806A KR 20160087950 A KR20160087950 A KR 20160087950A
Authority
KR
South Korea
Prior art keywords
control
output
signal
transistor
electrode
Prior art date
Application number
KR1020150006806A
Other languages
English (en)
Other versions
KR102282028B1 (ko
Inventor
김종희
김철호
임재근
서영완
채종철
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020150006806A priority Critical patent/KR102282028B1/ko
Priority to US14/966,469 priority patent/US9875710B2/en
Priority to CN201610009543.9A priority patent/CN105788547B/zh
Priority to JP2016002457A priority patent/JP6905796B2/ja
Publication of KR20160087950A publication Critical patent/KR20160087950A/ko
Application granted granted Critical
Publication of KR102282028B1 publication Critical patent/KR102282028B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • G11C19/287Organisation of a multiplicity of shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/041Temperature compensation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Engineering & Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

게이트 구동 회로는 표시 패널에 포함된 제1 및 제2 게이트 라인들을 각각 구동하는 제1 및 제2 구동 스테이지들 포함한다. 상기 제1 구동 스테이지는 출력 트랜지스터들, 제1 게이트 신호가 출력되기 이전에, 입력 단자를 통해 상기 제2 구동 스테이지로부터 수신된 신호를 기반으로 상기 제어 노드의 전위를 제어하는 제1 제어 트랜지스터 및 상기 제1 게이트 신호가 출력되는 동안에 제1 캐리 신호를 제1 제어 트랜지스터의 상기 입력 전극에 제공하는 제2 제어 트랜지스터를 포함한다.

Description

게이트 구동 회로{GATE DRIVING CIRCUIT}
본 발명은 표시 장치의 구동 회로에 관한 것으로, 좀 더 상세하게는 표시 패널에 집적된 게이트 구동 회로에 관한 것이다.
표시 장치는 복수의 게이트 라인들, 복수의 데이터 라인들, 및 복수의 화소들을 포함한다. 복수의 화소들 각각은 복수의 게이트 라인들 및 복수의 데이터 라인들과 각각 연결된다. 표시 장치는 복수의 게이트 라인들을 각각 제어하는 게이트 구동 회로 및 복수의 데이터 라인들을 각각 제어하는 데이터 구동 회로를 포함한다. 게이트 구동 회로는 복수의 게이트 라인들 각각에 게이터 신호를 제공하고, 데이터 구동 회로는 복수의 데이터 라인들 각각에 데이터 신호를 제공한다.
게이트 구동 회로는 복수의 구동 스테이지 회로들(이하에서, '구동 스테이지'라 칭한다.)을 포함하는 쉬프트 레지스터를 포함한다. 복수의 구동 스테이지들 각각은 복수의 게이트 라인들 각각에 대응하는 게이트 신호를 출력한다. 복수의 구동 스테이지들 각각은 유기적으로 연결된 복수의 트랜지스터들을 포함한다.
본 발명의 목적은 열화 및 불량률이 감소된 트랜지스터들을 포함하는 게이트 구동 회로를 제공하는데 있다.
본 발명의 실시 예에 따른 게이트 구동 회로는 표시 패널에 포함된 제1 및 제2 게이트 라인들을 각각 구동하는 제1 및 제2 구동 스테이지들 포함한다. 상기 제1 구동 스테이지는 제어 노드에 접속된 제어 전극, 클럭 신호를 수신하는 입력 전극, 및 상기 클럭 신호를 기반으로 생성된 제1 게이트 신호를 출력하는 출력 전극을 포함하는 제1 출력 트랜지스터; 상기 제어 노드에 접속된 제어 전극, 상기 클럭 신호를 수신하는 입력 전극, 상기 클럭 신호를 기반으로 생성된 제1 캐리 신호를 출력하는 출력 전극을 포함하는 제2 출력 트랜지스터; 상기 제1 게이트 신호가 출력되기 이전에, 입력 단자를 통해 상기 제2 구동 스테이지로부터 수신된 신호를 기반으로 상기 제어 노드의 전위를 제어하는 제1 제어 트랜지스터; 및 상기 제1 게이트 신호가 출력되는 동안에 상기 제1 캐리 신호를 상기 제1 제어 트랜지스터의 상기 입력 전극에 제공하는 제2 제어 트랜지스터를 포함한다.
실시 예로서, 상기 제2 구동 스테이지로부터 수신된 신호는 상기 제2 구동 스테이지의 제2 캐리 신호이다.
실시 예로서, 상기 제1 제어 트랜지스터는 상기 입력 단자에 공통으로 접속된 입력 전극과 제어 전극, 및 상기 제어 노드에 접속된 출력 전극을 포함한다.
실시 예로서, 상기 제2 제어 트랜지스터는 상기 제1 캐리 신호를 공통으로 수신하는 입력 전극과 제어 전극, 및 상기 제1 제어 트랜지스터의 상기 입력 전극에 접속된 출력 전극을 포함한다.
실시 예로서, 상기 게이트 구동 회로는 상기 표시 패널에 포함된 제3 및 제4 게이트 라인들을 각각 구동하는 제3 및 제4 구동 스테이지들을 더 포함하고, 상기 제1 구동 스테이지는 상기 클럭 신호를 수신하고, 수신된 클럭 신호를 기반으로 출력 노드의 스위칭 신호를 출력하는 인버터부; 상기 제1 출력 트랜지스터의 출력 전극 및 제1 전압 입력 단자 사이에 제공되고, 상기 출력 노드의 상기 스위칭 신호 또는 제1 제어 단자를 통해 상기 제3 구동 스테이지로부터 수신되는 신호에 응답하여 상기 제1 출력 트랜지스터의 출력 단자로 상기 제1 전압 입력 단자를 통해 수신되는 제1 방전 전압을 제공하는 제1 풀다운부; 및 상기 제2 출력 트랜지스터의 출력 전극 및 제2 전압 입력 단자 사이에 제공되고, 상기 출력 노드의 스위칭 신호 또는 제2 제어 단자를 통해 상기 제4 구동 스테이지로부터 수신되는 신호에 응답하여 상기 제2 출력 트랜지스터의 출력 단자로 상기 제2 전압 입력 단자를 통해 수신되는 제2 방전 전압을 제공하는 제2 풀다운부를 더 포함한다.
실시 예로서, 상기 제3 구동 스테이지로부터 수신되는 신호는 제3 캐리 신호이고, 상기 제4 구동 스테이지로부터 수신되는 신호는 제4 캐리 신호이다.
실시 예로서, 상기 제1 캐리 신호는 상기 제2 구동 스테이지의 입력 단자로 제공되고, 상기 제2 캐리 신호는 상기 제3 구동 스테이지의 입력 단자로 제공되며, 상기 제3 캐리 신호는 상기 상기 제4 구동 스테이지의 입력 단자로 제공된다.
실시 예로서, 상기 제1 풀다운부는 제1 및 제2 풀다운 트랜지스터를 포함한다. 상기 제1 풀다운 트랜지스터는 상기 제1 전압 입력 단자와 접속된 입력 전극; 상기 출력 노드와 접속된 제어 전극; 및 상기 제1 출력 트랜지스터의 출력 전극과 접속된 출력 전극을 포함하고, 상기 제2 풀다운 트랜지스터는 상기 제1 전압 입력 단자와 접속된 입력 전극; 상기 제1 제어 단자와 접속된 제어 전극; 및 상기 제1 출력 트랜지스터의 출력 전극과 접속된 출력 전극을 포함하고, 상기 제1 풀다운 트랜지스터는 상기 스위칭 신호에 의해 구동되고, 상기 제2 풀다운 트랜지스터는 상기 제3 캐리 신호에 의해 구동된다.
실시 예로서, 상기 제2 풀다운부는 제1 및 제2 풀다운 트랜지스터들을 포함하고, 상기 제1 풀다운 트랜지스터는 상기 제2 전압 입력 단자와 접속된 입력 전극; 상기 출력 노드와 접속된 제어 전극; 및 상기 제2 출력 트랜지스터의 출력 전극과 접속된 출력 전극을 포함하고, 상기 제2 풀다운 트랜지스터는 상기 제2 전압 입력 단자와 접속된 입력 전극; 상기 제2 제어 단자와 접속된 제어 전극; 및 상기 제2 출력 트랜지스터의 출력 전극과 접속된 출력 전극을 포함하고, 상기 제1 풀다운 트랜지스터는 상기 스위칭 신호에 의해 구동되고, 상기 제2 풀다운 트랜지스터는 상기 제4 캐리 신호에 의해 구동된다.
실시 예로서, 상기 제1 구동 스테이지는 상기 제어 노드 및 상기 제2 전압 입력 단자 사이에 직렬 연결되고, 상기 제1 제어 단자를 통해 수신되는 상기 제3 캐리 신호에 응답하여 상기 제어 노드로 상기 제2 방전 전압을 제공하는 적어도 하나의 제3 제어 트랜지스터; 및 상기 제어 노드 및 상기 제2 전압 입력 단자 사이에 직렬 연결되고, 상기 스위칭 신호에 응답하여 상기 제어 노드로 상기 제2 방전 전압을 제공하는 적어도 하나의 제4 제어 트랜지스터를 더 포함한다.
본 발명의 다른 실시 예에 따른 게이트 구동 회로는 표시 패널에 포함된 제1 및 제2 게이트 라인들을 각각 구동하는 제1 및 제2 구동 스테이지들 포함한다. 상기 제1 구동 스테이지는 제어 노드의 전압에 응답하여, 클럭 신호를 기반으로 생성된 제1 게이트 신호 및 제1 캐리 신호를 출력하는 출력부; 상기 제2 구동 스테이지로부터 출력되는 제2 캐리 신호를 기반으로 상기 제어 노드의 전압을 제어하는 제어부; 상기 클럭 신호를 기반으로 생성된 스위칭 신호를 출력하는 인버터부; 및 상기 제1 게이트 신호가 출력된 이후에, 상기 출력부로부터 출력되는 상기 제1 게이트 신호 및 제1 캐리 신호의 전압들을 다운시키는 풀다운부를 포함하고, 상기 제어부는 상기 제1 게이트 신호가 출력되는 동안 상기 제1 캐리 신호에 응답하여 상기 제2 캐리 신호를 소정의 레벨만큼 상승시킨다.
실시 예로서, 상기 제어부는 상기 제2 캐리 신호를 기반으로 상기 제어 노드의 전위를 제어하는 제1 제어 트랜지스터; 및 상기 제1 캐리 신호에 응답하여 상기 제2 캐리 신호를 상기 소정의 레벨만큼 상승시키는 제2 제어 트랜지스터를 포함한다.
실시 예로서, 상기 제1 제어 트랜지스터는 상기 제어 노드와 접속된 출력 전극; 상기 제2 캐리 신호를 공통으로 수신하는 입력 전극 및 제어 전극을 포함하고, 상기 제2 제어 트랜지스터는 상기 제1 캐리 신호를 수신하는 입력 전극, 및 상기 제1 제어 트랜지스터의 입력 전극에 공통으로 접속된 입력 전극 및 제어 전극을 포함한다.
실시 예로서, 상기 출력부는 상기 클럭 신호를 수신하는 입력 전극; 상기 제어 노드와 접속된 제어 전극; 및 상기 제1 게이트 신호를 출력하는 출력 전극을 포함하는 제1 출력 트랜지스터; 및 상기 클럭 신호를 수신하는 입력 전극; 상기 제어 노드와 접속된 제어 전극; 및 상기 제1 캐리 신호를 출력하는 출력 전극을 포함하는 제2 출력 트랜지스터를 포함한다.
실시 예로서, 상기 게이트 구동 회로는 상기 표시 패널에 포함된 제3 및 제4 게이트 라인들을 각각 구동하는 제3 및 제4 구동 스테이지들을 더 포함하고, 상기 제어부는, 상기 제어 노드 및 제1 전압 입력 단자 사이에 직렬 연결되고, 상기 제1 제어 단자를 통해 상기 제3 구동 스테이지로부터 수신되는 제3 캐리 신호에 응답하여 상기 제어 노드로 제1 방전 전압을 제공하는 적어도 하나의 제3 제어 트랜지스터; 및 상기 제어 노드 및 상기 제1 전압 입력 단자 사이에 직렬 연결되고, 상기 스위칭 신호에 응답하여 상기 제어 노드로 상기 제2 방전 전압을 제공하는 적어도 하나의 제4 제어 트랜지스터를 더 포함한다.
실시 예로서, 상기 풀다운부는 상기 스위칭 신호 또는 상기 제3 구동 스테이지로부터의 상기 제3 캐리 신호에 응답하여 상기 제1 게이트 신호를 다운시키는 제1 풀다운부; 및 상기 스위칭 신호 또는 상기 제4 구동 스테이지로부터의 제4 캐리 신호에 응답하여, 상기 제1 캐리 신호를 다운시키는 제2 풀다운부를 포함한다.
실시 예로서, 상기 제1 풀다운부는 제1 및 제2 풀다운 트랜지스터들을 포함하고, 상기 제1 풀다운 트랜지스터는 제2 전압 입력 단자와 접속된 입력 전극; 상기 스위칭 신호를 수신하는 제어 전극; 및 상기 제1 출력 트랜지스터의 출력 단자와 접속된 출력 단자를 포함하고, 상기 제2 풀다운 트랜지스터는 상기 제2 전압 입력 단자와 접속된 입력 전극; 상기 제3 캐리 신호를 수신하는 제어 전극; 및 상기 제1 출력 트랜지스터의 출력 단자와 접속된 출력 단자를 포함한다.
실시 예로서, 상기 제2 풀다운부는 제1 및 제2 풀다운 트랜지스터들을 포함하고, 상기 제1 풀다운 트랜지스터는 제2 전압 입력 단자와 접속된 입력 전극; 상기 스위칭 신호를 수신하는 제어 전극; 및 상기 제2 출력 트랜지스터의 출력 단자와 접속된 출력 단자를 포함하고, 상기 제2 풀다운 트랜지스터는 상기 제2 전압 입력 단자와 접속된 입력 전극; 상기 제4 캐리 신호를 수신하는 제어 전극; 및 상기 제2 출력 트랜지스터의 출력 단자와 접속된 출력 단자를 포함한다.
실시 예로서, 상기 제1 캐리 신호는 상기 제3 구동 스테이지의 입력 단자로 제공되고, 상기 제3 캐리 신호는 상기 제4 구동 스테이지의 입력 단자로 제공된다.
실시 예로서, 상기 제어부는 상기 제어 노드 및 상기 제1 전압 입력 단자 사이에 직렬 연결되고, 상기 제3 캐리 신호에 응답하여 상기 제어 노드로 제1 방전 전압을 제공하는 적어도 하나의 제1 제어 트랜지스터; 및 상기 제어 노드 및 상기 제1 전압 입력 단자 사이에 직렬 연결되고, 상기 스위칭 신호에 응답하여 상기 제어 노드로 상기 제1 방전 전압을 제공하는 적어도 하나의 제2 제어 트랜지스터를 포함한다.
본 발명의 일 실시예에 따른 게이트 구동 회로는 i-1 번째(여기서 i는 이상의 자연수) 게이트 라인 및 i번째 게이트 라인에 i-1번째 게이트 신호 및 i번째 게이트 신호를 각각 출력하는 제i-1번째 구동 스테이지 및 i번째 구동 스테이지를 포함한다. 상기 i번째 구동 스테이지는, 제어 노드에 접속된 제어 전극, 클럭 신호를 수신하는 입력 전극, 및 상기 i번째 게이트 신호를 출력하는 출력 전극을 포함하는 제1 출력 트랜지스터; 상기 제어 노드에 접속된 제어 전극, 상기 클럭 신호를 수신하는 입력 전극, i번째 캐리 신호를 출력하는 출력 전극을 포함하는 제2 출력 트랜지스터; 상기 제2 구동 스테이지로부터 수신된 i-1번째 캐리 신호를 상기 제어 노드에 출력하는 제1 제어 트랜지스터; 및 상기 i번째 캐리 신호를 상기 제1 제어 트랜지스터의 상기 입력 전극에 출력하는 제2 제어 트랜지스터를 포함한다.
본 발명에 따르면, 이전 스테이지로부터 출력된 캐리 신호가 제1 제어 트랜지스터를 통해 제어 노드에 제공된다. 상기 제어 노드는 출력 트랜지스터들의 제어 전극들이 접속된다. 해당 스테이지의 게이트 신호가 출력되는 동안에 상기 제1 제어 트랜지스터의 입력전극 및 제어전극이 접속된 출력 노드에 해당 스테이지의 캐리 신호가 인가된다. 따라서, 해당 스테이지의 게이트 신호가 출력되는 동안에 제1 제어 트랜지스터의 드레인-소스 전압이 감소된다. 따라서, 제1 제어 트랜지스터의 열화 및 불량률이 감소된다.
도 1은 본 발명의 실시 예에 따른 표시 장치의 평면도이다.
도 2는 본 발명의 실시 예에 따른 표시 장치에서 사용되는 신호들의 타이밍도이다.
도 3은 도 1의 복수의 화소들 중 어느 하나의 화소를 예시적으로 보여주는 등가 회로도이다.
도 4는 도 1의 복수의 화소들 중 어느 하나의 화소를 예시적으로 보여주는 단면도이다.
도 5는 도 1의 게이트 구동 회로를 상세하게 보여주는 블록도이다.
도 6은 도 5의 복수의 구동 스테이지들 중 제3 구동 스테이지를 예시적으로 보여주는 회로도이다.
도 7은 도 6의 제2 구동 스테이지의 입출력 신호의 파형도이다.
도 8은 본 발명에 따른 효과를 설명하기 위한 시뮬레이션 그래프이다.
이하에서, 본 발명이 속하는 기술 분야에서 통상의 기술을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 정도로 상세하게 설명하기 위하여 본 발명의 실시 예들을 첨부된 도면들을 참조하여 설명하기로 한다.
도 1은 본 발명의 실시 예에 따른 표시 장치의 평면도이다. 도 2는 본 발명의 실시 예에 따른 표시 장치에서 사용되는 신호들의 타이밍도이다. 도 1 및 도 2를 참조하면, 표시 장치(100)는 표시 패널(DP, Display Panel), 게이트 구동 회로(110), 및 데이터 구동 회로(120)를 포함한다.
표시 패널(DP)은 액정 표시 패널(liquid crystal display panel), 유기 발광 표시 패널(organic light emitting display panel), 전기 영동 표시 패널(electrophoretic display panel), 일렉트로웨팅 표시 패널(electrowetting display panel) 등과 같은 다양한 표시 패널을 포함할 수 있다.
이하에서, 간결한 설명을 위하여, 표시 패널(DP)은 액정 표시 패널인 것으로 가정한다. 그러나, 본 발명에 따른 표시 패널(DP)이 이에 한정되는 것은 아니며, 본 발명에 따른 표시 패널(DP)은 상술된 표시 패널들 또는 다른 표시 패널들로 구현될 수 있다. 예시적으로, 액정 표시 패널을 포함하는 액정 표시 장치는 편광자(미도시), 백라이트 유닛(미도시) 등을 더 포함할 수 있다.
표시 패널(DP)은 제1 기판(DS1) 및 제1 기판(DS1)과 이격된 제2 기판(DS2)을 포함한다. 예시적으로, 표시 패널(DP)은 제1 기판(DS1) 및 제2 기판(DS2) 사이에 배치된 액정층을 더 포함한다. 표시 패널(DP)의 평면상에서, 표시 패널(DP)은 복수의 화소들(PX11~PXnm)이 배치된 표시 영역(DA) 및 표시 영역을 둘러싸는 비표시영역(NDA)을 포함한다.
표시 패널(DP)은 제1 기판(DS1) 상에 배치된 복수의 게이트 라인들(GL1~GLn) 및 복수의 데이터 라인들(DL1~DLm)을 포함한다. 복수의 게이트 라인들(GL1~GLn) 및 복수의 데이터 라인들(DL1~DLm)은 서로 교차되어 배치된다. 복수의 게이트 라인들(GL1~GLn)은 게이트 구동 회로(110)와 연결된다. 복수의 데이터 라인들(DL1~DLm)은 데이터 구동 회로(120)와 연결된다.
복수의 화소들(PX11~PXnm) 각각은 복수의 게이트 라인들(GL1~GLn) 중 대응하는 게이트 라인 및 복수의 데이터 라인들(DL1~DLm) 중 대응하는 데이터 라인에 각각 연결된다. 복수 개의 화소들(PX11~PXnm)은 표시하는 컬러에 따라 복수 개의 그룹들로 구분될 수 있다. 복수 개의 화소들(PX11~PXnm)은 주요색(primary color) 중 하나를 표시할 수 있다. 주요색은 레드, 그린, 블루, 및 화이트를 포함할 수 있다. 한편, 이에 제한되는 것은 아니고, 주요색은 옐로우, 시안, 마젠타 등 다양한 색상을 더 포함할 수 있다.
예시적으로, 비록 도면에 도시되지는 않았으나, 표시 패널(DP)은 제1 기판(DS1)의 비표시영역(NDA)에 배치된 더미 게이트 라인을 더 포함할 수 있다. 예시적으로, 더미 게이트 라인에는 화소들이 연결되지 않을 수 있다. 더미 게이트 라인은 게이트 구동 회로(110)와 연결될 수 있다.
게이트 구동 회로(110) 및 데이터 구동 회로(120)는 신호 제어부(SC, 예를 들어, 타이밍 컨트롤러)로부터 제어 신호를 수신한다. 신호 제어부(SC)는 메인 회로 기판(MCB)에 실장될 수 있다. 신호 제어부(SC)는 외부 그래픽 제어부(미도시)로부터 영상 데이터 및 제어 신호를 수신한다. 제어 신호는 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 데이터 인에이블 신호 및 클럭 신호들을 포함할 수 있다.
수직 동기 신호(Vsync)는 프레임 구간들(Fn-1, Fn, Fn+1)을 구별하는 신호이다. 수평 동기 신호(Hsync)는 수평 구간들(HP)을 구별하는 신호, 즉 행 구별 신호이다. 데이터 인에이블 신호는 데이터가 들어오는 구역을 표시하기 위한 신호로써, 데이터가 출력되는 구간 동안만 하이 레벨이다. 클럭 신호는 일정 주기 간격으로 토글하는 신호이다.
게이트 구동 회로(110)는 프레임 구간들(Fn-1, Fn, Fn+1) 동안에 신호 제어부(SC)로부터 수신한 제어 신호(이하, 게이트 제어 신호)에 기초하여 게이트 신호들(GS1~GSn)을 생성하고, 게이트 신호들(GS1~GSn)를 복수 개의 게이트 라인들(GL1~GLn)에 출력한다. 게이트 신호들(GS1~GSn)은 수평 구간들(HP)에 대응하게 순차적으로 출력될 수 있다. 게이트 구동 회로(110)는 박막 공정을 통해 화소들(PX11~PXnm)과 함께 형성될 수 있다. 예시적으로, 게이트 구동 회로(110)는 비표시영역(NDA)에 ASG(Amorphous Silicon TFT Gate driver circuit) 형태 또는 OSG(Oxide Semiconductor TFT Gate driver circuit) 형태로 실장 될 수 있다.
예시적으로, 표시 장치(100)는 적어도 2개 이상의 게이트 구동 회로들을 포함할 수 있다. 적어도 2개 이상의 게이트 구동 회로들 중 일부는 복수 개의 게이트 라인들(GL1~GLn)의 좌측 말단들(즉, 제1 방향의 말단)에 연결되고, 나머지는 복수 개의 게이트 라인들(GL1~GLn)의 우측 말단들(즉, 제2 방향의 말단)에 연결될 수 있다. 또한, 적어도 2개 이상의 게이트 구동 회로들 중 일부는 홀수 번째 게이트 라인들에 연결되고, 나머지는 짝수 번째 게이트 라인들에 연결될 수 있다.
데이터 구동 회로(120)는 신호 제어부(SC)로부터 수신된 제어 신호(이하에서, '데이터 신호'라 칭한다.)를 응답하여 신호 제어부(SC)로부터 제공된 영상 데이터를 기반으로 계조 전압들을 생성한다. 데이터 구동 회로(120)는 계조 전압들을 데이터 전압들(DS)로써 복수의 데이터 라인들(DL1~DLm)에 제공한다.
데이터 전압들(DS)은 공통 전압에 대하여 양의 값을 갖는 정극성 데이터 전압들 및/또는 음의 값을 갖는 부극성 데이터 전압들을 포함할 수 있다. 각각의 수평 구간들(HP) 동안에 데이터 라인들(DL1~DLm)에 인가되는 데이터 전압들 일부는 정극성을 갖고, 다른 일부는 부극성을 가질 수 있다. 데이터 전압들(DS)의 극성은 액정의 열화를 방지하기 위하여 프레임 구간들(Fn-1, Fn, Fn+1)에 따라 반전될 수 있다. 데이터 구동 회로(120)는 반전 신호에 응답하여 프레임 구간 단위로 반전된 데이터 전압들을 생성할 수 있다.
데이터 구동 회로(120)는 구동 칩(121) 및 구동 칩(121)이 실장된 연성 회로 기판(122)을 포함할 수 있다. 데이터 구동 회로(120)는 복수의 구동 칩들(121) 및 복수의 연성 회로 기판들(122)을 포함할 수 있다. 연성 회로 기판(122)은 메인 회로 기판(MCB)과 제1 기판(DS1)을 전기적으로 연결한다. 복수의 구동 칩들(121)은 복수의 데이터 라인들(DL1~DLm) 중 대응하는 데이터 라인들을 구동할 수 있다. 예를 들어, 복수의 구동 칩들(121)은 복수의 데이터 라인들(DL1~DLm) 중 대응하는 데이터 라인들에 대응하는 데이터 신호(또는 데이터 전압)을 제공할 수 있다. 예시적으로, 복수의 구동 칩들(121) 중 어느 하나는 복수의 데이터 라인들(DL1~DLm) 중 적어도 두 개의 데이터 라인을 구동할 수 있다.
도 1은 테이프 캐리어 패키지(TCP; Tape Carrier Package) 타입의 데이터 구동 회로(120)를 예시적으로 도시하였다. 예시적으로, 데이터 구동 회로(120)는 칩 온 글래스(COG: Chip on Glass) 방식으로 제1 기판(DS1)의 비표시영역(NDA) 상에 배치될 수 있다.
도 3은 도 1의 복수의 화소들 중 어느 하나의 화소를 예시적으로 보여주는 등가 회로도이다. 도 4는 도 1의 복수의 화소들 중 어느 하나의 화소를 예시적으로 보여주는 단면도이다. 예시적으로, 도 1의 복수의 화소들(PX11~PXnm) 각각은 도 3 및 도 4에 도시된 화소(PXij)와 유사한 구조를 가질 수 있다.
도 3 및 도 4를 참조하면, 화소(PXij)는 화소 박막 트랜지스터(TR, 이하에서, '화소 트랜지스터'라 칭한다.), 액정 캐패시터(Clc), 및 스토리지 캐패시터(Cst)를 포함한다. 이하에서 기재되는 트랜지스터는 박막 트랜지스터를 의미한다. 예시적으로, 스토리지 캐패시터(Cst)는 생략될 수 있다.
화소 트랜지스터(TR)는 제i 게이트 라인(GLi) 및 제j 데이터 라인(DLj)과 전기적으로 연결된다. 예를 들어, 화소 트랜지스터(TR)의 제어 전극은 제i 게이트 라인(GLi)과 전기적으로 연결되고, 입력 전극은 제j 데이터 라인(DLj)과 전기적으로 연결된다. 화소 트랜지스터(TR)는 제i 게이트 라인(GLi)으로부터 수신한 게이트 신호에 응답하여, 제j 데이터 라인(DLj)으로부터 수신한 데이터 신호에 대응하는 화소 전압을 출력한다.
액정 커패시터(Clc)는 화소 트랜지스터(TR)의 출력 전극과 전기적으로 연결되고, 화소 트랜지스터(TR)로부터 출력된 화소 전압을 충전한다. 액정 커패시터(Clc)에 충전된 전하량에 따라 액정층(LCL)에 포함된 액정 방향자의 배열이 변화된다. 액정 방향자의 배열에 따라 액정층으로 입사된 광은 투과되거나 차단된다.
스토리지 커패시터(Cst)는 액정 커패시터(Clc)에 병렬로 연결된다. 스토리지 커패시터(Cst)는 액정 방향자의 배열을 일정한 구간 동안 유지시킨다.
도 4에 도시된 바와 같이, 화소 트랜지스터(TR)는 제i 게이트 라인(GLi)에 연결된 제어 전극(GE), 제어 전극(GE)에 중첩하는 활성화부(AL), 제j 데이터 라인(DLj)에 연결된 입력 전극(SE), 및 입력 전극(SE)과 이격되어 배치된 출력 전극(DE)을 포함한다.
액정 커패시터(Clc)는 화소전극(PE)과 공통전극(CE)을 포함한다. 스토리지 커패시터(Cst)는 화소전극(PE)과 스토리지 라인(STL)의 일부분을 포함한다.
제1 기판(DS1)의 상부 면에 제i 게이트 라인(GLi) 및 스토리지 라인(STL)이 배치된다. 제어 전극(GE)은 제i 게이트 라인(GLi)으로부터 분기된다. 제i 게이트 라인(GLi) 및 스토리지 라인(STL)은 알루미늄(Al), 은(Ag), 구리(Cu), 몰리브덴(Mo), 크롬(Cr), 탄탈륨(Ta), 티타늄(Ti) 등의 금속 또는 이들의 합금 등을 포함할 수 있다. 제i 게이트 라인(GLi) 및 스토리지 라인(STL)은 다층 구조, 예컨대 티타늄 층과 구리 층을 포함할 수 있다.
제1 기판(DS1)의 에 제어 전극(GE) 및 스토리지 라인(STL)을 커버하는 제1 절연층(10)이 배치된다. 제1 절연층(10)은 무기물 및 유기물 중 적어도 어느 하나를 포함할 수 있다. 제1 절연층(10)은 유기막이거나, 무기막일 수 있다. 제1 절연층(10)은 다층 구조, 예컨대 실리콘 나이트라이드층과 실리콘 옥사이드층을 포함할 수 있다.
제1 절연층(10) 상에 제어 전극(GE)과 중첩하는 활성화부(AL)가 배치된다. 활성화부(AL)는 반도체층(SCL)과 오믹 컨택층(OCL)을 포함할 수 있다. 제1 절연층(10) 상에 반도체층(SCL)이 배치되고, 반도체층(SCL) 상에 오믹 컨택층(OCL)이 배치된다.
반도체층(SCL)은 아몰포스 실리콘 또는 폴리 실리콘을 포함할 수 있다. 또한, 반도체층(SCL)은 금속 산화물 반도체를 포함할 수 있다. 오믹 컨택층(OCL)은 반도체층보다 고밀도로 도핑된 도펀트를 포함할 수 있다. 오믹 컨택층(OCL)은 이격된 2개의 부분을 포함할 수 있다. 본 발명의 일 실시예에서 오믹 컨택층(OCL)은 일체의 형상을 가질 수 있다.
활성화부(AL) 상에 출력 전극(DE)과 입력 전극(SE)이 배치된다. 출력 전극(DE)과 입력 전극(SE)은 서로 이격되어 배치된다. 출력 전극(DE)과 입력 전극(SE) 각각은 제어 전극(GE)에 부분적으로 중첩한다.
좀 더 구체적으로, 출력 전극(DE)과 입력 전극(SE)은 오믹 컨택층(OCL) 상에 배치된다. 평면상에서, 출력 전극(DE)은 오믹 컨택층(OCL)의 하나의 부분에 완전히 중첩하고, 입력 전극(SE)은 오믹 컨택층(OCL)의 다른 하나의 부분에 완전히 중첩할 수 있다.
제1 절연층(10) 상에 활성화부(AL), 출력 전극(DE), 및 입력 전극(SE)을 커버하는 제2 절연층(20)이 배치된다. 제2 절연층(20)은 무기물 및 유기물 중 적어도 어느 하나를 포함할 수 있다. 제2 절연층(20)은 유기막이거나, 무기막일 수 있다. 제2 절연층(20)은 다층 구조, 예컨대 실리콘 나이트라이드층과 실리콘 옥사이드층을 포함할 수 있다.
도 1에는 스태거 구조를 갖는 화소 트랜지스터(TR)를 예시적으로 도시하였으나, 화소 트랜지스터(TR)의 구조는 이에 제한되지 않는다. 화소 트랜지스터(TR)는 플래너 구조를 가질 수도 있다.
제2 절연층(20) 상에 제3 절연층(30)이 배치된다. 제3 절연층(30)은 평탄면을 제공한다. 제3 절연층(30)은 유기물을 포함할 수 있다.
제3 절연층(30) 상에 화소전극(PE)이 배치된다. 화소전극(PE)은 제2 절연층(20) 및 제3 절연층(30)을 관통하는 컨택홀(CH)을 통해 출력 전극(DE)에 연결된다. 제3 절연층(30) 상에 화소전극(PE)을 커버하는 배향막(미 도시)이 배치될 수 있다.
제2 기판(DS2)의 일면 상에 컬러필터층(CF)이 배치된다. 컬러필터층(CF) 상에 공통전극(CE)이 배치된다. 공통전극(CE)에는 공통 전압이 인가된다. 공통 전압과 화소 전압과 다른 값을 갖는다. 공통전극(CE) 상에 공통전극(CE)을 커버하는 배향막(미 도시)이 배치될 수 있다. 컬러필터층(CF)과 공통전극(CE) 사이에 또 다른 절연층이 배치될 수 있다.
액정층(LCL)을 사이에 두고 배치된 화소전극(PE)과 공통전극(CE)은 액정 커패시터(Clc)를 형성한다. 또한, 제1 절연층(10), 제2 절연층(20), 및 제3 절연층(30)을 사이에 두고 배치된 화소전극(PE)과 스토리지 라인(STL)의 일부분은 스토리지 커패시터(Cst)를 형성한다. 스토리지 라인(STL)은 화소 전압과 다른 값의 스토리지 전압을 수신한다. 스토리지 전압은 공통 전압과 동일한 값을 가질 수 있다.
한편, 도 3에 도시된 화소(PXij)의 단면은 하나의 예시에 불과하다. 도 3에 도시된 것과 달리, 컬러필터층(CF) 및 공통전극(CE) 중 적어도 어느 하나는 제1 기판(DS1) 상에 배치될 수 있다. 다시 말해, 본 실시예에 따른 액정 표시패널은 VA(Vertical Alignment)모드, PVA(Patterned Vertical Alignment) 모드, IPS(in-plane switching) 모드 또는 FFS(fringe-field switching) 모드, PLS(Plane to Line Switching) 모드 등의 화소를 포함할 수 있다.
도 5는 도 1의 게이트 구동 회로를 상세하게 보여주는 블록도이다. 도 5를 참조하면, 게이트 구동 회로(110)는 복수의 구동 스테이지들(SRC1~SRCn)을 포함한다. 복수의 구동 스테이지들(SRC1~SRCn)은 서로 종속적으로(또는 직렬로) 연결된다. 이하에서, 간결한 설명을 위하여, 제1 구동 스테이지(SCR1)는 복수의 구동 스테이지들(SRC1~SRCn) 중 첫번째 구동 스테이지이고, 제1 내지 제n 구동 스테이지들(SRC1~SRCn)은 순차적으로 직렬 연결된 것으로 가정한다. 그러나 본 발명의 범위가 이에 한정되는 것은 아니다.
복수의 구동 스테이지들(SRC1~SRCn)은 복수의 게이트 라인들(GL1~GLn)에 각각 연결된다. 복수의 구동 스테이지들(SRC1~SRCn) 각각은 연결된 게이트 라인에 게이트 신호들(GS1~GSn)을 제공한다. 예시적으로, 복수의 구동 스테이지들(SRC1~SRCn)에 연결된 게이트 라인들은 전체의 게이트 라인들 중 홀수 번째 게이트 라인들이거나, 짝수 번째 게이트 라인들일 수 있다.
게이트 구동 회로(110)는 복수 개의 구동 스테이지들(SRC1~SRCn) 중 말단에 배치된 구동 스테이지(SRCn)에 연결된 더미 스테이지들(SRC-D1, SRC-D2)을 더 포함할 수 있다. 더미 스테이지들(SRC-D1, SRC-D2)는 더미 게이트 라인들(GL-D1, GL-D2)에 연결된다. 예시적으로, 더미 스테이지들(SRC-D1, SRC-D2)의 개수는 증가 또는 감소할 수 있다. 더미 스테이지들(SRC-D1, SRC-D2)의 개수가 변화함에 따라 더미 게이트 라인들(GL-D1, GL-D2)의 개수 또한 변화할 수 있다. 더미 스테이지들(SRC-D1, SRC-D2)은 복수의 구동 스테이지들(SRC1~SRCn)과 유사한 구조를 가질 수 있다. 또는 더미 스테이지들(SRC-D1, SRC-D2)은 복수의 구동 스테이지들(SRC1~SRCn)과 다른 구조를 가질 수 있다.
복수의 구동 스테이지들(SRC1~SRCn) 각각은 출력 단자(OUT), 캐리 단자(CRT), 입력 단자(IN), 제1 제어 단자(CT1), 제2 제어 단자(CT2), 클럭 단자(CK), 제1 전압 입력 단자(V1), 및 제2 전압 입력 단자(V2)를 포함한다.
복수의 구동 스테이지들(SRC1~SRCn) 각각의 출력 단자(OUT)는 복수의 게이트 라인들(GL1~GLn) 중 대응하는 게이트 라인과 연결된다. 복수의 구동 스테이지들(SRC1~SRCn)로부터 생성된 게이트 신호들(GS1~GSn)은 복수의 구동 스테이지들(SRC1~SRCn) 각각의 출력 단자(OUT)를 통해 복수의 게이트 라인들(GL1~GLn)로 제공된다.
복수의 구동 스테이지들(SRC1~SRCn) 각각의 캐리 단자(CRT)는 해당 구동 스테이지 다음의 구동 스테이지의 입력 단자(IN)와 전기적으로 연결된다. 예를 들어, 제3 구동 스테이지(SRC3)의 캐리 단자(CRT)는 다음의 구동 스테이지인 제4 구동 스테이지(SRC4)의 입력 단자(IN)와 전기적으로 연결된다. 복수 개의 구동 스테이지들(SRC1~SRCn) 각각의 캐리 단자(CRT)는 캐리 신호(CRS1~CRSn)를 출력한다.
복수의 구동 스테이지들(SRC1~SRCn) 각각의 입력 단자(IN)는 해당 구동 스테이지 이전의 구동 스테이지의 캐리 신호를 수신한다. 예를 들어, 제3 구동 스테이지(SRC3)의 입력 단자(IN)는 이전 구동 스테이지인 제2 구동 스테이지(SRC2)의 캐리 신호(CRS2, 이하 제2 캐리 신호)를 수신한다. 예시적으로, 복수의 구동 스테이지들(SRC1~SRCn) 중 첫 번째 구동 스테이지인 제1 구동 스테이지(SRC1)의 입력 단자(IN)는 게이트 구동 회로(110)의 구동을 개시하는 개시 신호(STV)를 수신한다.
복수의 구동 스테이지들(SRC1~SRCn) 각각의 제1 및 제2 제어 단자들(CT1, CT2)은 복수의 구동 스테이지들(SRC1~SRCn)의 캐리 신호들을 수신한다. 좀 더 상세한 예로서, 복수의 구동 스테이지들(SRC1~SRCn) 각각의 제1 제어 단자(CT1)는 해당 구동 스테이지 다음의 구동 스테이지의 캐리 신호를 수신한다. 예를 들어, 제3 구동 스테이지(SRC3)의 제1 제어 단자(CT1)는 다음 구동 스테이지인 제4 구동 스테이지(SRC4)의 제4 캐리 신호(CRS4)를 수신한다. 복수의 구동 스테이지들(SRC1~SRCn) 각각의 제2 제어 단자(CT2)는 해당 구동 스테이지의 2번째 이후의 구동 스테이지의 캐리 신호를 수신한다. 예를 들어, 제3 구동 스테이지(SRC3)의 제2 제어 단자(CT2)는 제5 구동 스테이지(SRC5)의 제5 캐리 신호(CRS5)를 수신한다. 예시적으로, 복수의 구동 스테이지들(SRC1~SRCn) 각각의 제어 단자들의 개수는 증가 또는 감소될 수 있다.
복수의 구동 스테이지들(SRC1~SRCn) 각각의 클럭 단자(CK)는 제1 클럭 신호(CKV) 또는 제2 클럭 신호(CKVB)를 수신할 수 있다. 예를 들어, 복수의 구동 스테이지들(SRC1~SRCn) 중 홀수 번째 구동 스테이지들(즉, SRC1, SRC3, SRC5)의 클럭 단자들(CK)은 제1 클럭 신호(CKV)를 각각 수신할 수 있다. 복수의 구동 스테이지들(SRC1~SRCn) 중 짝수 번째 구동 스테이지들(SRC2, SRC4, SRCn)의 클럭 단자들(CK)은 제2 클럭 신호(CKVB)를 각각 수신할 수 있다. 제1 클럭 신호(CKV)와 제2 클럭 신호(CKVB)는 위상이 다른 신호일 수 있다. 제2 클럭 신호(CKVB)는 제1 클럭 신호(CKV)가 반전된 신호일 수 있다.
복수의 구동 스테이지들(SRC1~SRCn) 각각의 제1 전압 입력 단자(V1)는 제1 방전 전압(VSS1)을 수신한다. 복수 개의 구동 스테이지들(SRC1~SRCn) 각각의 제2 전압 입력 단자(V2)는 제2 방전 전압(VSS2)을 수신한다. 제2 방전 전압(VSS2)은 제1 방전 전압(VSS1)과 다른 전압을 가질 수 있다. 일 실시예에서, 제2 방전 전압(VSS2)은 제1 방전 전압(VSS1)보다 낮은 레벨을 가질 수 있다.
예시적으로, 더미 스테이지들(SRC-D1, SRC-D2)의 제어 단자들(CT1, CT2)은 개시 신호(STV)를 수신할 수 있다.
예시적으로, 복수의 구동 스테이지들(SRC1~SRCn) 각각은 회로 구성에 따라 출력 단자(OUT), 입력 단자(IN), 캐리 단자(CR), 제1 및 제2 제어 단자들(CT1, CT2), 클럭 단자(CK), 제1 전압 입력 단자(V1), 및 제2 전압 입력 단자(V2) 중 어느 하나가 생략되거나, 다른 단자들이 더 포함될 수 있다. 예를 들어, 제1 전압 입력 단자(V1), 및 제2 전압 입력 단자(V2) 중 어느 하나는 생략될 수 있다. 또한, 복수의 구동 스테이지들(SRC1~SRCn)의 연결 관계도 변경될 수 있다.
도 6은 도 5의 복수의 구동 스테이지들 중 제3 구동 스테이지를 예시적으로 보여주는 회로도이다. 도 7은 도 6의 제2 구동 스테이지의 입출력 신호의 파형도이다. 예시적으로, 도 6 및 도 7을 참조하여 제3 구동 스테이지(SRC3)가 설명되나, 본 발명의 범위가 이에 한정되는 것은 아니며, 나머지 구동 스테이지들 또한 제3 구동 스테이지(SRC3)와 유사한 구조를 가질 수 있다. 예시적으로, 도 7의 파형도는 도면의 간결성을 위하여 간략화된 파형도이고, 실제 신호 레벨들과 다를 수 있으며, 본 발명이 이에 한정되는 것은 아니다.
또한, 설명의 간략화를 위하여 해당 구동 스테이지는 제3 구동 스테이지(SRC3)이고, 이전 구동 스테이지는 제2 구동 스테이지(SRC2)이고, 다음 구동 스테이지는 제4 구동 스테이지(SRC4)이고, 2번째 다음 구동 스테이지는 제5 구동 스테이지(SRC5)인 것으로 가정한다. 그러나, 본 발명의 범위가 이에 한정되는 것은 아니다.
도 6 및 도 7을 참조하면, 제3 구동 스테이지(SRC3)는 출력부(111-1, 111-2), 제어부(112), 인버터부(113), 및 풀다운부(114-1, 114-2)를 포함한다. 출력부(111-1, 111-2)는 제3 게이트 신호(GS3)를 출력하는 제1 출력부(111-1) 및 제3 캐리 신호(CRS3)를 출력하는 제2 출력부(111-2)를 포함한다. 풀다운부(114-1, 114-2)는 출력 단자(OUT)를 다운시키는 제1 풀다운부(114-1) 및 캐리 단자(CRT)를 다운시키는 제2 풀다운부(114-2)를 포함한다. 제3 구동 스테이지(SRC3)의 회로는 예시적인 것에 불과하며, 이는 변경될 수 있다.
제1 출력부(111-1)는 제1 출력 트랜지스터(TR_O1)를 포함한다. 제1 출력 트랜지스터(TR_O1)는 제1 클럭 신호(CKV)를 수신하는 입력 전극, 제1 노드(NQ, 또는 제어 노드)에 접속된 제어 전극, 및 제3 게이트 신호(GS3)를 출력하는 출력 전극을 포함한다.
제2 출력부(111-2)는 제2 출력 트랜지스터(TR_O2)를 포함한다. 제2 출력 트랜지스터(TR_O2)는 제1 클럭 신호(CKV)를 수신하는 입력 전극, 제1 노드(NQ)에 연결된 제어 전극, 및 제3 캐리 신호(CRS3)를 출력하는 출력 전극을 포함한다.
제어부(112)는 제1 출력부(111-1) 및 제2 출력부(111-2)의 동작을 제어한다. 제어부(112)는 제2 구동 스테이지(SRC2, 즉, 이전 구동 스테이지)로부터 출력된 제2 캐리 신호(CRS2)를 입력 단자(IN)를 통해 수신한다. 제어부(112)는 입력 단자(IN)를 통해 수신된 제2 캐리 신호(CRS2)에 응답하여 제1 출력부(111-1) 및 제2 출력부(111-2)를 턴-온 시킨다. 제어부(112)는 제4 구동 스테이지(SRC4, 즉, 다음 구동 스테이지)로부터 출력된 제4 캐리 신호(CRS4)에 응답하여, 제1 출력부(111-1) 및 제2 출력부(111-2)의 턴-오프 시킨다.
예시적으로, 제어부(112)는 인버터부(113)로부터 출력된 스위칭 신호에 따라 제1 출력부(111-1) 및 제2 출력부(111-2)의 턴-오프를 유지시킬 수 있다. 제어부(112)는 캐리 단자(CRT)를 통해 출력되는 제3 캐리 신호(CRS3)를 사용하여 오프 누설전류를 방지할 수 있다.
제어부(112)는 제1 제어 트랜지스터(TR_C1), 제2 제어 트랜지스터(TR_C2), 제3 제어 트랜지스터들(TR_C31, TR_C32), 제4 제어 트랜지스터들(TR_C41, TR_C42), 및 캐패시터(CAP)를 포함한다. 예시적으로, 도 6의 실시 예에서는 직렬 연결된 2개의 제3 제어 트랜지스터들(TR_C31, TR_C32) 및 직렬 연결된 2개의 제4 제어 트랜지스터(TR_C41, TR_C42)가 예시적으로 도시되었다.
제1 제어 트랜지스터(TR_C1)는 제1 노드(NQ)와 접속된 출력 전극, 및 제2 노드(NB, 또는 입력 노드)에 공통으로 접속되는 제어 전극 및 입력 전극을 포함한다. 본 실시예에 따르면, 제2 노드(NB)는 입력 단자(IN)와 연결된다. 제1 제어 트랜지스터(TR_C1)는 제2 노드(NB)로부터 제1 노드(NQ)로 전류 패스가 형성되도록 다이오드 접속될 수 있다. 제1 제어 트랜지스터(TR_C1)는 입력 단자(IN)로부터 수신되는 신호(즉, 제2 캐리 신호(CRS2))를 제1 노드(NQ)로 제공할 수 있다. 제1 노드(NQ)는 제1 제어 트랜지스터(TR_C1)로부터 제공되는 제2 캐리 신호(CRS2)에 의해 전위가 상승할 수 있다. 또한, 제1 노드(NQ)의 전위는 제3 게이트 신호(GS3)가 출력될 때 한번 더 부스팅된다.
제2 제어 트랜지스터(TR_C2)는 캐리 단자(CRT)에 공통으로 접속되는 제어 전극 및 입력 전극, 및 제2 노드(NB)에 접속된 출력 전극을 포함한다. 즉, 제2 제어 트랜지스터(TR_C2)는 캐리 단자(CRT)로부터 제2 노드(NB)로 전류 패스가 형성되도록 다이오드 접속될 수 있다. 제2 제어 트랜지스터(TR_C2)는 캐리 단자(CTR)로부터의 신호(즉, 제3 캐리 신호(CRS3))를 제2 노드(NB)로 제공할 수 있다. 제2 제어 트랜지스터(TR_C2)로부터 제공되는 신호에 의해 제2 노드(NB)의 전위가 소정의 레벨만큼 상승할 수 있다. 예시적으로, 소정의 레벨은 제3 캐리 신호(CRS3)의 전위보다 낮은 레벨일 수 있다. 예시적으로, 소정의 레벨은 제3 캐리 신호(CRS3)의 전위보다 제2 제어 트랜지스터(TR_C2)의 임계 전압만큼 낮은 전압일 수 있다.
예를 들어, 도 7에 도시된 것과 같이, 제3 수평 구간(HP3) 동안에, 제3 캐리 신호(CRS3)는 하이 전압(VH-C)일 수 있다. 제2 제어 트랜지스터(TR_C2)는 제3 캐리 신호(CRS3)를 제2 노드(NB)로 제공하고, 제2 노드(NB)의 전위는 미들 전압(VM-C)으로 상승될 수 있다.
상술된 바와 같이 제2 제어 트랜지스터(TR_C2)를 통해 제공되는 제3 캐리 신호(CRS3)에 의해 제2 노드(NB)의 전위가 상승함에 따라, 제3 수평 구간(HP3) 동안 제1 제어 트랜지스터(TR_C1)의 드레인-소스 전압(VDS)이 낮아질 수 있다. 이에 따라, 제1 제어 트랜지스터(TR_C1)의 불량 또는 열화를 방지할 수 있다. 또한, 제3 수평 구간(HP3) 동안 상기 제2 노드(NQ)의 오프 누설전류가 방지될 수 있다.
캐패시터(CAP)는 제1 출력부(111-1)의 제1 출력 트랜지스터(TR_O1)의 제어 전극 및 출력 전극 사이에 제공된다. 또는 캐패시터(CAP)는 출력 단자(OUT) 및 제1 노드(NQ) 사이에 제공된다.
제3 제어 트랜지스터들(TR_C31, TR_C32)은 제2 전압 입력 단자(V2)와 제1 노드(NQ) 사이에 직렬로 연결된다. 제3 제어 트랜지스터들(TR_C31, TR_C32)의 제어 전극들은 공통적으로 제1 제어 단자(CT1)에 접속된다. 제3 제어 트랜지스터들(TR_C31, TR_C32)은 제1 제어 단자(CT1)로부터 제공되는 제4 캐리 신호(CRS4)에 응답하여 제1 노드(NQ)에 제2 방전 전압(VSS2)을 제공한다.
제4 제어 트랜지스터들(TR_C41, TR_C42)은 제2 전압 입력 단자(V2)와 제1 노드(NQ) 사이에 직렬로 연결된다. 제4 제어 트랜지스터들(TR_C41, TR_C42)의 제어 전극들은 공통적으로 제3 노드(NC, 또는 출력 노드)에 접속된다. 제3 노드(NC)는 인버터부(130)의 출력 단자와 연결된다. 제4 제어 트랜지스터들(TR_C41, TR_C42)은 인버터부(130)로부터 출력된 스위칭 신호에 응답하여 제1 노드(NQ)에 제2 방전 전압(VSS2)을 제공한다.
예시적으로, 제3 제어 트랜지스터들(TR_C31, TR_C32) 중 어느 하나가 생략되거나, 또는, 제4 제어 트랜지스터들(TR_C41, TR_C42) 중 어느 하나가 생략될 수 있다. 또한, 제3 제어 트랜지스터들(TR_C31, TR_C32)과 제4 제어 트랜지스터들(TR_C41, TR_C42) 중 어느 하나는 제2 전압 입력 단자(V2)가 아닌 제1 전압 입력 단자(V1)에 접속될 수 있다.
계속해서, 도 6 및 도 7을 참조하면, 인버터부(113)는 제3 노드(NC)의 스위칭 신호를 출력한다. 인버터부(113)는 제1 내지 제4 인버터 트랜지스터들(TR_I1, TR_I2, TR_I3, TR_I4)을 포함한다. 제1 인버터 트랜지스터(TR_I1)는 클럭 단자(CK)에 공통으로 연결된 입력 전극과 제어 전극, 및 제2 인버터 트랜지스터(TR_I2)의 제어 전극에 연결된 출력 전극을 포함한다. 제2 인버터 트랜지스터(TR_I2)는 클럭 단자(CK)에 연결된 입력 전극, 및 제3 노드(NC)에 연결된 출력 전극을 포함한다.
제3 인버터 트랜지스터(TR_I3)는 제1 인버터 트랜지스터(TR_I1)의 출력 전극에 연결된 출력 전극, 캐리 단자(CRT)에 연결된 제어 전극, 및 제2 전압 입력 단자(V2)에 연결된 입력 전극을 포함한다. 제4 인버터 트랜지스터(TR_I4)는 제3 노드(NC)에 연결된 출력 전극, 캐리 단자(CRT)에 연결된 제어 전극, 및 제2 전압 입력 단자(V2)에 연결된 입력 전극을 포함한다.
예시적으로, 제3 및 제4 인버터 트랜지스터(TR_I3, TR_I4)의 제어 전극은 출력 단자(OUT)에 연결될 수 있고, 제3 및 제4 인버터 트랜지스터(TR_I3, TR_I4)의 출력 전극은 제1 전압 입력 단자(V1)에 연결될 수 있다.
제1 풀다운부(114-1)는 제1 풀다운 트랜지스터(TR_D1) 및 제2 풀다운 트랜지스터(TR_D2)를 포함한다. 제1 풀다운 트랜지스터(TR_D1)는 제1 전압 입력 단자(V1)에 접속된 입력 전극, 제3 노드(NC)에 접속된 제어 전극, 및 출력 단자(OUT)에 접속된 출력 전극을 포함한다. 제2 풀다운 트랜지스터(TR_D2)는 제1 전압 입력 단자(V1)에 접속된 입력 전극, 제1 제어 단자(CT1)에 접속된 제어 전극, 및 출력 단자(OUT)에 접속된 출력 전극을 포함한다. 예시적으로, 제1 풀다운 트랜지스터(TR_D1)의 입력 전극 및 제2 풀다운 트랜지스터(TR_D2)의 입력 전극 중 적어도 어느 하나는 제2 전압 입력 단자(V2)에 연결될 수 있다.
제2 풀다운부(114-2)는 제3 풀다운 트랜지스터(TR_D3) 및 제4 풀다운 트랜지스터(TR_D4)를 포함한다. 제3 풀다운 트랜지스터(TR_D3)는 제2 전압 입력 단자(V2)에 접속된 입력 전극, 제3 노드(NC)에 접속된 제어 전극, 및 캐리 단자(CRT)에 접속된 출력 전극을 포함한다. 제4 풀다운 트랜지스터(TR_D4)는 제2 전압 입력 단자(V2)에 접속된 입력 전극, 제2 제어 단자(CT2)에 접속된 제어 전극, 및 캐리 단자(CRT)에 접속된 출력 전극을 포함한다. 예시적으로, 제3 풀다운 트랜지스터(TR_D3)의 입력 전극 및 제4 풀다운 트랜지스터(TR_D4)의 입력 전극 중 적어도 어느 하나는 제1 전압 입력 단자(V1)에 연결될 수도 있다.
계속해서, 도 6 및 도 7을 참조하여 도 6의 제3 구동 스테이지(SRC3)의 동작이 더욱 상세하게 설명된다. 도 7에 도시된 바와 같이 제1 및 제2 클럭 신호들(CKV, CKVB)은 서로 위상이 반대인 신호(즉, 반전된 신호(inverting signal))일 수 있다. 제1 클럭 신호(CKV)와 제2 클럭 신호(CKVB)는 180도의 위상차를 가질 수 있다. 제1 클럭 신호(CKV)와 제2 클럭 신호(CKVB) 각각은 레벨이 낮은 로우 구간들(VL-C, 로우 전압)과 레벨이 상대적으로 높은 하이 구간들(VH-C, 하이 전압)을 포함한다. 제1 클럭 신호(CKV)와 제2 클럭 신호(CKVB) 각각은 교번하는 로우 구간들과 하이 구간들을 포함한다. 하이 전압(VH-C)은 약 10V 일 수 있다. 로우 전압(VL-C)은 약 -16V 일 수 있다. 로우 전압(VL-C)은 제2 방전 전압(VSS2, 도 5 참조)과 동일한 레벨일 가질 수 있다.
제3 게이트 신호(GS3)는 레벨이 낮은 로우 구간(VL-G, 로우 전압)과 레벨이 상대적으로 높은 하이 구간(VH-G, 하이 전압)을 포함한다. 제3 게이트 신호(GS3)의 로우 전압(VL-G)은 제1 방전 전압(VSS1, 도 5 참조)과 동일한 레벨일 가질 수 있다. 로우 전압(VL-G)은 약 -13V 일 수 있다. 제3 게이트 신호(GS3)는 일부의 구간들 동안에 제1 클럭 신호(CKV)의 로우 전압(VL-C)과 동일한 레벨을 가질 수 있다. 제3 게이트 신호(GS3)의 하이 전압(VH-G)은 제1 클럭 신호(CKV)의 하이 전압(VH-C)과 동일한 레벨일 가질 수 있다.
제3 캐리 신호(CRS3)는 레벨이 낮은 로우 구간과 레벨이 상대적으로 높은 하이 구간을 포함한다. 제3 캐리 신호(CRS3)는 서로 다른 구간에 로우 전압(VL-C)과 하이 전압(VH-C)을 갖는다. 제3 캐리 신호(CRS3)는 제1 클럭 신호(CKV)에 근거하여 생성되었기 때문에 제1 클럭 신호(CKV)와 유사한 전압 레벨을 갖는다.
예시적으로, 도 7에 도시된 제2 내지 제 7 수평 구간들(HP2~HP7) 각각은 제2 내지 제7 구동 스테이지들(SRC2~SRC7)로부터 각각 제2 내지 제7 게이트 신호들(GS2~GS7)이 출력되는 구간을 가리킨다.
도 7에 도시된 바와 같이, 제2 수평 구간(HP2) 동안 제2 구동 스테이지(SRC2)로부터 출력된 제2 캐리 신호(CRS2)는 하이 전압(VC-H)일 수 있다. 이때, 제1 제어 트랜지스터(TR_C1)는 제2 캐리 신호(CRS2)에 응답하여 제1 노드(NQ)의 전위를 제1 전압(VQ1)으로 프리차지한다. 예시적으로, 제2 수평 구간(HP2) 동안 제2 구동 스테이지(SRC2)로부터 하이 전압(VG-H)의 제2 게이트 신호(GS2)가 출력된다.
제2 수평 구간(HP2) 동안 제1 전압(VQ1)으로 프리 차지된 제1 노드(NQ)에 의해 제1 및 제2 출력 트랜지스터들(TR_O1, TR_O2)은 턴-온 상태될 수 있다. 이 후, 제3 수평 구간(HP3) 동안 제1 클럭 신호(CKV)가 하이 전압(VC-H)이 될 경우, 제1 출력 트랜지스터(TR_O1)를 통해 제3 게이트 신호(GS3)이 캐패시터(CAP)로 제공된다. 이에 따라 제1 노드(NQ)는 제2 전압(VQ2)으로 상승될 수 있다. 제3 수평 구간(HP3) 동안 하이 전압(VC-H)의 제1 클럭 신호(CKV)에 의해 제3 캐리 신호(CRS3) 및 제3 게이트 신호(GS3)의 레벨들은 하이 전압들(VH-C, VH-G)로 각각 상승한다.
제3 수평 구간(HP3) 동안, 제2 제어 트랜지스터(TR_C2)는 캐리 단자(CRT)로부터 제2 노드(NB)로의 전류 패스를 형성한다. 즉, 캐리 단자(CRT)로부터의 제3 캐리 신호(CRS3)가 하이 전압(VH-C)으로 상승함에 따라, 제2 노드(NB)의 레벨이 상승된다. 이때, 제2 캐리 신호(CRS2)의 상승된 레벨은 제3 캐리 신호(CRS3)의 하이 전압(VH-C)보다 낮을 수 있다.
이 후, 제4 수평 구간(HP3)에서, 제1 제어 단자(CT1)를 통해 제공되는 제4 구동 스테이지(SRC4)의 제4 캐리 신호(CRS4)가 하이 전압(VH-C)으로 상승하고, 제1 클럭 신호(CKV)가 로우 전압(VL-C)으로 하강한다. 이때, 제4 캐리 신호(CRS4)에 응답하여 제3 제어 트랜지스터들(TR5-1, TR5-2) 및 제2 풀다운 트랜지스터(TR_D2)가 턴-온되고, 인버터부(113)로부터의 제3 노드(NC)의 스위칭 신호에 응답하여 제 4 제어 트랜지스터들(TR_C41, TR_C42), 제1 풀다운 트랜지스터(TR_D1), 및 제3 풀다운 트랜지스터(TR_D3)가 턴-온된다. 턴-온된 트랜지스터들에 의해 출력 단자(OUT)의 제3 게이트 신호(GS3) 및 캐리 단자(CRT)의 제3 캐리 신호(CRS3)는 로우 전압들(VL-G, VL-C)로 각각 하강한다.
이때, 상술된 바와 유사하게 제3 캐리 신호(CRS3)는 제4 구동 스테이지(SRC4)의 제4 캐리 신호(CRS4)에 의해 소정의 레벨만큼 상승할 수 있다. 이후의 제5 내지 제7 수평 구간들(HP5~HP7)에서, 각 해당 구동 스테이지(예를 들어, 제5 내지 제7 구동 스테이지들(SRC5~SRC7)은 상술된 바와 유사하게 동작할 것이다.
도 8은 본 발명에 따른 효과를 설명하기 위한 그래프이다. 예시적으로, 도 8의 그래프의 X축은 시간을 가리키고, Y축은 전압 레벨을 가리킨다. 예시적으로, 도 8의 제1 섹션은 종래 기술에 따른 제1 노드(NQ)의 전압, 제2 노드(NB)의 전압, 및 제1 노드(NQ)와 제2 노드(NB) 사이의 전압차이를 보여주는 그래프이다. 도 8의 제2 섹션은 본 발명에 따른 제1 노드(NQ)의 전압, 제2 노드(NB)의 전압, 및 제1 노드(NQ)와 제2 노드(NB) 사이의 전압차이를 보여주는 도면이다.
도 8의 제1 섹션(1st section)을 참조하면, 제3 수평 구간(HP3) 동안 제1 노드(NQ)의 전압은 제2 전압(VQ2)으로 충전되고, 제2 캐리 신호(CRS2)는 로우 전압(VL-C)으로 하강한다. 이때, 제3 수평 구간(HP3) 동안의 제1 노드(NQ) 및 제2 노드(NB) 사이의 전압 차이(NQ-CRS2)(즉, 제1 제어 트랜지스터(TR_C1)의 드레인-소스 전압)는 제1 전압 차이(ΔV1)를 갖는다.
다음으로, 도 8의 제2 섹션(2nd section)을 참조하면, 제3 수평 구간(HP3)동안 제1 노드(NQ)의 전압은 제2 전압(VQ2)으로 충전되고, 제2 캐리 신호(CRS2)는 로우 전압(VL-C)으로 하강할 수 있다. 그러나, 도 6 및 도 7을 참조하여 설명된 바와 같이, 제3 수평 구간(HP3) 동안 제3 캐리 신호(CRS3)가 하이 전압(VH-C)으로 상승함에 따라 제2 노드(NB)의 전압은 소정의 레벨만큼 증가할 수 있다. 이때, 제3 수평 구간(HP3) 동안의 제1 노드(NQ) 및 제2 노드(NB) 사이의 전압 차이(NQ-CRS2)(즉, 제1 제어 트랜지스터(TR_C1)의 드레인-소스 전압)는 제2 전압 차이(ΔV2)를 갖는다.
도 8에 도시된 바와 같이, 제2 전압 차이(ΔV2)는 제1 전압 차이(ΔV1)보다 작을 수 있다. 즉, 본 발명에 따르면, 제1 제어 트랜지스터(TR_C1)의 드레인-소스 전압 차이를 낮춤으로써, 제1 제어 트랜지스터(TR_C1)의 열화 및 불량을 방지할 수 있다. 따라서, 향상된 신뢰성을 갖는 게이트 구동 장치가 제공된다.
본 발명의 상세한 설명에서는 구체적인 실시 예들에 관하여 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도 내에서 여러가지 변형이 가능하다. 그러므로, 본 발명의 범위는 상술된 실시 예들에 국한되어 정해져서는 안되며 후술하는 특허청구범위뿐만 아니라 이 발명의 특허청구범위와 균등한 것들에 의해 정해져야 할 것이다.
100 : 표시 장치 DP: 표시패널
DS1: 제1 기판 DS2: 제2 기판
110: 게이트 구동 회로 120: 데이터 구동 회로
MCB: 메인 회로기판 SRC1~SRCn: 구동 스테이지
111-1: 제1 출력부 111-2: 제2 출력부
112: 제어부 113: 인버터부
114-1: 제1 풀다운부 114-2: 제2 풀다운부

Claims (20)

  1. 표시 패널에 포함된 제1 및 제2 게이트 라인들을 각각 구동하는 제1 및 제2 구동 스테이지들 포함하는 게이트 구동 회로에 있어서,
    상기 제1 구동 스테이지는,
    제어 노드에 접속된 제어 전극, 클럭 신호를 수신하는 입력 전극, 및 상기 클럭 신호를 기반으로 생성된 제1 게이트 신호를 출력하는 출력 전극을 포함하는 제1 출력 트랜지스터;
    상기 제어 노드에 접속된 제어 전극, 상기 클럭 신호를 수신하는 입력 전극, 상기 클럭 신호를 기반으로 생성된 제1 캐리 신호를 출력하는 출력 전극을 포함하는 제2 출력 트랜지스터;
    상기 제1 게이트 신호가 출력되기 이전에, 입력 단자를 통해 상기 제2 구동 스테이지로부터 수신된 신호를 기반으로 상기 제어 노드의 전위를 제어하는 제1 제어 트랜지스터; 및
    상기 제1 게이트 신호가 출력되는 동안에 상기 제1 캐리 신호를 상기 제1 제어 트랜지스터의 상기 입력 전극에 제공하는 제2 제어 트랜지스터를 포함하는 것을 특징으로 하는 게이트 구동 회로.
  2. 제 1 항에 있어서,
    상기 제2 구동 스테이지로부터 수신된 신호는 상기 제2 구동 스테이지의 제2 캐리 신호인 것을 특징으로 하는 게이트 구동 회로.
  3. 제 2 항에 있어서,
    상기 제1 제어 트랜지스터는 상기 입력 단자에 공통으로 접속된 입력 전극과 제어 전극, 및 상기 제어 노드와 접속된 출력 전극을 포함하는 것을 특징으로 하는 게이트 구동 회로.
  4. 제 3 항에 있어서,
    상기 제2 제어 트랜지스터는 상기 제1 캐리 신호를 공통으로 수신하는 입력 전극과 제어 전극, 및 상기 제1 제어 트랜지스터의 상기 입력 전극에 접속된 출력 전극을 포함하는 것을 특징으로 하는 게이트 구동 회로.
  5. 제 1 항에 있어서,
    상기 게이트 구동 회로는 상기 표시 패널에 포함된 제3 및 제4 게이트 라인들을 각각 구동하는 제3 및 제4 구동 스테이지들을 더 포함하고,
    상기 제1 구동 스테이지는
    상기 클럭 신호를 수신하고, 수신된 클럭 신호를 기반으로 출력 노드에 스위칭 신호를 출력하는 인버터부;
    상기 제1 출력 트랜지스터의 출력 전극 및 제1 전압 입력 단자 사이에 제공되고, 상기 출력 노드의 상기 스위칭 신호 또는 제1 제어 단자를 통해 상기 제3 구동 스테이지로부터 수신되는 신호에 응답하여 상기 제1 출력 트랜지스터의 출력 단자로 상기 제1 전압 입력 단자를 통해 수신되는 제1 방전 전압을 제공하는 제1 풀다운부; 및
    상기 제2 출력 트랜지스터의 출력 전극 및 제2 전압 입력 단자 사이에 제공되고, 상기 출력 노드의 스위칭 신호 또는 제2 제어 단자를 통해 상기 제4 구동 스테이지로부터 수신되는 신호에 응답하여 상기 제2 출력 트랜지스터의 출력 단자로 상기 제2 전압 입력 단자를 통해 수신되는 제2 방전 전압을 제공하는 제2 풀다운부를 더 포함하는 것을 특징으로 하는 게이트 구동 회로.
  6. 제 5 항에 있어서,
    상기 제3 구동 스테이지로부터 수신되는 신호는 제3 캐리 신호이고,
    상기 제4 구동 스테이지로부터 수신되는 신호는 제4 캐리 신호인 것을 특징으로 하는 게이트 구동 회로.
  7. 제 6 항에 있어서,
    상기 제1 캐리 신호는 상기 제2 구동 스테이지의 입력 단자로 제공되고, 상기 제2 캐리 신호는 상기 제3 구동 스테이지의 입력 단자로 제공되며, 상기 제3 캐리 신호는 상기 상기 제4 구동 스테이지의 입력 단자로 제공되는 것을 특징으로 하는 게이트 구동 회로.
  8. 제 6 항에 있어서,
    상기 제1 풀다운부는 제1 및 제2 풀다운 트랜지스터를 포함하고,
    상기 제1 풀다운 트랜지스터는 상기 제1 전압 입력 단자와 접속된 입력 전극, 상기 출력 노드와 접속된 제어 전극, 및 상기 제1 출력 트랜지스터의 출력 전극과 접속된 출력 전극을 포함하고,
    상기 제2 풀다운 트랜지스터는 상기 제1 전압 입력 단자와 접속된 입력 전극, 상기 제1 제어 단자와 접속된 제어 전극, 및 상기 제1 출력 트랜지스터의 출력 전극과 접속된 출력 전극을 포함하고,
    상기 제1 풀다운 트랜지스터는 상기 스위칭 신호에 의해 구동되고, 상기 제2 풀다운 트랜지스터는 상기 제3 캐리 신호에 의해 구동되는 것을 특징으로 하는 게이트 구동 회로.
  9. 제 6 항에 있어서,
    상기 제2 풀다운부는 제1 및 제2 풀다운 트랜지스터들을 포함하고,
    상기 제1 풀다운 트랜지스터는 상기 제2 전압 입력 단자와 접속된 입력 전극, 상기 출력 노드와 접속된 제어 전극, 및 상기 제2 출력 트랜지스터의 출력 전극과 접속된 출력 전극을 포함하고,
    상기 제2 풀다운 트랜지스터는 상기 제2 전압 입력 단자와 접속된 입력 전극, 상기 제2 제어 단자와 접속된 제어 전극, 및 상기 제2 출력 트랜지스터의 출력 전극과 접속된 출력 전극을 포함하고,
    상기 제1 풀다운 트랜지스터는 상기 스위칭 신호에 의해 구동되고, 상기 제2 풀다운 트랜지스터는 상기 제4 캐리 신호에 의해 구동되는 것을 특징으로 하는 게이트 구동 회로.
  10. 제 6 항에 있어서,
    상기 제1 구동 스테이지는,
    상기 제어 노드 및 상기 제2 전압 입력 단자 사이에 직렬 연결되고, 상기 제1 제어 단자를 통해 수신되는 상기 제3 캐리 신호에 응답하여 상기 제어 노드로 상기 제2 방전 전압을 제공하는 적어도 하나의 제3 제어 트랜지스터; 및
    상기 제어 노드 및 상기 제2 전압 입력 단자 사이에 직렬 연결되고, 상기 스위칭 신호에 응답하여 상기 제어 노드로 상기 제2 방전 전압을 제공하는 적어도 하나의 제4 제어 트랜지스터를 더 포함하는 것을 특징으로 하는 게이트 구동 회로.
  11. 표시 패널에 포함된 제1 및 제2 게이트 라인들을 각각 구동하는 제1 및 제2 구동 스테이지들 포함하는 게이트 구동 회로에 있어서,
    상기 제1 구동 스테이지는,
    제어 노드의 전압에 응답하여, 클럭 신호를 기반으로 생성된 제1 게이트 신호 및 제1 캐리 신호를 출력하는 출력부;
    상기 제2 구동 스테이지로부터 출력되는 제2 캐리 신호를 기반으로 상기 제어 노드의 전압을 제어하는 제어부;
    상기 클럭 신호를 기반으로 생성된 스위칭 신호를 출력하는 인버터부; 및
    상기 제1 게이트 신호가 출력된 이후에, 상기 출력부로부터 출력되는 상기 제1 게이트 신호 및 제1 캐리 신호의 전압들을 다운시키는 풀다운부를 포함하고,
    상기 제어부는,
    상기 제2 캐리 신호를 기반으로 상기 제어 노드의 전위를 제어하는 제1 제어 트랜지스터; 및
    상기 제1 캐리 신호에 응답하여 상기 제2 캐리 신호를 상기 제1 제어 트랜지스터의 상기 입력 전극에 제공하는 것을 특징으로 하는 게이트 구동 회로.
  12. 제 11 항에 있어서,
    상기 제1 제어 트랜지스터는 상기 제어 노드와 접속된 출력 전극; 상기 제2 캐리 신호를 공통으로 수신하는 입력 전극 및 제어 전극을 포함하고,
    상기 제2 제어 트랜지스터는 상기 제1 캐리 신호를 수신하는 입력 전극, 및 상기 제1 제어 트랜지스터의 입력 전극에 공통으로 접속된 입력 전극 및 제어 전극을 포함하는 것을 특징으로 하는 게이트 구동 회로.
  13. 제 11 항에 있어서,
    상기 출력부는,
    상기 클럭 신호를 수신하는 입력 전극, 상기 제어 노드와 접속된 제어 전극, 및 상기 제1 게이트 신호를 출력하는 출력 전극을 포함하는 제1 출력 트랜지스터; 및
    상기 클럭 신호를 수신하는 입력 전극, 상기 제어 노드와 접속된 제어 전극, 및 상기 제1 캐리 신호를 출력하는 출력 전극을 포함하는 제2 출력 트랜지스터를 포함하는 것을 특징으로 하는 게이트 구동 회로.
  14. 제 13 항에 있어서,
    상기 게이트 구동 회로는 상기 표시 패널에 포함된 제3 및 제4 게이트 라인들을 각각 구동하는 제3 및 제4 구동 스테이지들을 더 포함하고,
    상기 제어부는,
    상기 제어 노드 및 제1 전압 입력 단자 사이에 직렬 연결되고, 상기 제1 제어 단자를 통해 상기 제3 구동 스테이지로부터 수신되는 제3 캐리 신호에 응답하여 상기 제어 노드에 제1 방전 전압을 제공하는 적어도 하나의 제3 제어 트랜지스터; 및
    상기 제어 노드 및 상기 제1 전압 입력 단자 사이에 직렬 연결되고, 상기 스위칭 신호에 응답하여 상기 제어 노드에 상기 제2 방전 전압을 제공하는 적어도 하나의 제4 제어 트랜지스터를 더 포함하는 것을 특징으로 하는 게이트 구동 회로.
  15. 제 14 항에 있어서,
    상기 풀다운부는,
    상기 스위칭 신호 또는 상기 제3 구동 스테이지로부터의 상기 제3 캐리 신호에 응답하여 상기 제1 게이트 신호를 다운시키는 제1 풀다운부; 및
    상기 스위칭 신호 또는 상기 제4 구동 스테이지로부터의 제4 캐리 신호에 응답하여, 상기 제1 캐리 신호를 다운시키는 제2 풀다운부를 포함하는 것으로 특징으로 하는 게이트 구동 회로.
  16. 제 15 항에 있어서,
    상기 제1 풀다운부는 제1 및 제2 풀다운 트랜지스터들을 포함하고,
    상기 제1 풀다운 트랜지스터는 제2 전압 입력 단자와 접속된 입력 전극; 상기 스위칭 신호를 수신하는 제어 전극; 및 상기 제1 출력 트랜지스터의 출력 단자와 접속된 출력 단자를 포함하고,
    상기 제2 풀다운 트랜지스터는 상기 제2 전압 입력 단자와 접속된 입력 전극; 상기 제3 캐리 신호를 수신하는 제어 전극; 및 상기 제1 출력 트랜지스터의 출력 단자와 접속된 출력 단자를 포함하는 것을 특징으로 하는 게이트 구동 회로.
  17. 제 15 항에 있어서,
    상기 제2 풀다운부는 제1 및 제2 풀다운 트랜지스터들을 포함하고,
    상기 제1 풀다운 트랜지스터는 제2 전압 입력 단자와 접속된 입력 전극; 상기 스위칭 신호를 수신하는 제어 전극; 및 상기 제2 출력 트랜지스터의 출력 단자와 접속된 출력 단자를 포함하고,
    상기 제2 풀다운 트랜지스터는 상기 제2 전압 입력 단자와 접속된 입력 전극; 상기 제4 캐리 신호를 수신하는 제어 전극; 및 상기 제2 출력 트랜지스터의 출력 단자와 접속된 출력 단자를 포함하는 것을 특징으로 하는 게이트 구동 회로.
  18. 제 14 항에 있어서,
    상기 제1 캐리 신호는 상기 제3 구동 스테이지의 입력 단자로 제공되고, 상기 제3 캐리 신호는 상기 제4 구동 스테이지의 입력 단자로 제공되는 것을 특징으로 하는 게이트 구동 회로.
  19. 제 14 항에 있어서,
    상기 제어부는,
    상기 제어 노드 및 상기 제1 전압 입력 단자 사이에 직렬 연결되고, 상기 제3 캐리 신호에 응답하여 상기 제어 노드로 제1 방전 전압을 제공하는 적어도 하나의 제1 제어 트랜지스터; 및
    상기 제어 노드 및 상기 제1 전압 입력 단자 사이에 직렬 연결되고, 상기 스위칭 신호에 응답하여 상기 제어 노드로 상기 제1 방전 전압을 제공하는 적어도 하나의 제2 제어 트랜지스터를 포함하는 것을 특징으로 하는 게이트 구동 회로.
  20. i-1 번째(여기서 i는 이상의 자연수) 게이트 라인 및 i번째 게이트 라인에 i-1번째 게이트 신호 및 i번째 게이트 신호를 각각 출력하는 제i-1번째 구동 스테이지 및 i번째 구동 스테이지를 포함하고,
    상기 i번째 구동 스테이지는,
    제어 노드에 접속된 제어 전극, 클럭 신호를 수신하는 입력 전극, 및 상기 i번째 게이트 신호를 출력하는 출력 전극을 포함하는 제1 출력 트랜지스터;
    상기 제어 노드에 접속된 제어 전극, 상기 클럭 신호를 수신하는 입력 전극, i번째 캐리 신호를 출력하는 출력 전극을 포함하는 제2 출력 트랜지스터;
    상기 제2 구동 스테이지로부터 수신된 i-1번째 캐리 신호를 상기 제어 노드에 출력하는 제1 제어 트랜지스터; 및
    상기 i번째 캐리 신호를 상기 제1 제어 트랜지스터의 상기 입력 전극에 출력하는 제2 제어 트랜지스터를 포함하는 것을 특징으로 하는 게이트 구동 회로.
KR1020150006806A 2015-01-14 2015-01-14 게이트 구동 회로 KR102282028B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020150006806A KR102282028B1 (ko) 2015-01-14 2015-01-14 게이트 구동 회로
US14/966,469 US9875710B2 (en) 2015-01-14 2015-12-11 Gate driving circuit with reduced voltage to mitigate transistor deterioration
CN201610009543.9A CN105788547B (zh) 2015-01-14 2016-01-08 栅极驱动电路
JP2016002457A JP6905796B2 (ja) 2015-01-14 2016-01-08 ゲート駆動回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150006806A KR102282028B1 (ko) 2015-01-14 2015-01-14 게이트 구동 회로

Publications (2)

Publication Number Publication Date
KR20160087950A true KR20160087950A (ko) 2016-07-25
KR102282028B1 KR102282028B1 (ko) 2021-07-29

Family

ID=56367956

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150006806A KR102282028B1 (ko) 2015-01-14 2015-01-14 게이트 구동 회로

Country Status (4)

Country Link
US (1) US9875710B2 (ko)
JP (1) JP6905796B2 (ko)
KR (1) KR102282028B1 (ko)
CN (1) CN105788547B (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10235955B2 (en) 2015-07-28 2019-03-19 Samsung Display Co., Ltd. Stage circuit and scan driver using the same
US10347207B2 (en) 2015-09-14 2019-07-09 Samsung Display Co., Ltd. Scan driver and driving method thereof
US10360865B2 (en) 2016-03-21 2019-07-23 Samsung Display Co., Ltd. Gate driving circuit having high reliability and display device including the same
US10810965B2 (en) 2016-12-22 2020-10-20 Samsung Display Co., Ltd. Gate driving circuit and display apparatus including the same

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160092584A (ko) * 2015-01-27 2016-08-05 삼성디스플레이 주식회사 게이트 구동회로
KR102435224B1 (ko) 2016-04-05 2022-08-25 삼성디스플레이 주식회사 게이트 구동회로 및 그것을 포함하는 표시 장치
KR102652889B1 (ko) 2018-08-23 2024-03-29 삼성디스플레이 주식회사 게이트 구동 회로, 이를 포함하는 표시 장치 및 표시 장치의 구동 방법
KR20200085976A (ko) 2019-01-07 2020-07-16 삼성디스플레이 주식회사 주사 구동부
KR102611466B1 (ko) 2019-01-30 2023-12-08 삼성디스플레이 주식회사 주사 구동부
KR20210027576A (ko) 2019-08-28 2021-03-11 삼성디스플레이 주식회사 주사 구동부
US11227552B2 (en) 2019-09-11 2022-01-18 Samsung Display Co., Ltd. Scan driver

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100119119A (ko) * 2009-04-30 2010-11-09 삼성전자주식회사 게이트 구동회로
KR20110114836A (ko) * 2010-04-14 2011-10-20 엘지디스플레이 주식회사 쉬프트 레지스터
KR20140042308A (ko) * 2012-09-28 2014-04-07 삼성디스플레이 주식회사 표시 패널
KR20140112290A (ko) * 2013-03-13 2014-09-23 삼성디스플레이 주식회사 표시 패널

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5128102B2 (ja) 2006-02-23 2013-01-23 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
KR101217177B1 (ko) * 2006-06-21 2012-12-31 삼성디스플레이 주식회사 게이트 구동회로 및 이를 갖는 표시 장치
KR101281498B1 (ko) * 2006-10-31 2013-07-02 삼성디스플레이 주식회사 게이트 구동회로 및 이를 갖는 표시장치
KR101375863B1 (ko) * 2007-03-08 2014-03-17 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
KR101587610B1 (ko) * 2009-09-21 2016-01-25 삼성디스플레이 주식회사 구동회로
KR20230145240A (ko) 2010-02-18 2023-10-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101893189B1 (ko) 2011-09-09 2018-08-30 삼성디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시 장치
KR101960846B1 (ko) * 2011-12-13 2019-07-16 엘지디스플레이 주식회사 게이트 쉬프트 레지스터
KR102024116B1 (ko) 2012-03-22 2019-11-15 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 이용한 표시 장치
KR101936204B1 (ko) 2012-05-18 2019-01-08 건국대학교 산학협력단 산화물 박막 트랜지스터 기반의 게이트 드라이버
KR20140024571A (ko) 2012-08-20 2014-03-03 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102013158B1 (ko) * 2012-08-22 2019-08-23 삼성디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시장치
KR20140099025A (ko) 2013-02-01 2014-08-11 삼성디스플레이 주식회사 액정 표시 장치 및 액정 표시 장치의 구동 방법
KR102046483B1 (ko) 2013-08-07 2019-11-21 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 구비한 표시 장치
KR102064923B1 (ko) 2013-08-12 2020-01-13 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 구비한 표시 장치
KR102077786B1 (ko) 2013-08-12 2020-02-17 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 주사 구동부
KR102052065B1 (ko) 2013-08-12 2020-01-09 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 주사 구동부
KR102108880B1 (ko) 2013-09-17 2020-05-12 삼성디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시 장치
KR20150086771A (ko) 2014-01-20 2015-07-29 삼성디스플레이 주식회사 게이트 드라이버 및 그것을 포함하는 표시 장치
KR102128579B1 (ko) 2014-01-21 2020-07-01 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 구비한 표시 장치
KR102187771B1 (ko) 2014-03-13 2020-12-08 삼성디스플레이 주식회사 게이트 드라이버 및 이를 포함하는 표시 장치
KR20150115105A (ko) 2014-04-02 2015-10-14 삼성디스플레이 주식회사 게이트 구동 회로, 게이트 구동 회로의 구동방법 및 이를 이용한 표시장치
KR20150116102A (ko) * 2014-04-04 2015-10-15 삼성디스플레이 주식회사 게이트 드라이버 및 이를 포함하는 표시 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100119119A (ko) * 2009-04-30 2010-11-09 삼성전자주식회사 게이트 구동회로
KR20110114836A (ko) * 2010-04-14 2011-10-20 엘지디스플레이 주식회사 쉬프트 레지스터
KR20140042308A (ko) * 2012-09-28 2014-04-07 삼성디스플레이 주식회사 표시 패널
KR20140112290A (ko) * 2013-03-13 2014-09-23 삼성디스플레이 주식회사 표시 패널

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10235955B2 (en) 2015-07-28 2019-03-19 Samsung Display Co., Ltd. Stage circuit and scan driver using the same
US10347207B2 (en) 2015-09-14 2019-07-09 Samsung Display Co., Ltd. Scan driver and driving method thereof
US10360865B2 (en) 2016-03-21 2019-07-23 Samsung Display Co., Ltd. Gate driving circuit having high reliability and display device including the same
US10810965B2 (en) 2016-12-22 2020-10-20 Samsung Display Co., Ltd. Gate driving circuit and display apparatus including the same

Also Published As

Publication number Publication date
CN105788547B (zh) 2020-03-10
US9875710B2 (en) 2018-01-23
CN105788547A (zh) 2016-07-20
JP6905796B2 (ja) 2021-07-21
JP2016130850A (ja) 2016-07-21
US20160203783A1 (en) 2016-07-14
KR102282028B1 (ko) 2021-07-29

Similar Documents

Publication Publication Date Title
KR102282028B1 (ko) 게이트 구동 회로
US10109252B2 (en) Gate driving circuit and a display device including the gate driving circuit
KR102386847B1 (ko) 게이트 구동회로 및 이를 갖는 표시 장치
KR102253623B1 (ko) 게이트 구동 회로
US10672357B2 (en) Gate driving circuit and display apparatus including the same
KR102435224B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
KR102430433B1 (ko) 표시장치
KR102481068B1 (ko) 표시장치
KR102516727B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
KR102465003B1 (ko) 표시장치
KR102486313B1 (ko) 게이트 구동회로 및 이를 포함하는 표시장치
KR102457481B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
KR20160092584A (ko) 게이트 구동회로
KR102555509B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
US10360865B2 (en) Gate driving circuit having high reliability and display device including the same
KR102574511B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
KR20170113935A (ko) 표시 장치
KR20180064608A (ko) 게이트 구동회로 및 이를 포함하는 표시장치
KR20170064632A (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
KR102447536B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
KR102581504B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
KR20170046874A (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant