KR20170046874A - 게이트 구동회로 및 그것을 포함하는 표시 장치 - Google Patents

게이트 구동회로 및 그것을 포함하는 표시 장치 Download PDF

Info

Publication number
KR20170046874A
KR20170046874A KR1020150146919A KR20150146919A KR20170046874A KR 20170046874 A KR20170046874 A KR 20170046874A KR 1020150146919 A KR1020150146919 A KR 1020150146919A KR 20150146919 A KR20150146919 A KR 20150146919A KR 20170046874 A KR20170046874 A KR 20170046874A
Authority
KR
South Korea
Prior art keywords
signal
ground voltage
carry signal
gate
electrode coupled
Prior art date
Application number
KR1020150146919A
Other languages
English (en)
Other versions
KR102435886B1 (ko
Inventor
이재훈
유봉현
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020150146919A priority Critical patent/KR102435886B1/ko
Priority to US15/215,516 priority patent/US11062670B2/en
Publication of KR20170046874A publication Critical patent/KR20170046874A/ko
Application granted granted Critical
Publication of KR102435886B1 publication Critical patent/KR102435886B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Abstract

본 발명의 게이트 구동 회로는, 표시패널의 게이트 라인들에 게이트 신호들을 제공하는 구동 스테이지들을 포함하고, 상기 구동 스테이지들 중 k번째(여기서 k는 2 이상의 자연수) 구동 스테이지는, 제1 노드의 전압에 응답하여 클럭 신호를 k번째 게이트 신호로 출력하는 게이트 출력부, 상기 제1 노드의 전압에 응답하여 상기 클럭 신호를 k번째 캐리 신호로 출력하는 캐리 출력부, k-1번째 캐리 신호에 응답해서 상기 제1 노드의 전압 레벨을 제어하는 제어부, 상기 k-1번째 캐리 신호에 응답해서 상기 k번째 캐리 신호를 접지 전압 레벨로 디스챠지하는 제1 디스챠지부, 및 디스챠지 신호에 응답해서 상기 k번째 캐리 신호를 접지 전압 레벨로 디스챠지하는 제2 디스챠지부를 포함한다.

Description

게이트 구동회로 및 그것을 포함하는 표시 장치{GATE DRIVING CIRCUIT AND DISPLAY DEVICE HAVING THEM}
본 발명은 표시 패널에 집적되는 게이트 구동회로 및 그것을 포함하는 표시 장치에 관한 것이다.
표시장치는 복수의 게이트 라인들, 복수의 데이터 라인들, 상기 복수의 게이트 라인들과 상기 복수의 데이터 라인들에 연결된 복수 개의 화소들을 포함한다. 표시장치는 복수의 게이트 라인들에 게이트 신호들을 제공하는 게이트 구동회로 및 복수의 데이터 라인들에 데이터 신호들을 출력하는 데이터 구동회로를 포함한다.
게이트 구동회로는 복수의 구동 스테이지 회로들(이하, 구동 스테이지들)을 포함하는 쉬프트 레지스터를 포함한다. 복수의 구동 스테이지들은 복수의 게이트 라인들에 대응하는 게이트 신호를 각각 출력한다. 복수의 구동 스테이지들 각각은 유기적으로 연결된 복수의 트랜지스터들을 포함한다.
최근 게이트 구동회로의 크기를 감소시키기 위한 다양한 노력들이 계속되고 있다.
본 발명의 목적은 게이트 구동회로의 면적을 감소시키는데 있다.
본 발명의 목적은 면적이 감소된 게이트 구동회로를 포함하는 표시 장치를 제공하는데 있다.
이와 같은 목적을 달성하기 위한 본 발명의 게이트 구동회로는: 표시패널의 게이트 라인들에 게이트 신호들을 제공하는 구동 스테이지들을 포함한다. 상기 구동 스테이지들 중 k번째(여기서 k는 2 이상의 자연수) 구동 스테이지는, 제1 노드의 전압에 응답하여 클럭 신호를 k번째 게이트 신호로 출력하는 게이트 출력부, 상기 제1 노드의 전압에 응답하여 상기 클럭 신호를 k번째 캐리 신호로 출력하는 캐리 출력부, k-1번째 캐리 신호에 응답해서 상기 제1 노드의 전압 레벨을 제어하는 제어부, 상기 k-1번째 캐리 신호에 응답해서 상기 k번째 캐리 신호를 접지 전압 레벨로 디스챠지하는 제1 디스챠지부, 및 디스챠지 신호에 응답해서 상기 k번째 캐리 신호를 접지 전압 레벨로 디스챠지하는 제2 디스챠지부를 포함한다.
이 실시예에 있어서, 상기 제2 디스챠지부는, 상기 디스챠지 신호에 응답해서 제1 노드 및 상기 k번째 게이트 신호를 상기 접지 전압 레벨로 더 디스챠지한다.
이 실시예에 있어서, 상기 제2 디스챠지부는 상기 k번째 게이트 신호를 제1 접지 전압으로 디스챠지하고, 상기 k번째 캐리 신호 및 상기 제1 노드를 제2 접지 전압으로 디스챠지한다. 상기 제1 디스챠지부는 상기 k번째 캐리 신호를 상기 제1 접지 전압으로 디스챠지한다. 상기 제1 접지 전압과 상기 제2 접지 전압은 서로 다른 전압 레벨이다.
이 실시예에 있어서, 상기 디스챠지 신호는 상기 k+1번째 캐리 신호이다.
이 실시예에 있어서, 상기 제2 디스챠지부는, 상기 k번째 캐리 신호와 연결된 제1 전극, 상기 제2 접지 전압과 연결된 제2 전극 및 상기 k+1번째 캐리 신호와 연결된 제어 전극을 포함하는 제2 디스챠지 트랜지스터를 포함한다.
이 실시예에 있어서, 상기 제1 디스챠지부는, 상기 k번째 캐리 신호와 연결된 제1 전극, 상기 제2 접지 전압과 연결된 제2 전극 및 상기 k-1번째 캐리 신호와 연결된 제어 전극을 포함하는 제1 디스챠지 트랜지스터를 포함한다.
이 실시예에 있어서, 상기 클럭 신호에 응답해서 상기 제1 노드의 전압 레벨을 상기 k번째 캐리 신호 레벨로 유지하는 글리치 방지부를 더 포함한다.
이 실시예에 있어서, 상기 글리치 방지부는, 상기 제1 노드와 연결된 제1 전극, 상기 k번째 캐리 신호와 연결된 제2 전극 및 상기 클럭 신호와 연결된 제어 전극을 포함하는 트랜지스터를 포함한다.
이 실시예에 있어서, 상기 제2 디스챠지부는 상기 k번째 게이트 신호를 제1 접지 전압으로 디스챠지하고, 상기 제1 노드 및 상기 k번째 캐리 신호를 제2 접지 전압으로 디스챠지한다. 상기 제1 디스챠지부는 상기 k번째 캐리 신호를 상기 제2 접지 전압으로 디스챠지한다. 상기 제1 접지 전압과 상기 제2 접지 전압은 서로 다른 전압 레벨이다.
이 실시예에 있어서, 상기 디스챠지 신호는 상기 k+1번째 캐리 신호 및 상기 클럭 신호와 상보적인 반전 클럭 신호를 포함한다.
이 실시예에 있어서, 상기 제2 디스챠지부는, 상기 k번째 캐리 신호와 연결된 제1 전극, 상기 제2 접지 전압과 연결된 제2 전극 및 상기 k+1번째 캐리 신호와 연결된 제어 전극을 포함하는 제2 디스챠지 트랜지스터를 포함한다.
이 실시예에 있어서, 상기 제2 디스챠지부는, 상기 k번째 게이트 신호와 연결된 제1 전극, 상기 제1 접지 전압과 연결된 제2 전극 및 상기 반전 클럭 신호와 연결된 제어 전극을 포함하는 제3 디스챠지 트랜지스터, 상기 k번째 게이트 신호와 연결된 제1 전극, 상기 제1 접지 전압과 연결된 제2 전극 및 상기 k+1번째 캐리 신호와 연결된 제어 전극을 포함하는 제4 디스챠지 트랜지스터, 상기 제1 노드와 연결된 제1 전극, 상기 제2 접지 전압과 연결된 제2 전극 및 상기 k+1번째 캐리 신호와 연결된 제어 전극을 포함하는 제5 디스챠지 트랜지스터를 더 포함한다.
이 실시예에 있어서, 상기 제2 디스챠지부는, 상기 k번째 캐리 신호와 연결된 제1 전극, 상기 제2 접지 전압과 연결된 제2 전극 및 상기 반전 클럭 신호와 연결된 제어 전극을 포함하는 제6 디스챠지 트랜지스터를 더 포함한다.
이 실시예에 있어서, 상기 디스챠지 신호는 상기 k+1번째 캐리 신호, k+2번째 캐리 신호 및 상기 클럭 신호와 상보적인 반전 클럭 신호를 포함한다.
이 실시예에 있어서, 상기 제2 디스챠지부는, 상기 k번째 캐리 신호와 연결된 제1 전극, 상기 제2 접지 전압과 연결된 제2 전극 및 상기 k+1번째 캐리 신호와 연결된 제어 전극을 포함하는 제2 디스챠지 트랜지스터를 포함한다.
이 실시예에 있어서, 상기 제2 디스챠지부는, 상기 제1 노드와 연결된 제1 전극, 상기 제2 접지 전압과 연결된 제2 전극 및 상기 k+2번째 캐리 신호와 연결된 제어 전극을 포함하는 제7 디스챠지 트랜지스터를 더 포함한다.
본 발명의 다른 특징에 따른 표시 장치는: 영상을 표시하는 복수의 픽셀들, 상기 복수의 픽셀들을 구동하기 위한 게이트 신호들을 수신하는 복수의 게이트 라인들, 데이터 신호들을 수신하는 복수의 데이터 라인들을 포함하는 표시패널, 상기 표시패널 상에 구비되고, 상기 게이트 신호들을 상기 복수의 게이트 라인들에 공급하는 게이트 구동회로, 및 상기 데이터 신호들을 상기 복수의 데이터 라인들에 공급하는 데이터 구동회로를 포함한다.
상기 게이트 구동회로는 상기 게이트 라인들에 상기 게이트 신호들을 제공하는 구동 스테이지들을 포함하며, 상기 구동 스테이지들 중 k번째(여기서 k는 2 이상의 자연수) 구동 스테이지는, 제1 노드의 전압에 응답하여 클럭 신호를 k번째 게이트 신호로 출력하는 게이트 출력부, 상기 제1 노드의 전압에 응답하여 상기 클럭 신호를 k번째 캐리 신호로 출력하는 캐리 출력부, k-1번째 캐리 신호에 응답해서 상기 제1 노드의 전압 레벨을 제어하는 제어부, 상기 k-1번째 캐리 신호에 응답해서 상기 k번째 캐리 신호를 접지 전압 레벨로 디스챠지하는 제1 디스챠지부 및 k+1번째 캐리 신호에 응답해서 상기 k번째 캐리 신호를 접지 전압 레벨로 디스챠지하는 제2 디스챠지부를 포함한다.
이 실시예에 있어서, 상기 제2 디스챠지부는, 상기 k+1번째 캐리 신호에 응답해서 제1 노드 및 상기 k번째 게이트 신호를 상기 접지 전압 레벨로 더 디스챠지한다.
이 실시예에 있어서, 상기 제2 디스챠지부는 상기 k번째 게이트 신호를 제1 접지 전압으로 디스챠지하고, 상기 k번째 캐리 신호 및 상기 제1 노드를 제2 접지 전압으로 디스챠지한다. 상기 제1 디스챠지부는 상기 k번째 캐리 신호를 상기 제1 접지 전압으로 디스챠지한다. 상기 제1 접지 전압과 상기 제2 접지 전압은 서로 다른 전압 레벨이다.
이 실시예에 있어서, 상기 제2 디스챠지부는, 상기 k번째 캐리 신호와 연결된 제1 전극, 상기 제2 접지 전압과 연결된 제2 전극 및 상기 k+1번째 캐리 신호와 연결된 제어 전극을 포함하는 제2 디스챠지 트랜지스터를 포함한다.
이와 같은 구성을 갖는 게이트 구동 회로는 게이트 라인을 구동하는데 필요한 트랜지스터들의 수가 종래에 비해 감소한다. 그러므로 게이트 구동 회로의 면적이 감소할 수 있다. 또한 게이트 구동 회로의 동작시 발생할 수 있는 글리치 노이즈를 감소시켜서 게이트 구동회로의 신뢰성이 향상될 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시장치의 평면도이다.
도 2는 본 발명의 일 실시예에 따른 표시장치의 신호들의 타이밍도이다.
도 3은 본 발명의 일 실시예에 따른 화소의 등가회로도이다.
도 4는 본 발명의 일 실시예에 따른 화소의 단면도이다.
도 5는 본 발명의 일 실시예에 따른 게이트 구동회로의 블럭도이다.
도 6은 본 발명의 일 실시예에 따른 구동 스테이지의 회로도이다.
도 7은 도 6에 도시된 구동 스테이지의 동작에 따른 신호 파형을 예시적으로 보여주는 도면이다.
도 8은 본 발명의 다른 실시예에 따른 구동 스테이지의 회로도이다.
도 9는 본 발명의 다른 실시예에 따른 게이트 구동회로의 블럭도이다.
도 10 내지 도 12는 본 발명의 다른 실시예에 따른 구동 스테이지의 회로도들이다.
도 13은 본 발명의 다른 실시예에 따른 게이트 구동회로의 블럭도이다.
도 14 및 도 15는 본 발명의 다른 실시예에 따른 구동 스테이지의 회로도들이다.
도 16은 본 발명의 다른 실시예에 따른 게이트 구동회로의 블럭도이다.
도 17 내지 도 19는 본 발명의 다른 실시예에 따른 구동 스테이지의 회로도들이다.
이하 본 발명의 실시예를 첨부된 도면들을 참조하여 상세히 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시장치의 평면도이다. 도 2는 본 발명의 일 실시예에 따른 표시장치의 신호들의 타이밍도이다.
도 1 및 도 2에 도시된 것과 같이, 본 발명의 실시 예에 따른 표시장치는 표시 패널(DP), 게이트 구동회로(100), 데이터 구동회로(200) 및 구동 컨트롤러(300)를 포함한다.
표시 패널(DP)은 특별히 한정되는 것은 아니며, 예를 들어, 액정 표시 패널(liquid crystal display panel), 유기발광 표시 패널(organic light emitting display panel), 전기영동 표시 패널(electrophoretic display panel), 및 일렉트로웨팅 표시 패널(electrowetting display panel)등의 다양한 표시 패널을 포함할 수 있다. 본 실시예에서 표시 패널(DP)은 액정 표시 패널로 설명된다. 한편, 액정 표시 패널을 포함하는 액정 표시장치는 미 도시된 편광자, 백라이트 유닛 등을 더 포함할 수 있다.
표시 패널(DP)은 제1 기판(DS1), 제1 기판(DS1)과 이격된 제2 기판(DS2) 및 제1 기판(DS1)과 제2 기판(DS2) 사이에 배치된 액정층(LCL)을 포함한다. 평면 상에서, 표시 패널(DP)은 복수 개의 화소들(PX11~PXnm)이 배치된 표시영역(DA) 및 표시영역(DA)을 둘러싸는 비표시영역(NDA)을 포함한다.
표시 패널(DP)은 제1 기판(DS1) 상에 배치된 복수 개의 게이트 라인들(GL1~GLn) 및 게이트 라인들(GL1~GLn)과 교차하는 복수 개의 데이터 라인들(DL1~DLm)을 포함한다. 복수 개의 게이트 라인들(GL1~GLn)은 게이트 구동회로(100)에 연결된다. 복수 개의 데이터 라인들(DL1~DLm)은 데이터 구동회로(200)에 연결된다. 도 1에는 복수 개의 게이트 라인들(GL1~GLn) 중 일부와 복수 개의 데이터 라인들(DL1~DLm) 중 일부만이 도시되었다.
도 1에는 복수 개의 화소들(PX11~PXnm) 중 일부만이 도시되었다. 복수 개의 화소들(PX11~PXnm)은 복수 개의 게이트 라인들(GL1~GLn) 중 대응하는 게이트 라인 및 복수 개의 데이터 라인들(DL1~DLm) 중 대응하는 데이터 라인에 각각 연결된다.
복수 개의 화소들(PX11~PXnm)은 표시하는 컬러에 따라 복수 개의 그룹들로 구분될 수 있다. 복수 개의 화소들(PX11~PXnm)은 주요색(primary color) 중 하나를 표시할 수 있다. 주요색은 레드, 그린, 블루 및 화이트를 포함할 수 있다. 한편, 이에 제한되는 것은 아니고, 주요색은 옐로우, 시안, 마젠타 등 다양한 색상을 더 포함할 수 있다.
게이트 구동회로(100) 및 데이터 구동회로(200)는 구동 컨트롤러(300)로부터 제어 신호를 수신한다. 구동 컨트롤러(300)는 메인 회로기판(MCB)에 실장될 수 있다. 구동 컨트롤러(300)는 외부의 그래픽 제어부(미 도시)로부터 영상 데이터 및 제어 신호를 수신한다. 제어 신호는 프레임 구간들(Ft-1, Ft, Ft+1)을 구별하는 신호인 수직 동기 신호(Vsync), 수평 구간들(HP)을 구별하는 신호, 즉 행 구별 신호인 수평 동기 신호(Hsync), 데이터가 들어오는 구역을 표시하기 위해 데이터가 출력되는 구간 동안만 하이 레벨인 데이터 인에이블 신호 및 클록 신호들을 포함할 수 있다.
게이트 구동회로(100)는 프레임 구간들(Ft-1, Ft, Ft+1) 동안에 구동 컨트롤러(300)로부터 신호 라인(GSL)을 통해 수신한 제어 신호(이하, 게이트 제어 신호)에 기초하여 게이트 신호들(G1~Gn)을 생성하고, 게이트 신호들(G1~Gn)을 복수 개의 게이트 라인들(GL1~GLn)에 출력한다. 게이트 신호들(G1~Gn)은 수평 구간들(HP)에 대응하게 순차적으로 출력될 수 있다. 게이트 구동회로(100)는 박막공정을 통해 화소들(PX11~PXnm)과 동시에 형성될 수 있다. 예컨대, 게이트 구동회로(100)는 비표시영역(NDA)에 OSG(Oxide Semiconductor TFT Gate driver circuit)로 실장 될 수 있다.
도 1은 복수 개의 게이트 라인들(GL1~GLn)의 좌측 말단들에 연결 하나의 게이트 구동회로(100)를 예시적으로 도시하였다. 본 발명의 일 실시예에서, 표시장치는 2개의 게이트 구동회로들을 포함할 수 있다. 2개의 게이트 구동회로들 중 하나는 복수 개의 게이트 라인들(GL1~GLn)의 좌측 말단들에 연결되고, 다른 하나는 복수 개의 게이트 라인들(GL1~GLn)의 우측 말단들에 연결될 수 있다. 또한, 2개의 게이트 구동회로들 중 하나는 홀수 번째 게이트 라인들에 연결되고, 다른 하나는 짝수 번째 게이트 라인들에 연결될 수 있다.
데이터 구동회로(200)는 구동 컨트롤러(300)로부터 수신한 제어 신호(이하, 데이터 제어 신호)에 기초하여 구동 컨트롤러(300)로부터 제공된 영상 데이터에 따른 계조 전압들을 생성한다. 데이터 구동회로(200)는 계조 전압들을 데이터 전압들(DS)로써 복수 개의 데이터 라인들(DL1~DLm)에 출력한다.
데이터 전압들(DS)은 공통 전압에 대하여 양의 값을 갖는 정극성 데이터 전압들 및/또는 음의 값을 갖는 부극성 데이터 전압들을 포함할 수 있다. 각각의 수평 구간들(HP) 동안에 데이터 라인들(DL1~DLm)에 인가되는 데이터 전압들 중 일부는 정극성을 갖고, 다른 일부는 부극성을 가질 수 있다. 데이터 전압들(DS)의 극성은 액정의 열화를 방지하기 위하여 프레임 구간들(Ft-1, Ft, Ft+1)에 따라 반전될 수 있다. 데이터 구동회로(200)는 반전 신호에 응답하여 프레임 구간 단위로 반전된 데이터 전압들을 생성할 수 있다.
데이터 구동회로(200)는 구동칩(210) 및 구동칩(210)을 실장하는 연성회로기판(220)을 포함할 수 있다. 데이터 구동회로(200)는 복수 개의 구동칩(210)과 연성회로기판(220)을 포함할 수 있다. 연성회로기판(220)은 메인 회로기판(MCB)과 제1 기판(DS1)을 전기적으로 연결한다. 복수 개의 구동칩들(210)은 복수 개의 데이터 라인들(DL1~DLm) 중 대응하는 데이터 라인들에 대응하는 데이터 신호들을 제공한다.
도 1은 테이프 캐리어 패키지(TCP: Tape Carrier Package) 타입의 데이터 구동회로(200)를 예시적으로 도시하였다. 본 발명의 다른 실시예에서, 데이터 구동회로(200)는 칩 온 글래스(COG: Chip on Glass) 방식으로 제1 기판(DS1)의 비표시영역(NDA) 상에 배치될 수 있다.
도 3은 본 발명의 일 실시예에 따른 화소의 등가회로도이다. 도 4는 본 발명의 일 실시예에 따른 화소의 단면도이다. 도 1에 도시된 복수 개의 화소들(PX11~PXnm) 각각은 도 3에 도시된 등가회로를 가질 수 있다.
도 3에 도시된 것과 같이, 화소(PXij)는 화소 박막 트랜지스터(TR, 이하 화소 트랜지스터), 액정 커패시터(Clc), 및 스토리지 커패시터(Cst)를 포함한다. 이하, 본 명세서에서 트랜지스터는 박막 트랜지스터를 의미한다. 본 발명의 일 실시예에서 스토리지 커패시터(Cst)는 생략될 수 있다.
화소 트랜지스터(TR)는 i번째 게이트 라인(GLi)과 j번째 데이터 라인(DLj)에 전기적으로 연결된다. 화소 트랜지스터(TR)는 i번째 게이트 라인(GLi)으로부터 수신한 게이트 신호에 응답하여 j번째 데이터 라인(DLj)으로부터 수신한 데이터 신호에 대응하는 화소 전압을 출력한다.
액정 커패시터(Clc)는 화소 트랜지스터(TR)로부터 출력된 화소 전압을 충전한다. 액정 커패시터(Clc)에 충전된 전하량에 따라 액정층(LCL, 도 4 참조)에 포함 액정 방향자의 배열이 변화된다. 액정 방향자의 배열에 따라 액정층으로 입사된 광은 투과되거나 차단된다.
스토리지 커패시터(Cst)는 액정 커패시터(Clc)에 병렬로 연결된다. 스토리지 커패시터(Cst)는 액정 방향자의 배열을 일정한 구간 동안 유지시킨다.
도 4에 도시된 것과 같이, 화소 트랜지스터(TR)는 i번째 게이트 라인(GLi, 도 3 참조)에 연결된 제어전극(GE), 제어전극(GE)에 중첩하는 활성화부(AL), j번째 데이터 라인(DLj, 도 3 참조)에 연결된 제1 전극(SE), 및 제1 전극(SE)과 이격되어 배치된 제2 전극(DE)을 포함한다.
액정 커패시터(Clc)는 화소전극(PE)과 공통전극(CE)을 포함한다. 스토리지 커패시터(Cst)는 화소전극(PE)과 화소전극(PE)에 중첩하는 스토리지 라인(STL)의 일부분을 포함한다.
제1 기판(DS1)의 일면 상에 i번째 게이트 라인(GLi) 및 스토리지 라인(STL)이 배치된다. 제어전극(GE)은 i번째 게이트 라인(GLi)으로부터 분기된다. i번째 게이트 라인(GLi) 및 스토리지 라인(STL)은 알루미늄(Al), 은(Ag), 구리(Cu), 몰리브덴(Mo), 크롬(Cr), 탄탈륨(Ta), 티타늄(Ti) 등의 금속 또는 이들의 합금 등을 포함할 수 있다. i번째 게이트 라인(GLi) 및 스토리지 라인(STL)은 다층 구조, 예컨대 티타늄층과 구리층을 포함할 수 있다.
제1 기판(DS1)의 일면 상에 제어전극(GE) 및 스토리지 라인(STL)을 커버하는 제1 절연층(10)이 배치된다. 제1 절연층(10)은 무기물 및 유기물 중 적어도 어느 하나를 포함할 수 있다. 제1 절연층(10)은 유기막이거나, 무기막일 수 있다. 제1 절연층(10)은 다층 구조, 예컨대 실리콘 나이트라이드층과 실리콘 옥사이드층을 포함할 수 있다.
제1 절연층(10) 상에 제어전극(GE)과 중첩하는 활성화부(AL)가 배치된다. 활성화부(AL)는 반도체층과 오믹 컨택층을 포함할 수 있다. 제1 절연층(10) 상에 반도체층이 배치되고, 반도체층 상에 오믹 컨택층이 배치된다.
활성화부(AL) 상에 제2 전극(DE)과 제1 전극(SE)이 배치된다. 제2 전극(DE)과 제1 전극(SE)은 서로 이격되어 배치된다. 제2 전극(DE)과 제1 전극(SE) 각각은 제어전극(GE)에 부분적으로 중첩한다.
제1 절연층(10) 상에 활성화부(AL), 제2 전극(DE), 및 제1 전극(SE)을 커버하는 제2 절연층(20)이 배치된다. 제2 절연층(20)은 무기물 및 유기물 중 적어도 어느 하나를 포함할 수 있다. 제2 절연층(20)은 유기막이거나, 무기막일 수 있다. 제2 절연층(20)은 다층 구조, 예컨대 실리콘 나이트라이드층과 실리콘 옥사이드층을 포함할 수 있다.
도 1에는 스태거 구조를 갖는 화소 트랜지스터(TR)를 예시적으로 도시하였으나, 화소 트랜지스터(TR)의 구조는 이에 제한되지 않는다. 화소 트랜지스터(TR)는 플래너 구조를 가질 수도 있다.
제2 절연층(20) 상에 제3 절연층(30)이 배치된다. 제3 절연층(30)은 평탄면을 제공한다. 제3 절연층(30)은 유기물을 포함할 수 있다.
제3 절연층(30) 상에 화소전극(PE)이 배치된다. 화소전극(PE)은 제2 절연층(20) 및 제3 절연층(30)을 관통하는 컨택홀(CH)을 통해 제2 전극(DE)에 연결된다. 제3 절연층(30) 상에 화소전극(PE)을 커버하는 배향막(미 도시)이 배치될 수 있다.
제2 기판(DS2)의 일면 상에 컬러필터층(CF)이 배치된다. 컬러필터층(CF) 상에 공통전극(CE)이 배치된다. 공통전극(CE)에는 공통 전압이 인가된다. 공통 전압과 화소 전압과 다른 값을 갖는다. 공통전극(CE) 상에 공통전극(CE)을 커버하는 배향막(미 도시)이 배치될 수 있다. 컬러필터층(CF)과 공통전극(CE) 사이에 또 다른 절연층이 배치될 수 있다.
액정층(LCL)을 사이에 두고 배치된 화소전극(PE)과 공통전극(CE)은 액정 커패시터(Clc)를 형성한다. 또한, 제1 절연층(10), 제2 절연층(20), 및 제3 절연층(30)을 사이에 두고 배치된 화소전극(PE)과 스토리지 라인(STL)의 일부분은 스토리지 커패시터(Cst)를 형성한다. 스토리지 라인(STL)은 화소 전압과 다른 값의 스토리지 전압을 수신한다. 스토리지 전압은 공통 전압과 동일한 값을 가질 수 있다.
한편, 도 3에 도시된 화소(PXij)의 단면은 하나의 예시에 불과하다. 도 3에 도시된 것과 달리, 컬러필터층(CF) 및 공통전극(CE) 중 적어도 어느 하나는 제1 기판(DS1) 상에 배치될 수 있다. 다시 말해, 본 실시예에 따른 액정 표시 패널은 VA(Vertical Alignment)모드, PVA(Patterned Vertical Alignment) 모드, IPS(in-plane switching) 모드 또는 FFS(fringe-field switching) 모드, PLS(Plane to Line Switching) 모드 등의 화소를 포함할 수 있다.
도 5는 본 발명의 일 실시예에 따른 게이트 구동회로의 블럭도이다.
도 5에 도시된 것과 같이, 게이트 구동회로(100)는 복수 개의 구동 스테이지들(SRC1~SRCn) 및 더미 구동 스테이지(SRCn+1)를 포함한다. 복수 개의 구동 스테이지들(SRC1~SRCn) 및 더미 구동 스테이지(SRCn+1)는 이전 스테이지로부터 출력되는 캐리 신호 및 다음 스테이지로부터 출력되는 캐리 신호에 응답해서 동작하는 종속적 연결 관계를 갖는다.
복수 개의 구동 스테이지들(SRC1~SRCn) 각각은 도 1에 도시된 구동 컨트롤러(300)로부터 제1 클럭 신호(CKV)/제2 클럭 신호(CKVB), 제1 접지 전압(VSS1) 및 제2 접지 전압(VSS2)을 수신한다. 구동 스테이지(SRC1) 및 더미 구동 스테이지(SRCn+1)는 개시신호(STV)를 수신한다.
본 실시예에서 복수 개의 구동 스테이지들(SRC1~SRCn)은 복수 개의 게이트 라인들(GL1~GLn)에 각각 연결된다. 복수 개의 구동 스테이지들(SRC1~SRCn)은 복수 개의 게이트 라인들(GL1~GLn)에 게이트 신호들(G1~Gn)을 각각 제공한다. 본 발명의 일 실시예에서 복수 개의 구동 스테이지들(SRC1~SRCn)에 연결된 게이트 라인들은 전체의 게이트 라인들 중 홀수 번째 게이트 라인들이거나, 짝수 번째 게이트 라인들일 수 있다.
복수 개의 구동 스테이지들(SRC1~SRCn) 및 더미 구동 스테이지(SRCn+1) 각각은 입력 단자들(IN1, IN2), 출력 단자(OUT), 캐리 단자(CR), 클럭 단자(CK), 제1 접지 단자(V1) 및 제2 접지 단자(V2)를 포함한다.
복수 개의 구동 스테이지들(SRC1~SRCn) 각각의 출력 단자(OUT)는 복수 개의 게이트 라인들(GL1~GLn) 중 대응하는 게이트 라인에 연결된다. 복수 개의 구동 스테이지들(SRC1~SRCn)로부터 생성된 게이트 신호들(G1~Gn)은 출력 단자(OUT)를 통해 복수 개의 게이트 라인들(GL1~GLn)에 제공한다.
복수 개의 구동 스테이지들(SRC1~SRCn) 각각의 캐리 단자(CR)는 해당 구동 스테이지 다음의 구동 스테이지의 제1 입력 단자(IN1) 및 이전 구동 스테이지의 제2 입력 단자(IN2)에 전기적으로 연결된다. 예컨대, 구동 스테이지들(SRC1~SRCn) 중 k번째 구동 스테이지의 캐리 단자(CR)는 k+1번째 구동 스테이지(SRCk+1)의 제1 입력 단자(IN1) 및 k-1번째 구동 스테이지(SRCk-1)의 제2 입력 단자(IN2)와 연결된다. 복수 개의 구동 스테이지들(SRC1~SRCn) 및 더미 구동 스테이지(SRCn+1) 각각의 캐리 단자(CR)는 캐리 신호를 출력한다.
복수 개의 구동 스테이지들(SRC2~SRCn) 및 더미 구동 스테이지(SRCn+1) 각각의 제1 입력 단자(IN)는 해당 구동 스테이지 이전의 구동 스테이지의 캐리 신호를 수신한다. 예컨대, k번째 구동 스테이지들(SRCk)의 제1 입력 단자(IN1)는 k-1번째 구동 스테이지(SRCk-1)의 캐리 신호를 수신한다. 복수 개의 구동 스테이지들(SRC1~SRCn) 중 첫번째 구동 스테이지(SRC1)의 제1 입력 단자(IN1)는 이전 구동 스테이지의 캐리 신호 대신에 게이트 구동회로(100)의 구동을 개시하는 수직 개시 신호(STV)를 수신한다.
복수 개의 구동 스테이지들(SRC1~SRCn) 각각의 제2 입력 단자(IN2)는 해당 구동 스테이지 다음의 구동 스테이지의 캐리 단자(CR)로부터의 캐리 신호를 수신한다. 예컨대, k번째 구동 스테이지(SRCk)의 제2 입력 단자(IN2)는 k+1번째 구동 스테이지(SRCk+1)의 캐리 단자(CR)로부터 출력된 캐리 신호를 수신한다. 본 발명의 다른 실시예에서 복수 개의 구동 스테이지들(SRC1~SRCn) 각각의 제2 입력 단자(IN2)는 해당 구동 스테이지 다음의 구동 스테이지의 출력 단자(OUT)에 전기적으로 연결될 수도 있다.
말단에 배치된 구동 스테이지(SRCn)의 제2 입력 단자(IN2)는 더미 스테이지(SRCn+1)의 캐리 단자(CR)로부터 출력된 캐리 신호를 수신한다. 더미 구동 스테이지(SRCn+1)의 제2 입력 단자(IN2)는 수직 개시 신호(STV)를 수신한다.
복수 개의 구동 스테이지들(SRC1~SRCn) 각각의 클럭 단자(CK)는 제1 클럭 신호(CKV)와 제2 클럭 신호(CKVB) 중 어느 하나를 각각 수신한다. 복수 개의 구동 스테이지들(SRC1~SRCn) 중 홀수 번째 구동 스테이지들(SRC1, SRC3, ..., SRCn-1)의 클럭 단자들(CK)은 제1 클럭 신호(CKV)를 각각 수신할 수 있다. 복수 개의 구동 스테이지들(SRC1~SRCn) 중 짝수 번째 구동 스테이지들(SRC2, SRC4, ..., SRCn)의 클럭 단자들(CK)은 제2 클럭 신호(CKVB)를 각각 수신할 수 있다. 제1 클럭 신호(CKV)와 제2 클럭 신호(CKVB)는 위상이 다른 신호일 수 있다.
복수 개의 구동 스테이지들(SRC1~SRCn) 각각의 제1 접지 단자(V1)는 제1 접지 전압(VSS1)을 수신한다. 복수 개의 구동 스테이지들(SRC1~SRCn) 각각의 제2 접지 단자(V2)는 제2 접지 전압(VSS2)을 수신한다. 제1 접지 전압(VSS1)과 제2 접지 전압(VSS2)은 서로 다른 전압 레벨을 가지며, 제2 접지 전압(VSS2)은 제1 접지 전압(VSS1)보다 낮은 레벨을 갖는다.
본 발명의 일 실시예에서 복수 개의 구동 스테이지들(SRC1~SRCn) 각각은 그 회로구성에 따라 출력 단자(OUT), 제1 입력 단자(IN1), 제2 입력 단자(IN2), 캐리 단자(CR), 클럭 단자(CK), 제1 접지 단자(V1) 및 제2 접지 단자(V2) 중 어느 하나가 생략되거나, 다른 단자들이 더 포함될 수 있다. 예컨대, 제1 접지 단자(V1), 및 제2 접지 단자(V2) 중 어느 하나는 생략될 수 있다. 이 경우, 복수 개의 구동 스테이지들(SRC1~SRCn) 각각은 제1 접지 전압(VSS1)과 제2 접지 전압(VSS2) 중 어느 하나만을 수신한다. 또한, 복수 개의 구동 스테이지들(SRC1~SRCn)의 연결관계도 변경될 수 있다.
도 6은 본 발명의 일 실시예에 따른 구동 스테이지의 회로도이다.
도 6은 도 5에 도시된 복수 개의 구동 스테이지들(SRC1~SRCn) 중 k(k는 양의 정수)번째 구동 스테이지(SRCk)를 예시적으로 도시하였다. 도 5에 도시된 복수 개의 구동 스테이지들(SRC1~SRCn) 및 더미 구동 스테이지(SRCn+1) 각각은 k번째 구동 스테이지(SRCk)와 동일한 회로를 가질 수 있다.
도 6을 참조하면, k번째 구동 스테이지(SRCk)는 게이트 출력부(110), 캐리 출력부(120), 제어부(130), 글리치 방지부(140), 제1 디스챠지부(150) 및 제2 디스챠지부(160)를 포함한다.
게이트 출력부(110)는 제1 노드(N1)의 전압에 응답하여 클럭 단자(CK)로 입력되는 클럭 신호(CKV)를 k번째 게이트 신호(Gk)로 출력한다. 캐리 출력부(120)는 제1 노드(N1)의 전압에 응답하여 클럭 신호(CKV)를 k번째 캐리 신호로(CRk)로 출력한다. 제어부(130)는 제1 입력 단자(IN1)를 통해 입력되는 k-1번째 캐리 신호(CRk-1)에 응답해서 제1 노드(N1)의 전압 레벨을 제어한다. 제1 디스챠지부(150)는 k-1번째 캐리 신호(CRk-1)에 응답해서 k번째 캐리 신호(CRk)를 접지 전압 레벨로 디스챠지한다. 제2 디스챠지부(160)는 디스챠지 신호에 응답해서 k번째 캐리 신호(CRk)를 접지 전압 레벨로 디스챠지한다. 디스챠지 신호는 제2 입력 단자(IN2)를 통해 수신되는 k+1번째 캐리 신호(CRk+1)를 포함할 수 있다. 접지 전압 레벨은 제1 단자(V1)의 제1 접지 전압(VSS1) 및 제2 단자(VS2)의 제 2 접지 전압(VSS2)을 포함한다. 제2 디스챠지부(160)는 k번째 캐리 신호(CRk) 뿐만 아니라 k번째 게이트 신호(Gk) 및 제1 노드(N1)를 접지 전압 레벨로 디스챠지할 수 있다.
k번째 구동 스테이지(SRCk)의 구체적인 구성은 다음과 같다.
게이트 출력부(110)는 제1 출력 트랜지스터(TR1) 및 커패시터(C1)를 포함한다. 제1 출력 트랜지스터(TR1)는 클럭 단자(CK)와 연결된 제1 전극, 제1 노드(N1)에 연결된 제어 전극, 및 k번째 게이트 신호(Gk)를 출력하는 제2 전극을 포함한다.
캐리 출력부(120)는 제2 출력 트랜지스터(TR3)를 포함한다. 제2 출력 트랜지스터(TR3)는 클럭 단자(CK)와 연결된 제1 전극, 제1 노드(N1)에 연결된 제어 전극, k번째 캐리 신호(CRk)를 출력하는 제2 전극을 포함한다.
제어부(130)는 제어 트랜지스터(TR4)를 포함한다. 제어 트랜지스터(TR4)는 제1 입력 단자(IN1)와 연결된 제1 전극, 제1 입력 단자(IN1)와 연결된 제어 전극 및 제1 노드(N1)와 연결된 제2 전극을 포함한다.
글리치 방지부(140)는 트랜지스터(TR6)를 포함한다. 트랜지스터(TR6)는 제1 노드(N1)와 연결된 제1 전극, 클럭 단자(CK)와 연결된 제어 전극 및 k번째 캐리 신호(CRk)와 연결된 제2 전극을 포함한다.
제1 디스챠지부(150)는 제1 디스챠지 트랜지스터(TR7)를 포함한다. 제1 디스챠지 트랜지스터(TR7)는 k번째 캐리 신호(CRk)와 연결된 제1 전극, k-1번째 캐리 신호(CRk-1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
제2 디스챠지부(160)는 제2 내지 제4 디스챠지 트랜지스터들(TR8, TR2, TR5)를 포함한다. 제2 디스챠지 트랜지스터(TR8)는 k번째 캐리 신호(CRk)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다. 제3 디스챠지 트랜지스터(TR2)는 k번째 게이트 신호(Gk)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제1 접지 단자(V1)와 연결된 제2 전극을 포함한다. 제4 디스챠지 트랜지스터(TR5)는 제1 노드(N1)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
도 7은 도 6에 도시된 구동 스테이지의 동작에 따른 신호 파형을 예시적으로 보여주는 도면이다.
도 6 및 도 7을 참조하면, 제1 디스챠지부(150)는 k-1번째 캐리 신호(CRk-1)에 응답해서 k번째 캐리 신호(CRk)를 제2 접지 전압(VSS2)으로 디스챠지한다. 구동 스테이지(SRCk)가 제1 디스챠지부(150)를 포함하지 않는 경우를 가정한다. 클럭 신호(CKV)가 하이 레벨에서 로우 레벨로 천이하고, k-1번째 캐리 신호(CRk-1)가 로우 레벨에서 하이 레벨로 천이함에 따라서 제1 노드(N1)가 프리챠지될 때 k번째 캐리 신호(CRk)의 전압 레벨이 일시적으로 상승하는 캐리 글리치(carry glitch) 노이즈가 나타날 수 있다. 즉, 트랜지스터(T6)가 완전히 오프 상태로 천이하기 전에 k번째 캐리 신호(CRk)의 전압 레벨이 제1 노드(N1)의 전압 레벨로 상승할 수 있다. k-1번째 캐리 신호(CRk-1)가 하이 레벨로 천이할 때 제1 디스챠지 트랜지스터(TR5)가 턴 온되면 k번째 캐리 신호(CRk)의 글리치 노이즈는 방지될 수 있다.
k번째 구동 스테이지(SRCk)의 k번째 캐리 신호(CRk)는 k+1번째 구동 스테이지(SRCk+1)로 제공된다. k+1번째 구동 스테이지(SRCk+1) 내 제어 트랜지스터(TR4)가 턴 온되면, k+1번째 구동 스테이지(SRCk+1) 내 제1 노드(N1)의 프리챠지 구간에서 k번째 구동 스테이지(SRCk)의 k번째 캐리 신호(CRk)가 k+1번째 구동 스테이지(SRCk+1) 내 제1 노드(N1)의 전압 레벨로 상승할 수 있다. 제2 디스챠지부(160) 내 제2 디스챠지 트랜지스터(TR8)는 k+1번째 캐리 신호(CRk+1)에 응답해서 k번째 캐리 신호(CRk)를 제2 접지 전압(VSS2)으로 디스챠지한다. 그러므로 k번째 구동 스테이지(SRCk)는 안정된 레벨의 k번째 캐리 신호(CRk)를 출력할 수 있다.
한편, 앞서 설명한 캐리 글리치 노이즈가 k-1번째 캐리 신호(CRk-1)에 나타나는 경우, 제어 트랜지스터(TR4)가 턴 온되어서 제1 노드(N1)의 전압 레벨이 상승하는 범프 글리치(bump glitch) 노이즈가 발생할 수 있다. 트랜지스터(TR6)은 클럭 신호(CLK)에 동기해서 제1 노드(N1)의 전압 레벨을 k번째 캐리 신호(CRk)로 디스챠지한다. 그러므로 제1 노드(N1)의 범프 글리치(bump glitch) 노이즈가 방지될 수 있다.
특히, 클럭 신호(CKV)가 하이 레벨이고, k번째 캐리 신호(CRk)가 하이 레벨인 동안 k번째 구동 스테이지(SRCk) 내 제1 노드(N1)는 k+1번째 구동 스테이지(SRCk+1)의 제어 트랜지스터(TR4)를 통해 k+1번째 구동 스테이지(SRCk+1)의 제1 노드(N1)와 연결된다. 이와 같이, k번째 구동 스테이지(SRCk) 내 제1 노드(N1)와 k+1번째 구동 스테이지(SRCk+1)의 제1 노드(N1)를 전기적으로 연결함으로써 구동 스테이지들(SRC1~SRCn) 내 제1 노드(N1)들의 리플이 서로 상쇄될 수 있다.
도 8은 본 발명의 다른 실시예에 따른 구동 스테이지의 회로도이다.
도 8은 도 5에 도시된 복수 개의 구동 스테이지들(SRC1~SRCn) 중 k(k는 양의 정수)번째 구동 스테이지(SRCk)의 다른 실시예인 구동 스테이지(SSRCk)를 예시적으로 도시하였다. 도 5에 도시된 복수 개의 구동 스테이지들(SRC1~SRCn) 및 더미 구동 스테이지(SRCn+1) 각각은 k번째 구동 스테이지(SSRCk)와 동일한 회로를 가질 수 있다.
도 8을 참조하면, k번째 구동 스테이지(SSRCk)는 게이트 출력부(210), 캐리 출력부(220), 제어부(230), 글리치 방지부(240), 제1 디스챠지부(250) 및 제2 디스챠지부(260)를 포함한다.
게이트 출력부(210)는 제1 노드(N11)의 전압에 응답하여 클럭 단자(CK)로 입력되는 클럭 신호(CKV)를 k번째 게이트 신호(Gk)로 출력한다. 캐리 출력부(220)는 제1 노드(N11)의 전압에 응답하여 클럭 신호(CKV)를 k번째 캐리 신호로(CRk)로 출력한다. 제어부(230)는 제1 입력 단자(IN1)를 통해 입력되는 k-1번째 캐리 신호(CRk-1)에 응답해서 제1 노드(N11)의 전압 레벨을 제어한다. 제1 디스챠지부(250)는 k-1번째 캐리 신호(CRk-1)에 응답해서 k번째 캐리 신호(CRk)를 제2 접지 전압(VSS2)으로 디스챠지한다 제2 디스챠지부(260)는 k+1번째 캐리 신호(CRk+1)에 응답해서 k번째 게이트 신호(CRk)를 제1 접지 전압(VSS1)으로 디스챠지하고, 제1 노드(N11)를 제2 접지 전압(VSS2)으로 디스챠지한다.
도 8에 도시된 k번째 구동 스테이지(SSRCk)의 제2 디스챠지부(260)는 도 6에 도시된 k번째 구동 스테이지(SRCk)의 제2 디스챠지부(160)와 달리 제2 디스챠지 트랜지스터(TR8)를 포함하지 않는다. k번째 구동 스테이지(SSRCk)에 포함되는 트랜지스터들의 수를 감소시킴으로써 도 1에 도시된 게이트 구동회로(100)의 면적을 감소시킬 수 있다.
도 9는 본 발명의 다른 실시예에 따른 게이트 구동회로의 블럭도이다.
도 9에 도시된 것과 같이, 게이트 구동회로(100_1)는 복수 개의 구동 스테이지들(SRCA1~SRCAn) 및 더미 구동 스테이지(SRCAn+1)를 포함한다. 복수 개의 구동 스테이지들(SRCA1~SRCAn) 및 더미 구동 스테이지(SRCAn+1)는 이전 스테이지로부터 출력되는 캐리 신호 및 다음 스테이지로부터 출력되는 캐리 신호에 응답해서 동작하는 종속적 연결 관계를 갖는다.
복수 개의 구동 스테이지들(SRCA1~SRCAn) 각각은 도 1에 도시된 구동 컨트롤러(300)로부터 제1 클럭 신호(CKV), 제2 클럭 신호(CKVB), 제1 접지 전압(VSS1) 및 제2 접지 전압(VSS2)을 수신한다. 구동 스테이지(SRCA1) 및 더미 구동 스테이지(SRCAn+1)는 개시신호(STV)를 수신한다. 특히, 도 5에 도시된 복수 개의 구동 스테이지들(SRC1~SRCn) 및 더미 구동 스테이지(SRCn+1) 각각은 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB) 중 대응하는 어느 하나만을 수신하였으나, 도 9에 도시된 복수 개의 구동 스테이지들(SRCA1~SRCAn) 및 더미 구동 스테이지(SRCAn+1) 각각은 제1 클럭 신호(CKV) 및 제2 클럭 신호(CKVB)를 모두 수신한다.
복수 개의 구동 스테이지들(SRCA1~SRCAn)은 복수 개의 게이트 라인들(GL1~GLn)에 각각 연결된다. 복수 개의 구동 스테이지들(SRCA1~SRCAn)은 복수 개의 게이트 라인들(GL1~GLn)에 게이트 신호들(G1~Gn)을 각각 제공한다. 복수 개의 구동 스테이지들(SRCA1~SRCAn) 및 더미 구동 스테이지(SRCAn+1) 각각은 입력 단자들(IN1, IN2), 출력 단자(OUT), 캐리 단자(CR), 제1 클럭 단자(CK1), 제2 클럭 단자(CK2), 제1 접지 단자(V1) 및 제2 접지 단자(V2)를 포함한다.
복수 개의 구동 스테이지들(SRCA1~SRCAn) 각각의 출력 단자(OUT)는 복수 개의 게이트 라인들(GL1~GLn) 중 대응하는 게이트 라인에 연결된다. 복수 개의 구동 스테이지들(SRCA1~SRCAn)로부터 생성된 게이트 신호들(G1~Gn)은 출력 단자(OUT)를 통해 복수 개의 게이트 라인들(GL1~GLn)에 제공한다.
복수 개의 구동 스테이지들(SRCA1~SRCAn) 각각의 캐리 단자(CR)는 해당 구동 스테이지 다음의 구동 스테이지의 제1 입력 단자(IN1) 및 이전 구동 스테이지의 제2 입력 단자(IN2)에 전기적으로 연결된다. 예컨대, 구동 스테이지들(SRCA1~SRCAn) 중 k번째 구동 스테이지의 캐리 단자(CR)는 k+1번째 구동 스테이지(SRCAk+1)의 제1 입력 단자(IN1) 및 k-1번째 구동 스테이지(SRCAk-1)의 제2 입력 단자(IN2)와 연결된다. 복수 개의 구동 스테이지들(SRCA1~SRCAn) 및 더미 구동 스테이지(SRCAn+1) 각각의 캐리 단자(CR)는 캐리 신호를 출력한다.
복수 개의 구동 스테이지들(SRCA2~SRCAn) 및 더미 구동 스테이지(SRCAn+1) 각각의 제1 입력 단자(IN)는 해당 구동 스테이지 이전의 구동 스테이지의 캐리 신호를 수신한다. 복수 개의 구동 스테이지들(SRCA1~SRCAn) 각각의 제2 입력 단자(IN2)는 해당 구동 스테이지 다음의 구동 스테이지의 캐리 단자(CR)로부터의 캐리 신호를 수신한다. 말단에 배치된 구동 스테이지(SRCAn)의 제2 입력 단자(IN2)는 더미 스테이지(SRCAn+1)의 캐리 단자(CR)로부터 출력된 캐리 신호를 수신한다. 더미 구동 스테이지(SRCn+1)의 제2 입력 단자(IN2)는 수직 개시 신호(STV)를 수신한다.
복수 개의 구동 스테이지들(SRCA1~SRCAn) 각각의 제1 클럭 단자(CK1) 및 제2 클럭 단자(CK2)는 제1 클럭 신호(CKV)와 제2 클럭 신호(CKVB)를 각각 수신한다. 예컨대, 홀수 번째 구동 스테이지들(SRCA1, SRCA3, ..., SRCAn-1) 및 더미 구동 스테이지(SRCAn+1)의 제1 클럭 단자(CK1) 및 제2 클럭 단자(CK2)는 제1 클럭 신호(CKV)와 제2 클럭 신호(CKVB)를 각각 수신한다. 짝수 번째 구동 스테이지들(SRCA2, SRCA4, ..., SRCAn)의 제1 클럭 단자(CK1) 및 제2 클럭 단자(CK2)는 제2 클럭 신호(CKVB)와 제1 클럭 신호(CKV)를 각각 수신한다. 제1 클럭 신호(CKV)와 제2 클럭 신호(CKVB)는 위상이 다른 신호일 수 있다. 제1 클럭 신호(CKV)와 제2 클럭 신호(CKVB)는 상보적 레벨을 갖는 펄스 신호일 수 있다.
복수 개의 구동 스테이지들(SRCA1~SRCAn) 각각의 제1 접지 단자(V1)는 제1 접지 전압(VSS1)을 수신한다. 복수 개의 구동 스테이지들(SRCA1~SRCAn) 각각의 제2 접지 단자(V2)는 제2 접지 전압(VSS2)을 수신한다. 제1 접지 전압(VSS1)과 제2 접지 전압(VSS2)은 서로 다른 전압 레벨을 가지며, 제2 접지 전압(VSS2)은 제1 접지 전압(VSS1)보다 낮은 레벨을 갖는다.
도 10은 본 발명의 다른 실시예에 따른 구동 스테이지의 회로도이다.
도 10은 도 9에 도시된 복수 개의 구동 스테이지들(SRCA1~SRCAn) 중 k(k는 양의 정수)번째 구동 스테이지(SRCAk)를 예시적으로 도시하였다. 도 9에 도시된 복수 개의 구동 스테이지들(SRCA1~SRCAn) 및 더미 구동 스테이지(SRCAn+1) 각각은 k번째 구동 스테이지(SRCAk)와 동일한 회로를 가질 수 있다.
도 10을 참조하면, k번째 구동 스테이지(SRCk)는 게이트 출력부(310), 캐리 출력부(320), 제어부(330), 글리치 방지부(340), 제1 디스챠지부(350) 및 제2 디스챠지부(360)를 포함한다.
게이트 출력부(310)는 제1 노드(N21)의 전압에 응답하여 제1 클럭 단자(CK1)로 수신되는 제1 클럭 신호(CKV)를 k번째 게이트 신호(Gk)로 출력한다. 캐리 출력부(320)는 제1 노드(N21)의 전압에 응답하여 제1 클럭 신호(CKV)를 k번째 캐리 신호로(CRk)로 출력한다. 제어부(330)는 제1 입력 단자(IN1)를 통해 입력되는 k-1번째 캐리 신호(CRk-1)에 응답해서 제1 노드(N31)의 전압 레벨을 제어한다. 제1 디스챠지부(350)는 k-1번째 캐리 신호(CRk-1)에 응답해서 k번째 캐리 신호(CRk)를 접지 전압 레벨로 디스챠지한다. 제2 디스챠지부(160)는 디스챠지 신호에 응답해서 k번째 캐리 신호(CRk)를 제2 접지 단자(V2)의 제2 접지 전압(VSS2)으로 디스챠지한다. 제2 디스챠지부(360)는 제2 클럭 단자(CK2)로 수신되는 제2 클럭 신호(CKVB)에 응답해서 k번째 게이트 신호(Gk)를 제1 접지 단자(V1)의 제1 접지 전압(VSS1)으로 디스챠지하고, k+1번째 캐리 신호(CRk+1)에 응답해서 k번째 게이트 신호(Gk)를 제1 접지 단자(V1)의 제1 접지 전압(VSS1)으로 디스챠지하고, 제1 노드(N21)를 제2 접지 전압(VSS2)으로 디스챠지한다.
제1 디스챠지부(350)는 제1 디스챠지 트랜지스터(TR27)를 포함한다. 제1 디스챠지 트랜지스터(TR27)는 k번째 캐리 신호(CRk)와 연결된 제1 전극, 제1 입력 단자(IN1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
제2 디스챠지부(360)는 제2 내지 제4 디스챠지 트랜지스터들(TR22_1, TR22_2, TR25)를 포함한다. 제2 디스챠지 트랜지스터(TR22_1)는 k번째 게이트 신호(Gk)와 연결된 제1 전극, 제2 클럭 신호(CKVB)와 연결된 제어 전극 및 제1 접지 단자(V1)와 연결된 제2 전극을 포함한다. 제3 디스챠지 트랜지스터(TR22_2)는 k번째 게이트 신호(Gk)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제1 접지 단자(V1)와 연결된 제2 전극을 포함한다. 제4 디스챠지 트랜지스터(TR25)는 제1 노드(N1)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
특히, 제2 디스챠지 트랜지스터(TR22_1)는 제1 클럭 신호(CKV)와 상보적인 제2 클럭 신호(CKVB)에 응답해서 k번째 게이트 신호(Gk)를 제1 접지 전압(VSS1)으로 디스챠지할 수 있다. 그러므로 하이 레벨로 구동된 게이트 신호(Gk)를 더욱 빠른 속도로 디스챠지할 수 있고, 게이트 신호(Gk)가 하이 레벨로 구동되지 않는 동안 제2 클럭 신호(CKVB)에 동기해서 게이트 신호(Gk)를 제1 접지 전압(VSS1)으로 홀딩(holding)할 수 있다.
도 11은 본 발명의 다른 실시예에 따른 구동 스테이지의 회로도이다.
도 11은 도 9에 도시된 복수 개의 구동 스테이지들(SRCA1~SRCAn) 중 k(k는 양의 정수)번째 구동 스테이지(SRCAk)에 대응하는 구동 스테이지(SSRCAk)를 예시적으로 도시하였다. 도 9에 도시된 복수 개의 구동 스테이지들(SRCA1~SRCAn) 및 더미 구동 스테이지(SRCAn+1) 각각은 도 11에 k번째 구동 스테이지(SSRCAk)와 동일한 회로를 가질 수 있다.
도 11을 참조하면, k번째 구동 스테이지(SSRCk)는 게이트 출력부(410), 캐리 출력부(420), 제어부(430), 글리치 방지부(440), 제1 디스챠지부(450) 및 제2 디스챠지부(460)를 포함한다.
제1 디스챠지부(450)는 제1 디스챠지 트랜지스터(TR37)를 포함한다. 제1 디스챠지 트랜지스터(TR37)는 k번째 캐리 신호(CRk)와 연결된 제1 전극, 제1 입력 단자(IN1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
제2 디스챠지부(460)는 제2 내지 제5 디스챠지 트랜지스터들(TR38, TR32_1, TR_32_2)을 포함한다. 제2 디스챠지 트랜지스터(TR38)는 k번째 캐리 신호(CRk)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다. 제3 디스챠지 트랜지스터(TR32_1)는 k번째 게이트 신호(Gk)와 연결된 제1 전극, 제2 클럭 신호(CKVB)와 연결된 제어 전극 및 제1 접지 단자(V1)와 연결된 제2 전극을 포함한다. 제4 디스챠지 트랜지스터(TR32_2)는 k번째 게이트 신호(Gk)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제1 접지 단자(V1)와 연결된 제2 전극을 포함한다. 제5 디스챠지 트랜지스터(TR35)는 제1 노드(N31)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
특히, 제3 디스챠지 트랜지스터(TR22_1)는 제1 클럭 신호(CKV)와 상보적인 제2 클럭 신호(CKVB)에 응답해서 k번째 게이트 신호(Gk)를 제1 접지 전압(VSS1)으로 디스챠지할 수 있다. 그러므로 게이트 신호(Gk)가 하이 레벨로 구동되지 않는 동안 제2 클럭 신호(CKVB)에 동기해서 게이트 신호(Gk)를 제1 접지 전압(VSS1)으로 홀딩(holding)할 수 있다.
제2 디스챠지부(460) 내 제2 디스챠지 트랜지스터(TR38)는 k+1번째 캐리 신호(CRk+1)에 응답해서 k번째 캐리 신호(CRk)를 제2 접지 전압(VSS2)으로 디스챠지한다. 그러므로 k번째 구동 스테이지(SSRCAk)는 안정된 레벨의 k번째 캐리 신호(CRk)를 출력할 수 있다.
도 12는 본 발명의 다른 실시예에 따른 구동 스테이지의 회로도이다.
도 12는 도 9에 도시된 복수 개의 구동 스테이지들(SRCA1~SRCAn) 중 k(k는 양의 정수)번째 구동 스테이지(SRCAk)에 대응하는 구동 스테이지(SSSRCAk)를 예시적으로 도시하였다. 도 9에 도시된 복수 개의 구동 스테이지들(SRCA1~SRCAn) 및 더미 구동 스테이지(SRCAn+1) 각각은 도 12에 k번째 구동 스테이지(SSSRCAk)와 동일한 회로를 가질 수 있다.
도 12를 참조하면, k번째 구동 스테이지(SSSRCk)는 게이트 출력부(510), 캐리 출력부(520), 제어부(530), 글리치 방지부(540), 제1 디스챠지부(550) 및 제2 디스챠지부(560)를 포함한다.
제1 디스챠지부(550)는 제1 디스챠지 트랜지스터(TR47)를 포함한다. 제1 디스챠지 트랜지스터(TR47)는 k번째 캐리 신호(CRk)와 연결된 제1 전극, 제1 입력 단자(IN1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
제2 디스챠지부(560)는 제2 내지 제6 디스챠지 트랜지스터들(TR48_1, TR48_2, TR_42_1, TR42_2, TR45)을 포함한다. 제2 디스챠지 트랜지스터(TR48_1)는 k번째 캐리 신호(CRk)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다. 제3 디스챠지 트랜지스터(TR48_1)는 k번째 캐리 신호(CRk)와 연결된 제1 전극, 제2 클럭 신호(CKVB)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
제4 디스챠지 트랜지스터(TR42_1)는 k번째 게이트 신호(Gk)와 연결된 제1 전극, 제2 클럭 신호(CKVB)와 연결된 제어 전극 및 제1 접지 전압(VSS1)과 연결된 제2 전극을 포함한다. 제5 디스챠지 트랜지스터(TR42_2)는 k번째 게이트 신호(Gk)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제1 접지 전압(VSS1)과 연결된 제2 전극을 포함한다. 제6 디스챠지 트랜지스터(TR45)는 제1 노드(N41)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
특히, 제2 디스챠지부(460) 내 제4 디스챠지 트랜지스터(TR42_1)는 제1 클럭 신호(CKV)와 상보적인 제2 클럭 신호(CKVB)에 응답해서 k번째 게이트 신호(Gk)를 제1 접지 전압(VSS1)으로 디스챠지할 수 있다. 그러므로 k번째 게이트 신호(Gk)가 하이 레벨로 구동되지 않는 동안 제2 클럭 신호(CKVB)에 동기해서 k번째 게이트 신호(Gk)를 제1 접지 전압(VSS1)으로 홀딩(holding)할 수 있다. 유사하게, 제2 디스챠지부(460) 내 제3 디스챠지 트랜지스터(TR48_2)는 제2 클럭 신호(CKVB)에 응답해서 k번째 캐리 신호(CRk)를 제2 접지 전압(VSS2)으로 디스챠지한다. 그러므로 k번째 캐리 신호(CRk)가 하이 레벨로 구동되지 않는 동안 제2 클럭 신호(CKVB)에 동기해서 k번째 캐리 신호(CRk)를 제2 접지 전압(VSS2)으로 홀딩할 수 있다.
제2 디스챠지부(460) 내 제2 디스챠지 트랜지스터(TR48_1)는 k+1번째 캐리 신호(CRk+1)에 응답해서 k번째 캐리 신호(CRk)를 제2 접지 전압(VSS2)으로 디스챠지한다. 그러므로 k번째 구동 스테이지(SSRCAk)는 안정된 레벨의 k번째 캐리 신호(CRk)를 출력할 수 있다.
도 13은 본 발명의 다른 실시예에 따른 게이트 구동회로의 블럭도이다.
도 13에 도시된 것과 같이, 게이트 구동회로(100_2)는 복수 개의 구동 스테이지들(SRCB1~SRCBn) 및 더미 구동 스테이지들(SRCBn+1, SRCBn+2)을 포함한다. 복수 개의 구동 스테이지들(SRCA1~SRCAn) 및 더미 구동 스테이지들(SRCBn+1, SRCBn+2)은 이전 스테이지로부터 출력되는 캐리 신호 및 다음 스테이지로부터 출력되는 캐리 신호에 응답해서 동작하는 종속적 연결 관계를 갖는다.
복수 개의 구동 스테이지들(SRCB1~SRCBn) 각각은 도 1에 도시된 구동 컨트롤러(300)로부터 제1 클럭 신호(CKV), 제1 접지 전압(VSS1) 및 제2 접지 전압(VSS2)을 수신한다. 구동 스테이지(SRCB1) 및 더미 구동 스테이지(SRCBn+1)는 개시신호(STV)를 수신한다. 특히, 도 5에 도시된 복수 개의 구동 스테이지들(SRC1~SRCn) 및 더미 구동 스테이지(SRCn+1)와 달리, 도 13에 도시된 복수 개의 구동 스테이지들(SRCB1~SRCAn) 및 더미 구동 스테이지(SRCBn+1) 각각은 다다음 스테이지로부터의 캐리 신호를 수신한다. 예를 들어, k번째 구동 스테이지(SRCBk)는 k+2번째 구동 스테이지(SRCBk+2)로부터의 k+2번째 캐리 신호(CRk+2)를 더 수신한다.
복수 개의 구동 스테이지들(SRCB1~SRCBn)은 복수 개의 게이트 라인들(GL1~GLn)에 각각 연결된다. 복수 개의 구동 스테이지들(SRCB1~SRCBn)은 복수 개의 게이트 라인들(GL1~GLn)에 게이트 신호들(G1~Gn)을 각각 제공한다. 복수 개의 구동 스테이지들(SRCB1~SRCBn) 및 더미 구동 스테이지(SRCBn+1) 각각은 입력 단자들(IN1, IN2), 출력 단자(OUT), 캐리 단자(CR), 클럭 단자(CK), 제1 접지 단자(V1) 및 제2 접지 단자(V2)를 포함한다.
복수 개의 구동 스테이지들(SRCB1~SRCBn) 각각의 출력 단자(OUT)는 복수 개의 게이트 라인들(GL1~GLn) 중 대응하는 게이트 라인에 연결된다. 복수 개의 구동 스테이지들(SRCB1~SRCBn)로부터 생성된 게이트 신호들(G1~Gn)은 출력 단자(OUT)를 통해 복수 개의 게이트 라인들(GL1~GLn)에 제공한다.
복수 개의 구동 스테이지들(SRCB1~SRCBn) 각각의 캐리 단자(CR)는 해당 구동 스테이지 다음의 구동 스테이지의 제1 입력 단자(IN1), 이전 구동 스테이지의 제2 입력 단자(IN2) 및 이이전 구동 스테이지의 제2 입력 단자(IN2)에 전기적으로 연결된다. 예컨대, 구동 스테이지들(SRCB1~SRCBn) 중 k번째 구동 스테이지의 캐리 단자(CR)는 k+1번째 구동 스테이지(SRCBk+1)의 제1 입력 단자(IN1), k-1번째 구동 스테이지(SRCBk-1)의 제2 입력 단자(IN2) 및 k-2번째 구동 스테이지(SRCBk-2)의 제3 입력 단자(IN3)와 연결된다. 복수 개의 구동 스테이지들(SRCB1~SRCBn) 및 더미 구동 스테이지들(SRCBn+1, SRCBn+2) 각각의 캐리 단자(CR)는 캐리 신호를 출력한다.
복수 개의 구동 스테이지들(SRCB2~SRCBn) 및 더미 구동 스테이지들(SRCBn+1, SRCBn+2) 각각의 제1 입력 단자(IN)는 해당 구동 스테이지 이전의 구동 스테이지의 캐리 신호를 수신한다. 복수 개의 구동 스테이지들(SRCB2~SRCBn) 및 더미 구동 스테이지(SRCBn+1) 각각의 제2 입력 단자(IN2)는 해당 구동 스테이지 다음의 구동 스테이지의 캐리 단자(CR)로부터의 캐리 신호를 수신한다. 복수 개의 구동 스테이지들(SRCB2~SRCBn) 각각의 제3 입력 단자(IN3)는 해당 구동 스테이지 다다음의 구동 스테이지의 캐리 단자(CR)로부터의 캐리 신호를 수신한다. 더미 구동 스테이지(SRCBn+1)의 제3 입력 단자(IN3) 및 더미 구동 스테이지(SRCBn+2)의 제2 입력 단자(IN2)는 수직 개시 신호(STV)를 수신한다.
복수 개의 구동 스테이지들(SRCB2~SRCBn) 및 더미 구동 스테이지들(SRCBn+1, SRCBn+2) 각각의 클럭 단자(CK)는 제1 클럭 신호(CKV)/제2 클럭 신호(CKVB)를 수신한다. 예컨대, 홀수 번째 구동 스테이지들(SRCA1, SRCA3, ..., SRCAn-1) 및 더미 구동 스테이지(SRCAn+1)의 클럭 단자(CK)제1 클럭 신호(CKV)를 수신한다. 짝수 번째 구동 스테이지들(SRCA2, SRCA4, ..., SRCAn) 및 더미 구동 스테이지(SRCAn+1)의 클럭 단자(CK)는 제2 클럭 신호(CKVB)와 제1 클럭 신호(CKV)를 각각 수신한다. 제1 클럭 신호(CKV)와 제2 클럭 신호(CKVB)는 위상이 다른 신호일 수 있다. 제1 클럭 신호(CKV)와 제2 클럭 신호(CKVB)는 상보적 레벨을 갖는 펄스 신호일 수 있다. 복수 개의 구동 스테이지들(SRCB2~SRCBn) 및 더미 구동 스테이지들(SRCBn+1, SRCBn+2) 각각의 제1 접지 단자(V1)는 제1 접지 전압(VSS1)을 수신한다. 복수 개의 구동 스테이지들(SRCB2~SRCBn) 및 더미 구동 스테이지들(SRCBn+1, SRCBn+2) 각각의 제2 접지 단자(V2)는 제2 접지 전압(VSS2)을 수신한다. 제1 접지 전압(VSS1)과 제2 접지 전압(VSS2)은 서로 다른 전압 레벨을 가지며, 제2 접지 전압(VSS2)은 제1 접지 전압(VSS1)보다 낮은 레벨을 갖는다.
도 14는 본 발명의 다른 실시예에 따른 구동 스테이지의 회로도이다.
도 14는 도 13에 도시된 복수 개의 구동 스테이지들(SRCB2~SRCBn) 중 k(k는 양의 정수)번째 구동 스테이지(SRCBk)를 예시적으로 도시하였다. 도 13에 도시된 복수 개의 구동 스테이지들(SRCB1~SRCBn) 및 더미 구동 스테이지들(SRCBn+1, SRCBn+2) 각각은 k번째 구동 스테이지(SRCBk)와 동일한 회로를 가질 수 있다.
도 14를 참조하면, k번째 구동 스테이지(SRCBk)는 게이트 출력부(610), 캐리 출력부(620), 제어부(630), 글리치 방지부(640), 제1 디스챠지부(650) 및 제2 디스챠지부(660)를 포함한다.
게이트 출력부(610)는 제1 노드(N51)의 전압에 응답하여 제1 클럭 단자(CK1)로 수신되는 제1 클럭 신호(CKV)를 k번째 게이트 신호(Gk)로 출력한다. 캐리 출력부(620)는 제1 노드(N51)의 전압에 응답하여 제1 클럭 신호(CKV)를 k번째 캐리 신호로(CRk)로 출력한다. 제어부(630)는 제1 입력 단자(IN1)를 통해 입력되는 k-1번째 캐리 신호(CRk-1)에 응답해서 제1 노드(N51)의 전압 레벨을 제어한다. 제1 디스챠지부(650)는 k-1번째 캐리 신호(CRk-1)에 응답해서 k번째 캐리 신호(CRk)를 접지 전압 레벨로 디스챠지한다. 제2 디스챠지부(660)는 디스챠지 신호에 응답해서 k번째 캐리 신호(CRk)를 제2 접지 단자(V2)의 제2 접지 전압(VSS2)으로 디스챠지한다. 제2 디스챠지부(660)는 k+1번째 캐리 신호(CRk+1)에 응답해서 k번째 게이트 신호(Gk)를 제1 접지 단자(V1)의 제1 접지 전압(VSS1)으로 디스챠지하고, 제1 노드(N51)를 제2 접지 전압(VSS2)으로 디스챠지하며, k+2번째 캐리 신호(CRk+2)에 응답해서 제1 노드(N51)를 제2 접지 단자(V2)의 제2 접지 전압(VSS2)으로 디스챠지한다.
제1 디스챠지부(650)는 제1 디스챠지 트랜지스터(TR57)를 포함한다. 제1 디스챠지 트랜지스터(TR57)는 k번째 캐리 신호(CRk)와 연결된 제1 전극, 제1 입력 단자(IN1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
제2 디스챠지부(660)는 제2 내지 제4 디스챠지 트랜지스터들(TR52, TR55, TR59)를 포함한다. 제2 디스챠지 트랜지스터(TR52)는 k번째 게이트 신호(Gk)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제1 접지 전압(VSS1)과 연결된 제2 전극을 포함한다. 제3 디스챠지 트랜지스터(TR55)는 제1 노드(N51)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다. 제4 디스챠지 트랜지스터(TR59)는 제1 노드(N51)와 연결된 제1 전극, k+2번째 캐리 신호(CRk+2)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
특히, 제4 디스챠지 트랜지스터(TR59)는 k+2번째 캐리 신호(CRk+2)에 응답해서 제1 노드(N51)를 제2 접지 전압(VSS2)으로 디스챠지할 수 있다. 제1 노드(N51)의 전압 레벨이 상승함에 따라서 제1 출력 트랜지스터(TR51) 및 제2 출력 트랜지스터(TR52)가 제1 클럭 신호(CKV)에 대응하는 k번째 게이트 신호(Gk) 및 k번째 캐리 신호(CRk)를 출력한다. 계속해서, k+1번째 캐리 신호(CRk+1)가 출력 될 때 제3 디스챠지 트랜지스터(TR55)가 턴 온되어서 제1 노드(N51)의 전압 레벨은 제2 접지 전압(VSS2)으로 디스챠지된다. 이후 k+2번째 캐리 신호(CRk+2)가 출력될 때 제4 디스챠지 트랜지스터(TR59)가 턴 온되어서 제1 노드(N51)의 전압 레벨은 제2 접지 전압(VSS2)으로 유지될 수 있다. 그러므로 제1 노드(N51)의 전압 레벨이 안정되므로 도 1에 도시된 게이트 구동회로(100)의 신뢰성이 향상될 수 있다.
도 15는 본 발명의 다른 실시예에 따른 구동 스테이지의 회로도이다.
도 15는 도 13에 도시된 복수 개의 구동 스테이지들(SRCB2~SRCBn) 중 k(k는 양의 정수)번째 구동 스테이지(SRCBk)에 대응하는 k번째 구동 스테이지(SSRCBk)를 예시적으로 도시하였다. 도 13에 도시된 복수 개의 구동 스테이지들(SRCB1~SRCBn) 및 더미 구동 스테이지들(SRCBn+1, SRCBn+2) 각각은 k번째 구동 스테이지(SSRCBk)와 동일한 회로를 가질 수 있다.
도 15를 참조하면, k번째 구동 스테이지(SSRCBk)는 게이트 출력부(710), 캐리 출력부(720), 제어부(730), 글리치 방지부(740), 제1 디스챠지부(750) 및 제2 디스챠지부(760)를 포함한다.
도 15에 도시된 k번째 구동 스테이지(SSRCBk)는 도 14에 도시된 k번째 구동 스테이지(SRCBk)와 유사한 구성을 가지나 제2 디스챠지부(760) 내에 디스챠지 트랜지스터(TR68)을 더 포함한다.
제1 디스챠지부(750)는 제1 디스챠지 트랜지스터(TR67)를 포함한다. 제1 디스챠지 트랜지스터(TR67)는 k번째 캐리 신호(CRk)와 연결된 제1 전극, 제1 입력 단자(IN1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
제2 디스챠지부(760)는 제2 내지 제5 디스챠지 트랜지스터들(TR68, TR62, TR65, TR69)를 포함한다. 제2 디스챠지 트랜지스터(TR68)는 k번째 캐리 신호(CRk)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다. 제3 디스챠지 트랜지스터(TR62)는 k번째 게이트 신호(Gk)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제1 접지 전압(VSS1)과 연결된 제2 전극을 포함한다. 제4 디스챠지 트랜지스터(TR65)는 제1 노드(N61)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제1 접지 전압(VSS1)과 연결된 제2 전극을 포함한다. 제5 디스챠지 트랜지스터(TR69)는 제1 노드(N61)와 연결된 제1 전극, k+2번째 캐리 신호(CRk+2)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
제2 디스챠지부(760) 내 제2 디스챠지 트랜지스터(TR68)는 k+1번째 캐리 신호(CRk+1)에 응답해서 k번째 캐리 신호(CRk)를 제2 접지 전압(VSS2)으로 디스챠지한다. 그러므로 k번째 구동 스테이지(SSRCBk)는 안정된 레벨의 k번째 캐리 신호(CRk)를 출력할 수 있다.
도 16은 본 발명의 다른 실시예에 따른 게이트 구동회로의 블럭도이다.
도 16에 도시된 것과 같이, 게이트 구동회로(100_3)는 복수 개의 구동 스테이지들(SRCB1~SRCBn) 및 더미 구동 스테이지들(SRCCn+1, SRCCn+2)을 포함한다. 복수 개의 구동 스테이지들(SRCC1~SRCCn) 및 더미 구동 스테이지들(SRCCn+1, SRCCn+2)은 이전 스테이지로부터 출력되는 캐리 신호 및 다음 스테이지로부터 출력되는 캐리 신호에 응답해서 동작하는 종속적 연결 관계를 갖는다.
복수 개의 구동 스테이지들(SRCC1~SRCCn) 각각은 도 1에 도시된 구동 컨트롤러(300)로부터 제1 클럭 신호(CKV), 제2 클럭 신호(CKVB), 제1 접지 전압(VSS1) 및 제2 접지 전압(VSS2)을 수신한다. 구동 스테이지(SRCC1) 및 더미 구동 스테이지들(SRCCn+1, SRCCn+1)는 개시신호(STV)를 수신한다. 특히, 도 13에 도시된 복수 개의 구동 스테이지들(SRCB1~SRCBn) 및 더미 구동 스테이지들(SRCBn+1, SRCBn+2)와 달리, 도 16에 도시된 복수 개의 구동 스테이지들(SRCC1~SRCCn) 및 더미 구동 스테이지들(SRCCn+1, SRCCn+2) 각각은 제1 클럭 신호(CKV) 뿐만 아니라 제2 클럭 신호(CKVB)와 상보적인 제2 클럭 신호(CKVB)를 더 수신한다.
복수 개의 구동 스테이지들(SRCB1~SRCBn) 및 더미 구동 스테이지(SRCBn+1) 각각은 입력 단자들(IN1, IN2), 출력 단자(OUT), 캐리 단자(CR), 제1 클럭 단자(CK1), 제2 클럭 단자(CK2), 제1 접지 단자(V1) 및 제2 접지 단자(V2)를 포함한다.
도 17은 본 발명의 다른 실시예에 따른 구동 스테이지의 회로도이다.
도 17은 도 16에 도시된 복수 개의 구동 스테이지들(SRCC2~SRCCn) 중 k(k는 양의 정수)번째 구동 스테이지(SRCCk)를 예시적으로 도시하였다. 도 16에 도시된 복수 개의 구동 스테이지들(SRCC1~SRCCn) 및 더미 구동 스테이지들(SRCCn+1, SRCCn+2) 각각은 k번째 구동 스테이지(SRCCk)와 동일한 회로를 가질 수 있다.
도 17을 참조하면, k번째 구동 스테이지(SRCCk)는 게이트 출력부(810), 캐리 출력부(820), 제어부(830), 글리치 방지부(840), 제1 디스챠지부(850) 및 제2 디스챠지부(860)를 포함한다.
제1 디스챠지부(850)는 제1 디스챠지 트랜지스터(TR77)를 포함한다. 제1 디스챠지 트랜지스터(TR77)는 k번째 캐리 신호(CRk)와 연결된 제1 전극, k-1번째 캐리 신호(CRk-1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
제2 디스챠지부(860)는 제2 내지 제5 디스챠지 트랜지스터들(TR72_1, TR72_2, TR75, TR79)를 포함한다. 제2 디스챠지 트랜지스터(TR72_1)는 k번째 게이트 신호(Gk)와 연결된 제1 전극, 제2 클럭 신호(CKVB)와 연결된 제어 전극 및 제1 접지 전압(VSS1)과 연결된 제2 전극을 포함한다. 제3 디스챠지 트랜지스터(TR72_2)는 k번째 게이트 신호(Gk)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제1 접지 전압(VSS1)과 연결된 제2 전극을 포함한다. 제4 디스챠지 트랜지스터(TR75)는 제1 노드(N71)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다. 제4 디스챠지 트랜지스터(TR79)는 제1 노드(N71)와 연결된 제1 전극, k+2번째 캐리 신호(CRk+2)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
특히, 제4 디스챠지 트랜지스터(TR79)는 k+2번째 캐리 신호(CRk+2)에 응답해서 제1 노드(N71)를 제2 접지 전압(VSS2)으로 디스챠지할 수 있다. 제1 노드(N71)의 전압 레벨이 상승함에 따라서 제1 출력 트랜지스터(TR71) 및 제2 출력 트랜지스터(TR72)가 제1 클럭 신호(CKV)에 대응하는 k번째 게이트 신호(Gk) 및 k번째 캐리 신호(CRk)를 출력한다. 계속해서, k+1번째 캐리 신호(CRk+1)가 출력 될 때 제3 디스챠지 트랜지스터(TR75)가 턴 온되어서 제1 노드(N51)의 전압 레벨은 제2 접지 전압(VSS2)으로 디스챠지된다. 이후 k+2번째 캐리 신호(CRk+2)가 출력될 때 제4 디스챠지 트랜지스터(TR79)가 턴 온되어서 제1 노드(N51)의 전압 레벨은 제2 접지 전압(VSS2)으로 유지될 수 있다. 그러므로 제1 노드(N71)의 전압 레벨이 안정되므로 도 1에 도시된 게이트 구동회로(100)의 신뢰성이 향상될 수 있다.
도 18은 본 발명의 다른 실시예에 따른 구동 스테이지의 회로도이다.
도 18은 도 16에 도시된 복수 개의 구동 스테이지들(SRCC2~SRCCn) 중 k(k는 양의 정수)번째 구동 스테이지(SRCCk)에 대응하는 k번째 구동 스테이지(SSRCCk)를 예시적으로 도시하였다. 도 16에 도시된 복수 개의 구동 스테이지들(SRCC1~SRCCn) 및 더미 구동 스테이지들(SRCCn+1, SRCCn+2) 각각은 k번째 구동 스테이지(SSRCCk)와 동일한 회로를 가질 수 있다.
도 18을 참조하면, k번째 구동 스테이지(SSRCCk)는 게이트 출력부(910), 캐리 출력부(920), 제어부(930), 글리치 방지부(940), 제1 디스챠지부(950) 및 제2 디스챠지부(960)를 포함한다.
제1 디스챠지부(950)는 제1 디스챠지 트랜지스터(TR87)를 포함한다. 제1 디스챠지 트랜지스터(TR87)는 k번째 캐리 신호(CRk)와 연결된 제1 전극, k-1번째 캐리 신호(CRk-1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
제2 디스챠지부(960)는 제2 내지 제6 디스챠지 트랜지스터들(TR88, TR82_1, TR82_2, TR85, TR89)를 포함한다. 제2 디스챠지 트랜지스터(TR88)는 k번째 캐리 신호(CRk)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다. 제3 디스챠지 트랜지스터(TR82_1)는 k번째 게이트 신호(Gk)와 연결된 제1 전극, 제2 클럭 신호(CKVB)와 연결된 제어 전극 및 제1 접지 전압(VSS1)과 연결된 제2 전극을 포함한다. 제4 디스챠지 트랜지스터(TR82_2)는 k번째 게이트 신호(Gk)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제1 접지 전압(VSS1)과 연결된 제2 전극을 포함한다. 제5 디스챠지 트랜지스터(TR85)는 제1 노드(N81)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다. 제6 디스챠지 트랜지스터(TR89)는 제1 노드(N81)와 연결된 제1 전극, k+2번째 캐리 신호(CRk+2)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
도 18에 도시된 k번째 구동 스테이지(SSRCCk)는 도 17에 도시된 k번째 구동 스테이지(SRCCk)의 회로 구성에 제2 디스챠지 트랜지스터(TR88)를 더 포함한다.
제2 디스챠지부(960) 내 제2 디스챠지 트랜지스터(TR88)는 k+1번째 캐리 신호(CRk+1)에 응답해서 k번째 캐리 신호(CRk)를 제2 접지 전압(VSS2)으로 디스챠지한다. 그러므로 k번째 구동 스테이지(SSRCBk)는 안정된 레벨의 k번째 캐리 신호(CRk)를 출력할 수 있다.
도 19는 본 발명의 다른 실시예에 따른 구동 스테이지의 회로도이다.
도 19는 도 16에 도시된 복수 개의 구동 스테이지들(SRCC2~SRCCn) 중 k(k는 양의 정수)번째 구동 스테이지(SRCCk)에 대응하는 구동 스테이지(SSSRCCk)를 예시적으로 도시하였다. 도 16에 도시된 복수 개의 구동 스테이지들(SRCC1~SRCCn) 및 더미 구동 스테이지들(SRCCn+1, SRCCn+2) 각각은 k번째 구동 스테이지(SSSRCCk)와 동일한 회로를 가질 수 있다.
도 19를 참조하면, k번째 구동 스테이지(SSSRCCk)는 게이트 출력부(1010), 캐리 출력부(1020), 제어부(1030), 글리치 방지부(1040), 제1 디스챠지부(1050) 및 제2 디스챠지부(1060)를 포함한다.
제1 디스챠지부(1050)는 제1 디스챠지 트랜지스터(TR97)를 포함한다. 제1 디스챠지 트랜지스터(TR97)는 k번째 캐리 신호(CRk)와 연결된 제1 전극, k-1번째 캐리 신호(CRk-1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
제2 디스챠지부(1060)는 제2 내지 제7 디스챠지 트랜지스터들(TR98_1, TR98_2, TR92_1, TR92_2, TR95, TR99)를 포함한다. 제2 디스챠지 트랜지스터(TR98_1)은 k번째 캐리 신호(CRk)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
제3 디스챠지 트랜지스터(TR98_2)는 k번째 캐리 신호(CRk)와 연결된 제1 전극, 제2 클럭 신호(CKVB)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다. 제4 디스챠지 트랜지스터(TR92_1)는 k번째 게이트 신호(Gk)와 연결된 제1 전극, 제2 클럭 신호(CKVB)와 연결된 제어 전극 및 제1 접지 전압(VSS1)과 연결된 제2 전극을 포함한다. 제5 디스챠지 트랜지스터(TR92_2)는 k번째 게이트 신호(Gk)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제1 접지 전압(VSS1)과 연결된 제2 전극을 포함한다. 제6 디스챠지 트랜지스터(TR95)는 제1 노드(N91)와 연결된 제1 전극, k+1번째 캐리 신호(CRk+1)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다. 제7 디스챠지 트랜지스터(TR99)는 제1 노드(N91)와 연결된 제1 전극, k+2번째 캐리 신호(CRk+2)와 연결된 제어 전극 및 제2 접지 전압(VSS2)과 연결된 제2 전극을 포함한다.
도 19에 도시된 k번째 구동 스테이지(SSSRCCk)는 도 18에 도시된 k번째 구동 스테이지(SSRCCk)의 회로 구성에 제3 디스챠지 트랜지스터(TR98_2)를 더 포함한다.
제2 디스챠지부(1060) 내 제3 디스챠지 트랜지스터(TR98_2)는 제1 클럭 신호(CKV)와 상보적인 제2 클럭 신호(CKVB)에 응답해서 k번째 캐리 신호(CRk)를 제2 접지 전압(VSS2)으로 디스챠지할 수 있다. 그러므로 하이 레벨로 구동된 k번째 캐리 신호(CRk)를 더욱 빠른 속도로 디스챠지할 수 있고, k번째 캐리 신호(CRk)가 하이 레벨로 구동되지 않는 동안 제2 클럭 신호(CKVB)에 동기해서 k번째 캐리 신호(CRk)를 제2 접지 전압(VSS2)으로 홀딩(holding)할 수 있다.
이상 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다. 또한 본 발명에 개시된 실시예는 본 발명의 기술 사상을 한정하기 위한 것이 아니고, 하기의 특허 청구의 범위 및 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
DP: 표시패널 DS1: 제1 기판
DS2: 제2 기판 100: 게이트 구동회로
200: 데이터 구동회로 MCB: 메인 회로기판
SRC1~SRCn: 구동 스테이지 110: 게이트 출력부
120: 캐리 출력부 130: 제어부
140: 글리치 방지부 150: 제1 디스챠지부
160: 제2 디스챠지부

Claims (20)

  1. 표시패널의 게이트 라인들에 게이트 신호들을 제공하는 구동 스테이지들을 포함하는 게이트 구동회로에 있어서, 상기 구동 스테이지들 중 k번째(여기서 k는 2 이상의 자연수) 구동 스테이지는,
    제1 노드의 전압에 응답하여 클럭 신호를 k번째 게이트 신호로 출력하는 게이트 출력부;
    상기 제1 노드의 전압에 응답하여 상기 클럭 신호를 k번째 캐리 신호로 출력하는 캐리 출력부;
    k-1번째 캐리 신호에 응답해서 상기 제1 노드의 전압 레벨을 제어하는 제어부;
    상기 k-1번째 캐리 신호에 응답해서 상기 k번째 캐리 신호를 접지 전압 레벨로 디스챠지하는 제1 디스챠지부; 및
    디스챠지 신호에 응답해서 상기 k번째 캐리 신호를 접지 전압 레벨로 디스챠지하는 제2 디스챠지부를 포함하는 것을 특징으로 하는 게이트 구동 회로.
  2. 제 1 항에 있어서,
    상기 제2 디스챠지부는,
    상기 디스챠지 신호에 응답해서 제1 노드 및 상기 k번째 게이트 신호를 상기 접지 전압 레벨로 더 디스챠지하는 것을 특징으로 하는 게이트 구동 회로.
  3. 제 2 항에 있어서,
    상기 제2 디스챠지부는 상기 k번째 게이트 신호를 제1 접지 전압으로 디스챠지하고, 상기 k번째 캐리 신호 및 상기 제1 노드를 제2 접지 전압으로 디스챠지하며,
    상기 제1 디스챠지부는 상기 k번째 캐리 신호를 상기 제1 접지 전압으로 디스챠지하되,
    상기 제1 접지 전압과 상기 제2 접지 전압은 서로 다른 전압 레벨인 것을 특징으로 하는 게이트 구동 회로.
  4. 제 3 항에 있어서,
    상기 디스챠지 신호는 상기 k+1번째 캐리 신호인 것을 특징으로 하는 게이트 구동 회로.
  5. 제 4 항에 있어서,
    상기 제2 디스챠지부는,
    상기 k번째 캐리 신호와 연결된 제1 전극, 상기 제2 접지 전압과 연결된 제2 전극 및 상기 k+1번째 캐리 신호와 연결된 제어 전극을 포함하는 제2 디스챠지 트랜지스터를 포함하는 것을 특징으로 하는 게이트 구동 회로.
  6. 제 5 항에 있어서,
    상기 제1 디스챠지부는,
    상기 k번째 캐리 신호와 연결된 제1 전극, 상기 제2 접지 전압과 연결된 제2 전극 및 상기 k-1번째 캐리 신호와 연결된 제어 전극을 포함하는 제1 디스챠지 트랜지스터를 포함하는 것을 특징으로 하는 게이트 구동 회로.
  7. 제 1 항에 있어서,
    상기 클럭 신호에 응답해서 상기 제1 노드의 전압 레벨을 상기 k번째 캐리 신호 레벨로 유지하는 글리치 방지부를 더 포함하는 것을 특징으로 하는 게이트 구동 회로.
  8. 제 6 항에 있어서,
    상기 글리치 방지부는,
    상기 제1 노드와 연결된 제1 전극, 상기 k번째 캐리 신호와 연결된 제2 전극 및 상기 클럭 신호와 연결된 제어 전극을 포함하는 트랜지스터를 포함하는 것을 특징으로 하는 게이트 구동 회로.
  9. 제 2 항에 있어서,
    상기 제2 디스챠지부는 상기 k번째 게이트 신호를 제1 접지 전압으로 디스챠지하고, 상기 제1 노드 및 상기 k번째 캐리 신호를 제2 접지 전압으로 디스챠지하며,
    상기 제1 디스챠지부는 상기 k번째 캐리 신호를 상기 제2 접지 전압으로 디스챠지하되,
    상기 제1 접지 전압과 상기 제2 접지 전압은 서로 다른 전압 레벨인 것을 특징으로 하는 게이트 구동 회로.
  10. 제 9 항에 있어서,
    상기 디스챠지 신호는 상기 k+1번째 캐리 신호 및 상기 클럭 신호와 상보적인 반전 클럭 신호를 포함하는 것을 특징으로 하는 게이트 구동 회로.
  11. 제 10 항에 있어서,
    상기 제2 디스챠지부는,
    상기 k번째 캐리 신호와 연결된 제1 전극, 상기 제2 접지 전압과 연결된 제2 전극 및 상기 k+1번째 캐리 신호와 연결된 제어 전극을 포함하는 제2 디스챠지 트랜지스터를 포함하는 것을 특징으로 하는 게이트 구동 회로.
  12. 제 11 항에 있어서,
    상기 제2 디스챠지부는,
    상기 k번째 게이트 신호와 연결된 제1 전극, 상기 제1 접지 전압과 연결된 제2 전극 및 상기 반전 클럭 신호와 연결된 제어 전극을 포함하는 제3 디스챠지 트랜지스터;
    상기 k번째 게이트 신호와 연결된 제1 전극, 상기 제1 접지 전압과 연결된 제2 전극 및 상기 k+1번째 캐리 신호와 연결된 제어 전극을 포함하는 제4 디스챠지 트랜지스터;
    상기 제1 노드와 연결된 제1 전극, 상기 제2 접지 전압과 연결된 제2 전극 및 상기 k+1번째 캐리 신호와 연결된 제어 전극을 포함하는 제5 디스챠지 트랜지스터를 더 포함하는 것을 특징으로 하는 게이트 구동 회로.
  13. 제 11 항에 있어서,
    상기 제2 디스챠지부는,
    상기 k번째 캐리 신호와 연결된 제1 전극, 상기 제2 접지 전압과 연결된 제2 전극 및 상기 반전 클럭 신호와 연결된 제어 전극을 포함하는 제6 디스챠지 트랜지스터를 더 포함하는 것을 특징으로 하는 게이트 구동 회로.
  14. 제 3 항에 있어서,
    상기 디스챠지 신호는 상기 k+1번째 캐리 신호, k+2번째 캐리 신호 및 상기 클럭 신호와 상보적인 반전 클럭 신호를 포함하는 것을 특징으로 하는 게이트 구동 회로.
  15. 제 14 항에 있어서,
    상기 제2 디스챠지부는,
    상기 k번째 캐리 신호와 연결된 제1 전극, 상기 제2 접지 전압과 연결된 제2 전극 및 상기 k+1번째 캐리 신호와 연결된 제어 전극을 포함하는 제2 디스챠지 트랜지스터를 포함하는 것을 특징으로 하는 게이트 구동 회로.
  16. 제 15 항에 있어서,
    상기 제2 디스챠지부는,
    상기 제1 노드와 연결된 제1 전극, 상기 제2 접지 전압과 연결된 제2 전극 및 상기 k+2번째 캐리 신호와 연결된 제어 전극을 포함하는 제7 디스챠지 트랜지스터를 더 포함하는 것을 특징으로 하는 게이트 구동 회로.
  17. 영상을 표시하는 복수의 픽셀들, 상기 복수의 픽셀들을 구동하기 위한 게이트 신호들을 수신하는 복수의 게이트 라인들, 데이터 신호들을 수신하는 복수의 데이터 라인들을 포함하는 표시패널;
    상기 표시패널 상에 구비되고, 상기 게이트 신호들을 상기 복수의 게이트 라인들에 공급하는 게이트 구동회로; 및
    상기 데이터 신호들을 상기 복수의 데이터 라인들에 공급하는 데이터 구동회로를 포함하고,
    상기 게이트 구동회로는 상기 게이트 라인들에 상기 게이트 신호들을 제공하는 구동 스테이지들을 포함하며, 상기 구동 스테이지들 중 k번째(여기서 k는 2 이상의 자연수) 구동 스테이지는,
    제1 노드의 전압에 응답하여 클럭 신호를 k번째 게이트 신호로 출력하는 게이트 출력부;
    상기 제1 노드의 전압에 응답하여 상기 클럭 신호를 k번째 캐리 신호로 출력하는 캐리 출력부;
    k-1번째 캐리 신호에 응답해서 상기 제1 노드의 전압 레벨을 제어하는 제어부;
    상기 k-1번째 캐리 신호에 응답해서 상기 k번째 캐리 신호를 접지 전압 레벨로 디스챠지하는 제1 디스챠지부; 및
    k+1번째 캐리 신호에 응답해서 상기 k번째 캐리 신호를 접지 전압 레벨로 디스챠지하는 제2 디스챠지부를 포함하는 것을 특징으로 하는 표시 장치.
  18. 제 17 항에 있어서,
    상기 제2 디스챠지부는,
    상기 k+1번째 캐리 신호에 응답해서 제1 노드 및 상기 k번째 게이트 신호를 상기 접지 전압 레벨로 더 디스챠지하는 것을 특징으로 하는 표시 장치.
  19. 제 18 항에 있어서,
    상기 제2 디스챠지부는 상기 k번째 게이트 신호를 제1 접지 전압으로 디스챠지하고, 상기 k번째 캐리 신호 및 상기 제1 노드를 제2 접지 전압으로 디스챠지하며,
    상기 제1 디스챠지부는 상기 k번째 캐리 신호를 상기 제1 접지 전압으로 디스챠지하되,
    상기 제1 접지 전압과 상기 제2 접지 전압은 서로 다른 전압 레벨인 것을 특징으로 하는 표시 장치.
  20. 제 19 항에 있어서,
    상기 제2 디스챠지부는,
    상기 k번째 캐리 신호와 연결된 제1 전극, 상기 제2 접지 전압과 연결된 제2 전극 및 상기 k+1번째 캐리 신호와 연결된 제어 전극을 포함하는 제2 디스챠지 트랜지스터를 포함하는 것을 특징으로 하는 게이트 구동 회로.
KR1020150146919A 2015-10-21 2015-10-21 게이트 구동회로 및 그것을 포함하는 표시 장치 KR102435886B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020150146919A KR102435886B1 (ko) 2015-10-21 2015-10-21 게이트 구동회로 및 그것을 포함하는 표시 장치
US15/215,516 US11062670B2 (en) 2015-10-21 2016-07-20 Gate driving circuit and display device including the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150146919A KR102435886B1 (ko) 2015-10-21 2015-10-21 게이트 구동회로 및 그것을 포함하는 표시 장치

Publications (2)

Publication Number Publication Date
KR20170046874A true KR20170046874A (ko) 2017-05-04
KR102435886B1 KR102435886B1 (ko) 2022-08-25

Family

ID=58558768

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150146919A KR102435886B1 (ko) 2015-10-21 2015-10-21 게이트 구동회로 및 그것을 포함하는 표시 장치

Country Status (2)

Country Link
US (1) US11062670B2 (ko)
KR (1) KR102435886B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220161602A (ko) * 2021-05-27 2022-12-07 삼성디스플레이 주식회사 스캔 드라이버 및 표시 장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120268194A1 (en) * 2000-11-09 2012-10-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR20120128844A (ko) * 2011-05-18 2012-11-28 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
KR20130045570A (ko) * 2011-10-26 2013-05-06 삼성디스플레이 주식회사 표시 패널

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100863502B1 (ko) 2002-07-02 2008-10-15 삼성전자주식회사 쉬프트 레지스터와 이를 구비하는 액정 표시 장치
JP4912023B2 (ja) * 2006-04-25 2012-04-04 三菱電機株式会社 シフトレジスタ回路
KR101275248B1 (ko) 2006-06-12 2013-06-14 삼성디스플레이 주식회사 게이트 구동회로 및 이를 갖는 표시장치
KR101272337B1 (ko) * 2006-09-01 2013-06-07 삼성디스플레이 주식회사 부분 화면 표시가 가능한 표시장치 및 그 구동방법
KR101344835B1 (ko) * 2006-12-11 2013-12-26 삼성디스플레이 주식회사 게이트 구동 신호 지연을 감소시키는 방법 및 액정 표시장치
KR101536218B1 (ko) * 2008-12-26 2015-07-13 삼성디스플레이 주식회사 게이트 구동회로, 이를 갖는 표시 장치 및 이 게이트 구동회로의 제조 방법
KR101573460B1 (ko) 2009-04-30 2015-12-02 삼성디스플레이 주식회사 게이트 구동회로
KR101587610B1 (ko) * 2009-09-21 2016-01-25 삼성디스플레이 주식회사 구동회로
KR101605433B1 (ko) * 2009-11-26 2016-03-23 삼성디스플레이 주식회사 표시 패널
KR101773136B1 (ko) 2010-12-24 2017-08-31 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
KR101863332B1 (ko) 2011-08-08 2018-06-01 삼성디스플레이 주식회사 주사 구동부, 이를 포함하는 표시 장치 및 그 구동 방법
KR102005485B1 (ko) 2011-11-04 2019-07-31 삼성디스플레이 주식회사 표시 패널
KR102005938B1 (ko) 2012-06-19 2019-10-02 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 구비한 표시 장치
US8860652B2 (en) * 2012-08-23 2014-10-14 Innocom Technology (Shenzhen) Co., Ltd. Shift registers, display panels, display devices, and electronic devices
KR101980754B1 (ko) 2012-09-25 2019-05-22 엘지디스플레이 주식회사 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치
KR20150115105A (ko) * 2014-04-02 2015-10-14 삼성디스플레이 주식회사 게이트 구동 회로, 게이트 구동 회로의 구동방법 및 이를 이용한 표시장치
KR102281237B1 (ko) * 2015-02-13 2021-07-26 삼성디스플레이 주식회사 게이트 회로, 게이트 회로의 구동방법 및 이를 이용한 표시장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120268194A1 (en) * 2000-11-09 2012-10-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR20120128844A (ko) * 2011-05-18 2012-11-28 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
KR20130045570A (ko) * 2011-10-26 2013-05-06 삼성디스플레이 주식회사 표시 패널

Also Published As

Publication number Publication date
US11062670B2 (en) 2021-07-13
KR102435886B1 (ko) 2022-08-25
US20170116949A1 (en) 2017-04-27

Similar Documents

Publication Publication Date Title
KR102516727B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
KR102435224B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
KR102314447B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
JP6723012B2 (ja) ゲート駆動回路
KR102457481B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
KR102465003B1 (ko) 표시장치
CN110782849B (zh) 栅极驱动电路及包括栅极驱动电路的显示装置
KR102555509B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
KR20170081801A (ko) 표시장치
KR20170081802A (ko) 표시장치
KR20160092584A (ko) 게이트 구동회로
KR102574511B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
KR102465950B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
KR102268671B1 (ko) 게이트 구동회로 및 이를 포함하는 표시 장치
KR20170064632A (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
KR102435886B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
KR102447536B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치
KR102581504B1 (ko) 게이트 구동회로 및 그것을 포함하는 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right