KR20110094839A - 데이터 신호와 클럭 신호 간의 스큐 보정 장치와 이를 이용한 표시장치 - Google Patents

데이터 신호와 클럭 신호 간의 스큐 보정 장치와 이를 이용한 표시장치 Download PDF

Info

Publication number
KR20110094839A
KR20110094839A KR1020100014501A KR20100014501A KR20110094839A KR 20110094839 A KR20110094839 A KR 20110094839A KR 1020100014501 A KR1020100014501 A KR 1020100014501A KR 20100014501 A KR20100014501 A KR 20100014501A KR 20110094839 A KR20110094839 A KR 20110094839A
Authority
KR
South Korea
Prior art keywords
data
signal pair
differential signal
clock
phase difference
Prior art date
Application number
KR1020100014501A
Other languages
English (en)
Inventor
이진승
성연우
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020100014501A priority Critical patent/KR20110094839A/ko
Publication of KR20110094839A publication Critical patent/KR20110094839A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/135Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0807Details of the phase-locked loop concerning mainly a recovery circuit for the reference signal

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 데이터 신호와 클럭 신호 간의 스큐 보정 장치에 관한 것으로, 제1 디바이스; 상기 제1 디바이스로부터 데이터 차동 신호쌍과 클럭 신호쌍을 수신하는 제2 디바이스; 상기 제1 및 제2 디바이스에 연결되어 상기 데이터 차동 신호쌍을 전송하는 데이터 전송 버스라인; 상기 제1 및 제2 디바이스에 연결되어 상기 클럭 차동 신호쌍을 전송하는 클럭 전송 버스라인; 상기 데이터 전송 버스라인과 상기 클럭 전송 버스라인에 접속되어 상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍 간의 위상차를 검출하는 위상 비교기; 및 상기 위상 비교기로부터의 위상차 데이터에 응답하여 상기 제1 디바이스로부터 출력되는 상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍 간의 위상차를 조정하는 스큐 콘트롤러를 구비한다.

Description

데이터 신호와 클럭 신호 간의 스큐 보정 장치와 이를 이용한 표시장치{METHOD OF CORRECTING A SKEW BETWEEN DATA SIGNAL AND CLOK SIGNAL AND DISPLAY DEVICE USING THE SAME}
본 발명은 시스템 보드와 표시소자를 구동하기 위한 디바이스간 데이터 신호와 클럭 신호의 위상차를 실시간 보정하도록 한 데이터 신호와 클럭 신호의 스큐 보정 방법과 이를 이용한 표시장치에 관한 것이다.
기존 디바이스간 저속 병렬연결 방식은 가격, 전력소모, EMI(electromagnetic interference), 부피 등 많은 단점이 있다. 기존 직렬 인터페이스는 점대 점 연결방식으로 많은 디바이스들이 장착되는 환경에서는 복잡도 증가와 효율성 저하가 발생한다. 이러한 기존 인터페이스 회로 기술의 단점을 해결하기 위하여, 인터페이스 회로 기술은 저전압, 고속 직력 전송 기술로 발전하고 있다. 최근 각광 받고 있는 직렬 인터페이스의 표준인 MIPI(Mobile Industry Processor Interface) 인터페이스는 저전압, 고속 데이터 전달을 구현하여 모바일 환경의 최적 인터페이스 기술로 주목 받고 있다.
MIPI 인터페이스는 송신측에서 미리 설정된 위상차에 따라 수신측에서 데이터 신호와 클럭 신호를 수신한다. MIPI 인터페이스 규격에 의하면, 데이터 신호와 클럭 신호의 스큐(또는 위상차)는 90°이다. 한편, MIPI 인터페이스는 저전압, 고속 전송의 특성 상 외부 요인 예를 들어, 온도나 임피던스 매칭 정도에 따라 데이터 신호와 클럭 신호 간의 위상차가 변할 수 있다. 이 경우, 수신측에서 데이터 샘플링이나 데이터 유실 등의 문제가 발생할 수 있다. 현재의 MIPI 인터페이스에서는 데이터 신호와 클럭 신호의 위상차가 변할 때 실시간으로 보정할 수 있는 기능을 갖추지 못하고 있다.
본 발명의 목적은 데이터 신호와 클럭 신호의 위상차를 검출하고 그 결과에 따라 위상차 변동을 실시간 보정하도록 한 데이터 신호와 클럭 신호 간의 스큐 보정 장치와 이를 이용한 표시장치를 제공한다.
본 발명의 일 양상으로서, 본 발명의 데이터 신호와 클럭 신호 간의 스큐 보정 장치는 제1 디바이스; 상기 제1 디바이스로부터 데이터 차동 신호쌍과 클럭 신호쌍을 수신하는 제2 디바이스; 상기 제1 및 제2 디바이스에 연결되어 상기 데이터 차동 신호쌍을 전송하는 데이터 전송 버스라인; 상기 제1 및 제2 디바이스에 연결되어 상기 클럭 차동 신호쌍을 전송하는 클럭 전송 버스라인; 상기 데이터 전송 버스라인과 상기 클럭 전송 버스라인에 접속되어 상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍 간의 위상차를 검출하는 위상 비교기; 및 상기 위상 비교기로부터의 위상차 데이터에 응답하여 상기 제1 디바이스로부터 출력되는 상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍 간의 위상차를 조정하는 스큐 콘트롤러를 구비한다.
상기 제1 디바이스는 상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍을 직렬로 상기 제2 디바이스에 전송하고 상기 제2 디바이스로부터 피드백 입력된 위상차 데이터를 수신하는 제1 인터페이스 송/수신회로를 구비한다. 상기 스큐 콘트롤러는 상기 제1 디바이스에 내장되어 상기 제1 인터페이스 송/수신회로로부터 출력되는 상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍 간의 위상치를 설정하고, 상기 위상차 데이터와 상기 초기 설정값을 비교하여 상기 위상차가 변할 때 상기 초기 설정값으로 복원한다.
상기 제2 디바이스는 상기 데이터 전송 버스라인과 상기 클럭 전송 버스라인을 통해 상기 제1 인터페이스 송/수신회로로부터 상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍을 수신하는 제2 인터페이스 송/수신회로를 구비한다. 상기 위상 비교기는 상기 제2 디바이스에 내장된다.
상기 제2 인터페이스 송/수신회로는 상기 위상 비교기로부터의 위상차 데이터를 상기 데이터 전송 버스라인을 통해 상기 제1 인터페이스 송/수신회로로 전송한다. 상기 제1 인터페이스 송/수신회로는 상기 위상차 데이터를 상기 스큐 콘트롤러로 전달한다.
상기 제1 디바이스로부터 출력되는 상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍은 MIPI 인터페이스 규격으로 상기 제2 디바이스에 전송된다.
본 발명의 일 양상으로서, 본 발명의 표시장치는 데이터라인들과 게이트라인들이 교차되는 표시패널; 디지털 데이터를 데이터전압으로 변환하여 상기 데이터라인들에 공급하는 데이터 구동회로; 상기 게이트라인들에 스캔펄스를 순차적으로 공급하는 게이트 구동회로; 및 직렬 인터페이스를 통해 수신되는 상기 디지털 데이터를 수신하여 상기 데이터 구동회로에 공급하고 상기 직렬 인터페이스를 통해 수신되는 타이밍 데이터에 따라 상기 데이터 구동회로와 상기 게이트 구동회로의 동작 타이밍을 제어하는 표시소자 구동용 드라이브 IC를 구비한다.
상기 직렬 인터페이스는 제1 디바이스, 상기 제1 디바이스로부터 데이터 차동 신호쌍과 클럭 신호쌍을 수신하는 제2 디바이스, 상기 제1 및 제2 디바이스에 연결되어 상기 데이터 차동 신호쌍을 전송하는 데이터 전송 버스라인, 상기 제1 및 제2 디바이스에 연결되어 상기 클럭 차동 신호쌍을 전송하는 클럭 전송 버스라인, 상기 데이터 전송 버스라인과 상기 클럭 전송 버스라인에 접속되어 상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍 간의 위상차를 검출하는 위상 비교기, 및 상기 위상 비교기로부터의 위상차 데이터에 응답하여 상기 제1 디바이스로부터 출력되는 상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍 간의 위상차를 조정하는 스큐 콘트롤러를 포함한다.
본 발명은 제1 및 제2 디바이스 간의 직렬 인터페이스에 있어서 상기 디바이스들 간의 데이터 신호와 클럭 신호의 위상차를 검출하고 그 결과에 따라 위상차를 실시간 보정할 수 있다.
도 1은 본 발명의 실시예에 따른 표시장치에서 시스템 보드와 표시소자 구동용 드라이브 IC 간에 데이터 신호와 클럭 신호를 양방향 통신으로 전송하기 위한 인터페이스를 보여 주는 블록도이다.
도 2는 도 1에 도시된 인터페이스에서 데이터 신호와 클럭 신호의 위상차를 보여 주는 파형도이다.
도 3은 도 1에 도시된 인터페이스를 상세히 보여 주는 회로도이다.
도 4는 본 발명의 실시예에 따른 표시장치와 그 구동회로를 보여 주는 블록도이다.
본 발명은 시스템 보드와 표시소자 구동용 드라이브 IC(Integrated Circuit) 간의 데이터 신호와 클럭 신호를 저전압, 고속으로 직렬 전송하는 인터페이스에 있어서 데이터 신호와 클럭 신호 간의 스큐(위상차)를 실시간 검출 및 보정하는 것이다.
본 발명의 저전압, 고속 직렬 인터페이스는 실시예에서 MIPI 인터페이스를 예시하였지만, 이에 한정되는 것이 아니라 DVI(Digital Visual Interface), HDMI(High Definition Multimedia Interface), MIPI(Mobile Industry Processor Interface) 등의 인터페이스에도 적용 가능하다.
본 발명의 표시장치는 상기 인터페이스를 통해 시스템 보드로부터 수신되는 비디오 데이터를 표시하는 평판 표시장치 예를 들면, 액정표시장치(Liquid Crystal Display, LCD), 유기발광다이오드 표시장치(Organic Light Emitting Diode Desplay, OLED) 등이 적용될 수 있다.
이하 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예들을 상세히 설명한다. 명세서 전체에 걸쳐서 동일한 참조번호들은 실질적으로 동일한 구성요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다.
도 1을 참조하면, 본 발명의 표시장치는 시스템 보드(200)와, 표시소자 구동용 드라이브 IC(100)를 구비한다.
시스템 보드(200)는 시스템측 인터페이스 송/수신회로(210)와, 스큐 콘트롤러(220)를 포함한다. 시스템측 인터페이스 송/수신회로(210)는 200mV 이하의 저전압, 80Mbps~1Gbps의 고속 직렬 전송을 만족하는 MIPI 인터페이스 규격으로 데이터 차동 신호쌍(Data±)과 클럭 차동 신호쌍(Clock±)을 표시소자 구동용 드라이브 IC(100)로 송신하고 표시소자 구동용 드라이브 IC(100)로부터의 피드백 데이터를 스큐 콘트롤러(220)로 전송한다.
스큐 콘트롤러(220)는 도 2와 같이 시스템측 인터페이스 송/수신회로(210)로부터 출력되는 데이터 차동 신호쌍(Data±)과 클럭 차동 신호쌍(Clock±)의 위상 차를 MIPI 인터페이스 규격에서 정의된 위상 차로 초기 설정한다. 그리고 스큐 콘트롤러(220)는 표시소자 구동용 드라이브 IC(100)로부터 피드백된 위상차 데이터에 응답하여 위상차 변화량을 감지하고 위상차를 초기 설정값과 비교하여 초기 설정값으로 데이터 신호와 클럭 신호의 위상차를 재설정한다. 따라서, 시스템측 인터페이스 송/수신회로(210)는 표시소자용 드라이브 IC(100)로부터 피드백된 위상차 데이터에 따라 시스템측 인터페이스 송/수신회로(210)로부터 출력되는 데이터 차동 신호쌍(Data±)과 클럭 차동 신호쌍(Clock±) 간의 위상차를 실시간 보정한다.
표시소자 구동용 드라이브 IC(100)는 표시소자측 인터페이스 송/수신회로(110)와, 위상 비교기(120)를 구비한다. 표시소자측 인터페이스 송/수신회로(110)는 MIPI 인터페이스 규격의 양방향 통신 방법으로 시스템측 인터페이스 송/수신회로(210)로부터의 데이터 차동 신호쌍(Data±)과 클럭 차동 신호쌍(Clock±)을 수신한다. 위상 비교기(120)는 데이터 차동 신호쌍(Data±)과 클럭 차동 신호쌍(Clock±)이 전송되는 데이터/클럭 전송 버스 라인들에 접속되어 데이터 차동 신호쌍(Data±)과 클럭 차동 신호쌍(Clock±)의 위상차를 검출하여 그 위상차에 해당하는 전압을 디지털 데이터 형태의 위상차 데이터로 변한하여 데이터 전송 버스라인을 통해 시스템측 인터페이스 송/수신회로(210)로 피드백 전송한다. 다른 실시예로서, 도 1의 점선과 같이 위상 비교기(120)는 표시소자측 인터페이스 송/수신회로(110)를 경유하여 위상차 데이터를 시스템측 인터페이스 송/수신회로(210)로 피드백 전송할 수 있다.
도 3은 도 1에 도시된 인터페이스를 상세히 보여 주는 회로도이다.
도 3을 참조하면, 시스템측 인터페이스 송/수신회로(210)는 인터페이스 콘트롤 로직부(230), 제1 송신부(LP-TX), 제2 송신부(HS-TX), 수신부(LP-RX) 등을 구비한다.
인터페이스 콘트롤 로직부(230)는 방송 수신회로나 외부 비디오 소스로부터 입력되는 병렬 데이터를 직렬로 변환한다. 인터페이스 콘트롤 로직부(230)는 수직 및 수평 동기신호와 데이터 인에이블 신호의 타이밍 정보를 포함하는 타이밍 데이터를 저전압 송신부인 제1 송신부(LP-TX)를 통해 표시소자 구동용 드라이브 IC(100)로 전송한다. 그리고 인터페이스 콘트롤 로직부(230)는 비디오 데이터를 포함한 직렬 데이터를 고속 송신부인 제2 송신부(HS-TX)를 통해 표시소자 구동용 드라이브 IC(100)에 전송한다. 인터페이스 콘트롤 로직부(230)는 시스템측 수신부(LP-RX)를 통해 수신된 위상차 데이터를 스큐 콘트롤러(220)로 전송한다.
표시소자측 인터페이스 송/수신회로(110)는 인터페이스 콘트롤 로직부(130), 표시소자측 송신부(LP-TX), 제1 수신부(LP-RX), 제2 수신부(HS-RX) 등을 구비한다. 제2 수신부(HS-RX)의 입력단에는 임피던스 매칭용 저항(Rr)이 접속될 수 있다.
인터페이스 콘트롤 로직부(130)는 저전압 수신부인 제1 수신부(LP-RX)를 통해 수신된 타이밍 데이터에 따라 후술하는 데이터 구동회로와 게이트 구동회로의 동작 타이밍을 제어하기 위한 타이밍 제어신호들(DCS, GCS)을 발생한다. 인터페이스 콘트롤 로직부(130)는 고속 수신부인 제2 수신부(HS-RX)를 통해 수신된 직렬 데이터를 샘플링한 후에 병렬 데이터(RGB)로 변환하여 데이터 구동회로로 전송한다. 인터페이스 콘트롤 로직부(130)는 위상 비교기(120)로부터의 위상차 데이터를 송신부(LP-TX)를 통해 시스템측 인터페이스 송/수신회로(210)로 전송할 수 있다.
위상 비교기(120)는 전술한 바와 같이 표시소자측 인터페이스 송/수신회로(110)를 경유하지 않고 데이터 전송 버스라인을 통해 시스템측 인터페이스 송/수신회로(210)에 직접 위상차 데이터를 전송할 수 있다.
도 4는 본 발명의 표시장치를 나타내는 블록도이다.
도 4를 참조하면, 본 발명의 실시예에 따른 표시장치는 표시패널(10), 데이터 구동회로(20), 게이트 구동회로(30)를 구비한다.
표시패널(10)은 LCD 패널이나 OLED 패널로 구현될 수 있다. 표시패널(10)의 하부 기판에는 데이터전압이 공급되는 데이터라인들, 데이터라인들과 교차되고 스캔펄스(또는 게이트펄스)가 순차적으로 공급되는 게이트라인들, 및 매트릭스 형태로 배치되는 화소들이 형성된다. 데이터라인들과 게이트라인들의 교차부에는 TFT(Thin Film Transistor)가 형성된다. TFT들은 스캔펄스에 응답하여 데이터라인으로부터의 데이터전압을 화소들 각각의 화소전극에 공급한다. 표시패널의 상부 기판에는 블랙매트릭스, 컬러필터 등이 형성된다.
LCD 패널의 경우에, 상부 기판과 하부 기판 각각에는 편광판이 부착되고 액정의 프리틸트각(pre-tilt angle)을 설정하기 위한 배향막이 형성된다. 또한, LCD 패널의 경우에, 표시패널(10)의 아래에는 백라이트 유닛이 배치될 수 있다.
표시소자 구동용 드라이브 IC(100)는 데이터 구동회로(20)에 디지털 비디오 데이터(RGB)를 공급한다. 또한, 표시소자 구동용 드라이브 IC(100)는 수신된 타이밍 데이터에 응답하여 데이터 구동회로(20)와 게이트 구동회로(30)의 동작 타이밍을 제어하기 위한 타이밍 제어신호들을 발생한다. 타이밍 제어신호들은 게이트 구동회로(30)의 동작 타임을 제어하기 위한 게이트 타이밍 제어신호(GCS)와, 데이터 구동회로(20)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호(DCS)를 포함한다.
게이트 타이밍 제어신호(GCS)는 게이트 스타트 펄스(Gate Start Pulse, GSP), 게이트 쉬프트 클럭(Gate Shift Clock, GSC), 게이트 출력 인에이블신호(Gate Output Enable, GOE) 등을 포함한다. 게이트 스타트 펄스(GSP)는 게이트 구동회로(20)에서 첫 번째 게이트펄스를 발생화는 게이트 드라이브 IC에 인가되어 첫 번째 게이트펄스가 발생되도록 그 게이트 드라이브 IC를 제어한다. 게이트 쉬프트 클럭(GSC)은 게이트 드라이브 IC들에 공통으로 입력되는 클럭신호로써 게이트 스타트 펄스(GSP)를 쉬프트시키기 위한 클럭신호이다. 게이트 출력 인에이블신호(GOE)는 게이트 드라이브 IC들의 출력을 제어한다.
데이터 타이밍 제어신호(DCS)는 소스 샘플링 클럭(Source Sampling Clock, SSC), 극성제어신호(Polarity : POL), 및 소스 출력 인에이블신호(Source Output Enable, SOE) 등을 포함한다. 극성제어신호(POL)는 데이터 구동회로(20)로부터 출력되는 데이터전압의 수직 극성을 제어한다. OLED 패널의 경우에, 극성제어신호(POL)는 생략된다. 소스 출력 인에이블신호(SOE)는 데이터 구동회로(20)의 출력을 제어한다. 표시소자 구동용 드라이브 IC(100)와 데이터 구동회로(20) 사이의 신호 전송체계가 mini LVDS(Low Voltage Differential Signaling) 인터페이스라면 기존 TTL 인터페이스에서 필요하였던 소스 스타트 펄스(Source Start Pulse, SSP)와 소스 샘플링 클럭(SSC)은 생략될 수 있다.
데이터 구동회로(20)의 데이터 드라이브 IC들 각각은 쉬프트 레지스터, 래치, 디지털-아날로그 변환기, 출력 버퍼 등을 포함한다. 데이터 구동회로(20)는 표시소자 구동용 드라이브 IC(100)의 제어 하에 디지털 비디오 데이터(RGB)를 데이터전압으로 변환하여 표시패널(10)의 데이터라인들에 공급한다.
게이트 구동회로(30)의 게이트 드라이브 IC들은 게이트 타이밍 제어신호들에 응답하여 스캔펄스를 표시패널(10)의 게이트라인들에 순차적으로 공급한다.
100 : 표시소자 구동용 드라이브 IC 200 : 시스템 보드
110, 210 : 인터페이스 송/수신회로 120 : 위상 비교기
220 : 스큐 콘트롤러

Claims (8)

  1. 제1 디바이스;
    상기 제1 디바이스로부터 데이터 차동 신호쌍과 클럭 신호쌍을 수신하는 제2 디바이스;
    상기 제1 및 제2 디바이스에 연결되어 상기 데이터 차동 신호쌍을 전송하는 데이터 전송 버스라인;
    상기 제1 및 제2 디바이스에 연결되어 상기 클럭 차동 신호쌍을 전송하는 클럭 전송 버스라인;
    상기 데이터 전송 버스라인과 상기 클럭 전송 버스라인에 접속되어 상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍 간의 위상차를 검출하는 위상 비교기; 및
    상기 위상 비교기로부터의 위상차 데이터에 응답하여 상기 제1 디바이스로부터 출력되는 상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍 간의 위상차를 조정하는 스큐 콘트롤러를 구비하는 것을 특징으로 하는 데이터 신호와 클럭 신호 간의 스큐 보정 장치.
  2. 제 1 항에 있어서,
    상기 제1 디바이스는,
    상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍을 직렬로 상기 제2 디바이스에 전송하고 상기 제2 디바이스로부터 피드백 입력된 위상차 데이터를 수신하는 제1 인터페이스 송/수신회로를 구비하고,
    상기 스큐 콘트롤러는 상기 제1 디바이스에 내장되어 상기 제1 인터페이스 송/수신회로로부터 출력되는 상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍 간의 위상치를 설정하고, 상기 위상차 데이터와 상기 초기 설정값을 비교하여 상기 위상차가 변할 때 상기 초기 설정값으로 복원하는 것을 특징으로 하는 데이터 신호와 클럭 신호 간의 스큐 보정 장치.
  3. 제 1 항에 있어서,
    상기 제2 디바이스는,
    상기 데이터 전송 버스라인과 상기 클럭 전송 버스라인을 통해 상기 제1 인터페이스 송/수신회로로부터 상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍을 수신하는 제2 인터페이스 송/수신회로를 구비하고,
    상기 위상 비교기는 상기 제2 디바이스에 내장되는 것을 특징으로 하는 데이터 신호와 클럭 신호 간의 스큐 보정 장치.
  4. 제 1 항에 있어서,
    상기 제2 인터페이스 송/수신회로는 상기 위상 비교기로부터의 위상차 데이터를 상기 데이터 전송 버스라인을 통해 상기 제1 인터페이스 송/수신회로로 전송하고,
    상기 제1 인터페이스 송/수신회로는 상기 위상차 데이터를 상기 스큐 콘트롤러로 전달하는 것을 특징으로 하는 데이터 신호와 클럭 신호 간의 스큐 보정 장치.
  5. 제 1 항에 있어서,
    상기 제1 디바이스로부터 출력되는 상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍은 MIPI 인터페이스 규격으로 상기 제2 디바이스에 전송되는 것을 특징으로 하는 데이터 신호와 클럭 신호 간의 스큐 보정 장치.
  6. 데이터라인들과 게이트라인들이 교차되는 표시패널;
    디지털 데이터를 데이터전압으로 변환하여 상기 데이터라인들에 공급하는 데이터 구동회로;
    상기 게이트라인들에 스캔펄스를 순차적으로 공급하는 게이트 구동회로; 및
    직렬 인터페이스를 통해 수신되는 상기 디지털 데이터를 수신하여 상기 데이터 구동회로에 공급하고 상기 직렬 인터페이스를 통해 수신되는 타이밍 데이터에 따라 상기 데이터 구동회로와 상기 게이트 구동회로의 동작 타이밍을 제어하는 표시소자 구동용 드라이브 IC를 구비하고,
    상기 직렬 인터페이스는 제1 디바이스, 상기 제1 디바이스로부터 데이터 차동 신호쌍과 클럭 신호쌍을 수신하는 제2 디바이스, 상기 제1 및 제2 디바이스에 연결되어 상기 데이터 차동 신호쌍을 전송하는 데이터 전송 버스라인, 상기 제1 및 제2 디바이스에 연결되어 상기 클럭 차동 신호쌍을 전송하는 클럭 전송 버스라인, 상기 데이터 전송 버스라인과 상기 클럭 전송 버스라인에 접속되어 상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍 간의 위상차를 검출하는 위상 비교기, 및 상기 위상 비교기로부터의 위상차 데이터에 응답하여 상기 제1 디바이스로부터 출력되는 상기 데이터 차동 신호쌍과 상기 클럭 차동 신호쌍 간의 위상차를 조정하는 스큐 콘트롤러를 포함하는 것을 특징으로 하는 표시장치.
  7. 제 6 항에 있어서,
    상기 직렬 인터페이스는 MIPI 인터페이스인 것을 특징으로 하는 표시장치.
  8. 제 6 항에 있어서,
    상기 표시패널은 LCD 패널이나 OLED 패널 중 어느 하나를 포함하는 것을 특징으로 하는 표시장치.
KR1020100014501A 2010-02-18 2010-02-18 데이터 신호와 클럭 신호 간의 스큐 보정 장치와 이를 이용한 표시장치 KR20110094839A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020100014501A KR20110094839A (ko) 2010-02-18 2010-02-18 데이터 신호와 클럭 신호 간의 스큐 보정 장치와 이를 이용한 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100014501A KR20110094839A (ko) 2010-02-18 2010-02-18 데이터 신호와 클럭 신호 간의 스큐 보정 장치와 이를 이용한 표시장치

Publications (1)

Publication Number Publication Date
KR20110094839A true KR20110094839A (ko) 2011-08-24

Family

ID=44930780

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100014501A KR20110094839A (ko) 2010-02-18 2010-02-18 데이터 신호와 클럭 신호 간의 스큐 보정 장치와 이를 이용한 표시장치

Country Status (1)

Country Link
KR (1) KR20110094839A (ko)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150064420A (ko) * 2013-12-03 2015-06-11 엘지디스플레이 주식회사 표시장치용 타이밍 컨트롤러 및 이의 구동방법
KR20150095500A (ko) * 2014-02-13 2015-08-21 삼성전자주식회사 고속 데이터 인터페이스 장치 및 상기 장치의 스큐 보정 방법
CN104952388A (zh) * 2015-05-27 2015-09-30 友达光电股份有限公司 源极驱动装置及显示信号接收方法
KR20160092090A (ko) * 2015-01-26 2016-08-04 엘지디스플레이 주식회사 표시장치
US9485081B2 (en) 2013-03-14 2016-11-01 Samsung Display Co., Ltd. Apparatus for compensating for skew between data signals and clock signal
US9601089B2 (en) 2014-02-25 2017-03-21 Samsung Display Co., Ltd. Display device with timing controller connected to source drive integrated circuit by a pair of bidirectional transmission lines, and driving method thereof
US9742689B1 (en) 2013-12-27 2017-08-22 Inphi Corporation Channel negotiation for a high speed link
US9905193B2 (en) 2013-07-11 2018-02-27 Samsung Electronics Co., Ltd. Host for controlling frequency of operating clock signal of display driver IC and system including the same
KR20190048200A (ko) * 2017-10-30 2019-05-09 엘지디스플레이 주식회사 컨트롤러, 그를 포함하는 표시장치 및 스큐보정방법
KR20190070504A (ko) * 2017-12-13 2019-06-21 엘지디스플레이 주식회사 표시장치, 데이터 구동부 및 스큐 보정 방법
CN114185828A (zh) * 2021-12-08 2022-03-15 联芸科技(杭州)有限公司 串行通信装置及在其中去除数据时钟偏斜的方法

Cited By (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9485081B2 (en) 2013-03-14 2016-11-01 Samsung Display Co., Ltd. Apparatus for compensating for skew between data signals and clock signal
US9905193B2 (en) 2013-07-11 2018-02-27 Samsung Electronics Co., Ltd. Host for controlling frequency of operating clock signal of display driver IC and system including the same
KR20150064420A (ko) * 2013-12-03 2015-06-11 엘지디스플레이 주식회사 표시장치용 타이밍 컨트롤러 및 이의 구동방법
US9742689B1 (en) 2013-12-27 2017-08-22 Inphi Corporation Channel negotiation for a high speed link
US9882706B1 (en) 2013-12-27 2018-01-30 Inphi Corporation High speed transceiver
US10148414B2 (en) 2013-12-27 2018-12-04 Inphi Corporation Deskew in a high speed link
US9742550B1 (en) 2013-12-27 2017-08-22 Inphi Corporation Deskew in a high speed link
US9281935B2 (en) 2014-02-13 2016-03-08 Samsung Electronics Co., Ltd. High-speed interface apparatus and deskew method thereof
US10313101B2 (en) 2014-02-13 2019-06-04 Samsung Electronics Co., Ltd. High-speed interface apparatus and deskew method thereof
US10992447B2 (en) 2014-02-13 2021-04-27 Samsung Electronics Co., Ltd. High-speed interface apparatus and deskew method thereof
KR20150095500A (ko) * 2014-02-13 2015-08-21 삼성전자주식회사 고속 데이터 인터페이스 장치 및 상기 장치의 스큐 보정 방법
US10075283B2 (en) 2014-02-13 2018-09-11 Samsung Electronics Co., Ltd. High speed interface apparatus and deskew method thereof
US9601089B2 (en) 2014-02-25 2017-03-21 Samsung Display Co., Ltd. Display device with timing controller connected to source drive integrated circuit by a pair of bidirectional transmission lines, and driving method thereof
KR20160092090A (ko) * 2015-01-26 2016-08-04 엘지디스플레이 주식회사 표시장치
US9865232B2 (en) * 2015-05-27 2018-01-09 Au Optronics Corp. Source driving device, timing controlling device, method for receiving display signal and method for transmitting display signal
US20160351169A1 (en) * 2015-05-27 2016-12-01 Au Optronics Corporation Source driving device, timing controlling device, method for receiving display signal and method for transmitting display signal
CN104952388A (zh) * 2015-05-27 2015-09-30 友达光电股份有限公司 源极驱动装置及显示信号接收方法
KR20190048200A (ko) * 2017-10-30 2019-05-09 엘지디스플레이 주식회사 컨트롤러, 그를 포함하는 표시장치 및 스큐보정방법
KR20190070504A (ko) * 2017-12-13 2019-06-21 엘지디스플레이 주식회사 표시장치, 데이터 구동부 및 스큐 보정 방법
CN114185828A (zh) * 2021-12-08 2022-03-15 联芸科技(杭州)有限公司 串行通信装置及在其中去除数据时钟偏斜的方法
CN114185828B (zh) * 2021-12-08 2024-02-06 联芸科技(杭州)股份有限公司 串行通信装置及在其中去除数据时钟偏斜的方法

Similar Documents

Publication Publication Date Title
KR20110094839A (ko) 데이터 신호와 클럭 신호 간의 스큐 보정 장치와 이를 이용한 표시장치
KR100496545B1 (ko) 커넥터 및 이를 이용한 액정표시장치의 구동장치
US8421779B2 (en) Display and method thereof for signal transmission
KR20150125145A (ko) 표시장치
US10726766B2 (en) Display device and interface method thereof
WO2017024627A1 (zh) 一种液晶显示驱动系统及驱动方法
KR20140056775A (ko) 표시장치와 그 구동 방법
KR20020018524A (ko) 액정표시장치 및 그의 구동방법
US10115349B2 (en) Display device
KR101653006B1 (ko) 액정표시장치와 그 소비전력 저감방법
KR20120126312A (ko) 표시장치와 그 구동 방법
KR101696458B1 (ko) 액정표시장치
KR102293371B1 (ko) 표시장치
KR102288529B1 (ko) 표시장치
KR102148481B1 (ko) 영상 표시장치 및 그 구동방법
KR102279494B1 (ko) 액정표시장치
KR20090061554A (ko) 액정표시장치
KR20160116262A (ko) 데이터 구동회로, 그것을 포함하는 표시 장치 및 그것의 동작 방법
KR101739137B1 (ko) 액정표시장치
KR102237140B1 (ko) 표시장치 및 이의 구동방법
KR101771254B1 (ko) 액정표시장치
KR102126540B1 (ko) 평판 표시 장치 및 그의 구동 방법
KR101641361B1 (ko) 액정표시장치
KR101761417B1 (ko) 액정표시장치
CN101923260A (zh) 液晶显示器

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination