KR20020018524A - 액정표시장치 및 그의 구동방법 - Google Patents

액정표시장치 및 그의 구동방법 Download PDF

Info

Publication number
KR20020018524A
KR20020018524A KR1020000051886A KR20000051886A KR20020018524A KR 20020018524 A KR20020018524 A KR 20020018524A KR 1020000051886 A KR1020000051886 A KR 1020000051886A KR 20000051886 A KR20000051886 A KR 20000051886A KR 20020018524 A KR20020018524 A KR 20020018524A
Authority
KR
South Korea
Prior art keywords
liquid crystal
thin film
voltage
control signal
compensation voltage
Prior art date
Application number
KR1020000051886A
Other languages
English (en)
Other versions
KR100361466B1 (ko
Inventor
이무진
Original Assignee
구본준, 론 위라하디락사
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구본준, 론 위라하디락사, 엘지.필립스 엘시디 주식회사 filed Critical 구본준, 론 위라하디락사
Priority to KR1020000051886A priority Critical patent/KR100361466B1/ko
Priority to JP2001130453A priority patent/JP3771140B2/ja
Priority to US09/892,662 priority patent/US7015903B2/en
Publication of KR20020018524A publication Critical patent/KR20020018524A/ko
Application granted granted Critical
Publication of KR100361466B1 publication Critical patent/KR100361466B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 액정표시장치의 구동시에 있어서, 외부에서 인가되는 주파수 변화에 따라 박막트랜지스터의 충전율의 변화를 보상하여 화질을 개선하기 위한 액정표시장치 및 그의 구동방법을 제공함에 있다.
본 발명은 호스트 시스템에서 인가되는 제어신호 및 구동전압에 의해 구동되는 박막트랜지스터가 형성된 액정패널을 구비하는 액정표시장치에 있어서, 상기 호스트 시스템으로부터 전송되는 상기 제어신호가 입력되는 타이밍 컨트롤러와; 상기 타이밍 컨트롤러의 입력단과 출력단중 어느 하나에 접속되어 전송되는 상기 제어신호를 검출하기 위한 상기 주파수 검출부와; 상기 주파수 검출부에서 검출된 제어신호에 대응하여 최적의 상기 박막트랜지스터의 충전기간을 확보하기 위해 상기 구동전압을 보상하기 위한 보상전압을 설정하기 위한 보상전압 설정부와; 상기 보상전압 설정부에 의해 설정된 보상전압을 생성하여 상기 액정패널로 전송하기 위한 디지털/디지털 변화기를 구비한다.
본 발명은 액정표시장치의 구동시에 있어서, 외부에서 인가되는 주파수 변동에 따라 변하는 최적의 공통전압 및 게이트 하이전압을 설정하여 보상함으로써, 주파수 변동과는 무관하게 일정한 화질을 유지 할 수 있다.

Description

액정표시장치 및 그의 구동방법{Liquid Crystal Display Device And Method Of Driving The Same}
본 발명은 액정표시장치 및 그의 구동방법에 관한 것으로서, 특히 액정표시장치의 구동시에 있어서, 외부에서 인가되는 주파수 변화에 따라 박막트랜지스터의 충전율의 변화를 보상하여 화질의 개선하기 위한 액정표시장치 및 그의 구동방법을제공함에 있다.
일반적으로 액정표시장치는 집적되는 화소 수에 대응하는 고유의 해상도를 가지고 있으며, 액정표시장치의 크기가 커질수록 그 해상도는 높아진다. 또한 고품질의 화상을 디스플레이하기 위해서, 액정표시장치의 메이커들은 동일사이즈의 액정표시장치간에도 액정패널내의 화소 집적률을 높여서 해상도를 달리하고 있다.
액정표시장치를 포함하여 퍼스널 컴퓨터등의 환경하에서 상술한 영상신호 및 제어신호들의 표준은 해상도와 더불어 1989년 2월에 VESA(Video Electronics Standard Association)에서 설정하였다.
현재 디스플레이 산업에서 상업용으로 주로 사용되는 디스플레이의 표준규격들은 대체로, Dos Mode(640 X 350, 640 X 400, 720 X 400), VGA(640 X 480), SVGA(800 X 600), XGA(1024 X 768), SXGA(1280 X 1024), UXGA(1600 X 1200)들을 나타내고 있다.
액정표시장치는 배열된 픽셀수에 의해서 그 해상도가 고정되어 있어서, 시스템으로부터 액정패널의 해상도와 일치하는 영상신호 및 그 제어신호들을 요구하였다. 따라서 시스템에서는 다양한 표시규격에 대응하는 영상신호 및 제어신호들을 스케일러 칩등을 사용하여 액정표시장치의 해상도 및 표시규격에 맞는 영상신호 및 제어신호들로 변환하여 액정표시장치로 공급하였다.
도 1은 일반적인 액정표시장치의 블록구성도이다.
도 1을 참조하면, 먼저 인터페이스(10)는 퍼스널 컴퓨터등과 같은 구동시스템으로부터 입력되는 데이터(RGB Data) 및 제어신호(예를 들면 입력클럭, 수평동기신호, 수직동기신호, 데이터 인에이블신호)들을 입력받아 타이밍 컨트롤러(12)로 공급한다. 주로 상기 구동시스템과의 데이터 및 제어신호전송을 위해서 LVDS(Low Voltage Differential Signal) 인터페이스와 TTL 인터페이스 등이 사용되고 있다. 또한, 이러한 인터페이스 기능을 모아서 타이밍컨트롤러(12)와 함께 단일 칩(Chip)으로 집적시켜 사용하고도 있다.
타이밍 컨트롤러(12)는 상기 인터페이스부(10)를 통해 입력되는 제어신호를 이용하여 도시되지 않은 복수개의 드라이브 IC들로 구성된 데이터 드라이버(18)와, 도시되지 않은 복수개의 게이트 드라이브 IC들로 구성된 게이트 드라이버(20)를 구동하기 위한 제어신호를 생성한다. 또한, 인터페이스부(10)로부터 입력되는 데이터들은 데이터 드라이버(18)로 전송된다.
데이터 드라이버(18)는 타이밍 컨트롤러(12)로부터 입력되는 제어신호들에 대응하여 입력 데이터에 따라 기준전압들을 선택하여 아날로그 영상신호로 변환하여 액정패널(22)로 공급한다.
게이트 드라이버(20)는 타이밍 컨트롤러(12)로부터 입력되는 제어신호들에 대응하여 액정패널(22)상에 배열된 박막트랜지스터(Thin Film Transister : "TFT")들의 게이트단자를 1라인씩 온/오프(on/off) 제어하며, 상기 데이터 드라이버(18)로부터 공급되는 아날로그 영상신호들이 각 박막트랜지스터들에 접속된 각 픽셀들로 인가되도록 한다.
DC/DC 변환기(14)는 게이트 드라이버(20)로 액정패널(22)내의 박막트랜지스터를 구동하기 위한 게이트 하이전압(Vgh)을 공급하고 액정패널(22)의 공통전극 전압(Vcom)을 생성하여 공급한다. 또한, 패널의 투과율-전압 특성을 기준으로 생산자에 의해서 상기 기준전압들이 설정된다.
그러나, 액정표시장치에서도 VGA에서 UXGA까지의 다양한 디스플레이 포맷이 사용되고 있다. 다양한 디스플레이 포맷에 따라 타이밍 컨트롤러에 입력되는 신호들이 다르다. 즉, 해상도에 의해 설정되는 다양한 디스플레이 포맷에 따라 인터페이스로 입력되는 메인 클럭(Main clock) 이나 프레임 주파수(Frame frequency)가 다르다. 이에 따라 액정패널내에 형성된 박막트랜지스터 충전특성이 달라지게 된다. 이로 인해, 플리커(Flicker) 및 그레이 스케일(Gray scale) 특성 등이 달라져서 화질이 변동된다.
이를 일례를 들어 설명하면, 도 2와 같다.
만약, 박막트랜지스터로 인가되는 게이트 하이전압(Vgh)이 18V로 일정함과 아울러 공통전압(Vcom)이 5V로 일정하고, 프레임 주파수가 50Hz 에서 60Hz로 변경될 경우, 도 2와 같이 박막트랜지스터의 충전 타이밍(T)은 22㎲(T1)에서 18㎲(T2)로 감소하게 됨과 아울러 게이트 전압폭(Gw)이 Gw1에서 Gw2로 감소하게 된다. 이에 따라, 박막트랜지스터에 입력되는 데이터펄스(D)가 포화 상태에 도달하지 못하고 방전을 하게 된다. 이로 인해, 박막트랜지스터가 충분히 충전을 하지 못하여 충전율이 감소하게 됨과 아울러 화질의 변화가 발생하게 된다.
이와 같이, 종래 기술에 따른 액정표시장치는 해상도에 의해 설정되는 다양한 디스플레이 포맷에 따라 메인 클럭(Main clock) 이나 프레임 주파수(Frame frequency)가 다르게 입력되더라도 이와 무관하게 DC/DC 변환부에서 일정한 게이트하이전압(Vgh) 및 공통전극 전압(Vcom)을 액정패널내에 형성된 박막트랜지스터로 인가한다. 이로 인해, 박막트랜지스터의 충전율이 변화됨과 아울러 플리커등이 발생하게 되어 화질의 저하를 유발하게 된다.
따라서, 본 발명의 목적은 액정표시장치의 구동시에 있어서, 외부에서 인가되는 주파수 변화에 따라 박막트랜지스터의 충전율의 변화를 보상하여 화질을 개선하기 위한 액정표시장치 및 그의 구동방법을 제공함에 있다.
도 1은 일반적인 액정표시장치의 블록구성도.
도 2는 도 1에 도시된 박막트랜지스터로 인가되는 게이트 하이전압과 공통전압을 시간에 따라 그 변화량을 도시한 도면이다.
도 3은 본 발명의 제1 실시예에 따른 액정표시장치의 구동회로를 간략하게 도시한 구성도이다.
도 4는 본 발명의 제2 실시예에 따른 액정표시장치의 구동회로를 간략하게 도시한 구성도이다.
도 5는 도 3 및 도 4에 도시한 액정표시장치의 구동회로에 의해 박막트랜지스터 충전보상을 설명하기 위한 도면이다.
도 6은 본 발명의 제3 실시예에 따른 액정표시장치의 구동회로를 간략하게 도시한 구성도이다.
도 7은 본 발명의 제4 실시예에 따른 액정표시장치의 구동회로를 간략하게 도시한 구성도이다.
도 8은 도 6 및 도 7에 도시한 액정표시장치의 구동회로에 의해 박막트랜지스터 충전보상을 설명하기 위한 도면이다.
도 9은 본 발명의 제5 실시예에 따른 액정표시장치의 구동회로를 간략하게 도시한 구성도이다.
도 10은 본 발명의 제6 실시예에 따른 액정표시장치의 구동회로를 간략하게 도시한 구성도이다.
도 11은 도 9 및 도 10에 도시한 액정표시장치의 구동회로에 의해 박막트랜지스터 충전보상을 설명하기 위한 도면이다.
< 도면의 주요 부분에 대한 부호의 설명 >
10 : 인터페이스부 12 : 타이밍컨트롤러
14, 34, 38, 42 : 전압 변환기 18 : 데이터드라이버
20 : 게이트드라이버 22 : 액정패널
30 : 주파수검출부 32, 36, 40 : 보상전압 설정부
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 액정표시장치는 호스트 시스템에서 인가되는 제어신호 및 구동전압에 의해 구동되는 박막트랜지스터가 형성된 액정패널을 구비하는 액정표시장치에 있어서, 상기 호스트 시스템으로부터 전송되는 상기 제어신호가 입력되는 타이밍 컨트롤러와; 상기 타이밍 컨트롤러의 입력단과 출력단중 어느 하나에 접속되어 전송되는 상기 제어신호를 검출하기 위한 상기 주파수 검출부와; 상기 주파수 검출부에서 검출된 제어신호에 대응하여 최적의 상기 박막트랜지스터의 충전기간을 확보하기 위해 상기 구동전압을 보상하기 위한 보상전압을 설정하기 위한 보상전압 설정부와; 상기 보상전압 설정부에 의해 설정된 보상전압을 생성하여 상기 액정패널로 전송하기 위한 디지털/디지털 변화기를 구비한다.
본 발명의 실시예에 따른 액정표시장치의 구동방법은 호스트 시스템에서 인가되는 제어신호 및 구동전압에 의해 구동되는 박막트랜지스터가 형성된 액정패널을 구비하는 액정표시장치의 제어방법에 있어서, 상기 호스트 시스템으로부터 상기 제어신호가 전송되는 타이밍 컨트롤러의 입력단과 출력단중 어느 하나에서 상기 제어신호를 검출하는 단계와; 상기 검출된 제어신호에 대응하여 최적의 상기 박막트랜지스터의 충전기간을 확보하기 위해 상기 구동전압을 보상하기 위한 보상전압을 설정하는 단계와; 상기 설정된 보상전압을 생성하여 상기 액정패널로 전송하는 단계를 포함한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 3 내지 도 11을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 3은 본 발명의 제1 실시예에 따른 액정표시장치의 구동회로를 간략하게 도시한 구성도이다. 단지, 도 1에 도시된 액정표시장치의 구동회로 중 인터페이스부, 타이밍 컨트롤러, 디지털/디지털 변환기 및 액정패널만을 도시하였다. 또한, 다른 구동회로들은 도 1에 도시된 도면부호와 동일하게 사용한다.
도 3을 참조하면, 먼저 본 발명의 제1 실시예에 따른 액정표시장치는 퍼스널 컴퓨터등과 같은 구동시스템으로부터 입력되는 데이터(RGB Data) 및 제어신호(예를 들면 입력클럭, 수평동기신호, 수직동기신호, 데이터 인에이블신호)들을 입력받아 전송하기 위한 인터페이스부(10)와, 상기 인터페이스부(10)를 통해 입력되는 제어신호를 이용하여 복수개의 드라이브 IC(도시하지 않음)들로 구성된 데이터 드라이버(18) 및 복수개의 게이트 드라이브 IC(도시하지 않음)들로 구성된 게이트 드라이버(20)를 구동하기 위한 제어신호를 생성하기 위한 타이밍 컨트롤러(12)와, 상기 타이밍 컨트롤러(12)의 출력단으로 출력되는 제어신호중 주파수를 검출하기 위한 주파수 검출부(30)와, 상기 주파수 검출부(30)에서 검출된 주파수를 검색/비교하여 그에 따른 보상전압을 설정하기 위한 제어신호를 발생하는 보상전압 설정부(32)와, 상기 인터페이스부(10)로부터 전송된 기준전압(Vin)을 보상전압 설정부(32)로부터 전송된 제어신호를 이용하여 소정의 게이트 하이전압(Vgh)을 생성하여 게이트 드라이버(20)로 전송하기 위한 디지털/디지털 변환기(34)와, 상기 게이트 드라이버(20) 및 데이터 드라이버(18)에서 전송된 게이트 하이전압(Vgh) 및 데이터신호에 의해 구동되는 액정패널(22)을 구비한다.
상기 주파수 검출부(30)는 타이밍 컨트롤러(12)에서 출력된 제어신호(예를 들면, 수직동기신호, 데이터신호)를 타이밍 컨트롤러(12)의 출력 전송라인으로부터 전송받아 보상전압 설정부(32)로 전송한다.
상기 보상전압 설정부(32)는 주파수 검출부(30)로부터 전송된 제어신호를 검색함과 아울러 검색된 제어신호와 대응되어 액정패널(22)내에 형성된 박막트랜지스터가 충분히 구동될 수 있도록 하기 위해 게이트 하이전압(Vgh)의 보상전압을 설정하기 위한 제어신호를 생성하여 디지털/디지털 변환기(34)로 전송한다.
상기 디지털/디지털 변환기(34)는 인터페이스부(10)로부터 전송된 기준전압(Vin)을 보상전압 설정부(32)에서 전송된 제어신호에 의해 높이거나 낮추어 박막트랜지스터가 충분히 구동되도록 보상전압을 생성하여 액정패널(22)로 전송한다.
도 4는 본 발명의 제2 실시예에 따른 액정표시장치의 구동회로를 간략하게 도시한 구성도이다. 여기서는, 도 3에 도시된 액정표시장치의 구동회로와 동일한 구동특성을 보인다. 단지, 주파수 검출부가 타이밍 컨트롤러의 출력단으로부터 제어신호를 검출하는 것이 아니라 타이밍 컨트롤러로 입력되는 제어신호를 타이밍 컨트롤러의 입력단에서 검출한다.
도 4에 도시된 본 발명의 제2 실시예에 따른 액정표시장치의 구동회로는 도 3에 도시된 액정표시장치의 구동회로와 동일한 구동특성을 보임으로 설명은 생략하기로 한다.
도 3 및 도 4에서 도시된 액정표시장치의 구동회로의 구동특성을 도 2에 도시된 일례를 결부하여 설명하면, 다음과 같다.
도 2에서와 같이, 만약 박막트랜지스터가 게이트 하이전압(Vgh)이 18V, 공통전압(Vcom)이 5V, 프레임 주파수가 50Hz와 같이 최적의 충전특성이 되도록 설정된 액정패널에 입력되는 프레임 주파수가 60Hz로 변경되었을 경우, 박막트랜지스터의 충전 타이밍(T)은 22㎲(T1)에서 18㎲(T2)로 감소하게 됨과 아울러 게이트 전압폭(Gw)이 Gw1에서 Gw2로 감소하게 된다. 이에 따라, 박막트랜지스터가 충분히 충전할 수 있는 시간이 줄어들게 된다.
이를 해결하기 위해, 도 3 및 도 4에서와 같이 주파수 검출부(30)는 타이밍 컨트롤러(12)로 입력 또는 출력되는 제어신호를 검출함과 아울러 검출된 제어신호를 보상전압 설정부(32)로 전송한다. 보상전압 설정부(32)는 도 5와 같이 박막트랜지스터가 최적의 충전율을 보일 수 있도록 하기 위해 적당한 보상전압을 설정한다. 여기서는 게이트 하이전압(Vgh)을 20V로 상승시킴으로써 박막트랜지스터의 충전율을 보상한다. 즉, 게이트 하이전압(Vgh)을 높여 충전구간(Ct2)을 길게한다. 이렇게 함으로써, 박막트랜지스터의 충전구간(Ct2)이 충분히 길어짐으로 최적의 충전율 보이게 된다.
도 6은 본 발명의 제3 실시예에 따른 액정표시장치의 구동회로를 간략하게 도시한 구성도이다. 또한, 도 3에서 도시된 액정표시장치의 구동회로와 동일한 구성도를 보인다. 단지, 보상전압 설정부에서는 공통전압(Vcom)을 보상해주기 위한 보상전압이 설정되고 디지털/디지털 변환기에서는 보상전압 설정부에서 설정된 보상전압을 생성하여 액정패널로 인가해준다. 여기서는 도 3과 다르게 설정된 보상전압 설정부와 디지털/디지털 변환기에 관해서만 설명하기로 한다.
도 6에 도시된 바와 같이, 보상전압 설정부(36)는 주파수 검출부(30)로부터 전송된 제어신호를 검색함과 아울러 검색된 제어신호와 대응되어 액정패널(22)내에 형성된 박막트랜지스터가 충분히 구동될 수 있도록 하기 위해 공통전압(Vcom)의 보상전압을 설정하기 위한 제어신호를 생성하여 디지털/디지털 변환기(38)로 전송한다.
상기 디지털/디지털 변환기(38)는 인터페이스부(10)로부터 전송된 기준전압(Vin)을 보상전압 설정부(36)에서 전송된 제어신호에 의해 높이거나 낮추어 박막트랜지스터가 충분히 구동되도록 보상전압을 생성하여 액정패널(22)로 전송한다.
도 7은 본 발명의 제4 실시예에 따른 액정표시장치의 구동회로를 간략하게 도시한 구성도이다. 여기서는, 도 6에 도시된 액정표시장치의 구동회로와 동일한 구동특성을 보인다. 단지, 주파수 검출부가 타이밍 컨트롤러의 출력단으로부터 제어신호를 검출하는 것이 아니라 타이밍 컨트롤러로 입력되는 제어신호를 타이밍 컨트롤러의 입력단에서 검출한다.
도 7에 도시된 본 발명의 제4 실시예에 따른 액정표시장치의 구동회로는 도 6에 도시된 액정표시장치의 구동회로와 동일한 구동특성을 보임으로 설명은 생략하기로 한다.
도 6 및 도 7에서 도시된 액정표시장치의 구동회로의 구동특성을 도 2에 도시된 일례를 결부하여 설명하면, 다음과 같다.
도 2에서와 같이, 만약 박막트랜지스터가 게이트 하이전압(Vgh)이 18V, 공통전압(Vcom)이 5V, 프레임 주파수가 50Hz와 같이 최적의 충전특성이 되도록 설정된 액정패널에 입력되는 프레임 주파수가 60Hz로 변경되었을 경우, 박막트랜지스터의 충전 타이밍(T)은 22㎲(T1)에서 18㎲(T2)로 감소하게 됨과 아울러 게이트 전압폭(Gw)이 Gw1에서 Gw2로 감소하게 된다. 이에 따라, 박막트랜지스터가 충분히 충전할 수 있는 시간이 줄어들게 된다.
이를 해결하기 위해, 도 6 및 도 7에서와 같이 주파수 검출부(30)는 타이밍 컨트롤러(12)로 입력 또는 출력되는 제어신호를 검출함과 아울러 검출된 제어신호를 보상전압 설정부(36)로 전송한다. 보상전압 설정부(36)는 도 8과 같이 박막트랜지스터가 최적의 충전율을 보일 수 있도록 하기 위해 적당한 보상전압을 설정한다. 여기서는 공통전압(Vcom)을 3V로 하강시킴으로써 박막트랜지스터의 충전율을 보상한다. 즉, 공통전압(Vcom)을 낮추어 충전구간(Ct3)을 길게한다. 이렇게 함으로써, 박막트랜지스터의 충전구간(Ct3)이 충분히 길어짐으로 최적의 충전율을 보이게 된다.
도 9은 본 발명의 제5 실시예에 따른 액정표시장치의 구동회로를 간략하게 도시한 구성도이다. 또한, 도 3 및 도 6에서 도시된 액정표시장치의 구동회로와 동일한 구성도를 보인다. 단지, 보상전압 설정부에서는 게이트 하이전압(Vgh) 및 공통전압(Vcom)을 보상해주기 위한 보상전압이 설정되고 디지털/디지털 변환기에서는 보상전압 설정부에서 설정된 보상전압을 생성하여 액정패널로 인가해준다. 여기서는 도 3 및 도 6과 다르게 설정된 보상전압 설정부와 디지털/디지털 변환기에 관해서만 설명하기로 한다.
도 9에 도시된 바와 같이, 보상전압 설정부(40)는 주파수 검출부(30)로부터 전송된 제어신호를 검색함과 아울러 검색된 제어신호와 대응되어 액정패널(22)내에 형성된 박막트랜지스터가 충분히 구동될 수 있도록 하기 위해 게이트 하이전압(Vgh) 및 공통전압(Vcom)의 보상전압을 설정하기 위한 제어신호를 생성하여 디지털/디지털 변환기(42)로 전송한다.
상기 디지털/디지털 변환기(42)는 인터페이스부(10)로부터 전송된 기준전압(Vin)을 보상전압 설정부(40)에서 전송된 제어신호에 의해 높이거나 낮추어 박막트랜지스터가 충분히 구동되도록 보상전압을 생성하여 액정패널(22)로 전송한다.
도 10은 본 발명의 제6 실시예에 따른 액정표시장치의 구동회로를 간략하게 도시한 구성도이다. 여기서는, 도 9에 도시된 액정표시장치의 구동회로와 동일한 구동특성을 보인다. 단지, 주파수 검출부가 타이밍 컨트롤러의 출력단으로부터 제어신호를 검출하는 것이 아니라 타이밍 컨트롤러로 입력되는 제어신호를 타이밍 컨트롤러의 입력단에서 검출한다.
도 10에 도시된 본 발명의 제6 실시예에 따른 액정표시장치의 구동회로는 도 9에 도시된 액정표시장치의 구동회로와 동일한 구동특성을 보임으로 설명은 생략하기로 한다.
도 9 및 도 10에서 도시된 액정표시장치의 구동회로의 구동특성을 도 2에 도시된 일례를 결부하여 설명하면, 다음과 같다.
도 2에서와 같이, 만약 박막트랜지스터가 게이트 하이전압(Vgh)이 18V, 공통전압(Vcom)이 5V, 프레임 주파수가 50Hz와 같이 최적의 충전특성이 되도록 설정된 액정패널에 입력되는 프레임 주파수가 60Hz로 변경되었을 경우, 박막트랜지스터의 충전 타이밍(T)은 22㎲(T1)에서 18㎲(T2)로 감소하게 됨과 아울러 게이트 전압폭(Gw)이 Gw1에서 Gw2로 감소하게 된다. 이에 따라, 박막트랜지스터가 충분히 충전할 수 있는 시간이 줄어들게 된다.
이를 해결하기 위해, 도 9 및 도 10에서와 같이 주파수 검출부(30)는 타이밍 컨트롤러(12)로 입력 또는 출력되는 제어신호를 검출함과 아울러 검출된 제어신호를 보상전압 설정부(40)로 전송한다. 보상전압 설정부(40)는 도 11과 같이 박막트랜지스터가 최적의 충전율을 보일 수 있도록 하기 위해 적당한 보상전압을 설정한다. 여기서는 게이트 하이전압(Vgh)을 19V로 하고 공통전압(Vcom)을 3V로 동시에 재설정함으로써 박막트랜지스터의 충전율을 보상한다. 즉, 게이트 하이전압(Vgh)을 상승시키고 공통전압(Vcom)을 하강시켜 충전구간(Ct4)을 길게한다. 이렇게 함으로써, 박막트랜지스터의 충전구간(Ct4)이 충분히 길어짐으로 최적의 충전율을 보이게 된다.
본 발명은 액정패널로 입력되는 프레임 주파수 및 데이터 클럭의 변동에 따라 변하는 박막트랜지스터의 충전율을 보상하기 위해 타이밍 컨트롤러의 입력단 또는 출력단에서 주파수를 검출하기 위한 주파수 검출부와, 주파수 검출부에 검출된 주파수를 이용하여 게이트 하이전압(Vgh) 및 공통전압(Vcom)을 조정하기 위한 보상전압 설정부와, 보상전압 설정부에 의해 게이트 하이전압(Vgh) 및 공통전압(Vcom)을 보상하기 위한 보상전압을 생성하여 액정패널내에 형성된 박막트랜지스터에 인가함으로써, 박막트랜지스터의 충전율을 일정하게 유지하게 한다.
상술한 바와 같이, 본 발명의 실시예에 따른 액정표시장치는 액정표시장치의 구동시에 있어서, 외부에서 인가되는 주파수 변동에 따라 변하는 최적의 공통전압 및 게이트 하이전압을 설정하여 보상함으로써, 주파수 변동에 무관하게 일정한 화질을 유지 할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (6)

  1. 호스트 시스템에서 인가되는 제어신호 및 구동전압에 의해 구동되는 박막트랜지스터가 형성된 액정패널을 구비하는 액정표시장치에 있어서,
    상기 호스트 시스템으로부터 전송되는 상기 제어신호가 입력되는 타이밍 컨트롤러와;
    상기 타이밍 컨트롤러의 입력단과 출력단중 어느 하나에 접속되어 전송되는 상기 제어신호를 검출하기 위한 상기 주파수 검출부와;
    상기 주파수 검출부에서 검출된 제어신호에 대응하여 최적의 상기 박막트랜지스터의 충전기간을 확보하기 위해 상기 구동전압을 보상하기 위한 보상전압을 설정하기 위한 보상전압 설정부와;
    상기 보상전압 설정부에 의해 설정된 보상전압을 생성하여 상기 액정패널로 전송하기 위한 디지털/디지털 변화기를 구비하는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 보상전압 설정부 및 디지털/디지털 변환기에서 보상되는 보상전압은 상기 박막트랜지스터의 게이트 하이전압이거나 공통전압중 어느 하나인 것을 특징으로 하는 액정표시장치.
  3. 제 1 항에 있어서,
    상기 보상전압 설정부 및 디지털/디지털 변환기에서 보상되는 보상전압은 상기 박막트랜지스터의 게이트 하이전압 및 공통전압인 것을 특징으로 하는 액정표시장치.
  4. 호스트 시스템에서 인가되는 제어신호 및 구동전압에 의해 구동되는 박막트랜지스터가 형성된 액정패널을 구비하는 액정표시장치의 제어방법에 있어서,
    상기 호스트 시스템으로부터 상기 제어신호가 전송되는 타이밍 컨트롤러의 입력단과 출력단중 어느 하나에서 상기 제어신호를 검출하는 단계와;
    상기 검출된 제어신호 대응하여 최적의 상기 박막트랜지스터의 충전기간을 확보하기 위해 상기 구동전압을 보상하기 위한 보상전압을 설정하는 단계와;
    상기 설정된 보상전압을 생성하여 상기 액정패널로 전송하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 제어방법.
  5. 제 4 항에 있어서,
    상기 보상전압 설정부 및 디지털/디지털 변환기에서 보상되는 보상전압은 상기 박막트랜지스터의 게이트 하이전압이거나 공통전압중 어느 하나인 것을 특징으로 하는 액정표시장치의 제어방법.
  6. 제 3 항에 있어서,
    상기 보상전압 설정부 및 디지털/디지털 변환기에서 보상되는 보상전압은 상기 박막트랜지스터의 게이트 하이전압 및 공통전압인 것을 특징으로 하는 액정표시장치의 제어방법.
KR1020000051886A 2000-09-02 2000-09-02 액정표시장치 및 그의 구동방법 KR100361466B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020000051886A KR100361466B1 (ko) 2000-09-02 2000-09-02 액정표시장치 및 그의 구동방법
JP2001130453A JP3771140B2 (ja) 2000-09-02 2001-04-26 液晶表示装置及びその駆動方法
US09/892,662 US7015903B2 (en) 2000-09-02 2001-06-28 Liquid crystal display device and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000051886A KR100361466B1 (ko) 2000-09-02 2000-09-02 액정표시장치 및 그의 구동방법

Publications (2)

Publication Number Publication Date
KR20020018524A true KR20020018524A (ko) 2002-03-08
KR100361466B1 KR100361466B1 (ko) 2002-11-20

Family

ID=19687025

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000051886A KR100361466B1 (ko) 2000-09-02 2000-09-02 액정표시장치 및 그의 구동방법

Country Status (3)

Country Link
US (1) US7015903B2 (ko)
JP (1) JP3771140B2 (ko)
KR (1) KR100361466B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101365910B1 (ko) * 2006-12-29 2014-02-24 엘지디스플레이 주식회사 액정표시장치 및 그의 구동방법
US11462177B2 (en) 2019-12-31 2022-10-04 Lg Display Co., Ltd. Display device

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100870006B1 (ko) * 2002-05-27 2008-11-21 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR100527089B1 (ko) * 2002-11-04 2005-11-09 비오이 하이디스 테크놀로지 주식회사 액정표시장치의 공통전압 조정회로
US7639244B2 (en) * 2005-06-15 2009-12-29 Chi Mei Optoelectronics Corporation Flat panel display using data drivers with low electromagnetic interference
KR20070008872A (ko) * 2005-07-12 2007-01-18 삼성전자주식회사 표시 장치의 구동 회로 및 이를 포함하는 표시 장치
KR101081765B1 (ko) * 2005-11-28 2011-11-09 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
KR100712553B1 (ko) * 2006-02-22 2007-05-02 삼성전자주식회사 프레임 주파수에 따라 슬루율이 조절되는 소스 드라이버회로 및 소스 드라이버 회로에서 프레임 주파수에 따른슬루율 조절 방법
KR101246830B1 (ko) * 2006-06-09 2013-03-28 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
US7768490B2 (en) * 2006-07-28 2010-08-03 Chunghwa Picture Tubes, Ltd. Common voltage compensation device, liquid crystal display, and driving method thereof
KR101344835B1 (ko) * 2006-12-11 2013-12-26 삼성디스플레이 주식회사 게이트 구동 신호 지연을 감소시키는 방법 및 액정 표시장치
TWI336461B (en) * 2007-03-15 2011-01-21 Au Optronics Corp Liquid crystal display and pulse adjustment circuit thereof
CN101311781B (zh) * 2007-05-25 2012-02-08 群康科技(深圳)有限公司 液晶显示器及其公共电压驱动方法
JP5119810B2 (ja) 2007-08-30 2013-01-16 ソニー株式会社 表示装置
KR100986041B1 (ko) * 2008-10-20 2010-10-07 주식회사 실리콘웍스 클럭 신호가 임베딩된 단일 레벨 신호 전송을 이용한 디스플레이 구동 시스템
CN102402969B (zh) * 2010-09-07 2014-05-14 联咏科技股份有限公司 显示装置及其显示方法
KR101804994B1 (ko) 2010-12-24 2017-12-07 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR101793284B1 (ko) * 2011-06-30 2017-11-03 엘지디스플레이 주식회사 표시장치 및 그 구동방법
JP5955098B2 (ja) * 2012-05-24 2016-07-20 シャープ株式会社 液晶表示装置、データ線駆動回路、および液晶表示装置の駆動方法
KR102059501B1 (ko) 2012-08-22 2019-12-27 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
US9501993B2 (en) 2013-01-14 2016-11-22 Apple Inc. Low power display device with variable refresh rates
KR102276245B1 (ko) * 2014-12-24 2021-07-13 엘지디스플레이 주식회사 표시장치와 이의 구동방법
KR102431311B1 (ko) * 2015-01-15 2022-08-12 티씨엘 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 표시 장치
TWI566219B (zh) * 2016-02-04 2017-01-11 友達光電股份有限公司 顯示裝置及其驅動方法
CN106297692B (zh) * 2016-08-26 2019-06-07 深圳市华星光电技术有限公司 一种时钟控制器自适应的方法及装置
CN107093411B (zh) * 2017-06-29 2019-05-07 深圳市华星光电技术有限公司 液晶面板驱动电路及液晶显示器
CN109389924B (zh) 2017-08-07 2020-08-18 京东方科技集团股份有限公司 一种用于显示面板的驱动电路、其驱动方法及显示面板
CN108831398B (zh) * 2018-07-25 2020-05-05 深圳市华星光电半导体显示技术有限公司 Goa电路及显示装置
KR20210116786A (ko) * 2020-03-16 2021-09-28 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2994169B2 (ja) * 1993-04-09 1999-12-27 日本電気株式会社 アクティブマトリックス型液晶表示装置
EP0741898B1 (en) * 1994-11-24 2003-01-15 Koninklijke Philips Electronics N.V. Active matrix liquid crystal display device and method of driving such for compensation of crosstalk
JP3229156B2 (ja) * 1995-03-15 2001-11-12 株式会社東芝 液晶表示装置
JP3305946B2 (ja) * 1996-03-07 2002-07-24 株式会社東芝 液晶表示装置
TW394917B (en) * 1996-04-05 2000-06-21 Matsushita Electric Ind Co Ltd Driving method of liquid crystal display unit, driving IC and driving circuit
KR100653751B1 (ko) * 1998-10-27 2006-12-05 샤프 가부시키가이샤 표시 패널의 구동 방법, 표시 패널의 구동 회로 및 액정 표시 장치
JP2001013930A (ja) * 1999-07-02 2001-01-19 Nec Corp アクティブマトリクス型液晶ディスプレイの駆動制御装置
JP3644672B2 (ja) * 1999-07-09 2005-05-11 シャープ株式会社 表示装置およびその駆動方法
KR100330037B1 (ko) * 2000-07-06 2002-03-27 구본준, 론 위라하디락사 액정표시장치 및 그 구동방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101365910B1 (ko) * 2006-12-29 2014-02-24 엘지디스플레이 주식회사 액정표시장치 및 그의 구동방법
US11462177B2 (en) 2019-12-31 2022-10-04 Lg Display Co., Ltd. Display device
US11942042B2 (en) 2019-12-31 2024-03-26 Lg Display Co., Ltd. Display device

Also Published As

Publication number Publication date
JP3771140B2 (ja) 2006-04-26
US7015903B2 (en) 2006-03-21
US20020027540A1 (en) 2002-03-07
JP2002268612A (ja) 2002-09-20
KR100361466B1 (ko) 2002-11-20

Similar Documents

Publication Publication Date Title
KR100361466B1 (ko) 액정표시장치 및 그의 구동방법
US7518600B2 (en) Connector and apparatus of driving liquid crystal display using the same
US8593388B2 (en) Liquid crystal display device and driving method of the same
US8654112B2 (en) Liquid crystal display device with dynamically switching driving method to reduce power consumption
US20090295762A1 (en) Display and method thereof for signal transmission
US8149205B2 (en) Circuit and method for driving an LCD panel capable of reducing water-like waveform noise
KR100948375B1 (ko) 액정 패널 구동회로 및 이를 이용한 액정표시장치
US11556217B2 (en) Display device including device for supplying signal to panel driving integrated circuit
US8139168B2 (en) Display device using LCD panel and a method of executing timing control options thereof
US8907877B2 (en) Apparatus and method for driving liquid crystal display device
KR101696458B1 (ko) 액정표시장치
US7924258B2 (en) Gate driving apparatus for preventing distortion of gate start pulse and image display device using the same and driving method thereof
KR101782641B1 (ko) 액정표시장치
KR100333969B1 (ko) 멀티 타이밍 컨트롤러를 가지는 액정표시장치
KR101399237B1 (ko) 액정표시장치 및 그의 구동방법
KR100918653B1 (ko) 액정표시장치
KR20080048716A (ko) 액정표시장치와 그 구동방법
US20090046112A1 (en) Liquid Crystal Panel Driving Device, Liquid Crystal Panel driving Method, Liquid Crystal Display Device
KR101771254B1 (ko) 액정표시장치
KR100899156B1 (ko) 확산 스펙트럼을 이용한 액정 표시 장치의 구동 장치 및방법
KR101232162B1 (ko) 데이터 구동장치 및 구동방법
KR101761417B1 (ko) 액정표시장치
KR20020059476A (ko) 박막 트랜지스터 액정 디스플레이 장치의 게이트 구동회로 및 그의 구동 방법
KR20060130303A (ko) 액정 표시 장치 및 그것의 공통 전압 보상 방법
KR20070061978A (ko) 액정 표시 장치의 데이터 구동 방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120928

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20130930

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20141021

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20151028

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20161012

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20171016

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20181015

Year of fee payment: 17