KR20060130303A - 액정 표시 장치 및 그것의 공통 전압 보상 방법 - Google Patents

액정 표시 장치 및 그것의 공통 전압 보상 방법 Download PDF

Info

Publication number
KR20060130303A
KR20060130303A KR1020050050904A KR20050050904A KR20060130303A KR 20060130303 A KR20060130303 A KR 20060130303A KR 1020050050904 A KR1020050050904 A KR 1020050050904A KR 20050050904 A KR20050050904 A KR 20050050904A KR 20060130303 A KR20060130303 A KR 20060130303A
Authority
KR
South Korea
Prior art keywords
common voltage
liquid crystal
common
voltage
distortion
Prior art date
Application number
KR1020050050904A
Other languages
English (en)
Inventor
홍원기
이우정
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020050050904A priority Critical patent/KR20060130303A/ko
Publication of KR20060130303A publication Critical patent/KR20060130303A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver

Abstract

여기에 개시된 액정 표시 장치는 표시하고자 하는 화상 신호에 대응되는 데이터 전압을 발생하는 구동부, 공통 전압과 상기 데이터 전압에 응답해서 상기 화상 신호를 표시하는 액정 패널, 그리고 상기 데이터 전압의 인가 시점을 제어하고 상기 공통전압의 주파수 특성을 분석하여 상기 공통전압의 왜곡을 보상하는 타이밍 제어부를 포함한다. 타이밍 제어부는 공통전압에 포함되어 있는 임펄스의 주기 및 크기를 검출하고, 검출된 임펄스의 주기마다 임펄스에 대응되는 반전 신호를 발생한다. 그 결과, 공통전압에 포함되어 있는 임펄스 성분이 그것의 반전 신호에 의해 상쇄되어, 공통전압의 왜곡이 보상된다.

Description

액정 표시 장치 및 그것의 공통 전압 보상 방법{LIQUID CRYSTAL DISPLAY APPARATUS AND COMMON VOLTAGE COMPENSATION METHOD THEREOF}
도 1은 일반적인 액정 표시 장치의 블록도;
도 2는 본 발명의 바람직한 실시예에 따른 액정 표시 장치의 블록도;
도 3은 도 2에 도시된 공통전압 보상부의 상세 블록도;
도 4는 도 2에 도시된 공통전압 보상부의 입력 파형을 보여주는 파형도;
도 5는 도 2에 도시된 공통전압 보상부의 출력 파형을 보여주는 파형도; 그리고
도 6은 본 발명의 바람직한 실시예에 따른 공통 전압 보상 방법을 보여주는 흐름도이다.
*도면의 주요 부분에 대한 부호의 설명*
10 : 액정 패널 20 : 게이트 구동부
30 : 소오스 구동부 50 : 전원공급부
140, 240 : 타이밍 제어부 250 : 공통전압 보상부
100, 200 : 액정 표시 장치
본 발명은 디스플레이 장치에 관한 것으로, 좀 더 구체적으로는 액정 표시 장치 및 그것의 공통 전압 보상 방법에 관한 것이다.
액정 표시 장치(Liquid Crystal Display ; LCD)는 얇고 가벼우며, 저 소비 전력과 저 동작 전압 등의 우수한 특성을 갖추고 있기 때문에, 개인용 컴퓨터의 모니터나 TV, 비디오 관련 분야, 등 다양한 분야에서 이용되고 있다.
도 1은 일반적인 액정 표시 장치(100)의 블록도이다.
도 1을 참조하면, 액정 디스플레이 장치(100)는 액정 패널(10), 게이트 구동부(gate driving unit ; 20), 소오스 구동부(source driving unit ; 30), 타이밍 제어부(timing control unit ; 140), 및 전원 공급부(50)를 포함한다.
액정 패널(10)은 공통 전극을 가지는 상부 기판과, 화소 전극(P)을 가지는 하부 기판으로 구성되며, 상부 및 하부 기판 사이에는 액정(Liquid Crystal)이 주입된다. 하부 기판에는 복수개의 게이트 라인들(G)이 일정 간격을 두고 배열된다. 그리고, 상기 게이트 라인들(G)과 직교하는 방향으로 복수개의 데이터 라인들(D)이 일정한 간격을 두고 배열된다. 그리고, 게이트 라인들(G)과 데이터 라인들(D)의 교차 영역에는, 박막 트랜지스터들(T)이 매트릭스 형태로 배열된다. 각각의 박막 트랜지스터는 각각의 화소에 대응된다. 액정 패널(10)의 하나의 화소에 대한 등가 회로는, 하나의 박막 트랜지스터(T)에 액정 충전 용량인 액정 커패시턴스(Clc)와 화소 충전 용량인 스토리지 커패시턴스(Cst)가 병렬로 연결된 형태로 나타낼 수 있다. 그리고, 액정 패널(10)의 배면에는, 균일한 광원을 제공하는 백 라이트(미 도 시됨)가 형성된다. 백 라이트의 광원으로는 CCFL(Cold Cathode Fluorescent Lamp)가 주로 사용된다.
게이트 구동부(20)는 액정 패널(10)의 각 게이트 라인(G)에 게이트 구동 펄스를 인가하여, 액정 패널(10)의 화소를 1 라인씩 순차적으로 스캐닝 한다. 소오스 구동부(30)는 액정 패널(10)의 각 데이터 라인(D)에게 화상신호에 대응되는 데이터 신호를 인가한다. 타이밍 제어부(140)는, 외부로부터 인가된 화상신호와, 수평 및 수직 동기신호, 그리고 클럭신호에 응답해서, 화면을 재생하기에 적합한 타이밍으로 게이트 구동부(20) 및 소오스 구동부(30)에게 디스플레이될 데이터와, 클럭신호, 및 데이터를 출력한다. 게이트 구동부(20), 소오스 구동부(30), 및 타이밍 제어부(140)는 액정 패널(10)을 구동시키기 위한 제어 장치로서의 기능을 수행한다. 모바일 장치의 경우 집적도를 높이기 위해, 게이트 구동부(20), 소오스 구동부(30), 및 타이밍 제어부(140)와 같은 제어 장치들은, 하나의 칩으로 구성될 수 있다.
전원 공급부(50)는 직류 전원을 공급 받아 액정 디스플레이 장치(100)를 동작시키는데 필요한 복수 개의 내부 구동 전압들을 발생한다. 액정 디스플레이 장치(100)에서 사용되는 내부 구동 전압으로는, 전원전압(Vdd), 게이트 온 전압(Vgh), 게이트 오프 전압(Vgl), 감마 기준 전압(Vref), 및 공통 전압(Vcom) 등이 있다. 전원 공급부(50)는 바람직하게는 DC/DC 컨버터로 구성된다.
이와 같은 구성을 가지는 액정 표시 장치(100)를 구동시키기 위해서는, 먼저 표시하고자 하는 게이트 라인(G)에 연결된 박막 트랜지스터(T)의 게이트 전극에 게 이트 온 전압(Vgh)을 인가하여 박막 트랜지스터(T)를 도통시킨다. 그리고 나서, 화상신호에 대응되는 데이터 전압을 박막 트랜지스터(T)의 소오스 전극에 인가하여 데이터 전압을 드레인 전극으로 인가시킨다. 이 때, 상기 화소 전극(P)에 대향되어 형성되어 있는 공통 전극에 직류 레벨의 공통 전압(Vcom)을 인가하게 되면, 인가된 공통 전압(Vcom)과 데이터 전압간의 차이에 의해 액정이 동작하게 된다. 그 결과, 액정 표시 장치(100)에 화상이 표시될 수 있게 된다.
그러나, 공통 전극에 인가되는 공통 전압(Vcom)과 데이터 전압 간에 커플링이 발생되어, 공통 전압(Vcom)에 왜곡현상이 발생될 수 있다. 즉, 공통 전압(Vcom)에 교류 성분인 리플(ripple)이 발생될 수 있다. 공통 전압(Vcom)의 왜곡현상은 데이터 라인(D)에 인가되는 데이터 전압(즉, 계조 전압)이 상승(rising) 또는 하강(falling)할 때, 공통 전압(Vcom)이 상기 데이터 전압에 커플링되어 발생한다. 왜곡된 공통 전압(Vcom)은 화소의 커패시턴스(Cst, Clc)에 영향을 주게 되어, 크로스 토크(cross-talk) 현상이 발생되는 문제가 있다.
따라서, 본 발명의 목적은 상술한 제반 문제점을 해결하기 위해 제안된 것으로, 액정 표시 장치의 공통 전압의 왜곡을 방지할 수 있는 액정 표시 장치 및 그 방법을 제공하는 데 있다.
본 발명의 다른 목적은 개선된 화질을 제공할 수 있는 액정 표시 장치 및 그 방법을 제공하는 데 있다.
상기의 과제를 이루기 위하여 본 발명에 의한 액정 표시 장치는, 표시하고자 하는 화상 신호에 대응되는 데이터 전압을 발생하는 구동부; 공통 전압과 상기 데이터 전압에 응답해서 상기 화상 신호를 표시하는 액정 패널; 그리고 상기 데이터 전압의 인가 시점을 제어하고, 상기 공통전압의 주파수 특성을 분석하여 상기 공통전압의 왜곡을 보상하는 타이밍 제어부를 포함하는 것을 특징으로 한다.
바람직한 실시예에 있어서, 상기 타이밍 제어부는 상기 데이터 전압의 인가 시점을 제어하는 복수 개의 제어 신호들을 발생하는 제어 신호 발생부; 그리고 상기 공통전압의 주파수 특성을 분석하여 상기 공통전압의 왜곡을 보상하는 공통전압 보상부를 포함하는 것을 특징으로 한다.
바람직한 실시예에 있어서, 상기 공통전압 보상부는 상기 임펄스의 주기 및 크기를 검출하는 임펄스 검출부; 그리고 상기 검출 결과에 응답해서, 상기 임펄스와 동일한 주기 및 크기를 갖고 반대의 위상을 갖는 반전 신호를 발생하는 반전신호 발생부를 포함하는 것을 특징으로 한다.
바람직한 실시예에 있어서, 상기 타이밍 제어부는 상기 공통 전압의 오프셋을 조정하는 오프셋 조절부를 더 포함하는 것을 특징으로 한다.
상기의 과제를 이루기 위하여 본 발명에 의한 액정 표시 장치의 공통전압 보상 방법은, 공통전압을 액정 패널로 인가하는 단계; 상기 액정 패널로부터 상기 공통전압을 검출하는 단계; 상기 공통전압의 주파수 특성을 분석하여 상기 공통전압의 왜곡을 보상하는 단계; 그리고 상기 보상된 공통전압을 상기 액정 패널로 재인가하는 단계를 포함하는 것을 특징으로 한다.
바람직한 실시예에 있어서, 상기 공통전압의 왜곡을 보상하는 단계는, 상기 임펄스의 주기 및 크기를 검출하는 단계; 그리고 상기 임펄스와 동일한 주기 및 크기를 갖고 반대의 위상을 갖는 반전 신호를 발생하여 상기 임펄스를 상쇄시키는 단계를 포함하는 것을 특징으로 한다.
바람직한 실시예에 있어서, 상기 공통전압의 왜곡을 보상하는 단계는 상기 공통 전압의 오프셋을 조정하는 단계를 더 포함하는 것을 특징으로 한다.
(실시예)
이하 본 발명에 따른 실시예를 첨부된 도면을 참조하여 상세히 설명한다.
본 발명의 신규한 액정 표시 장치는, 공통전압을 액정 패널로 인가한 후, 액정 패널에 실질적으로 적용되는 공통전압의 주파수 특징을 이용하여 공통전압의 왜곡을 보상한다. 이를 위해, 본 발명에 따른 액정 표시장치는 별도의 공통전압 보상 회로를 구비하지 않고, 타이밍 제어부에 구비되어 있는 기능을 그대로 적용하여 공통전압의 왜곡을 보상한다. 예를 들면, 타이밍 제어부의 구조를 그대로 이용하여 공통전압에 포함되어 있는 임펄스의 주기 및 크기를 검출하고, 검출된 임펄스의 주기마다 임펄스에 대응되는 반전 신호를 발생한다. 그 결과, 공통전압에 포함되어 있는 임펄스 성분이 그것의 반전 신호에 의해 상쇄되어, 공통전압의 왜곡이 보상된다. 이와 같은 구성에 따르면, 액정 표시 장치 내에 별도의 공통전압 보상 회로를 구비할 필요가 없으므로, 공통전압 보상에 필요한 부품 수를 줄일 수 있고, 공통전압에 존재하는 각 임펄스의 각 주기별로 제어가 가능하기 때문에 왜곡의 정도에 따라 보상 신호의 폭을 용이하게 조절할 수 있다. 본 발명에 따른 액정 표시 장치의 상세 구성은 다음과 같다.
도 2는 본 발명의 바람직한 실시예에 따른 액정 표시 장치(200)의 블록도이고, 도 3은 도 2에 도시된 공통전압 보상부(250)의 상세 블록도이다.
도 2에 도시된 액정 표시 장치(200)는 도 1에 도시된 액정 표시 장치(100)와 비교할 때, 액정 패널(10)로 인가된 공통전압(Vcom)을 타이밍 제어부(240)가 피드백 받아, 피드백된 공통전압(VcomFC, VcomFS)의 왜곡을 보상한다는 점에서 차이가 있다. 하지만, 그 외의 기본적인 구성, 예를 들면 액정 패널(10), 게이트 구동부(20), 소오스 구동부(30), 전원 공급부(50)의 구성은 도 1에 도시된 액정 표시 장치(100)와 실질적으로 동일하다. 따라서, 중복되는 설명을 피하고, 설명을 간단히 하기 위해, 동일 기능을 수행하는 블록에 대해서는 동일한 참조 부호를 표기하였다. 그리고, 이들에 대한 상세 설명은 이하 생략하기로 한다.
도 2를 참조하면, 액정 패널(10)에는 전원 공급부(50)로부터 발생된 공통 전압(Vcom)을 인가 받는 복수 개의 공통 전극들이 구비된다. 도 2에서 C 및 S로 표기된 전극은 액정 패널(10)에 구비된 공통 전극의 일 예를 나타낸 것이다. 상기 공통 전극은 액정 패널(10) 상에 복수 개 구비될 수 있으며, 상기 공통전극으로 인가되는 공통 전압(Vcom)에 대한 왜곡 보상 역시 복수 개의 공통 전극 각각에 대해 수행될 수 있다. 본 발명에서는 2 개의 공통전극(C, S)으로부터 공통 전압(VcomFC, VcomFS)을 피드백 받아 이를 보상하고, 보상된 공통 전압(VcomC, VcomS)을 다시 상기 공통 전극(C, S)으로 피드백시키는 구성을 예로 들어 설명하고 있으나, 이 또한 공통전압을 보상하는 일 예에 불과하다. 따라서, 다양한 변경 및 변형이 가능하다.
타이밍 제어부(240)는, 액정 패널(10)로 인가된 공통전압(Vcom)의 왜곡을 보상하기 위해 공통전압 보상부(250)를 구비한다. 도 3을 참조하면, 공통전압 보상부(250)는 크게 임펄스 검출부(251), 반전신호 발생부(253), 그리고 오프셋 조절부(255)로 구성된다.
임펄스 검출부(251)는, 액정 패널(10)로 공통전압(Vcom)이 인가된 후 공통 전극(C, S)으로부터 공통전압(VcomFC, VcomFS)을 피드백 받는다. 그리고, 피드백된 공통전압(VcomFC, VcomFS)에 존재하는 임펄스(즉, 노이즈 성분)의 주기와 크기를 검출한다.
잘 알려져 있는 바와 같이, 액정 표시 장치(200)를 구동시키기 위해서는 먼저 표시하고자 하는 게이트 라인(G)에 연결된 박막 트랜지스터(T)의 게이트 전극에 게이트 온 전압(Vgh)을 인가하여 박막 트랜지스터(T)를 도통시키고, 화상신호에 대응되는 데이터 전압을 박막 트랜지스터(T)의 소오스 전극에 인가하여 데이터 전압을 드레인 전극으로 인가시킨다. 이 때, 상기 화소 전극(P)에 대향되어 형성되어 있는 공통 전극에 직류 레벨의 공통 전압(Vcom)을 인가하면, 인가된 공통 전압(Vcom)과 데이터 전압간의 차이에 의해 액정이 동작하게 된다. 하지만, 전원 공급부에서 일정 레벨의 공통 전압(Vcom)이 발생되어 액정 패널(10)로 인가되었다 하더라도, 데이터 라인(D)에 인가되는 데이터 전압(즉, 계조 전압)이 상승(rising) 또는 하강(falling)하게 되면, 공통 전압(Vcom)과 데이터 전압간에 커플링이 발생하게되어, 공통 전압(Vcom)에 왜곡이 발생하게 된다.
도 4는 도 2에 도시된 공통전압 보상부(250)의 입력 파형을 보여주는 파형도 이다. 도 4에서 알 수 있는 바와 같이 액정 패널(10)로부터 피드백된 공통전압(VcomFC, VcomFS)은, 일정한 주기(f)와 크기(V1, V2)를 가짐을 알 수 있다. 이와 같은 공통 전압의 왜곡 특성은 액정 패널(10)의 각 위치에 따라 달라지게 된다. 그 이유는, 액정 패널(10)의 위치별로 걸리는 로드(load)가 달라지기 때문이다. 따라서, 본 발명에서는 임펄스 검출부(251)를 통해 피드백된 공통전압(VcomFC, VcomFS)에 존재하는 임펄스(즉, 노이즈 성분)의 주기와 크기를 정확히 검출해 내고, 임펄스 성분을 제거하는데 참고하게 된다.
다시 도 3을 참조하면, 반전신호 발생부(253)는 임펄스 검출부(251)로부터 검출된 공통전압의 주기(f)와 크기(V1, V2)를 근거로 하여, 공통전압 왜곡을 보상하는데 사용될 반전신호(미 도시됨)를 발생한다. 상기 반전 신호는 검출된 공통전압의 주기와 크기는 동일하되, 그 위상은 반대인 신호이다. 액정 패널(10)로부터 피드백된 공통전압(VcomFC, VcomFS)에 반전신호를 더해주게 되면, 임펄스 성분이 제거된다.
계속해서, 오프셋 조절부(255)는 임펄스 성분이 제거된 공통전압의 오프셋을 조절하여 보정 결과로서 출력하게 된다. 이를 위해 오프셋 조절부(255)에는 보정된 공통 전압을 분압할 수 있는 복수 개의 저항들이 구비된다. 오프셋 조절부(255)로부터 출력되는 보정 결과(VcomC, VcomS)는 다시 액정 패널의 공통 전극(C, S)으로 피드백 된다.
도 5는 도 2에 도시된 공통전압 보상부(250)의 출력 파형을 보여주는 파형도이다. 도 5를 참조하면, 공통전압 보상부(250)로부터 출력되는 공통전압 보상 결과 (VcomC, VcomS)는, 도 4에 도시된 공통전압(VcomFC, VcomFS)과 비교할 때 임펄스 성분이 상당부분 제거된 것을 알 수 있다. 보상된 공통전압(VcomC, VcomS)은 다시 액정 패널의 공통전극으로 피드백 되어, 앞에서 설명한 공통전압의 보정이 반복 수행된다. 따라서, 상기 공통전압(VcomC, VcomS)의 왜곡이 더욱 줄어들게 되어, 크로스 토크(cross-talk) 현상이 방지되고, 개선된 화질을 제공할 수 있게 된다.
이상에서 설명된 공통전압 보상부(250)의 기능은, 제어 신호를 발생하고 그 신호의 인가 타이밍을 제어하는 타이밍 제어부(240)의 본연의 기능을 이용하여 구현된다. 잘 알려져 있는 바와 같이, 타이밍 제어부(240)는 외부로부터 인가된 화상신호와, 수평 및 수직 동기신호, 그리고 클럭신호에 응답해서, 화면을 재생하기에 적합한 타이밍에 디스플레이될 데이터와, 클럭신호, 및 데이터를 출력한다. 타이밍 제어부(240)로부터 게이트 구동부(20)로 인가되는 제어 신호로는, 게이트 쉬프트 클럭 신호(Gate Shift Clock Signal), 게이트 쉬프트 펄스 신호(Gate Shift Pluse Signal), 게이트 출력 활성화 신호(Gate Output Enable Signal) 등이 있다. 타이밍 제어부(240)로부터 소오스 구동부(30)로 인가되는 제어 신호로는, 소오스 쉬프트 클럭 신호(Source Shift Clock Signal), 소오스 쉬프트 펄스 신호(Source Shift Pluse Signal), 소오스 출력 활성화 신호(Source Output Enable Signal), 극성신호(POL), 반전신호(REV) 등이 있다. 즉, 타이밍 제어부(240)에는 제어 신호의 발생 및, 발생된 신호의 타이밍을 제어하기 위해, 신호의 크기 및 주기를 제어하는 기능이 구비되어 있고, 반전 신호를 발생하는 기능 또한 구비되어 있다. 본 발명에서는 이와 같은 타이밍 제어부(240)의 기능을 이용하여 피드백된 공통전압(VcomFC, VcomFS)에 존재하는 임펄스(즉, 노이즈 성분)의 주기와 크기를 검출하고, 검출 결과를 이용하여 임펄스 성분의 보상에 사용될 반전 신호를 발생한다.
따라서, 피드백된 공통전압(VcomFC, VcomFS)의 왜곡을 보상하는 공통전압 보상부(250)의 기능은, 별도의 회로를 추가하지 않고도 타이밍 제어부(240)에 구비되어 있는 기능을 활용하여 구현될 수 있다. 다만, 오프셋 조절부(255)와 같이 오프셋을 보상하는 오프셋 조절 기능은 타이밍 제어부(240) 내에 구비되어 있지 않으므로, 타이밍 제어부(240) 내부에 별도의 기능 블록을 구성할 수도 있고, 타이밍 제어부(240) 외부에 구현할 수도 있다. 이와 같은 구성에 따르면, 액정 표시 장치(200) 내에 별도의 공통전압 보상 회로를 구비할 필요가 없이 타이밍 제어부(240)의 구성을 이용하여 공통전압의 왜곡을 보상할 수 있으므로, 공통전압 보상에 필요한 부품 수를 줄일 수 있다. 그리고, 공통전압에 존재하는 각 임펄스의 각 주기별로 제어가 가능하기 때문에 왜곡의 정도에 따라 보상 신호의 폭을 용이하게 조절할 수 있다.
도 6은 본 발명의 바람직한 실시예에 따른 공통 전압 보상 방법을 보여주는 흐름도이다.
도 6을 참조하면, 먼저 전원공급부로부터 공통전압(Vcom)이 발생되고(2000 단계), 발생된 공통전압(Vcom)은 액정 패널(10)의 공통 전극으로 인가된다(2100 단계). 그리고 나서, 액정 패널(10)에 실제 작용하는 공통전압(VcomFC, VcomFS)이 검출(2300 단계). 2300 단계에서 검출된 공통전압(VcomFC, VcomFS)은 타이밍 제어부(240)에 구비된 공통전압 보상부(250)로 피드백된다.
공통전압 보상부(250)는 검출된 공통전압(VcomFC, VcomFS)의 주파수 특성을 이용하여 상기 공통전압(VcomFC, VcomFS)에 존재하는 왜곡을 보상한다(2500 단계). 구체적으로, 공통전압 보상부(250)는 검출된 공통전압(VcomFC, VcomFS)에 포함되어 있는 임펄스의 주기(f) 및 크기(V1, V2)를 검출하고(2510 단계), 이에 대응되는 반전신호를 발생한다(2530 단계), 이 때 발생되는 반전 신호는 검출된 공통전압의 주기와 크기는 동일하되, 그 위상은 반대인 신호이다. 액정 패널(10)로부터 피드백된 공통전압(VcomFC, VcomFS)에 반전신호를 더해주게 되면, 임펄스 성분이 상쇄되어 제거된다. 임펄스 성분이 제거되고 나면, 공통전압 보상부(250)는 보상된 공통전압의 오프셋을 조절하고(2550 단계), 조절된 결과를 보상된 공통전압(VcomC, VcomS)으로서 출력하게 된다(2600 단계). 2600 단계에서 출력되는 공통전압(VcomC, VcomS)은 다시 액정 패널(10)에 구비되어 있는 공통전극으로 피드백되고, 2300 단계 내지 2600 단계가 반복 수행된다. 이 때, 수행되는 반복 횟수는 설계 방식에 따라 다양하게 변형 가능하다.
이와 같은 본 발명의 특징은 액정 표시 장치(200)와 유사한 구동 방식을 갖는 평판 디스플레이 장치들, 예를 들면 ECD(Electrochromic display), DMD(Digital Mirror Device), AMD(Actuated mirror device), GLV(Grating Light Value), PDP(Plasma Display Panel), ELD(Electro Luminescent Display), LED(Light Emitting Diode) 디스플레이, VFD(Vacuum Fluorescent Display) 중 적어도 어느 하나에 적용될 수 있다. 그리고, 본 발명이 적용되는 액정 표시 장치(200)는, 대화면 TV, HDTV(high definition television), 휴대용 컴퓨터, 캠코더, 자동차용 디스플 레이, 정보통신용 멀티미디어, 및 가상현실 분야 등에 적용될 수 있다.
이상에서와 같이 도면과 명세서에서 최적 실시예가 개시되었다. 여기서 특정한 용어들이 사용되었으나, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
이상과 같은 본 발명에 의하면, 칩 사이즈 및 비용을 최소화시키면서도, 액정 표시 장치의 공통 전압의 왜곡을 방지할 수 있다. 따라서, 보다 개선된 화질을 제공할 수 있게 된다.

Claims (7)

  1. 표시하고자 하는 화상 신호에 대응되는 데이터 전압을 발생하는 구동부;
    공통 전압과 상기 데이터 전압에 응답해서 상기 화상 신호를 표시하는 액정 패널; 그리고
    상기 데이터 전압의 인가 시점을 제어하고, 상기 공통전압의 주파수 특성을 분석하여 상기 공통전압의 왜곡을 보상하는 타이밍 제어부를 포함하는 것을 특징으로 하는 액정 표시 장치.
  2. 제 1 항에 있어서,
    상기 타이밍 제어부는,
    상기 데이터 전압의 인가 시점을 제어하는 복수 개의 제어 신호들을 발생하는 제어 신호 발생부; 그리고
    상기 공통전압의 주파수 특성을 분석하여 상기 공통전압의 왜곡을 보상하는 공통전압 보상부를 포함하는 것을 특징으로 하는 액정 표시 장치.
  3. 제 2 항에 있어서,
    상기 공통전압 보상부는
    상기 임펄스의 주기 및 크기를 검출하는 임펄스 검출부; 그리고
    상기 검출 결과에 응답해서, 상기 임펄스와 동일한 주기 및 크기를 갖고 반 대의 위상을 갖는 반전 신호를 발생하는 반전신호 발생부를 포함하는 것을 특징으로 하는 액정 표시 장치.
  4. 제 3 항에 있어서,
    상기 공통전압 보상부는, 상기 공통 전압의 오프셋을 조정하는 오프셋 조절부를 더 포함하는 것을 특징으로 하는 액정 표시 장치.
  5. 공통전압을 액정 패널로 인가하는 단계;
    상기 액정 패널로부터 상기 공통전압을 검출하는 단계;
    상기 공통전압의 주파수 특성을 분석하여 상기 공통전압의 왜곡을 보상하는 단계; 그리고
    상기 보상된 공통전압을 상기 액정 패널로 재인가하는 단계를 포함하는 것을 특징으로 하는 액정 표시 장치의 공통 전압 보상 방법.
  6. 제 5 항에 있어서,
    상기 공통전압의 왜곡을 보상하는 단계는
    상기 임펄스의 주기 및 크기를 검출하는 단계; 그리고
    상기 임펄스와 동일한 주기 및 크기를 갖고 반대의 위상을 갖는 반전 신호를 발생하여 상기 임펄스를 상쇄시키는 단계를 포함하는 것을 특징으로 하는 액정 표시 장치의 공통 전압 보상 방법.
  7. 제 6 항에 있어서,
    상기 공통전압의 왜곡을 보상하는 단계는, 상기 공통 전압의 오프셋을 조정하는 단계를 더 포함하는 것을 특징으로 하는 액정 표시 장치의 공통 전압 보상 방법.
KR1020050050904A 2005-06-14 2005-06-14 액정 표시 장치 및 그것의 공통 전압 보상 방법 KR20060130303A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050050904A KR20060130303A (ko) 2005-06-14 2005-06-14 액정 표시 장치 및 그것의 공통 전압 보상 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050050904A KR20060130303A (ko) 2005-06-14 2005-06-14 액정 표시 장치 및 그것의 공통 전압 보상 방법

Publications (1)

Publication Number Publication Date
KR20060130303A true KR20060130303A (ko) 2006-12-19

Family

ID=37810751

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050050904A KR20060130303A (ko) 2005-06-14 2005-06-14 액정 표시 장치 및 그것의 공통 전압 보상 방법

Country Status (1)

Country Link
KR (1) KR20060130303A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101366024B1 (ko) * 2007-02-23 2014-02-21 엘지디스플레이 주식회사 액정표시장치의 공통전압회로 및 이의 구동방법
KR20180014890A (ko) * 2016-08-01 2018-02-12 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101366024B1 (ko) * 2007-02-23 2014-02-21 엘지디스플레이 주식회사 액정표시장치의 공통전압회로 및 이의 구동방법
KR20180014890A (ko) * 2016-08-01 2018-02-12 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법

Similar Documents

Publication Publication Date Title
KR101330415B1 (ko) 액정표시장치와 그 구동방법
US8344985B2 (en) Liquid crystal display with common voltage compensation and driving method thereof
US10121427B2 (en) Liquid crystal display device having an overdriving data generator and method of driving the same
KR101285054B1 (ko) 액정표시장치
US8847868B2 (en) Liquid crystal display and frame rate control method thereof
KR20150002390A (ko) 액정 표시 장치의 데이터 구동 장치
KR20180010351A (ko) 표시 장치
KR20120134238A (ko) 액정표시장치 및 그 구동방법
JP4140810B2 (ja) 液晶表示装置及びその駆動方法
US7948462B2 (en) Method for driving LCD monitor for displaying a plurality of frame data during a plurality of frame durations
KR20080049336A (ko) 액정표시장치의 구동 장치
KR20120133881A (ko) 액정표시장치와 그 구동방법
KR20060130303A (ko) 액정 표시 장치 및 그것의 공통 전압 보상 방법
KR20090070253A (ko) 액정표시장치 및 그 구동 방법
KR100577300B1 (ko) 액정표시장치의 구동방법
KR102259344B1 (ko) 표시장치용 표시패널
KR20180013152A (ko) 표시장치
KR102526019B1 (ko) 표시장치
JP2007206224A (ja) 表示駆動装置及びその駆動制御方法
KR102501906B1 (ko) 액정표시장치와 그 구동 방법
KR102138593B1 (ko) 액정표시장치와 그 구동 방법
US20090315818A1 (en) Method and Related Apparatus for Driving a Flat Panel Display
KR100994229B1 (ko) 액정 표시 장치 및 그 구동 방법
KR20070014561A (ko) 액정표시장치
KR20150073702A (ko) 액정표시장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination