KR20180013152A - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR20180013152A
KR20180013152A KR1020160096401A KR20160096401A KR20180013152A KR 20180013152 A KR20180013152 A KR 20180013152A KR 1020160096401 A KR1020160096401 A KR 1020160096401A KR 20160096401 A KR20160096401 A KR 20160096401A KR 20180013152 A KR20180013152 A KR 20180013152A
Authority
KR
South Korea
Prior art keywords
resistor
common voltage
mode
unit
inverting terminal
Prior art date
Application number
KR1020160096401A
Other languages
English (en)
Inventor
윤성준
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020160096401A priority Critical patent/KR20180013152A/ko
Publication of KR20180013152A publication Critical patent/KR20180013152A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Abstract

본 발명은 표시장치의 공통전압생성부의 동작모드를 달리함으로써, 표시패널의 패턴에 따라 공통전압의 보상을 달리하는 표시장치를 제공하는 데 있다. 본 발명에 따른 표시장치는 표시패널, 영상데이터에 따라 선택신호를 출력하는 타이밍제어부 및 상기 선택신호에 따라 제 1모드 또는 제 2모드 중 하나의 모드로 구동되는 공통전압생성부를 포함한다.

Description

표시장치{DISPLAY DEVICE}
본 발명은 표시장치에 관한 것으로, 특히 공통전압 보상방법을 선택할 수 있는 표시장치에 관한 것이다.
평판 표시장치(FPD; Flat Panel Display)는 종래의 음극선관(Cathode Ray Tube, CRT) 표시장치를 대체하여 데스크탑 컴퓨터의 모니터뿐만 아니라, 노트북 컴퓨터, PDA 등의 휴대용 컴퓨터나 휴대 전화 단말기 등의 소형 경량화된 시스템을 구현하는데 필수적인 표시장치이다.
현재 상용화된 평판 표시장치로는 액정표시장치(Liquid Crystal Display, LCD), 유기전계발광장치(Organic Light Emitting Diode, OLED) 등이 있다. 액정표시장치는 우수한 시인성, 용이한 박막화 및 저전력 등의 장점이 있고, 유기전계발광장치는 넓은 시야각, 우수한 명암비, 빠른 응답속도 및 저전력 등의 장점이 있다.
도 1은 종래의 표시장치를 나타내는 도면이다.
도 1에 도시된 바와 같이, 표시장치(10)는 표시패널(11), 데이터전압을 출력하는 데이터구동부(12) 및 공통전압(Vcom)을 생성하는 공통전압생성부(13)를 포함한다.
표시패널(11)은 기판(미도시) 상에 다수의 게이트라인(미도시)과 다수의 데이터라인(DL)이 매트릭스 형태로 교차 형성되어 있으며, 게이트라인과 데이터라인(DL) 교차지점에 다수의 픽셀(미도시)이 정의 되어 있다.
데이터구동부(12)는 외부시스템(미도시)로부터 입력되는 영상데이터(미도시)에 응답하여, 아날로그 파형의 데이터전압을 데이터라인(DL)을 통해 순차적으로 표시패널(11)의 각 픽셀에 인가한다.
공통전압생성부(13)는 표시패널(12)의 각 픽셀에 공통전압(Vcom)을 출력한다. 여기서, 공통전압생성부(13)는 이미 생성되었던 공통전압(Vcom)인 피드백전압(Vfb)을 인가받아, 이를 기준으로 보상된 공통전압(Vcom)을 생성한다.
액정표시장치의 경우, 이렇게 인가된 데이터전압과 공통전압(Vcom)으로 인한 전계에 따라 각 픽셀의 액정배열상태를 변화시켜 광 투과율을 조절함으로써 화상을 표시하게 된다.
여기서 공통전압생성부(13)는 표시패널(11)에 공통전압(Vcom)을 출력하는 증폭기(14), 상기 증폭기(14)의 비반전단자(-)에 직렬 연결되는 커패시터(C)와 제1 저항(R1) 및 상기 증폭기(14)의 출력단자와 비반전단자(-) 사이에 연결되는 제2 저항(R2)을 포함한다.
상기 커패시터(C)와 제1 저항(R1)을 통해 증폭기(14)의 비반전단자(-)에 피드백전압(Vfb)이 인가되고 증폭기(14)는 제1 저항(R1)과 제2 저항(R2)의 비율에 따라 선형적으로 피드백전압(Vfb)을 증폭하여 공통전압(Vcom)을 표시패널(11)에 출력한다.
이 때, 증폭기(14)는 제1 저항(R1)과 제2 저항(R2)의 비율에 따른 선형적인 보상비를 갖게 되지만, 시간의 흐름에 따라 비선형적으로 변화하는 공통전압(Vcom)의 쉬프트 특성에 대하여는 적절하게 보상된 공통전압(Vcom)을 출력할 수 없다는 문제점이 발생한다.
본 발명은 표시장치의 공통전압생성부의 동작모드를 달리함으로써, 표시패널의 패턴에 따라 공통전압의 보상을 달리하는 표시장치를 제공하는 데 있다.
본 발명에 따른 표시장치는 표시패널, 타이밍제어부, 공통전압생성부를 포함한다.
상기 타이밍제어부는 영상데이터에 따라 선택신호를 출력한다.
상기 공통전압생성부는 상기 선택신호에 따라 제 1모드 또는 제 2모드 중 하나의 모드로 구동된다.
제1 모드에서, 가변저항부의 저항을 병렬저항으로 변경하여, 증폭기의 보상비를 높게 할 수 있다. 즉, 제2 모드에서의 가변저항부의 저항값과 달리 제1 모드에서의 가변저항부의 저항값을 낮은 저항값으로 변경함으로써, 표시패널의 패턴에 따라 적정하게 보상된 공통전압을 출력할 수 있다. 그리고 제2 모드에서 PWM신호를 이용하여 공통전압을 보정함으로써, 공통전압 쉬프트로 인한 과충전이나 과방전이 발생하는 경우를 방지할 수 있어 표시장치의 화질이 향상되는 효과가 있다.
도 1은 종래의 표시장치를 나타내는 도면이다.
도 2는 본 발명의 실시예에 따른 표시장치를 나타내는 도면이다.
도 3은 본 발명의 실시예에 따른 표시장치의 타이밍제어부를 나타내는 도면이고, 도 4a 내지 도 4b는 본 발명에 따른 표시장치의 패턴을 나타낸 도면이다.
도 5는 본 발명의 실시예에 따른 표시장치의 가변저항부를 나타내는 도면이다.
도 6a 및 도 6b는 제1 모드에서의 본 발명의 실시예에 따른 표시장치 및 내부신호를 나타내는 도면이다.
도 7a 및 도 7b는 제2 모드에서의 본 발명의 실시예에 따른 표시장치 및 내부신호를 나타내는 도면이다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예에 따른 표시장치에 대해 상세히 설명한다.
도 2는 본 발명의 실시예에 따른 표시장치를 나타내는 도면이다.
도 2에 도시된 바와 같이, 본 발명의 실시예에 따른 표시장치(100)는 표시패널(110), 표시패널(110)을 구동하는 게이트/데이터구동부(123,125), 공통전압생성부(141) 및 게이트/데이터구동부(123,125)와 공통전압생성부(141)를 제어하는 타이밍제어부(131)를 포함한다.
표시패널(110)은 글라스 또는 플라스틱을 이용한 기판(미도시) 상에 다수의 게이트라인(GL)과 다수의 데이터라인(DL)이 매트릭스 형태로 교차 형성되어 있다. 그리고 게이트라인(GL)과 데이터라인(DL)의 교차지점에 다수의 화소(미도시)가 정의 되어 있다. 그리고, 상기 화소의 화소전극(미도시)에 대향하는 공통전극(미도시)이 배치될 수 있다.
다수의 화소 각각은 박막트랜지스터(미도시)및 액정캐패시터(미도시)를 포함할 수 있다. 박막트랜지스터는 게이트전극이 게이트라인(GL)에 연결되고, 소스전극이 데이터라인(DL)에 연결되며, 드레인전극이 화소전극에 연결된다. 상기 박막트랜지스터는 게이트라인(GL)을 통해 제공된 게이트전압에 의해 턴-온(turn-on)되고, 데이터라인(DL)을 통해 제공된 데이터전압을 화소전극에 전달한다. 액정캐패시터에서는 박막트랜지스터를 통해 화소전극에 제공된 데이터전압과 공통전극에 인가된 공통전압(Vcom)이 전계를 이루며, 이에 따라 액정의 배열상태를 변화시켜 광 투과율을 조절함으로써 화상을 표시하게 된다.
본 발명의 실시예에 따른 표시장치(100)를 액정표시장치 중심으로 설명하지만, 이에 한정되지 않고 상기 표시장치(100)는 유기발광 표시장치(OLED Display), 전기영동 표시장치(EPD), 플라즈마 디스플레이 패널(PDP) 등의 평판표시패널을 기반으로 구현될 수 있다.
도 3은 본 발명의 실시예에 따른 표시장치의 타이밍제어부를 나타내는 도면이고, 도 4a 및 도 4b는 본 발명의 실시예에 따른 표시장치의 패턴을 나타낸 도면이다.
도 3에 도시된 바와 같이, 본 발명의 실시예에 따른 표시장치의 타이밍제어부(131)는 감마변환부(132)와 감마룩업테이블(133), DC분석부(134)와 보상룩업테이블(135), 라인게인조정부(136)와 라인게인룩업테이블(137) 및 PMW생성부(138)를 포함한다.
감마변환부(132)는 영상데이터(RGB)를 인가받아, 감마룩업테이블(133)을 이용하여 상기 영상데이터(RGB)에 따른 계조값을 출력한다.
DC분석부(134)는 감마변환부(132)로부터 인가된 계조값을 보상룩업테이블(135)을 이용하여 상기 계조값에 대응하는 DC분석값을 추출한다. 그리고 상기 추출한 DC분석값을 이용하여, 공통전압생성부(141)의 동작모드를 결정하고, 상기 결정된 공통전압생성부(141)의 모드에 따라, 선택신호(SS)를 생성한다.
보다 상세하게는 DC분석부(134)는 라인별로 DC분석값의 합을 비교하여, 상기 공통전압생성부(141)의 동작모드를 결정할 수 있다. 이하, 4개의 픽셀을 가지는 2개의 라인을 기준으로 DC분석부(134)의 동작을 설명한다.
도 4a에 도시된 바와 같이, 수직 2라인 패턴의 경우에는, 2개의 라인의 앞선 2픽셀만이 극성을 띄게 된다. 따라서 상기 라인별 DC성분의 합을 비교해보면, 홀수라인(Odd line)은 +2이고 짝수라인(Even line)은 -2이다.
이에 반해, 도 4b에 도시된 바와 같이, 수직 서브라인 패턴의 경우에는, 2개의 라인의 홀수번째 서브픽셀만이 극성을 띄게 된다. 따라서 상기 라인별 DC성분의 합을 비교해보면, 홀수라인(Odd line)은 +6이고 짝수라인(Even line)은 -6이다.
이렇게 패턴별로 기준영역에서의 라인별 DC성분의 합을 산출할 수 있다. 상기 수직2라인 패턴의 경우에는 라인별 DC성분의 합이 ±2이므로, 후술할 제 1모드로 공통전압생성부(141)를 구동시킬 수 있다. 이에 반해, 상기 수직 서브라인패턴의 경우에는 라인별 DC성분의 합이 ±6이므로, 후술할 제 2모드로 공통전압생성부(141)를 구동시킬 수 있다. 다만, 상기 DC분석부(134)에서 공통전압생성부(141)의 동작모드를 결정하는 방법은 상기 내용에 한정되는 것이 아니고, 이는 일 예에 불과하다.
DC분석부(134)가 공통전압생성부(141)의 동작모드를 제1 모드로 결정하면, DC분석부(134)는 하이레벨의 선택신호(SS)를 생성하여, 공통전압생성부(141)의 가변저항부(145)에 출력한다. 그리고, 상기 추출된 DC분석값을 라인게인조정부(136)에 출력하지 않는다. 이에 따라 후술할 PWM신호(PWM)도 생성되지 않는다.
이에 반해, DC분석부(134)가 공통전압생성부(141)의 동작모드를 제 2모드로 결정하면, DC분석부(134)는 로우레벨의 선택신호(SS)를 생성하여, 이를 공통전압생성부(141)의 가변저항부(145)에 출력한다. 그리고 상기 추출된 DC분석값을 라인게인조정부(136)에 출력한다.
라인게인조정부(136)는 상기 DC분석값을 인가받아 라인게인룩업테이블(137)을 이용하여, 이후 출력된 PWM신호(PWM)의 게인값을 결정한다.
마지막으로 PWM신호생성부(138)는 라인게인조정부(137)에서 결정된 게인값에 따라, PWM신호(PWM)를 생성한다. 이후 상기 PWM신호(PWM)를 이용하여 공통전압(Vcom)을 보상하는 단계는 후술한다.
또한, 타이밍제어부(131)는 외부시스템(미도시)으로부터 전송되는 타이밍신호(미도시)를 인가 받아, 게이트제어신호(미도시) 및 데이터제어신호(미도시)를 생성한다. 게이트제어신호는 게이트구동부(123)로 출력되고, 데이터제어신호는 EPI배선쌍을 통하여 데이터구동부(125)로 출력된다. 여기서, 상기 타이밍신호는 데이터인에이블신호(DE), 수평동기신호(Hsync), 수직동기신호(Vsync) 및 클록신호(CLK)일 수 있다. 또한, 타이밍제어부(131)는 외부시스템에서 전송된 영상신호(미도시)로부터 디지털형태의 영상데이터(RGB)를 생성하고, 이를 EPI배선쌍을 통하여 데이터구동부(125)로 출력한다. 또한 상기 영상데이터(RGB)를 다시 타이밍제어부(131)로 피드백하여 공통전압(Vcom)을 보상한다.
게이트구동부(123)는 타이밍제어부(131)로부터 제공된 게이트제어신호에 응답하여, 게이트라인(GL)을 통해 1 수평기간씩 순차적으로 게이트전압을 출력할 수 있다. 이에 따라, 각 게이트라인(GL)에 연결된 박막트랜지스터는 1수평기간씩 턴-온(turn-on)한다. 여기서, 게이트구동부(123)는 다수의 게이트라인(GL)에 연결된 다수의 쉬프트레지스터(미도시)로 이루어질 수 있으며, 표시패널(110)내부에 실장되는 GIP(Gate In Panel)형태로 구성될 수 있다.
여기서, 게이트제어신호는 게이트스타트펄스(GSP), 게이트쉬프트클록(GSC) 및 게이트출력인에이블신호(GOE)를 포함한다. 게이트 스타트펄스(GSP)는 첫번째 게이트라인(GL)에 게이트전압을 출력하는 시기를 결정하는 신호로서 게이트구동부(123)의 쉬프트레지스터에 인가된다. 게이트 쉬프트클록(GSC)은 각 쉬프트레지스터에 공통으로 인가되며, 차기 쉬프트레지스터(미도시)를 인에이블하는 클록신호다. 게이트출력인에이블 신호(GOE)는 쉬프트레지스터의 출력을 제어한다.
데이터구동부(125)는 타이밍제어부(131)로부터 EPI배선쌍을 통해 제공된 디지털형태의 영상데이터(RGB)를 데이터제어신호에 따라, 아날로그 데이터전압으로 변환한다. 그리고, 데이터구동부(125)는 상기 아날로그 데이터전압을 데이터라인(DL)을 통해 각 화소의 화소전극에 인가한다.
또한, 상기 데이터제어신호(DCS)는 소스스타트펄스(SSP), 소스쉬프트클록(SSC) 및 소스출력인에이블신호(SOE)를 포함한다. 소스스타트펄스(SSP)는 데이터구동부(125)의 영상데이터(RGB)의 샘플링 시작 타이밍을 결정한다. 소스쉬프트클록(SSC)은 데이터구동부(125)에서 데이터 샘플링동작을 제어하는 클록신호다. 소스출력인에이블신호(SOE)는 데이터구동부(125)의 출력 제어한다.
공통전압생성부(141)는 표시패널(110)로부터 출력된 피드백전압(Vfb) 및 타이밍제어부(131)로부터 출력된 PWM신호(PWM)를 이용하여 표시패널에 보상된 공통전압(Vcom)을 출력한다. 공통전압생성부(141)는 반전단자(-)와 비반전단자(+)와 출력단자(o)를 포함하는 증폭기(143), 상기 반전단자(-)와 상기 출력단자(o)사이에 연결되는 제1 저항(R1), 상기 표시패널(110)과 상기 반전단자(-) 사이에 직렬연결되는 제1 커패시터(C1) 및 가변저항부(145), 상기 타이밍제어부(131)와 비반전단자(+)사이에 직렬연결되는 필터부(147)와 제 2커패시터(C2)와 제 2저항(R2)으로 구성된다. 또한, 공통전압생성부(141)의 비반전단자(+)에는 공통전압(Vcom)의 반전증폭을 위한 직류전원(Vdc)을 출력하는 전원공급부(미도시)를 추가로 연결할 수 있다.
여기서 가변저항부(145)는 상기 전술한 공통전압생성부(141)의 동작모드에 따라 다른 저항값으로 설정될 수 있다. 즉 공통전압생성부(141)가 제 1모드로 구동될 때는 가변저항부(145)는 제1 저항값으로 설정될 수 있고, 제 2모드로 구동될 때는 가변저항부(145)는 제 2저항값으로 설정될 수 있다. 이 때, 후술할 바와 같이, 제 2모드에서는 PWM신호(PWM)가 생성되어 공통전압(Vcom)을 보상하기 때문에, 가변저항부(145)로 인한 공통전압(Vcom)의 보상비가 낮아야하므로, 제1 저항값이 제2 저항값보다 낮아야 한다.
도 5는 본 발명의 실시예에 따른 표시장치의 가변저항부를 나타내는 도면이다.
도 5에 도시된 바와 같이, 가변저항부(145)는 반전단자(-)와 제1 커패시터(C1)에 병렬연결된 제 4저항(R4)과 제 5저항(R5) 및 상기 제 4저항(R4)과 제 5저항(R5)사이에 연결되는 트랜지스터(T)를 포함할 수 있다. 여기서 상기 트랜지스터(T)의 게이트는 타이밍제어부(131)에 연결되어 선택신호(SS)를 인가받아, 트랜지스터(T)의 온/오프를 결정할 수 있다. 그리고, 상기 트랜지스터(T)의 소스/드레인은 제4 저항(R4) 및 제5 저항(R5)에 연결될 수 있다. 이에 따라, 공통전압생성부(141)의 제1 모드에서, 하이레벨의 선택신호(SS)를 인가받아 트랜지스터(T)가 턴-온(turn-on) 상태일 경우, 제4 저항(R4) 및 제5 저항(R5)은 병렬연결이 된다. 그리고, 공통전압생성부(141)의 제2 모드에서, 로우레벨의 선택신호(SS)를 인가받아 트랜지스터(T)가 턴-오프(turn-off) 상태일경우, 제4 저항(R4)만 증폭기(143)의 반전단자(-)와 연결된다.
여기서 필터부(147)는 저주파신호만 통과시키는 로우패스필터(Low Pass Filter)일 수 있고, 일례로, 제3 저항(R3)과 제3 커패시터(C3)가 직렬연결된 RC필터일 수 있다.
이하, 전술한 본 발명에 따른 표시장치(100)의 구성요소를 이용하여, 제1 모드 및 제2 모드에 따른 공통전압생성부(141)의 동작에 대하여 상세히 설명한다.
도 6a 및 도 6b는 제1 모드에서의 본 발명의 실시예에 따른 표시장치 및 내부신호를 나타내는 도면이다.
공통전압생성부(141)의 제1 모드는 전술한 수직 2라인 패턴과 같은 일반적인 패턴에서 구동되는 모드이다.
도 6a에 도시된 바와 같이, 타이밍제어부(131)로부터 하이레벨의 센싱신호(SS)가 인가됨에 따라, 가변저항부(145)는 제4 저항(R4)과 제5 저항(R5)의 병렬저항으로 설정될 수 있다. 또한, 타이밍제어부(131)에서 PWM신호(PWM)가 출력되지 않아, 전술한 필터부(147), 제2저항(R2) 및 제2 커패시터(R3)는 동작하지 않게 된다.
상기 구조로 이루어진 표시장치(100)에서, 공통전압생성부(141)의 증폭기(143)의 반전단자(-)에 제1 커패시터(C1)와 병렬연결된 제4 저항(R4)과 제5 저항(R5)을 통해, 피드백전압(Vfb)이 인가된다. 이렇게 인가된 피드백전압(Vfb)은 증폭기(143)를 통해 R1/(R4//R5)의 보상비를 유지하며 반전 증폭되어 제1 전압(V1)을 표시패널(110)에 출력한다. 이렇게 인가된 제1 전압(V1)은 종래의 공통전압인 피드백전압(Vfb)의 리플(ripple)으로 인해 파형이 변화된다. 결국 피드백전압(Vfb)의 리플(ripple)과 제1 전압(V1)이 합산되어, 최종적으로 보상된 공통전압(Vcom)을 표시패널(110)에 출력하게 된다. 이렇게, 가변저항부(145)의 저항을 병렬저항으로 변경하여, 증폭기(143)의 보상비를 높게할 수 있다. 즉, 제2 모드에서의 가변저항부(145)의 저항값과 달리 제1 모드에서의 가변저항부(145)의 저항값을 낮은 저항값으로 변경함으로써, 표시패널(110)의 패턴에 따라 적정하게 보상된 공통전압(Vcom)을 출력할 수 있다.
도 7a 및 도 7b는 제2 모드에서의 본 발명의 실시예에 따른 표시장치 및 내부신호를 나타내는 도면이다.
공통전압생성부(141)의 제2 모드는 전술한 수직 서브라인 패턴과 같은 특수한 패턴에서 구동되는 모드이다.
도 7a에 도시된 바와 같이, 타이밍제어부(131)로부터 로우레벨의 센싱신호(SS)가 인가되고 이에 따라, 가변저항부(145)는 제4 저항(R4)으로 설정될 수 있다.
상기 구조로 이루어진 표시장치(100)에서, 타이밍제어부(131)에서는 PWM신호(PWM)가 필터부(147)로 출력된다. 상기 PWM신호(PWM)는 고주파성분과 저주파성분이 있는데, 필터부(147)를 통해서 저주파성분만 통과되고, 고주파성분은 통과되지 않는다. 이렇게 필터부(147)를 통해서 필터링된 전압이 반전단자(-)에서 피드백전압(Vfb)과 합산되어 전체적인 전압레벨이 상승하게 된다. 상기 합산된 전압이 반전증폭되어 표시패널(110)에 출력된다. 상기 반전증폭된 전압은 종래의 공통전압인 피드백전압(Vfb)의 리플(ripple)으로 인해 파형이 변화된다. 결국 피드백전압(Vfb)의 리플(ripple)과 반전증폭된 전압이 합산되어, 최종적으로 보상된 공통전압(Vcom)을 표시패널(110)에 출력하게 된다. 즉, 도 7b에 도시된 바와 같이 피드백전압(Vfb)이 반전증폭된 제1 전압(V1)과 PWM신호(PWM)를 이용하여 반전증폭된 제2 전압(V2)이 합산되고, 최종적으로 표시패널(110)에 상기 제1 전압(V1)과 제2 전압(V2)의 합산전압이 인가된다. 상기 합산전압은 종래의 공통전압인 피드백전압(Vfb)의 리플(ripple)으로 인해 파형이 변화된다. 결국 피드백전압(Vfb)의 리플(ripple)과 제1 전압(V1)과 제2 전압(V2)의 합산전압이 다시 합산되어, 최종적으로 보상된 공통전압(Vcom)을 표시패널(110)에 출력하게 된다. 이렇게 PWM신호(PWM)를 이용하여 공통전압(Vcom)을 보정함으로써, 공통전압(Vcom) 쉬프트로 인한 과충전이나 과방전이 발생하는 경우를 방지할 수 있어 표시장치(100)의 화질이 향상되는 효과가 있다.
전술한 설명에 많은 사항이 구체적으로 기재되어 있으나 이것은 발명의 범위를 한정하는 것이라기보다 바람직한 실시예의 예시로서 해석되어야 한다. 따라서 발명은 설명된 실시예에 의하여 정할 것이 아니고 특허청구범위와 특허청구범위에 균등한 것에 의하여 정하여져야 한다.
100: 표시장치 110: 표시패널
131: 타이밍제어부 141: 공통전압생성부
143: 증폭기 145: 가변저항부
147: 필터부

Claims (9)

  1. 표시패널;
    영상데이터에 따라 선택신호를 출력하는 타이밍제어부; 및
    상기 선택신호에 따라 제 1모드 또는 제 2모드 중 하나의 모드로 구동되는 공통전압생성부를 포함하는 표시장치.
  2. 제 1항에 있어서,
    상기 공통전압생성부는
    반전단자와 비반전단자와 출력단자를 포함하는 증폭기;
    상기 반전단자와 상기 출력단자 사이에 연결되는 제 1저항
    상기 표시패널과 상기 반전단자 사이에 연결되는 가변저항부;
    상기 반전단자와 상기 타이밍제어부 사이에 직렬연결되는 제 2저항과 필터부; 및
    상기 비반전단자에 직류전원을 출력하는 전원공급부를 포함하는 표시장치.
  3. 제2항에 있어서,
    상기 가변저항부는
    상기 제 1모드에서 제 1저항값으로 설정되고,
    상기 제 2모드에서 제 2저항값으로 설정되며,
    상기 제 2저항값보다 제 1저항값이 낮은 표시장치.
  4. 제2항에 있어서,
    상기 가변저항부는
    상기 반전단자에 병렬연결된 제 4저항과 제 5저항; 및
    상기 제 4저항과 제 5저항 사이에 연결되는 트랜지스터를 포함하고
    상기 트랜지스터의 게이트는 타이밍제어부와 연결되고,
    상기 트랜지스터의 소스/드레인은 제 4저항 및 제 5저항과 연결되는 표시장치.
  5. 제2항에 있어서,
    필터부는 저항과 커패시터로 구성되는 로우패스필터인 표시장치.
  6. 제1항에 있어서,
    상기 타이밍제어부는
    상기 영상데이터에 따라, 계조값을 출력하는 감마변환부;
    상기 계조값에 따라, 상기 선택신호 및 DC분석값을 출력하는 DC분석부;
    상기 DC분석값에 따라, 게인값을 출력하는 라인게인조정부; 및
    상기 게인값을에 따라, PMW신호를 출력하는 PMW생성부를 포함하는 표시장치.
  7. 제6항에 있어서,
    상기 타이밍제어부는
    상기 감마변환부와 상기 DC분석부와 상기 라인게인조정부에 각각 연결되는 룩업테이블을 더 포함하는 표시장치.
  8. 제 6항에 있어서,
    상기 DC분석부는
    라인별로 DC분석값의 합을 산출하여, 상기 공통전압생성부의 동작모드를 결정하고,
    상기 결정된 공통전압생성부의 모드에 따라, 상기 선택신호를 상기 공통전압생성부에 출력하는 표시장치.
  9. 제 6항에 있어서,
    상기 PMW생성부는
    상기 제 2모드에서 상기 PMW신호를 상기 공통전압생성부에 출력하는 표시장치.
KR1020160096401A 2016-07-28 2016-07-28 표시장치 KR20180013152A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020160096401A KR20180013152A (ko) 2016-07-28 2016-07-28 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160096401A KR20180013152A (ko) 2016-07-28 2016-07-28 표시장치

Publications (1)

Publication Number Publication Date
KR20180013152A true KR20180013152A (ko) 2018-02-07

Family

ID=61203926

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160096401A KR20180013152A (ko) 2016-07-28 2016-07-28 표시장치

Country Status (1)

Country Link
KR (1) KR20180013152A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108510958A (zh) * 2018-06-25 2018-09-07 京东方科技集团股份有限公司 驱动显示面板的方法及其应用
CN113674661A (zh) * 2021-07-07 2021-11-19 杭州华橙软件技术有限公司 显示模组参考电压的调试电路、调试方法及调试装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108510958A (zh) * 2018-06-25 2018-09-07 京东方科技集团股份有限公司 驱动显示面板的方法及其应用
US10803796B2 (en) 2018-06-25 2020-10-13 Beijing Boe Optoelectronics Technology Co., Ltd. Driving method of display panel, computer storage medium, compensation circuit, and display device
CN113674661A (zh) * 2021-07-07 2021-11-19 杭州华橙软件技术有限公司 显示模组参考电压的调试电路、调试方法及调试装置
CN113674661B (zh) * 2021-07-07 2024-02-02 杭州华橙软件技术有限公司 显示模组参考电压的调试电路、调试方法及调试装置

Similar Documents

Publication Publication Date Title
US8248398B2 (en) Device and method for driving liquid crystal display device
JP5242895B2 (ja) 液晶表示素子の駆動装置及び駆動方法
US9501987B2 (en) Liquid crystal display device and driving method thereof
KR102203767B1 (ko) 게이트 전압에 따른 공통 전압 보상 회로
JP4932365B2 (ja) 表示装置の駆動装置及びこれを含む表示装置
US8106871B2 (en) Liquid crystal display and driving method thereof
US9978326B2 (en) Liquid crystal display device and driving method thereof
KR20070078164A (ko) 표시 장치의 구동 장치 및 이를 포함하는 표시 장치
KR102091197B1 (ko) 발광다이오드 어레이 구동장치 및 이를 이용한 액정표시장치
US20210183320A1 (en) Display device, data driving circuit, and data driving method
KR20170015752A (ko) 감마기준전압 생성부 및 이를 포함하는 표시장치
US20070008347A1 (en) Voltage generator for flat panel display
KR101595464B1 (ko) 대화면 액정 표시장치
KR101137844B1 (ko) 액정표시장치
KR20180013152A (ko) 표시장치
KR20080049336A (ko) 액정표시장치의 구동 장치
KR102525905B1 (ko) 표시장치
US20080042958A1 (en) Circuits and Methods for Generating a Common Voltage
KR20160048273A (ko) 픽셀 전압 편차 보상 회로와 이를 이용한 표시장치
US20170178587A1 (en) Display apparatus and a method of driving the display apparatus
KR101128252B1 (ko) 액정표시장치
KR102122533B1 (ko) 액정표시장치
KR20120131047A (ko) 영상 표시장치의 구동장치와 그 구동방법
KR20180047328A (ko) 표시장치
KR20060130303A (ko) 액정 표시 장치 및 그것의 공통 전압 보상 방법