KR101137844B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR101137844B1
KR101137844B1 KR1020050057575A KR20050057575A KR101137844B1 KR 101137844 B1 KR101137844 B1 KR 101137844B1 KR 1020050057575 A KR1020050057575 A KR 1020050057575A KR 20050057575 A KR20050057575 A KR 20050057575A KR 101137844 B1 KR101137844 B1 KR 101137844B1
Authority
KR
South Korea
Prior art keywords
signal
terminal
liquid crystal
voltage
common voltage
Prior art date
Application number
KR1020050057575A
Other languages
English (en)
Other versions
KR20070002185A (ko
Inventor
안승국
안병현
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020050057575A priority Critical patent/KR101137844B1/ko
Priority to US11/289,385 priority patent/US8174470B2/en
Priority to TW094144571A priority patent/TWI279762B/zh
Publication of KR20070002185A publication Critical patent/KR20070002185A/ko
Application granted granted Critical
Publication of KR101137844B1 publication Critical patent/KR101137844B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors

Abstract

본 발명은 가격이 높은 레귤레이터를 사용하지 않고도 상기 타이밍 콘트롤러로부터의 폴신호를 안정화시킬 수 있는 액정표시장치에 관한 것으로, 시스템으로부터의 입력전원을 공급받아 폴신호를 출력하는 타이밍 콘트롤러; 외부로부터의 정전압 및 상기 타이밍 콘트롤러로부터의 폴신호를 공급받아, 이를 안정화시켜 출력하는 신호안정화부; 및, 상기 신호안정화부로부터의 안정화된 폴신호를 공급받아 공통전압신호를 출력하고, 이를 액정패널에 공급하는 공통전압발생부를 포함하여 구성된 것이다.
액정표시장치, 직류-직류 변환기, 레귤레이터, 정전압, 폴신호, 공통전압신호

Description

액정표시장치{A liquid crystal display device}
도 1은 종래의 액정표시장치의 구동부를 나타낸 도면
도 2는 본 발명의 실시예에 따른 액정표시장치를 나타낸 도면
도 3은 도 2의 공통전압발생부에 대한 상세 회로도
도 4는 도 2의 신호안정화부의 상세 회로도
*도면의 주요부에 대한 부호 설명
200 : 시스템 201 : 직류-직류 변환기
202 : 신호안정화부 203 : 타이밍 콘트롤러
204 : 공통전압발생부 205 : 인터페이스회로
211 : 액정패널 211a : 게이트 드라이버
211b : 데이터 드라이버 POL : 폴신호
VDD : 기준전압 VGH : 게이트 고전압
VGL : 게이트 저전압 VCC : 입력전원
GCS : 게이트 제어신호 DCS : 데이터 제어신호
RGB : 디지털 비디오 데이터
본 발명은 액정표시장치에 관한 것으로, 특히 가격이 높은 레귤레이터를 사용하지 않고도 상기 타이밍 콘트롤러로부터의 폴신호를 안정화시킬 수 있는 액정표시장치에 대한 것이다.
정보화 사회가 발전함에 따라 표시장치에 대한 요구도 다양한 형태로 점증하고 있으며, 이에 부응하여 근래에는 LCD(Liquid Crystal Display), PDP(Plasma Display Panel), ELD(Electro Luminescent Display), VFD(Vacuum Fluorescent Display)등 여러 가지 평판 표시 장치가 연구되어 왔고, 일부는 이미 여러 장비에서 표시장치로 활용되고 있다.
그 중에, 현재 화질이 우수하고 경량, 박형, 저소비 전력의 장점으로 인하여 이동형 화상 표시장치의 용도로 CRT(Cathode Ray Tube)를 대체하면서 LCD가 가장 많이 사용되고 있으며, 노트북 컴퓨터의 모니터와 같은 이동형의 용도 이외에도 방송신호를 수신하여 디스플레이하는 텔레비전, 및 컴퓨터의 모니터 등으로 다양하게 개발되고 있다.
이와 같이 액정표시장치가 여러 분야에서 화면 표시장치로서의 역할을 하기 위해 여러 가지 기술적인 발전이 이루어 졌음에도 불구하고 화면 표시장치로서 화상의 품질을 높이는 작업은 상기 장점과 배치되는 면이 많이 있다.
따라서, 액정표시장치가 일반적인 화면 표시장치로서 다양한 부분에 사용되기 위해서는 경량, 박형, 저 소비전력의 특징을 유지하면서도 고정세, 고휘도, 대면적 등 고 품위 화상을 얼마나 구현할 수 있는가에 발전의 관건이 걸려 있다고 할 수 있다.
이와 같은 액정표시장치는, 화상을 표시하는 액정표시패널과 상기 액정표시패널에 구동신호를 인가하기 위한 구동부로 크게 구분될 수 있으며, 상기 액정표시패널은 공간을 갖고 합착된 제 1, 제 2 기판과, 상기 제 1, 제 2 기판 사이에 주입된 액정층으로 구성된다.
여기서, 상기 제 1 기판(TFT 어레이 기판)에는, 일정 간격을 갖고 일방향으로 배열되는 복수개의 게이트 라인과, 상기 각 게이트 라인과 수직한 방향으로 일정한 간격으로 배열되는 복수개의 데이터 라인과, 상기 각 게이트 라인과 데이터 라인이 교차되어 정의된 각 화소 영역에 매트릭스 형태로 형성되는 복수개의 화소 전극과 상기 게이트 라인의 신호에 의해 스위칭되어 상기 데이터 라인의 신호를 상기 각 화소전극에 전달하는 복수개의 박막 트랜지스터가 형성되어 있다.
그리고, 제 2 기판(컬러필터 기판)에는, 상기 화소 영역을 제외한 부분의 빛을 차단하기 위한 블랙매트릭스층과, 컬러 색상을 표현하기 위한 R, G, B 칼라필터층과 화상을 구현하기 위한 공통 전극이 형성되어 있다.
여기서, 상기 공통전극에는 공통전압신호가 공급되는데, 이 공통전압신호는 공통전압발생부로부터 발생된다. 라인 인버젼 구동의 액정표시장치일 경우, 상기 공통전압신호는 매 수평주기마다 반전되는 교류형태를 갖는다. 이때, 상기 공통전압신호는 타이밍 콘트롤러로부터의 폴신호에 의해 생성된다. 이를 좀 더 구체적으로 설명하면 다음과 같다.
도 1은 종래의 액정표시장치의 구동부를 나타낸 도면이다.
도 1을 참조하면, 직류-직류 변환기(101)는 시스템(100)으로부터의 입력전원(VCC)을 공급받아, 이를 승압 또는 감압하여 기준전압(VDD), 게이트 고전압(VGH), 및 게이트 저전압(VGL)을 출력한다. 이 기준전압(VDD)은 레귤레이터(102)에 공급된다. 상기 레귤레이터(102)는 상기 기준전압(VDD)을 안정화시켜 전원으로서 타이밍 콘트롤러(103)에 공급한다. 이 타이밍 콘트롤러(103)는, 폴신호(POL)를 생성하고 이 폴신호(POL)를 공통전압발생부(104)에 공급한다. 그러면, 상기 공통전압발생부(104)는, 상기 폴신호(POL)를 반전 및 증폭시켜 출력한다.
상기 레귤레이터(102)는 상기 타이밍 콘트롤러(103)에 전원을 공급함으로써, 상기 타이밍 콘트롤러(103)를 동작시키는데, 이때 상기 레귤레이터(102)에서 출력되는 기준전압(VDD)은 정전압이기 때문에 상기 타이밍 콘트롤러(103)로부터 출력되는 폴신호(POL)는 안정적으로 출력된다. 만약 이 레귤레이터(102)가 없이, 시스템(100)으로부터의 입력전원(VCC)이 상기 타이밍 콘트롤러(103)에 공급된다면 상기 타이밍 콘트롤러(103)로부터 출력되는 폴신호(POL)는 상기 시스템(100)으로부터의 입력전원(VCC)에 따라 쉽게 변동된다. 이 폴신호(POL)가 변동되면, 상기 폴신호(POL)에 의해 생성되는 공통전압신호(VCOM)도 변동된다.
이와 같은 공통전압신호(VCOM)의 변동을 방지하기 위해, 일반적인 액정표시장치는 상기 레귤레이터(102)를 구비한다. 그러나, 이러한 레귤레이터(102)는 값이 비싸다는 단점이 있다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출한 것으로, 로직버퍼 또는 트랜지스터를 사용하여 정전압을 공급함으로써, 가격이 높은 레귤레이터를 사용하지 않고도 상기 타이밍 콘트롤러로부터의 폴신호를 안정화시킬 수 있는 액정표시장치를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치는, 시스템으로부터의 입력전원을 공급받아 폴신호를 출력하는 타이밍 콘트롤러; 외부로부터의 정전압 및 상기 타이밍 콘트롤러로부터의 폴신호를 공급받아, 이를 안정화시켜 출력하는 신호안정화부; 및, 상기 신호안정화부로부터의 안정화된 폴신호를 공급받아 공통전압신호를 출력하고, 이를 액정패널에 공급하는 공통전압발생부를 포함하여 구성됨을 그 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예에 따른 액정표시장치를 상세히 설명하면 다음과 같다.
도 2는 본 발명의 실시예에 따른 액정표시장치를 나타낸 도면이다.
본 발명의 실시예에 따른 액정표시장치는, 도 2에 도시된 바와 같이, m×n 개의 화소들이 매트릭스 타입으로 배열되고 m 개의 데이터 라인(D1 내지 Dm)과 n 개의 게이트 라인(G1 내지 Gn)이 수직교차되며 그 교차부에 박막트랜지스터(TFT)가 형성된 액정패널(211)과, 상기 액정패널(211)의 데이터 라인(D1 내지 Dm)에 데이터를 공급하기 위한 데이터 드라이버(211a)와, 상기 게이트 라인(G1 내지 Gn)에 스캔신호를 공급하기 위한 게이트 드라이버(211b)와, 인터페이스회로(205)로부터의 동기신호를 이용하여 상기 데이터 드라이버(211a) 및 게이트 드라이버(211b)를 제어 하기 게이트 제어신호(GCS) 및 데이터 제어신호(DCS)를 출력함과 아울러, 공통전압신호(VCOM)를 생성하는데 필요한 폴신호(POL)를 출력하는 타이밍 콘트롤러(203)와, 상기 액정패널(211)에 공급되는 전압들을 발생하기 위한 직류-직류 변환기(201)와, 상기 타이밍 콘트롤러(203)로부터의 폴신호(POL)를 정전압으로 안정화시켜 출력하는 신호안정화부(202)와, 상기 신호안정화부(202)로부터의 폴신호(POL)를 공급받아 상기 액정패널(211)에 공급하기 위한 공통전압신호(VCOM)를 발생하는 공통전압발생부(204)를 포함한다.
여기서, 상기 시스템(200)은 그래픽 콘트롤러의 LVDS(Low Voltage Differential Signaling) 송신기를 통하여 수직/수평 동기신호, 클럭신호 및 데이터(RGB)를 인터페이스회로(205)에 공급하고, 자신의 전원으로부터 발생되는 입력전원(VCC)을 각 디지털 회로소자들(203, 211a, 211b, 205)과 직류-직류 변환기(201)에 공급한다.
한편, 상기 액정패널(211)은 두 장의 유리기판 사이에 액정이 주입된다. 이 액정패널(211)의 하부 유리기판 상에 형성된 데이터 라인(D1 내지 Dm)과 게이트 라인(G1 내지 Gn)은 상호 직교된다. 상기 데이터 라인(D1 내지 Dm)과 게이트 라인(G1 내지 Gn)의 교차부에 형성된 박막트랜지스터(TFT)는 상기 게이트 라인(G1 내지 Gn)으로부터의 스캔신호에 응답하여 데이터 라인(D1 내지 Dn) 상의 데이터를 액정셀(Clc)에 공급하게 된다. 이를 위하여, 상기 박막트랜지스터(TFT)의 게이트 전극은 해당 게이트 라인(G1 내지 Gn)에 접속되며, 소스 전극은 해당 데이터 라인(D1 내지 Dm)에 접속된다. 그리고 박막트랜지스터(TFT)의 드레인 전극은 액정셀(Clc)의 화소 전극에 접속된다.
그리고, 도면에는 도시하지 않았지만, 상기 액정패널(211)의 상부 유리기판 상에는 블랙매트릭스층, 컬러필터층 및 공통전극이 형성된다. 그리고, 상기 액정패널(211)의 상부 유리기판과 하부 유리기판 상에는 광축이 직교하는 편광판이 부착되고 액정과 접하는 내측면상에 액정의 프리틸트각을 설정하기 위한 배향막이 형성된다. 또한, 상기 액정패널(211)의 액정셀(Clc) 각각에는 스토리지 캐패시터(Cst)가 형성된다. 상기 스토리지 캐패시터(Cst)는 액정셀(Clc)의 화소전극과 전단 게이트라인 사이에 형성되거나, 액정셀(Clc)의 화소전극과 도시하지 않은 공통전극라인 사이에 형성되어 액정셀(Clc)의 전압을 일정하게 유지시키는 역할을 한다.
그리고, 상기 데이터 드라이버(211a)는 타이밍 콘트롤러(203)로부터의 데이터 제어신호(DDC)에 응답하여 디지털 비디오 데이터(RGB)를 계조값에 대응하는 아날로그 감마전압으로 변환하고 그 아날로그 감마전압을 상기 데이터 라인(D1 내지 Dm)에 공급한다. 상기 데이터 드라이버(211a)가 집적화된 데이터 드라이브 집적회로에는 상기 시스템(200)에 구비된 전원으로부터의 입력전원(VCC)이 공급된다.
한편, 상기 게이트 드라이버(211b)는 상기 타이밍 콘트롤러(203)로부터의 게이트 제어신호(GDC)에 응답하여 스캔펄스를 게이트 라인(G1 내지 Gn)에 순차적으로 공급하여 데이터가 공급되는 액정패널(211)의 수평라인을 선택한다. 상기 게이트 드라이버(211b)가 집적화된 게이트 드라이브 집적회로에는 상기 시스템(200)에 구비된 전원으로부터의 입력전원(VCC)이 공급된다.
상기 타이밍 콘트롤러(203)는 인터페이스회로(205)를 경유하여 시스템(200) 의 그래픽 콘트롤러로부터 입력되는 수직/수평 동기신호와 클럭신호를 이용하여 게이트 드라이버(211b)를 제어하기 위한 게이트 제어신호(GDC)와 데이터 드라이버(211a)를 제어하기 위한 데이터 제어신호(DDC), 그리고 상기 공통전압발생부(204)가 공통전압을 생성하는데 필요한 폴신호(POL)를 발생한다.
그리고, 상기 타이밍 콘트롤러(203)는 인터페이스회로(205)를 경유하여 시스템(200)의 그래픽 콘트롤러로부터 입력되는 디지털 비디오 데이터(RGB)를 재정렬하여 상기 데이터 드라이버(211a)에 공급한다. 상기 타이밍 콘트롤러(203)에는 상기 시스템(200)에 구비된 전원으로부터의 입력전원(VCC)이 공급된다.
상기 인터페이스회로(205)는 LVDS(Low Voltage Differential Signaling) 수신기를 포함하여 시스템(200)의 그래픽 콘트롤러로부터 입력되는 신호들의 전압레벨을 낮추고 주파수를 높임으로써 시스템(200)과 타이밍 콘트롤러(203) 사이에 필요한 신호배선 수를 줄이게 된다. 상기 인터페이스회로(205)에는 상기 시스템(200)에 구비된 전원으로부터의 입력전원(VCC)이 공급된다.
상기 인터페이스회로(205)로부터 타이밍 콘트롤러(203)에 공급되는 신호의 고주파 성분과 높은 전압으로 인하여 발생되는 전자파장애(Electromagnetic interference : 이하, 'EMI'라 한다)를 줄이기 위하여, 인터페이스회로(205)와 타이밍 콘트롤러(203) 사이에는 EMI 필터(도시되지 않음)가 설치되고 있다.
한편, 상기 직류-직류 변환기(201)는 커넥터(도시되지 않음)를 경유하여 시스템(200)의 전원으로부터 입력되는 입력전원(VCC)을 승압 또는 감압하여 액정패널(211)에 공급되는 전압을 발생한다. 이를 위하여, 상기 직류-직류 변환기(201)는 출력단에 출력전압을 절환하기 위한 출력 스위치소자와, 상기 출력 스위치소자의 제어신호의 듀티비나 주파수를 제어하여 출력전압을 승압하거나 감압시키기 위한 펄스폭 변조기(Pulse Width Modulator : PWM) 또는 펄스주파수 변조기(Pulse Frequency Modulator : PFM)를 포함한다. 상기 펄스폭 변조기는 상기 출력 스위치소자의 제어신호 듀티비를 높여 상기 직류-직류 변환기(201)의 출력 전압을 높아지거나, 상기 출력 스위치소자의 제어신호의 듀티비를 낮추어 상기 직류-직류 변환기(201)의 출력 전압을 낮춘다.
상기 펄스주파수 변조기는 출력 스위치소자의 제어신호 주파수를 높여 상기 직류-직류 변환기(201)의 출력 전압을 높이거나, 상기 출력 스위치소자의 주파수를 낮추어 상기 직류-직류 변환기(201)의 출력 전압을 낮춘다.
여기서, 상기 직류-직류 변환기(201)의 출력 전압은 5V 이상의 기준전압(VDD), 10 단계 미만의 감마기준전압(GMA1~10), 15V 이상의 게이트 고전압(VGH), -4V 이하의 게이트 저전압(VGL)이다. 상기 감마기준전압(GMA1~10)은 기준전압(VDD)의 분압에 의해 발생된 전압이다. 상기 기준전압(VDD)과 감마기준전압(GMA1~10)은 아날로그 감마전압으로써 데이터 드라이버(211a)에 공급된다. 게이트 고전압(VGH)은 박막트랜지스터(TFT)의 문턱전압 이상으로 설정된 스캔펄스의 하이논리전압으로써 상기 게이트 드라이버(211b)에 공급되고 게이트 저전압(VGL)은 박막트랜지스터(TFT)의 오프전압으로 설정된 스캔펄스의 로우논리전압으로써 게이트 드라이버(211b)에 공급된다.
신호안정화부(202)는 상기 타이밍 콘트롤러(203)로부터의 폴신호(POL) 및 상 기 직류-직류 변환기(201)로부터의 기준전압(VDD)을 공급받는다. 여기서, 본 발명의 액정표시장치에서, 상기 타이밍 콘트롤러(203)는 정전압이 아닌 시스템(200)으로부터의 입력전원(VCC)을 공급받기 때문에, 상기 타이밍 콘트롤러(203)로부터의 폴신호(POL)는 상기 입력전원(VCC)에 따라 변동될 수 있다.
이와 같은 폴신호(POL)의 변동을 방지하기 위해, 상기 신호안정화부(202)는 상기 기준전압(VDD)을 사용하여 상기 타이밍 콘트롤러(203)로부터 공급된 폴신호(POL)를 정전압으로 출력한다. 그리고, 이 정전압형태의 폴신호(POL)를 공통전압발생부(204)에 공급한다.
상기 공통전압발생부(204)는 상기 신호안정화로부터의 폴신호(POL)를 입력받아 공통전압신호(VCOM)를 발생한다. 이때, 상기 공통전압발생부(204)에 입력되는 폴신호(POL)는 정전압이므로, 상기 공통전압발생부(204)로부터 출력되는 공통전압신호(VCOM)도 안정적으로 출력된다. 이러한 신호안정화부(202)는 로직버퍼를 사용하여 구성할 수 있다.
여기서, 상기 공통전압발생부(204)를 좀 더 구체적으로 설명하면 다음과 같다.
도 3은 도 2의 공통전압발생부에 대한 상세 회로도이다.
공통전압발생부(204)는, 도 3에 도시된 바와 같이. 반전단자를 통해 입력되는 폴신호(POL)와 비반전단자를 통해 입력되는 오프셋 전압(Voffset)간의 차전압을 반전증폭하여 출력하는 반전증폭기(301)와, 상기 반전증폭기(301)로부터 얻어진 전압의 레벨에 따라 제 1 및 제 2 트랜지스터(Q1, Q2)를 교번으로 스위칭시켜 버퍼링 하여 출력함과 아울러, 이 출력을 저항을 통해 상기 증폭기로 피드백시켜 신호증폭하는 버퍼(302)를 포함한다.
여기서, 상기 버퍼(302)로부터 출력된 전압이 공통전압이다.
이와 같이 구성된 공통전압발생부(204)는, 폴신호(POL)가 1수평동기(1 Hsync)를 주기로 반전증폭기(301)에 입력되면, 설정된 이득, 즉 저항비(R1/R2)에 따라 반전증폭된 신호를 출력한다.
상기 반전증폭기(301)로부터 출력된 신호는 제 1 및 제 2 트랜지스터(Q1, Q2)의 각 베이스 단자에 입력되며, 이에 따라 상기 제 1 및 제 2 트랜지스터(Q1, Q2)는 공급전원을 교번 스위칭함으로써 일정한 구형파인 공통전압신호(VCOM)를 발생한다.
즉, 반전증폭기(301)에서 출력된 신호가 하이(High)레벨이면 고전위 전압이 인가된 NMP 트랜지스터인 제 1 트랜지스터(Q1)는 턴-온상태가 되고, PNP 트랜지스터인 제 2 트랜지스터(Q2)는 오프상태가 되어 하이레벨의 공통전압신호(VCOM)가 출력되고, 만약 반전증폭기(301)의 출력신호가 로우(Low)레벨이면 저전위 전압이 인가된 PNP 트랜지스터인 제 2 트랜지스터(Q2)는 턴-온상태가 되고, NPN 트랜지스터인 제 2 트랜지스터(Q2)는 오프 상태가 되어 로우레벨의 공통전압신호(VCOM)가 출력된다.
한편, 상기 반전증폭기(301)의 출력단과 반전단자간에 접속된 커패시터와, 상기 반전증폭기(301)의 출력단과 상기 버퍼(302)의 입력단간에 접속된 저항은 상기 반전증폭기(301)로부터 출력되는 신호의 노이즈를 감소시키기 위한 노이즈 감쇄 부(303)이다.
한편, 상기 신호안정화부(202)는 로직버퍼 대신에 다수개의 트랜지스터를 사용하여 구성할 수도 있다.
도 4는 도 2의 신호안정화부의 상세 회로도이다.
상기 신호안정화부(202)는, 도 4에 도시된 바와 같이, 제 1 및 제 2 트랜지스터(Q1, Q2)로 구성된다. 제 1 트랜지스터(Q1)는, 폴신호(POL)가 입력되는 베이스단자, 기준전압(VDD)이 입력되는 컬렉터단자, 및 접지단에 접속된 에미터단자로 구성된다. 그리고, 상기 제 2 트랜지스터(Q2)는, 상기 제 1 트랜지스터(Q1)의 컬렉터단자에 접속된 베이스단자, 상기 기준전압(VDD)이 입력되는 컬렉터단자, 및 상기 접지단에 접속된 에미터단자로 구성된다. 여기서, 상기 제 2 트랜지스터(Q2)의 컬렉터단자는 상기 공통전압발생부(204)에 구비된 반전증폭기(301)의 반전단자에 저항을 통해 접속된다.
이와 같이 구성된 신호안정화부(202)의 동작을 상세히 설명하면 다음과 같다.
상기 폴신호(POL)가 하이레벨일 경우, 상기 제 1 트랜지스터(Q1)는 턴-온되어 상기 제 1 트랜지스터(Q1)의 컬렉터단자에는 접지전압(GND)이 공급된다. 이때, 이 제 1 트랜지스터(Q1)의 컬렉터단자에 베이스단자가 접속된 제 2 트랜지스터(Q2)는 턴-오프된다. 따라서, 상기 제 2 트랜지스터(Q2)의 컬렉터단자에는 기준전압(VDD)이 공급된다. 이 제 2 트랜지스터(Q2)의 컬렉터단자에 공급된 기준전압(VDD)은 상기 공통전압발생부(204)에 구비된 반전증폭기(301)의 반전단자에 공급된다.
한편 상기 폴신호(POL)가 로우레벨일 경우, 상기 제 1 트랜지스터(Q1)는 턴-오프되어 상기 제 1 트랜지스터(Q1)의 컬렉터단자에는 기준전압(VDD)이 공급된다. 이때, 이 제 1 트랜지스터(Q1)의 컬렉터단자에 베이스단자가 접속된 제 2 트랜지스터(Q2)가 턴-온된다. 따라서, 상기 제 2 트랜지스터(Q2)의 컬렉터단자에는 접지전압(GND)이 공급된다.
이와 같이, 제 1 및 제 2 트랜지스터(Q1, Q2)에 의해서 상기 신호안정화부(202)는 상기 기준전압(VDD) 또는 접지전압(GND)을 상기 공통전압발생부(204)에 구비된 반전증폭기(301)의 반전단자에 공급함으로써, 상기 공통전압발생부(204)가 공통전압신호(VCOM)를 발생하도록 한다. 이때, 상기 기준전압(VDD)이 정전압이므로, 상기 공통전압발생부(204)로부터 출력되는 공통전압신호(VCOM)도 안정적으로 출력된다.
종래의 액정표시장치는, 상기 타이밍 콘트롤러(203)가 안정적인 폴신호(POL)를 출력하도록 하기 위해 상기 타이밍 콘트롤러(203)에 직접 정전원을 공급해야만 했다. 그리고, 상기 정전압을 타이밍 콘트롤러(203)에 공급하기 위해, 가격이 비싼 레귤레이터를 구비하여야만 했다. 그러나, 본 발명의 액정표시장치는, 상기 타이밍 콘트롤러(203)에 입력전원(VCC)을 그대로 공급하고, 이 타이밍 콘트롤러(203)로부터 출력되는 폴신호(POL)만을 로직버퍼(302) 또는 트랜지스터를 통해 안정화시킨다. 따라서, 본 발명의 액정표시장치는, 상기 타이밍 콘트롤러(203)에 정전압을 공급하기 위한 레귤레이터를 사용하지 않을 수 있다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
이상에서 설명한 본 발명에 따른 액정표시장치에는 다음과 같은 효과가 있다.
본 발명에 따른 액정표시장치는, 로직버퍼 또는 트랜지스터를 사용하여 정전압을 공급함으로써, 가격이 높은 레귤레이터를 사용하지 않고도 상기 타이밍 콘트롤러로부터의 폴신호를 안정화시킬 수 있다.

Claims (6)

  1. 시스템으로부터의 입력전원을 공급받아 폴신호를 출력하는 타이밍 콘트롤러;
    외부로부터의 정전압 및 상기 타이밍 콘트롤러로부터의 폴신호를 공급받아, 이를 안정화시켜 출력하는 신호안정화부; 및,
    상기 신호안정화부로부터의 안정화된 폴신호를 공급받아 공통전압신호를 출력하고, 이를 액정패널에 공급하는 공통전압발생부를 포함하여 구성되며;
    상기 신호안정화부는, 상기 폴신호가 입력되는 베이스단자, 기준전압이 입력되는 컬렉터단자, 및 접지단에 접속된 에미터단자를 갖는 제 1 스위칭소자; 및, 상기 제 1 스위칭소자의 컬렉터단자에 접속된 베이스단자, 상기 기준전압이 입력되는 컬렉터단자, 및 상기 접지단에 접속된 에미터단자를 가지며 상기 컬렉터단자가 상기 공통전압발생부에 접속된 제 2 스위칭소자를 포함하여 구성됨을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 신호안정화부는,
    로직버퍼인 것을 특징으로 하는 액정표시장치.
  3. 삭제
  4. 제 1 항에 있어서,
    상기 공통전압발생부는,
    상기 타이밍 콘트롤러로부터 출력되어 반전단자를 통해 입력되는 폴신호와, 비반전단자를 통해 입력되는 오프셋 전압간의 차전압을 반전증폭하여 출력하는 반전증폭기; 및,
    상기 반전증폭기로부터 얻어진 전압의 레벨에 따라 상기 반전증폭기로부터의 출력을 버퍼링하여 출력함과 아울러, 이 출력을 상기 반전증폭기로 피드백시켜 신호증폭하는 버퍼를 포함하는 액정표시장치.
  5. 제 4 항에 있어서,
    상기 공통전압발생부는,
    반전 증폭기의 출력단과 반전단자간에 접속된 커패시터와, 상기 반전 증폭기의 출력단과 상기 버퍼의 입력단간에 접속된 저항을 포함하는 노이즈 감쇄부를 더 포함하여 구성됨을 특징으로 하는 액정표시장치.
  6. 제 1 항에 있어서,
    상기 정전압을 출력하는 직류-직류 변환기를 더 포함하여 구성됨을 특징으로 하는 액정표시장치.
KR1020050057575A 2005-06-30 2005-06-30 액정표시장치 KR101137844B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020050057575A KR101137844B1 (ko) 2005-06-30 2005-06-30 액정표시장치
US11/289,385 US8174470B2 (en) 2005-06-30 2005-11-30 Liquid crystal display device
TW094144571A TWI279762B (en) 2005-06-30 2005-12-15 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050057575A KR101137844B1 (ko) 2005-06-30 2005-06-30 액정표시장치

Publications (2)

Publication Number Publication Date
KR20070002185A KR20070002185A (ko) 2007-01-05
KR101137844B1 true KR101137844B1 (ko) 2012-04-23

Family

ID=37588843

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050057575A KR101137844B1 (ko) 2005-06-30 2005-06-30 액정표시장치

Country Status (3)

Country Link
US (1) US8174470B2 (ko)
KR (1) KR101137844B1 (ko)
TW (1) TWI279762B (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200807369A (en) * 2006-07-28 2008-02-01 Innolux Display Corp Driving system of liquid crystal display device
JP2008304806A (ja) * 2007-06-11 2008-12-18 Hitachi Displays Ltd 液晶表示装置
KR101327875B1 (ko) * 2007-07-10 2013-11-12 엘지디스플레이 주식회사 액정표시장치 및 그의 구동 방법
TWI444965B (zh) * 2011-12-30 2014-07-11 Au Optronics Corp 閘極高電壓產生器及顯示模組
TWI481178B (zh) * 2012-12-05 2015-04-11 Beyond Innovation Tech Co Ltd 共用電壓產生電路
CN103869859A (zh) * 2012-12-12 2014-06-18 硕颉科技股份有限公司 共享电压产生电路
JP2017151197A (ja) * 2016-02-23 2017-08-31 ソニー株式会社 ソースドライバ、表示装置、及び、電子機器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000338457A (ja) * 1999-06-01 2000-12-08 Nec Corp 液晶表示装置
JP2001147420A (ja) * 1999-09-06 2001-05-29 Sharp Corp アクティブマトリクス型の液晶表示装置およびデータ信号線駆動回路、並びに、液晶表示装置の駆動方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4176398A (en) * 1978-02-27 1979-11-27 Battelle Development Corporation Ramp generator
KR0134919B1 (ko) * 1995-02-11 1998-04-25 김광호 티에프티 액정표시장치 구동회로
KR100272723B1 (ko) * 1996-06-06 2000-11-15 니시무로 타이죠 평면표시장치
KR100204909B1 (ko) * 1997-02-28 1999-06-15 구본준 엘씨디 소스 드라이버
KR100653751B1 (ko) * 1998-10-27 2006-12-05 샤프 가부시키가이샤 표시 패널의 구동 방법, 표시 패널의 구동 회로 및 액정 표시 장치
US7119772B2 (en) * 1999-04-30 2006-10-10 E Ink Corporation Methods for driving bistable electro-optic displays, and apparatus for use therein
KR20000074515A (ko) * 1999-05-21 2000-12-15 윤종용 액정표시장치 및 그의 화상 신호 전송 배선 형성 방법
JP4230682B2 (ja) * 2001-08-14 2009-02-25 株式会社日立製作所 液晶表示装置
JP2004086146A (ja) * 2002-06-27 2004-03-18 Fujitsu Display Technologies Corp 液晶表示装置の駆動方法及び駆動制御回路、及びそれを備えた液晶表示装置
KR100859666B1 (ko) * 2002-07-22 2008-09-22 엘지디스플레이 주식회사 액정표시장치의 구동장치 및 구동방법
US7394448B2 (en) * 2003-06-20 2008-07-01 Lg. Display Co., Ltd Method and apparatus for driving liquid crystal display device
JP2005024583A (ja) * 2003-06-30 2005-01-27 Renesas Technology Corp 液晶駆動装置
US7429972B2 (en) * 2003-09-10 2008-09-30 Samsung Electronics Co., Ltd. High slew-rate amplifier circuit for TFT-LCD system
KR100525739B1 (ko) * 2003-12-22 2005-11-03 엘지.필립스 엘시디 주식회사 액정표시장치의 구동방법 및 구동장치
US7375719B2 (en) * 2003-12-29 2008-05-20 Lg. Philips Lcd. Co., Ltd Method and apparatus for driving liquid crystal display
JP2007147959A (ja) * 2005-11-28 2007-06-14 Nec Lcd Technologies Ltd Lcdパネルの駆動回路
JP2008304806A (ja) * 2007-06-11 2008-12-18 Hitachi Displays Ltd 液晶表示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000338457A (ja) * 1999-06-01 2000-12-08 Nec Corp 液晶表示装置
JP2001147420A (ja) * 1999-09-06 2001-05-29 Sharp Corp アクティブマトリクス型の液晶表示装置およびデータ信号線駆動回路、並びに、液晶表示装置の駆動方法

Also Published As

Publication number Publication date
US8174470B2 (en) 2012-05-08
KR20070002185A (ko) 2007-01-05
US20070001976A1 (en) 2007-01-04
TW200701145A (en) 2007-01-01
TWI279762B (en) 2007-04-21

Similar Documents

Publication Publication Date Title
KR101285054B1 (ko) 액정표시장치
KR101137844B1 (ko) 액정표시장치
KR101818247B1 (ko) 액정표시장치 및 그 구동방법
KR20100018326A (ko) 백라이트 장치 및 그것을 포함하는 액정 표시 장치
JP2006209053A (ja) 液晶表示装置
US9978326B2 (en) Liquid crystal display device and driving method thereof
US8390558B2 (en) Liquid crystal display
US20070008347A1 (en) Voltage generator for flat panel display
US7352351B2 (en) Active matrix-type display device and method of driving the same
KR101969411B1 (ko) 액정표시장치 및 이의 클록신호 발생회로
KR20070025662A (ko) 액정표시장치 및 그의 구동방법
KR100909775B1 (ko) 액정표시장치
KR102118714B1 (ko) 액정표시장치
KR101128252B1 (ko) 액정표시장치
KR20180013152A (ko) 표시장치
KR100487437B1 (ko) 와이드 모드 액정표시장치에서 노말 모드 구동 방법
KR101023722B1 (ko) 쉬프트 레지스터의 구동 회로
KR101213924B1 (ko) 액정표시장치 및 그의 구동방법
KR100971390B1 (ko) 감마 기준 전압 발생 회로
KR20110041266A (ko) 액정표시장치와 그 잔상 제거방법
KR101352936B1 (ko) 액정 표시 장치
KR100969625B1 (ko) 스캔전압 발생장치 및 이를 이용한 액정표시장치
KR101035916B1 (ko) 액정표시장치의 구동회로
JP2006106019A (ja) 液晶表示装置及び液晶表示装置の駆動制御方法
KR20080054066A (ko) 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160329

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170320

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190318

Year of fee payment: 8