KR20110055089A - 플라즈마 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR20110055089A
KR20110055089A KR1020090111963A KR20090111963A KR20110055089A KR 20110055089 A KR20110055089 A KR 20110055089A KR 1020090111963 A KR1020090111963 A KR 1020090111963A KR 20090111963 A KR20090111963 A KR 20090111963A KR 20110055089 A KR20110055089 A KR 20110055089A
Authority
KR
South Korea
Prior art keywords
substrate
disposed
electrode
flexible
panel
Prior art date
Application number
KR1020090111963A
Other languages
English (en)
Inventor
김현국
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020090111963A priority Critical patent/KR20110055089A/ko
Priority to EP09015448.5A priority patent/EP2325861B1/en
Priority to US12/638,273 priority patent/US8193706B2/en
Priority to CN2010101153152A priority patent/CN102074166A/zh
Publication of KR20110055089A publication Critical patent/KR20110055089A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/46Connecting or feeding means, e.g. leading-in conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/48Sealing, e.g. seals specially adapted for leading-in conductors

Abstract

본 발명은 플라즈마 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 장치는 전면기판, 상기 전면기판에 대항되게 배치되는 후면기판, 상기 전면기판과 상기 후면기판 사이에 배치되는 전극, 상기 전면기판과 상기 후면기판의 사이에 배치되는 실층(Seal Layer), 상기 후면기판의 후면에 배치되는 구동보드(Driving Board) 및 상기 구동보드와 상기 전극을 전기적으로 연결하는 연성기판을 포함하고, 상기 연성기판은 상기 전극의 측면과 전기적으로 연결될 수 있다.

Description

플라즈마 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치{Plasma Display Apparatus and Multi Plasma Display Apparatus}
본 발명은 플라즈마 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치에 관한 것이다.
플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널을 포함한다.
플라즈마 디스플레이 패널은 격벽으로 구획된 방전 셀(Cell) 내에 형성된 형광체 층을 포함하고, 아울러 복수의 전극(Electrode)을 포함한다.
플라즈마 디스플레이 패널의 전극에 구동 신호를 공급하면, 방전 셀 내에서는 공급되는 구동 신호에 의해 방전이 발생한다. 여기서, 방전 셀 내에서 구동 신호에 의해 방전이 될 때, 방전 셀 내에 충진 되어 있는 방전 가스가 진공자외선(Vacuum Ultraviolet rays)을 발생하고, 이러한 진공 자외선이 방전 셀 내에 형성된 형광체를 발광시켜 가시 광을 발생시킨다. 이러한 가시 광에 의해 플라즈마 디스플레이 패널의 화면상에 영상이 표시된다.
본 발명은 전극과 구동보드를 전기적으로 연결하는 연성기판을 후면기판의 측면에 부착시킨 플라즈마 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치를 제공하는데 그 목적이 있다.
본 발명에 따른 플라즈마 디스플레이 장치는 전면기판, 상기 전면기판에 대항되게 배치되는 후면기판, 상기 전면기판과 상기 후면기판 사이에 배치되는 전극, 상기 전면기판과 상기 후면기판의 사이에 배치되는 실층(Seal Layer), 상기 후면기판의 후면에 배치되는 구동보드(Driving Board) 및 상기 구동보드와 상기 전극을 전기적으로 연결하는 연성기판을 포함하고, 상기 연성기판은 상기 전극의 측면과 전기적으로 연결될 수 있다.
또한, 상기 연성기판과 상기 전극의 측면 사이에는 도전 입자를 포함하는 접착층이 배치될 수 있다.
또한, 상기 접착층은 상기 전면기판, 상기 후면기판 및 상기 실층과 접촉할 수 있다.
또한, 본 발명에 따른 다른 플라즈마 디스플레이 장치는 전면기판, 상기 전면기판에 대항되게 배치되는 후면기판, 상기 전면기판과 상기 후면기판 사이에 배치되는 전극, 상기 전면기판과 상기 후면기판의 사이에 배치되는 실층(Seal Layer), 상기 후면기판의 후면에 배치되는 구동보드(Driving Board) 및 상기 구동 보드와 상기 전극을 전기적으로 연결하는 연성기판을 포함하고, 상기 연성기판은 상기 후면기판의 측면에 부착될 수 있다.
또한, 본 발명에 따른 또 다른 플라즈마 디스플레이 장치는 전면기판, 상기 전면기판에 대항되게 배치되는 후면기판, 상기 전면기판과 상기 후면기판 사이에 배치되는 전극, 상기 전면기판과 상기 후면기판의 사이에 배치되는 실층(Seal Layer), 상기 후면기판의 후면에 배치되는 구동보드(Driving Board) 및 상기 구동보드와 상기 전극을 전기적으로 연결하는 연성기판을 포함하고, 상기 연성기판은 접착층에 의해 상기 전면기판, 상기 후면기판 및 상기 실층과 중첩되도록 부착될 수 있다.
또한, 상기 접착층은 도전 입자를 포함할 수 있다.
또한, 상기 전면기판의 측면의 상기 연성기판과 중첩되는 부분의 크기는 상기 후면기판의 측면의 상기 연성기판과 중첩되는 부분의 크기보다 작을 수 있다.
또한, 상기 전면기판의 측면은 상기 접착층과 상기 연성기판이 배치되는 제 1 부분과 상기 접착층은 배치되며 상기 연성기판이 배치되지 않는 제 2 부분을 포함하고, 상기 제 1 부분의 크기는 상기 제 2 부분의 크기보다 클 수 있다.
또한, 상기 연성기판은 상기 전극의 측면과 전기적으로 연결될 수 있다.
또한, 본 발명에 따른 또 다른 플라즈마 디스플레이 장치는 전면기판, 상기 전면기판에 대항되게 배치되는 후면기판, 상기 전면기판과 상기 후면기판 사이에 배치되는 전극, 상기 전면기판과 상기 후면기판의 사이에 배치되는 실층(Seal Layer), 상기 후면기판의 후면에 배치되는 구동보드(Driving Board), 상기 구동보 드와 상기 전극을 전기적으로 연결하는 연성기판 및 상기 전극과 상기 연성기판을 전기적으로 연결하는 접착층을 포함하고, 상기 접착층은 상기 전면기판의 전면, 상기 전면 기판의 측면, 상기 후면 기판의 측면 및 상기 후면기판의 후면과 접촉할 수 있다.
또한, 상기 접착층은 상기 실층과 접촉할 수 있다.
또한, 상기 접착층은 도전 입자를 포함할 수 있다.
또한, 상기 접착층은 상기 전면기판의 전면과 접촉하는 제 1 부분, 상기 후면기판의 후면과 접촉하는 제 2 부분, 상기 전면기판의 측면과 접촉하는 제 3 부분 및 상기 후면기판의 측면과 접촉하는 제 4 부분을 포함하고, 상기 제 2 부분의 폭은 상기 제 1 부분의 폭보다 클 수 있다.
또한, 상기 제 3 부분 및 상기 제 4 부분의 폭은 상기 제 1 부분의 폭보다 클 수 있다.
또한, 상기 2 부분에는 상기 연성기판이 부착되고, 상기 제 1 부분에는 상기 연성기판이 부착되지 않을 수 있다.
또한, 본 발명에 따른 다른 멀티 플라즈마 디스플레이 장치는 전극을 포함하는 제 1 패널, 상기 제 1 패널과 인접하게 배치되며 전극을 포함하는 제 2 패널 및 상기 제 1 패널과 상기 제 2 패널의 경계부분에 배치되는 제 1 연성기판과 제 2 연성기판을 포함하고, 상기 제 1 패널과 상기 제 2 패널은 각각 전면기판, 상기 전면기판에 대항되게 배치되는 후면기판, 상기 전면기판과 상기 후면기판 사이에 배치되는 전극 및 상기 전면기판과 상기 후면기판의 사이에 배치되는 실층(Seal Layer) 을 포함하고, 상기 제 1 연성기판은 상기 제 1 패널의 상기 후면기판의 측면에 부착되고, 상기 제 2 연성기판은 상기 제 2 패널의 상기 후면기판의 측면에 부착될 수 있다.
또한, 상기 제 1 연성기판은 상기 제 1 패널의 전극의 측면과 전기적으로 연결되고, 상기 제 2 연성기판은 상기 제 2 패널의 전극의 측면과 전기적으로 연결될 수 있다.
또한, 상기 제 1 연성기판은 상기 제 1 패널의 후면에 배치되는 구동보드와 상기 제 1 패널의 전극을 전기적으로 연결하고, 상기 제 2 연성기판은 상기 제 2 패널의 후면에 배치되는 구동보드와 상기 제 2 패널의 전극을 전기적으로 연결할 수 있다.
또한, 상기 제 1 연성기판과 상기 제 1 패널의 전극의 측면 사이에는 도전 입자를 포함하는 제 1 접착층이 배치되고, 상기 제 2 연성기판과 상기 제 2 패널의 전극의 측면 사이에는 도전 입자를 포함하는 제 2 접착층이 배치될 수 있다.
또한, 상기 제 1 접착층은 상기 제 1 패널의 전면기판, 상기 후면기판 및 상기 실층과 공통 접촉하고, 상기 제 2 접착층은 상기 제 2 패널의 전면기판, 상기 후면기판 및 상기 실층과 공통 접촉할 수 있다.
또한, 본 발명에 따른 또 다른 플라즈마 디스플레이 패널은 전면기판, 상기 전면기판에 대항되게 배치되는 후면기판, 상기 전면기판과 상기 후면기판 사이에 배치되는 전극, 상기 전면기판과 상기 후면기판의 사이에 배치되는 실층(Seal Layer), 상기 후면기판의 후면에 배치되는 구동보드(Driving Board), 상기 전극과 연결되며, 상기 실층의 측면에 위치하는 부분을 포함하는 보조전극, 상기 구동보드와 상기 보조전극을 전기적으로 연결하는 연성기판 및 상기 보조전극과 상기 연성기판의 사이에 배치되며 다수의 도전볼을 포함하는 접착층을 포함할 수 있다.
본 발명에 따른 플라즈마 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치는 전극과 구동보드를 전기적으로 연결하는 연성기판을 후면기판의 측면에 부착시킴으로써, 베젤(Bezel) 영역의 크기를 줄일 수 있는 효과가 있다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 플라즈마 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치에 대해 상세히 설명하기로 한다.
도 1 내지 도 3은 플라즈마 디스플레이 패널의 구조 및 구동방법에 대해 설명하기 위한 도면이다.
플라즈마 디스플레이 패널은 복수의 서브필드(Subfield)를 포함하는 프레임(Frame)으로 영상을 구현할 수 있다.
자세하게는, 도 1과 같이 플라즈마 디스플레이 패널은 복수의 제 1 전극(202(Y), 203(Z))과 교차하는 복수의 제 2 전극(213, X)이 형성되는 후면 기판(211)을 포함할 수 있다.
여기서, 제 1 전극(202, 203)은 서로 나란한 스캔 전극(202, Y)과 서스테인 전극(203, Z)을 포함할 수 있고, 제 2 전극(211)은 어드레스 전극이라고 할 수 있다.
스캔 전극(202, Y)과 서스테인 전극(203, Z)이 형성된 전면 기판(201)에는 스캔 전극(202, Y) 및 서스테인 전극(203, Z)의 방전 전류를 제한하며 스캔 전극(202, Y)과 서스테인 전극(203, Z) 간을 절연시키는 상부 유전체 층(204)이 배치될 수 있다.
상부 유전체 층(204)이 형성된 전면 기판(201)에는 방전 조건을 용이하게 하기 위한 보호 층(205)이 형성될 수 있다. 이러한 보호 층(205)은 2차 전자 방출 계수가 높은 재질, 예컨대 산화마그네슘(MgO) 재질을 포함할 수 있다.
후면 기판(211) 상에는 어드레스 전극(213, X)이 형성되고, 이러한 어드레스 전극(213, X)이 형성된 후면 기판(211)의 상부에는 어드레스 전극(213, X)을 덮으며 어드레스 전극(213, X)을 절연시키는 하부 유전체 층(215)이 형성될 수 있다.
하부 유전체 층(215)의 상부에는 방전 공간 즉, 방전 셀을 구획하기 위한 스트라이프 타입(Stripe Type), 웰 타입(Well Type), 델타 타입(Delta Type), 벌집 타입 등의 격벽(212)이 형성될 수 있다. 이에 따라, 전면 기판(201)과 후면 기판(211)의 사이에서 적색(Red : R)광을 방출하는 제 1 방전 셀, 청색(Blue : B)광을 방출하는 제 2 방전 셀 및 녹색(Green : G)광을 방출하는 제 3 방전 셀 등이 형성될 수 있다.
격벽(212)은 제 1 격벽(212b)과 제 2 격벽(212a)을 포함하고, 제 1 격벽(212b)의 높이와 제 2 격벽(212a)의 높이가 서로 다를 수 있다.
한편, 방전셀에서는 어드레스 전극(213)이 스캔 전극(202) 및 서스테인 전극(203)과 교차할 수 있다. 즉, 방전셀은 어드레스 전극(213)이 스캔 전극(202) 및 서스테인 전극(203)과 교차하는 지점에 형성되는 것이다.
격벽(212)에 의해 구획된 방전 셀 내에는 소정의 방전 가스가 채워질 수 있다.
아울러, 격벽(212)에 의해 구획된 방전 셀 내에는 어드레스 방전 시 화상표시를 위한 가시 광을 방출하는 형광체 층(214)이 형성될 수 있다. 예를 들면, 적색 광을 발생시키는 제 1 형광체 층, 청색 광을 발생시키는 제 2 형광체 층 및 녹색 광을 발생시키는 제 3 형광체 층이 형성될 수 있다.
또한, 후면 기판(211) 상에 형성되는 어드레스 전극(213)은 폭이나 두께가 실질적으로 일정할 수도 있지만, 방전 셀 내부에서의 폭이나 두께가 방전 셀 외부에서의 폭이나 두께와 다를 수도 있을 것이다. 예컨대, 방전 셀 내부에서의 폭이나 두께가 방전 셀 외부에서의 그것보다 더 넓거나 두꺼울 수 있을 것이다.
스캔 전극(202), 서스테인 전극(203) 및 어드레스 전극(213) 중 적어도 하나로 소정의 신호가 공급되면 방전셀 내에서는 방전이 발생할 수 있다. 이와 같이, 방전셀 내에서 방전이 발생하게 되면, 방전셀 내에 채워진 방전 가스에 의해 자외선이 발생할 수 있고, 이러한 자외선이 형광체층(214)의 형광체 입자에 조사될 수 있다. 그러면, 자외선이 조사된 형광체 입자가 가시광선을 발산함으로써 플라즈마 디스플레이 패널(100)의 화면에는 소정의 영상이 표시될 수 있는 것이다.
플라즈마 디스플레이 패널에서 영상의 계조를 구현하기 위한 영상 프레임(Frame)에 대해 살펴보면 아래와 같다.
도 2를 살펴보면 영상의 계조(Gray Level)를 구현하기 위한 프레임은 복수의 서브필드(Subfield, SF1~SF8)를 포함할 수 있다.
아울러, 복수의 서브필드는 방전셀을 방전이 발생하지 않을 방전셀을 선택하거나 혹은 방전이 발생하는 방전셀을 선택하기 위한 어드레스 기간(Address Period) 및 방전횟수에 따라 계조를 구현하는 서스테인 기간(Sustain Period)을 포함할 수 있다.
예를 들어, 256 계조로 영상을 표시하고자 하는 경우에 예컨대 하나의 프레임은 도 2와 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지고, 8개의 서브 필드들(SF1 내지 SF8) 각각은 어드레스 기간과 서스테인 기간을 포함할 수 있다.
또는, 프레임의 복수의 서브필드 중 적어도 하나의 서브필드는 초기화를 위한 리셋 기간을 더 포함하는 것도 가능하다.
아울러, 프레임의 복수의 서브필드 중 적어도 하나의 서브필드는 서스테인 기간을 포함하지 않을 수 있다.
한편, 서스테인 기간에 공급되는 서스테인 신호의 개수를 조절하여 해당 서브필드의 가중치를 설정할 수 있다. 즉, 서스테인 기간을 이용하여 각각의 서브필드에 소정의 가중치를 부여할 수 있다. 예를 들면, 제 1 서브필드의 가중치를 20으로 설정하고, 제 2 서브필드의 가중치를 21로 설정하는 방법으로 각 서브필드의 가중치가 2n(단, n = 0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가되도록 설정할 수 있다. 이와 같이 각 서브필드에서 가중치에 따라 각 서브필드의 서스테인 기간에서 공급되는 서스테인 신호의 개수를 조절함으로써 다양한 영상의 계조를 구현할 수 있다.
여기, 도 2에서는 하나의 영상 프레임이 8개의 서브필드로 이루어진 경우만으로 도시하고 설명하였지만, 이와는 다르게 하나의 영상 프레임을 이루는 서브필드의 개수는 다양하게 변경될 수 있다. 예를 들면, 제 1 서브필드부터 제 12 서브필드까지의 12개의 서브필드로 하나의 영상 프레임을 구성할 수도 있고, 10개의 서브필드로 하나의 영상 프레임을 구성할 수도 있는 것이다.
또한, 여기 도 2에서는 하나의 영상 프레임에서 가중치의 크기가 증가하는 순서에 따라 서브필드들이 배열되었지만, 이와는 다르게 하나의 영상 프레임에서 서브필드들이 가중치가 감소하는 순서에 따라 배열될 수도 있고, 또는 가중치에 관계없이 서브필드들이 배열될 수도 있는 것이다.
한편, 프레임에 포함된 복수의 서브필드 중 적어도 하나는 선택적 소거 서브필드(Selective Erase Subfield, SE)이고, 아울러 복수의 서브필드 중 적어도 하나는 선택적 쓰기 서브필드(Selective Write Subfield, SW)인 것도 가능하다.
하나의 프레임이 적어도 하나의 선택적 소거 서브필드와 선택적 쓰기 서브필드를 포함하는 경우에는, 프레임의 복수의 서브필드 중 첫 번째 서브필드 또는 첫 번째 서브필드와 두 번째 서브필드가 선택적 쓰기 서브필드이고, 나머지는 선택적 소거 서브필드인 것이 바람직할 수 있다.
여기서, 선택적 소거 서브필드는 어드레스 기간에서 어드레스 전극에 데이터 신호(Data)가 공급된 방전셀을 어드레스 기간 이후의 서스테인 기간에서 오프(Off)시키는 서브필드이다.
이러한 선택적 소거 서브필드는 오프시킬 방전셀을 선택하기 위한 어드레스 기간과 어드레스 기간에서 선택되지 않은 방전셀에서 서스테인 방전을 발생시키는 서스테인 기간을 포함할 수 있다.
선택적 쓰기 서브필드는 어드레스 기간에서 어드레스 전극에 데이터 신호(Data)가 공급된 방전셀을 어드레스 기간 이후의 서스테인 기간에서 온(On)시키는 서브필드이다.
이러한 선택적 쓰기 서브필드는 방전셀들을 초기화하기 위한 리셋 기간, 온시킬 방전셀을 선택하기 위한 어드레스 기간 및 어드레스 기간에서 선택된 방전셀에서 서스테인 방전을 발생시키는 서스테인 기간을 포함할 수 있다.
플라즈마 디스플레이 패널을 구동시키기 위한 구동파형에 대해 살펴보면 아래와 같다.
도 3을 살펴보면, 프레임(Frame)의 복수의 서브필드(Sub-Field) 중 적어도 하나의 서브필드의 초기화를 위한 리셋 기간(Reset Period : RP)에서는 스캔 전극(Y)으로 리셋 신호(RS)를 공급할 수 있다. 여기서, 리셋 신호(RS)는 전압이 점진적으로 상승하는 상승 램프 신호(Ramp-Up : RU) 및 전압이 점진적으로 하강하는 하강 램프 신호(Ramp-Down : RD)를 포함할 수 있다.
예를 들면, 리셋 기간의 셋업 기간(SU)에서는 스캔 전극에 상승 램프 신호(RU)가 공급되고, 셋업 기간 이후의 셋다운 기간(SD)에서는 스캔 전극에 하강 램프 신호(RD)가 공급될 수 있다.
스캔 전극에 상승 램프 신호가 공급되면, 상승 램프 신호에 의해 방전 셀 내에는 약한 암방전(Dark Discharge), 즉 셋업 방전이 일어난다. 이 셋업 방전에 의 해 방전 셀 내에는 벽 전하(Wall Charge)의 분포가 균일해질 수 있다.
상승 램프 신호가 공급된 이후, 스캔 전극에 하강 램프 신호가 공급되면, 방전 셀 내에서 미약한 소거 방전(Erase Discharge), 즉 셋다운 방전이 발생한다. 이 셋다운 방전에 의해 방전 셀 내에는 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 균일하게 잔류될 수 있다.
리셋 기간 이후의 어드레스 기간(AP)에서는 하강 램프 신호의 최저 전압보다는 높은 전압을 갖는 스캔 기준 신호(Ybias)가 스캔 전극에 공급될 수 있다.
또한, 어드레스 기간에서는 스캔 기준 신호(Ybias)의 전압으로부터 하강하는 스캔 신호(Sc)가 스캔 전극에 공급될 수 있다.
한편, 적어도 하나의 서브필드의 어드레스 기간에서 스캔 전극으로 공급되는 스캔 신호의 펄스폭은 다른 서브필드의 스캔 신호의 펄스폭과 다를 수 있다. 예컨대, 시간상 뒤에 위치하는 서브필드에서의 스캔 신호의 폭이 앞에 위치하는 서브필드에서의 스캔 신호의 폭보다 작을 수 있다. 또한, 서브필드의 배열 순서에 따른 스캔 신호 폭의 감소는 2.6㎲(마이크로초), 2.3㎲, 2.1㎲, 1.9㎲ 등과 같이 점진적으로 이루어질 수 있거나 2.6㎲, 2.3㎲, 2.3㎲, 2.1㎲......1.9㎲, 1.9㎲ 등과 같이 이루어질 수도 있다.
이와 같이, 스캔 신호가 스캔 전극으로 공급될 때, 스캔 신호에 대응되게 어드레스 전극(X)에 데이터 신호(Dt)가 공급될 수 있다.
이러한 스캔 신호와 데이터 신호가 공급되면, 스캔 신호와 데이터 신호 간의 전압 차와 리셋 기간에 생성된 벽 전하들에 의한 벽 전압이 더해지면서 데이터 신 호가 공급되는 방전 셀 내에는 어드레스 방전이 발생될 수 있다.
아울러, 어드레스 방전이 발생하는 어드레스 기간에서 서스테인 전극에는 스캔 전극과 어드레스 전극 사이에서 어드레스 방전이 효과적으로 발생하도록 하기 위해 서스테인 기준 신호(Zbias)신호를 공급할 수 있다.
어드레스 기간 이후의 서스테인 기간(SP)에서는 스캔 전극 또는 서스테인 전극 중 적어도 하나에 서스테인 신호(SUS)가 공급될 수 있다. 예를 들면, 스캔 전극과 서스테인 전극에 교번적으로 서스테인 신호가 공급될 수 있다.
이러한 서스테인 신호가 공급되면, 어드레스 방전에 의해 선택된 방전 셀은 방전 셀 내의 벽 전압과 서스테인 신호의 서스테인 전압(Vs)이 더해지면서 서스테인 신호가 공급될 때 스캔 전극과 서스테인 전극 사이에 서스테인 방전 즉, 표시방전이 발생될 수 있다.
도 4 내지 도 7은 본 발명에 따른 플라즈마 디스플레이 장치에 대해 설명하기 위한 도면이다.
도 4를 살펴보면, 본 발명에 따른 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널, 구동보드(Driving Board, 410) 및 연성기판(420)을 포함할 수 있다.
아울러, 플라즈마 디스플레이 패널은 도 1에서 상세히 설명한 바와 같이, 전면기판(201), 전면기판(201)에 대항되게 배치되는 후면기판(211), 전면기판(201)과 후면기판 사이에 배치되는 전극(202, 203), 전면기판(201)과 후면기판(211)의 사이에 배치되는 실층(Seal Layer, 400)을 포함할 수 있다. 여기서, 실층(400)은 전면 기판(201)과 후면기판(211)을 합착하는 역할을 할 수 있다.
구동보드(410)는 후면기판(211)의 후면에 배치되고, 플라즈마 디스플레이 패널의 전극(202, 203)으로 구동신호를 공급할 수 있다.
연성기판(Flexible Circuit Substrate, 420)은 구동보드(410)와 전극(202, 203)을 전기적으로 연결할 수 있다. 이러한 연성기판(420)은 휘어질 수 있도록 연성을 가지며, 소정의 회로 패턴을 포함할 수 있다. 이러한 연성기판(420)에는 TCP(Tape Carrier Package), FPC(Flexible Printed Circuit) 등이 포함될 수 있다.
연성기판(420)의 일측은 구동보드(420)의 커넥터(411, Connector)에 접속될 수 있고, 연성기판(420)의 타측은 전극(202, 203)의 측면과 전기적으로 연결될 수 있다. 아울러, 연성기판(420)은 수지 혹은 플라스틱 재질의 베이스부(422)와 베이스부(422)에 형성된 전극(421)을 포함할 수 있다.
연성기판(420)과 전극(202, 203)의 전기적 연결에 대해 자세하게 설명하면, 연성기판(420)과 전극(202, 203)의 측면의 사이에는 다수의 도전 입자(431)를 포함하는 접착층(430, Adhesive Layer)이 배치됨으로써, 도전 입자(431)에 의해 연성기판(420)의 전극(421)과 전극(202, 203)이 전기적으로 연결될 수 있는 것이다.
이처럼, 연성기판(420)을 전극(202, 203)의 측면과 전기적으로 연결하게 되면, 전극(202, 203)의 길이를 줄일 수 있어서 영상이 표시되지 않는 부분(W1)의 크기를 줄일 수 있다. 즉, 영상이 표시되는 않는 베젤(Bezel) 영역의 크기가 감소할 수 있는 것이다.
이상에서는, 시트 형태의 접착 수단, 즉 접착 시트가 사용되는 경우만을 예 로 들었지만, 시트 형태가 아닌 다수의 도전 입자(431)를 포함하는 접착제가 사용되는 경우도 가능할 수 있다. 이하에서는 접착제 및 시트 형태의 접착 수단을 통칭하여 접착층(430)이라고 한다.
아울러, 이상에서는 전면기판(201)에 형성된 전극, 즉 스캔 전극(202) 및 서스테인 전극(203)의 경우만을 설명하고 있지만, 도시하지 않은 후면기판(211)에 형성된 전극, 즉 어드레스 전극도 적용될 수 있다. 이하에서는 설명의 편의를 위해 스캔 전극(202) 및 서스테인 전극(203)의 경우를 예로 들어 설명한다.
본 발명에 따른 플라즈마 디스플레이 장치의 제조방법에 대해 도 5 내지 도 6을 참조하여 살펴보면 아래와 같다.
도 5를 살펴보면, (a)와 같이 전면 기판(201) 및 배기홀(Exhaust hole, 200)이 형성된 후면 기판(211) 중 적어도 하나의 가장자리에 실층(Seal Layer, 400)을 형성하고, (b)와 같이 전면 기판(201)과 후면 기판(211)을 합착할 수 있다.
이후, 배기홀(200)에 배기팁(Exhaust Tip, 미도시)을 연결하고, 이러한 배기팁에 배기펌프(미도시)를 연결할 수 있다.
아울러, 배기펌프를 이용하여 전면 기판(201)과 후면 기판(211) 사이의 방전 공간에 잔존하는 불순가스를 외부로 배출시킬 수 있고, 아울러 아르곤(Ar), 네온(Ne), 크세논(Xe) 등의 방전가스를 방전 공간에 주입할 수 있다.
이러한 방법으로 전면 기판(201)과 후면 기판(211) 사이의 방전공간을 봉합할 수 있다.
이후, 도 6의 (a)와 같이 전면기판(201)과 후면기판(211)을 합착한 상태에서 전면기판(201) 및 후면기판(211)의 일부를 소정의 커팅 라인(CL1)에 따라 자를 수 있다. 여기서, 그라인딩(Grinding)을 함께 실시하는 것이 가능하다.
그러면, 도 6의 (b)와 같이 커팅을 실시한 부분에서는 전면기판(201) 및 후면기판(211) 중 적어도 하나가 과도하게 돌출되는 것을 방지할 수 있으며, 이에 따라 영상이 표시되지 않는 부분의 크기를 줄일 수 있는 것이다.
한편, 도 6의 (a)와 같이 전면기판(201)과 후면기판(211)의 일부를 자르는 공정에서 실층(400)을 함께 자르는 것도 가능하다. 이처럼, 실층(400)을 자르게 되면 영상이 표시되지 않는 부분의 크기를 더욱 감소시킬 수 있다.
이후, 도 6의 (b)와 같이 노출된 전극(202, 203)의 측면에 접착층(430)을 부착하고, 아울러 접착층(430)에 연성기판(420)을 부착시킬 수 있다.
본 발명과는 다른 비교예에 따른 플라즈마 디스플레이 장치의 일례를 도 7을 참조하여 살펴보면 아래와 같다.
도 7을 살펴보면, 비교예에 따른 플라즈마 디스플레이 장치는 전면기판(201)이 후면기판(211)에 비해 더 돌출되고, 이에 따라 전극(202, 203)의 전면(Front Surface)의 일부가 실층(400)의 외부로 노출될 수 있다.
아울러, 노출된 전극(202, 203)의 전면의 일부에 접착층(430)과 연성기판(420)이 부착될 수 있다.
이러한 경우에는, 전극(202, 203)의 전면의 일부를 노출시킴에 따라 영상이 표시되지 않는 부분(W2)의 크기가 증가하고, 이로 인해 베벨 영역의 크기가 증가할 수 있다.
반면에, 도 4 및 도 6의 본 발명에 따른 플라즈마 디스플레이 장치에서는 연성기판(420)을 전극(202, 203)의 측면에 부착함으로써 베젤 영역의 크기가 비교예에 비해 더 작다.
도 8 내지 도 15는 본 발명에 따른 플라즈마 디스플레이 장치의 또 다른 예에 대해 설명하기 위한 도면이다. 이하에서는 이상에서 상세히 설명한 부분에 대해서는 그에 대한 설명을 생략하기로 한다.
도 8을 살펴보면, (a)와 같이 연성기판(420)의 후면기판(211)의 측면(Side Surface, SS)에 부착될 수 있다. 이를 위해, 후면기판(211)의 측면(SS)과 연성기판(420)의 사이에 접착층(430)을 배치할 수 있다.
이와 같이, 연성기판(420)을 후면기판(211)의 측면(SS)에 부착시키게 되면, 연성기판(420)이 차지하는 공간을 줄여 플라즈마 디스플레이 장치의 크기를 더욱 줄일 수 있고, 아울러 연성기판(420)을 플라즈마 디스플레이 패널에 더욱 단단히 고정할 수 있다. 또한, 연성기판(420)의 플라즈마 디스플레이 패널에 대한 부착력을 더욱 향상시키기 위해서 접착층(430)을 실층(400)의 표면에도 부착시키는 것이 바람직할 수 있다. 이러한 경우, 연성기판(420)은 실층(400) 및 후면기판(211)의 측면(SS)과 중첩되는 영역에 접착층(430)에 의해 부착될 수 있다.
예를 들어, 도 8의 (b)와 같이 연성기판(420)을 후면기판(211)에 부착시키지 않는 경우에는 연성기판(420)과 후면기판(211) 및 실층(400) 사이에 공간이 마련될 수 있고, 이로 인해 플라즈마 디스플레이 장치의 크기가 증가하는 원인이 될 수 있다. 아울러, 가해지는 충격에 의해 전극(202, 230)과 연성기판(420)의 전기적 접 촉이 끊어지는 경우가 발생할 수 있다.
아울러, 연성기판(420)을 후면기판(211)의 측면(SS)에 부착시키게 되면, 연성기판(420)이 후면기판(211)에 의해 긁혀 손상을 입는 것을 방지할 수 있다.
아울러, 후면기판(211)의 측면(SS)에 접착층(430)을 배치하게 되면, 후면기판(211)의 손상을 방지하는 것이 가능하다.
예를 들면, 앞선 도 6의 (a)와 같이 후면기판(211)의 일부를 자르는 공정에서 도 9의 (a)와 같이 유리재질인 후면기판(211)의 물리적 성질에 의해 Crack이 발생할 수 있다. 이러한 Crack은 후면기판(211)의 구조적 신뢰성을 저하시키는 원인이 될 수 있다.
반면에, 도 9의 (b)와 같이 후면기판(211)이 측면에 접착층(430)을 배치하게 되면, 도 9의 (a)와 같이 Crack이 발생하더라도 후면기판(211)의 구조적 신뢰성을 향상시키는 것이 가능한 것이다.
또는, 도 10과 같이 접착층(430)은 전면기판(201)의 측면(SS)의 일부에도 부착될 수 있다. 아울러, 연성기판(420)은 실층(400), 후면기판(211)의 측면(SS) 및 전면기판(201)의 측면(SS)과 중첩되는 영역에 접착층(430)에 의해 부착될 수 있다. 이러한 경우, 연성기판(420)의 플라즈마 디스플레이 패널에 대한 부착력을 더욱 향상시키는 것이 가능하다.
아울러, 전면기판(201)의 측면(SS)의 연성기판(402)과 중첩되는 부분(L1)의 크기는 후면기판(211)의 측면(SS)의 연성기판(420)과 중첩되는 부분(L2)의 크기보다 작을 수 있다.
연성기판(420)은 전극(202, 203)과 전기적으로 연결되어, 구동보드가 공급하는 구동신호를 전극(202, 203)에 공급하는 역할을 수행할 수 있다. 이에 따라, 연성기판(402)에서 전면기판(201)의 측면(SS)과 중첩되는 부분은 구동신호의 공급에 기여하지 않는 부분일 수 있다.
만약, 도 10에서 L1의 크기를 L2보다 더 크게 하거나 혹은 실질적으로 동일하게 하는 경우에는 연성기판(420)의 길이가 불필요하게 길어지는 결과를 초래할 수 있다.
또는, 도 11과 같이, 접착층(430)을 전면기판(201)의 전면(Front Surface, FS)을 향하는 방향으로 연성기판(420)보다 더 길게 연장할 수 있다.
이러한 경우에는, 전면기판(201)에 Crack이 발생하더라도 전면기판(201)의 구조적 신뢰성이 과도하게 저하되는 것을 방지할 수 있다. 이에 대해서는 도 9에서 상세히 설명하였기 때문에 보다 상세한 설명은 생략하기로 한다.
한편, 전면기판(201)의 측면(SS)은 접착층(430)과 연성기판(420)이 함께 배치되는 제 1 부분(A2)과 접착층(430)은 배치되지만 연성기판(420)은 배치되지 않는 제 2 부분(A1)을 포함하는 것으로 가정하여 보자.
이러한 경우, 연성기판(420)의 길이가 불필요하게 길어지는 것을 방지하기 위해 제 1 부분(A1)의 크기를 제 2 부분(A2)의 크기보다 크게 하는 것이 바람직할 수 있다.
또는, 도 12와 같이, 접착층(430)은 전면기판(201)의 전면(FS), 전면기판(201)의 측면(SS), 후면기판(211)의 측면(SS) 및 후면기판(211)의 후면(Back Surface, BS)과 접촉할 수 있다.
이러한 경우에는, 접착층(430)에 의해 전면기판(201) 및 후면기판(211)의 구조적 신뢰성이 더욱 향상될 수 있다. 아울러, 접착층(430)을 이용하여 다른 부품, 예컨대 도시하지는 않았지만 전면기판(201)의 전면(FS)에 배치되는 필름필터(Film Filter)의 전자파 차폐층을 접지시키기 위한 구조물 등을 패널에 고정시키는 것이 가능할 수 있다.
접착층(430)이 전면기판(201)의 전면(FS)과 접촉하는 제 1 부분(1200), 후면기판(211)의 후면(BS)과 접촉하는 제 2 부분(1210), 전면기판(201)의 측면(SS)과 접촉하는 제 3 부분(1220) 및 후면기판(211)의 측면(SS)과 접촉하는 제 4 부분(1230)을 포함하는 것으로 가정하여 보자.
제 1 부분(1200)의 폭(W10)이 과도하게 큰 경우에는 접착층(430)에 의해 영상이 표시되는 영역이 가려질 수 있기 때문에 제 1 부분(1200)의 폭(W10)은 다른 부분에 비해 상대적으로 작은 것이 바람직할 수 있다. 따라서 제 2 부분(1210)의 폭(W20)은 제 1 부분(1200)의 폭(W10)보다 큰 것이 바람직할 수 있다. 또한, 제 3 부분(1220)의 폭(W30) 및 제 4 부분(1230)의 폭(W40)도 제 1 부분(1200)의 폭(W10)보다 큰 것이 바람직할 수 있다.
또한, 도 13과 같이, 제 1 부분(1200)에 비해 상대적으로 큰 폭을 갖는 제 2 부분(1210)에는 연성기판(420)이 부착될 수 있다. 이러한 경우에는 연성기판(420)의 플라즈마 디스플레이 패널에 대한 부착력을 더욱 향상시킬 수 있다.
한편, 단일층(Single Layer) 형태의 접착층(430)을 사용하는 것도 가능하지 만, 접착층(430)을 복수개로 분할하여 사용하는 것도 가능할 수 있다.
예를 들면, 도 14와 같이 연성기판(420)과 전극(202, 203)의 사이에는 제 1 접착층(431)을 배치하고, 후면기판(211)과 연성기판(420)의 사이에는 제 2 접착층(432)을 배치할 수 있다.
제 1 접착층(431)은 도전 입자를 포함하여, 전극(202, 203)과 연성기판(420)을 전기적으로 연결할 수 있다.
반면에, 제 2 접착층(432)은 연성기판(420)과 전극(202, 203)을 전기적으로 연결하지 않기 때문에 도전 입자를 포함하지 않을 수 있다. 이처럼 제 2 접착층(432)이 도전 입자를 포함하지 않는 경우에는, 연성기판(420)의 플라즈마 디스플레이 패널에 대한 부착력은 향상시키면서도 제조 단가를 저감시킬 수 있다.
또는, 도 15와 같이 연성기판(420)과 전극(202, 203)의 사이에는 제 1 접착층(431)을 배치하고, 후면기판(211)과 연성기판(420)의 사이에는 제 2 접착층(432)을 배치하고, 전면기판(201)의 측면(SS)에는 제 3 접착층(433)을 부착하는 것이 가능하다.
여기서, 제 3 접착층(433)도 도전 입자를 포함하지 않을 수 있다.
도 16 내지 도 17은 전극에 대해 설명하기 위한 도면이다.
도 16을 살펴보면, 전극(202, 203)은 T1폭을 갖는 제 1 부분(1700)과 T1보다 작은 T2폭을 갖는 제 2 부분(1710)을 포함할 수 있다.
여기서, 제 1 부분(1700)은 제 1 영역(S1)에 배치되며, 제 1 영역(S1)은 도시하지는 않았지만 실층이 배치되는 영역일 수 있다.
아울러, 제 2 부분(1710)은 제 2 영역(S2)에 배치되며, 제 2 영역(S2)은 영상이 표시되는 영역, 즉 방전셀이 배치된 영역일 수 있다.
즉, 전극(202, 203)의 실층과 중첩되는 부분의 폭(T1)은 방전셀이 배치된 부분에서의 폭(T2)보다 더 큰 것이다.
이처럼, 전극(202, 203)의 제 1 부분(1700)의 폭(T1)을 크게 하게 되면, 도 17과 같이 전극(202, 203)과 연성기판(420)의 전극(421)이 도시하지 않은 접착층을 사이에 두고 접촉하는 부분의 크기가 증가할 수 있고, 이에 따라 연성기판(420)과 전극(202, 203)의 접촉 저항을 줄일 수 있다.
도 18 내지 도 21은 보조전극에 대해 설명하기 위한 도면이다. 이하에서는 이상에서 상세히 설명한 부분의 설명은 생략한다.
도 18을 살펴보면, 전극(202, 203)의 측면에는 보조전극(Auxiliary Electrode, 1900)이 배치될 수 있다. 보조전극(1900)은 전극(202, 203)과 전기적으로 연결될 수 있으며, 아울러 실층(400)의 측면에 위치하는 부분을 포함할 수 있다.
도 6의 (a)와 같이 커팅라인(CL1)에 따라 전면기판(201) 및 후면기판(211)을 커팅한 이후에 커팅면에 보조전극(1900)을 형성하는 것이 가능하다. 이러한 경우, 연성기판(420)은 보조전극(1900)과 구동보드(410)를 전기적으로 연결할 수 있다. 이를 위해, 보조전극(1900)과 연성기판(420)의 사이에는 다수의 도전볼을 포함하는 접착층(430)이 배치될 수 있다.
이처럼, 패널의 측면에 전극(202, 203)과 연결되는 보조전극(1900)을 형성하 고, 보조전극(1900)에 연성기판(420)을 부착시키게 되면 전극(202, 203)과 연성기판(420)이 전기적으로 연결되지 않는 불량이 발생할 가능성을 줄일 수 있다.
아울러, 보조전극(1900)은 실층(400)의 측면에 위치하는 부분을 포함하면서도 후면기판(211)의 측면에 위치하는 부분을 포함하는 것이 가능하다.
또는, 도 19와 같이, 보조전극(1900)은 후면기판(211)의 측면에 위치하는 부분을 포함하지 않을 수 있다.
또는, 도 20과 같이, 보조전극(1900)은 전면기판(201)의 측면에 위치하는 부분(B)을 포함하는 경우도 가능하다.
또는, 도 21과 같이, 보조전극(1900)은 길이가 서로 다른 제 1 보조전극(1910)과 제 2 보조전극(1920)을 포함할 수 있다.
또한, 제 1 보조전극(1910)과 제 2 보조전극(1920)은 폭이 서로 다른 부분을 포함할 수 있다. 예를 들면, 제 1 보조전극(1910)은 제 10 폭(T10)을 제 1 부분과 제 10 폭(T10)보다 작은 제 20 폭(T20)을 갖는 제 2 부분을 포함하고, 제 2 보조전극(1920)은 제 30 폭(T30)을 제 3 부분과 제 30 폭(T30)보다 작은 제 40 폭(T40)을 갖는 제 4 부분을 포함할 수 있다.
여기서, 제 10 폭(T10)을 갖는 제 1 부분과 제 30 폭(T30)을 갖는 제 3 부분은 서로 엇갈리게 배치되는 것이 바람직할 수 있다. 이러한 경우에는 인접하는 제 1 보조전극(1910)과 제 2 보조전극(1920)이 전기적으로 단락(Short)되는 것을 방지하면서도 제 1, 2 보조전극(1910, 1920)과 연성기판(420)의 접촉면을 증가시킴으로써 전기 저항을 줄일 수 있다.
도 22는 멀티 플라즈마 디스플레이 장치에 대해 설명하기 위한 도면이다. 이하에서는 이상에서 상세히 설명한 부분에 대해서는 그에 대한 설명을 생략하기로 한다. 예를 들면, 앞선 도 1 내지 도 21에서 상세히 설명한 플라즈마 디스플레이 장치의 특징들은 모두 이하의 멀티 플라즈마 디스플레이 장치에 적용될 수 있는 것이다.
도 22를 살펴보면, (a)와 같이 멀티 플라즈마 디스플레이 장치(10)는 서로 인접하게 배치되는 복수의 플라즈마 디스플레이 패널(100, 110, 120, 130)을 포함할 수 있다.
복수의 플라즈마 디스플레이 패널(100~130) 중 제 1 패널(100)에는 제 1-1 구동부(101)와 제 1-2 구동부(102)가 구동신호를 공급할 수 있다. 여기서, 제 1-1 구동부(101)와 제 1-2 구동부(102)는 하나의 통합 구동부로 병합될 수 있다.
또한, 제 2 패널(110)에는 제 2-1 구동부(111)와 제 2-2 구동부(112)가 구동신호를 공급할 수 있다.
상기와 같이, 각각의 플라즈마 디스플레이 패널(100, 110, 120, 130)에는 서로 다른 구동부가 각각 구동신호를 공급하도록 설정하는 것이 가능하다.
또한, 인접하는 두 개의 플라즈마 디스플레이 패널의 사이에는 Seam부(140, 150)가 형성될 수 있다. 이러한 Seam부(140, 150)를 인접하는 두 개의 플라즈마 디스플레이 패널의 사이 영역이라고 할 수 있다.
멀티 플라즈마 디스플레이 장치(10)는 개별 플라즈마 디스플레이 패널(100~130)들을 인접하게 배치하여 영상을 구현하기 때문에 인접하는 두 개의 플 라즈마 디스플레이 패널(100~130)의 사이에는 Seam(140, 150)부가 형성될 수 있다.
아울러, (b)와 같이 두 개의 플라즈마 디스플레이 패널의 경계 부분, 예컨대 제 1 패널(100)과 제 2 패널(110)의 경계부분(140)에는 제 1 연성기판(420A)과 제 2 연성기판(420B)이 배치되고, 제 1 연성기판(420A)은 제 1 패널(100)의 후면기판(211A)의 측면에 부착되고, 제 2 연성기판(420)은 제 2 패널(110)의 후면기판(211B)의 측면에 부착될 수 있다.
또한, 제 1 연성기판(420A)은 제 1 패널(100)의 전극(202A, 203A)의 측면과 전기적으로 연결되고, 제 2 연성기판(420B)은 제 2 패널(110)의 전극(202B, 203B)의 측면과 전기적으로 연결될 수 있다.
또한, 제 1 연성기판(420A)은 제 1 패널(100)의 후면에 배치되는 구동보드(410A)와 제 1 패널(100)의 전극(202A, 203A)을 전기적으로 연결하고, 제 2 연성기판(420B)은 제 2 패널(110)의 후면에 배치되는 구동보드(410B)와 제 2 패널(110)의 전극(202B, 203B)을 전기적으로 연결할 수 있다.
또한, 제 1 연성기판(420A)과 제 1 패널(100)의 전극(202A, 203A)의 측면 사이에는 도전 입자를 포함하는 제 1 접착층(430A)이 배치되고, 제 2 연성기판(420B)과 제 2 패널(110)의 전극(202B, 203B)의 측면 사이에는 도전 입자를 포함하는 제 2 접착층(430B)이 배치될 수 있다.
또한, 제 1 접착층(430A)은 제 1 패널(100)의 전면기판(201A), 후면기판(211A) 및 실층(400A)과 공통 접촉하고, 제 2 접착층(430B)은 제 2 패널(110)의 전면기판(201B), 후면기판(211B) 및 실층(400B)과 공통 접촉할 수 있다.
본 발명에 따른 멀티 플라즈마 디스플레이 장치에서는 각각의 패널에서 연성기판(420A, 420B)을 후면기판(211A, 211B)의 측면에 부착시키고, 연성기판(420A, 420B)을 전극(202A, 202B, 203A, 203B)의 측면에 전기적으로 연결함에 따라 영상이 표시되지 않는 부분의 크기를 줄일 수 있기 때문에 제 1, 2 Seam부(140, 150)의 크기를 줄일 수 있고, 이에 따라 인접하는 두 개의 디스플레이 패널에 구현되는 영상이 보다 자연스럽게 보이도록 할 수 있다. 이에 따라, 멀티 디스플레이 장치가 구현하는 영상의 화질을 향상시킬 수 있는 것이다.
따라서 앞선 도 1 내지 도 21에서 상세히 설명한 플라즈마 디스플레이 장치는 멀티 플라즈마 디스플레이 장치에 적용하는 것이 바람직할 수 있다.
이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
도 1 내지 도 3은 플라즈마 디스플레이 패널의 구조 및 구동방법에 대해 설명하기 위한 도면;
도 4 내지 도 7은 본 발명에 따른 플라즈마 디스플레이 장치에 대해 설명하기 위한 도면;
도 8 내지 도 15는 본 발명에 따른 플라즈마 디스플레이 장치의 또 다른 예에 대해 설명하기 위한 도면;
도 16 내지 도 17은 전극에 대해 설명하기 위한 도면;
도 18 내지 도 21은 보조전극에 대해 설명하기 위한 도면; 및
도 22는 멀티 플라즈마 디스플레이 장치에 대해 설명하기 위한 도면이다.

Claims (21)

  1. 전면기판;
    상기 전면기판에 대항되게 배치되는 후면기판;
    상기 전면기판과 상기 후면기판 사이에 배치되는 전극;
    상기 전면기판과 상기 후면기판의 사이에 배치되는 실층(Seal Layer);
    상기 후면기판의 후면에 배치되는 구동보드(Driving Board); 및
    상기 구동보드와 상기 전극을 전기적으로 연결하는 연성기판;
    을 포함하고,
    상기 연성기판은 상기 전극의 측면과 전기적으로 연결되는 플라즈마 디스플레이 장치.
  2. 제 1 항에 있어서,
    상기 연성기판과 상기 전극의 측면 사이에는 도전 입자를 포함하는 접착층이 배치되는 플라즈마 디스플레이 장치.
  3. 제 2 항에 있어서,
    상기 접착층은 상기 전면기판, 상기 후면기판 및 상기 실층과 접촉하는 플라즈마 디스플레이 장치.
  4. 전면기판;
    상기 전면기판에 대항되게 배치되는 후면기판;
    상기 전면기판과 상기 후면기판 사이에 배치되는 전극;
    상기 전면기판과 상기 후면기판의 사이에 배치되는 실층(Seal Layer);
    상기 후면기판의 후면에 배치되는 구동보드(Driving Board); 및
    상기 구동보드와 상기 전극을 전기적으로 연결하는 연성기판;
    을 포함하고,
    상기 연성기판은 상기 후면기판의 측면에 부착되는 플라즈마 디스플레이 장치.
  5. 전면기판;
    상기 전면기판에 대항되게 배치되는 후면기판;
    상기 전면기판과 상기 후면기판 사이에 배치되는 전극;
    상기 전면기판과 상기 후면기판의 사이에 배치되는 실층(Seal Layer);
    상기 후면기판의 후면에 배치되는 구동보드(Driving Board); 및
    상기 구동보드와 상기 전극을 전기적으로 연결하는 연성기판;
    을 포함하고,
    상기 연성기판은 접착층에 의해 상기 전면기판, 상기 후면기판 및 상기 실층과 중첩되도록 부착되는 플라즈마 디스플레이 장치.
  6. 제 5 항에 있어서,
    상기 접착층은 도전 입자를 포함하는 플라즈마 디스플레이 장치.
  7. 제 5 항에 있어서,
    상기 전면기판의 측면의 상기 연성기판과 중첩되는 부분의 크기는 상기 후면기판의 측면의 상기 연성기판과 중첩되는 부분의 크기보다 작은 플라즈마 디스플레이 장치.
  8. 제 5 항에 있어서,
    상기 전면기판의 측면은 상기 접착층과 상기 연성기판이 배치되는 제 1 부분과 상기 접착층은 배치되며 상기 연성기판이 배치되지 않는 제 2 부분을 포함하고,
    상기 제 1 부분의 크기는 상기 제 2 부분의 크기보다 큰 플라즈마 디스플레이 장치.
  9. 제 5 항에 있어서,
    상기 연성기판은 상기 전극의 측면과 전기적으로 연결되는 플라즈마 디스플레이 장치.
  10. 전면기판;
    상기 전면기판에 대항되게 배치되는 후면기판;
    상기 전면기판과 상기 후면기판 사이에 배치되는 전극;
    상기 전면기판과 상기 후면기판의 사이에 배치되는 실층(Seal Layer);
    상기 후면기판의 후면에 배치되는 구동보드(Driving Board);
    상기 구동보드와 상기 전극을 전기적으로 연결하는 연성기판; 및
    상기 전극과 상기 연성기판을 전기적으로 연결하는 접착층;
    를 포함하고,
    상기 접착층은 상기 전면기판의 전면, 상기 전면 기판의 측면, 상기 후면 기판의 측면 및 상기 후면기판의 후면과 접촉하는 플라즈마 디스플레이 장치.
  11. 제 10 항에 있어서,
    상기 접착층은 상기 실층과 접촉하는 플라즈마 디스플레이 장치.
  12. 제 10 항에 있어서,
    상기 접착층은 도전 입자를 포함하는 플라즈마 디스플레이 장치.
  13. 제 10 항에 있어서,
    상기 접착층은 상기 전면기판의 전면과 접촉하는 제 1 부분, 상기 후면기판의 후면과 접촉하는 제 2 부분, 상기 전면기판의 측면과 접촉하는 제 3 부분 및 상기 후면기판의 측면과 접촉하는 제 4 부분을 포함하고,
    상기 제 2 부분의 폭은 상기 제 1 부분의 폭보다 큰 플라즈마 디스플레이 장 치.
  14. 제 13 항에 있어서,
    상기 제 3 부분 및 상기 제 4 부분의 폭은 상기 제 1 부분의 폭보다 큰 플라즈마 디스플레이 장치.
  15. 제 13 항에 있어서,
    상기 2 부분에는 상기 연성기판이 부착되고, 상기 제 1 부분에는 상기 연성기판이 부착되지 않는 플라즈마 디스플레이 장치.
  16. 전극을 포함하는 제 1 패널;
    상기 제 1 패널과 인접하게 배치되며 전극을 포함하는 제 2 패널; 및
    상기 제 1 패널과 상기 제 2 패널의 경계부분에 배치되는 제 1 연성기판과 제 2 연성기판;
    을 포함하고,
    상기 제 1 패널과 상기 제 2 패널은 각각
    전면기판;
    상기 전면기판에 대항되게 배치되는 후면기판;
    상기 전면기판과 상기 후면기판 사이에 배치되는 전극; 및
    상기 전면기판과 상기 후면기판의 사이에 배치되는 실층(Seal Layer);
    을 포함하고,
    상기 제 1 연성기판은 상기 제 1 패널의 상기 후면기판의 측면에 부착되고, 상기 제 2 연성기판은 상기 제 2 패널의 상기 후면기판의 측면에 부착되는 멀티 플라즈마 디스플레이 장치.
  17. 제 16 항에 있어서,
    상기 제 1 연성기판은 상기 제 1 패널의 전극의 측면과 전기적으로 연결되고, 상기 제 2 연성기판은 상기 제 2 패널의 전극의 측면과 전기적으로 연결되는 멀티 플라즈마 디스플레이 장치.
  18. 제 16 항에 있어서,
    상기 제 1 연성기판은 상기 제 1 패널의 후면에 배치되는 구동보드와 상기 제 1 패널의 전극을 전기적으로 연결하고, 상기 제 2 연성기판은 상기 제 2 패널의 후면에 배치되는 구동보드와 상기 제 2 패널의 전극을 전기적으로 연결하는 멀티 플라즈마 디스플레이 장치.
  19. 제 16 항에 있어서,
    상기 제 1 연성기판과 상기 제 1 패널의 전극의 측면 사이에는 도전 입자를 포함하는 제 1 접착층이 배치되고, 상기 제 2 연성기판과 상기 제 2 패널의 전극의 측면 사이에는 도전 입자를 포함하는 제 2 접착층이 배치되는 멀티 플라즈마 디스 플레이 장치.
  20. 제 19 항에 있어서,
    상기 제 1 접착층은 상기 제 1 패널의 전면기판, 상기 후면기판 및 상기 실층과 공통 접촉하고,
    상기 제 2 접착층은 상기 제 2 패널의 전면기판, 상기 후면기판 및 상기 실층과 공통 접촉하는 플라즈마 디스플레이 장치.
  21. 전면기판;
    상기 전면기판에 대항되게 배치되는 후면기판;
    상기 전면기판과 상기 후면기판 사이에 배치되는 전극;
    상기 전면기판과 상기 후면기판의 사이에 배치되는 실층(Seal Layer);
    상기 후면기판의 후면에 배치되는 구동보드(Driving Board);
    상기 전극과 연결되며, 상기 실층의 측면에 위치하는 부분을 포함하는 보조전극;
    상기 구동보드와 상기 보조전극을 전기적으로 연결하는 연성기판; 및
    상기 보조전극과 상기 연성기판의 사이에 배치되며 다수의 도전볼을 포함하는 접착층;
    을 포함하는 플라즈마 디스플레이 장치.
KR1020090111963A 2009-11-19 2009-11-19 플라즈마 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치 KR20110055089A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020090111963A KR20110055089A (ko) 2009-11-19 2009-11-19 플라즈마 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치
EP09015448.5A EP2325861B1 (en) 2009-11-19 2009-12-14 Plasma display device
US12/638,273 US8193706B2 (en) 2009-11-19 2009-12-15 Plasma display device and multi plasma display device
CN2010101153152A CN102074166A (zh) 2009-11-19 2010-02-11 等离子体显示设备以及多片式等离子体显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090111963A KR20110055089A (ko) 2009-11-19 2009-11-19 플라즈마 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치

Publications (1)

Publication Number Publication Date
KR20110055089A true KR20110055089A (ko) 2011-05-25

Family

ID=41566144

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090111963A KR20110055089A (ko) 2009-11-19 2009-11-19 플라즈마 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치

Country Status (4)

Country Link
US (1) US8193706B2 (ko)
EP (1) EP2325861B1 (ko)
KR (1) KR20110055089A (ko)
CN (1) CN102074166A (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150072743A (ko) * 2013-12-20 2015-06-30 엘지디스플레이 주식회사 표시장치 및 표시장치의 제조방법
GB2542503A (en) * 2015-09-18 2017-03-22 Lg Display Co Ltd Display device
US11107841B2 (en) 2018-07-04 2021-08-31 Samsung Electronics Co., Ltd. Display panel and large format display apparatus using the same
US11737215B2 (en) 2020-06-08 2023-08-22 Samsung Display Co., Ltd. Printed circuit film, display device, and method of fabricating printed circuit film

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8471468B2 (en) * 2010-01-11 2013-06-25 Lg Electronics Inc. Plasma display panel and multi plasma display panel
KR102037700B1 (ko) 2012-05-23 2019-10-30 삼성디스플레이 주식회사 휴대형 표시 장치 및 그의 조립 방법
KR102020982B1 (ko) 2013-02-28 2019-09-16 엘지디스플레이 주식회사 플렉서블 디스플레이 장치 및 그 제조 방법
KR102250061B1 (ko) 2013-04-15 2021-05-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치
WO2016059514A1 (en) 2014-10-17 2016-04-21 Semiconductor Energy Laboratory Co., Ltd. Electronic device
JP2016085457A (ja) 2014-10-24 2016-05-19 株式会社半導体エネルギー研究所 電子機器
KR102304632B1 (ko) * 2015-07-17 2021-09-24 엘지디스플레이 주식회사 디스플레이 장치
KR102626385B1 (ko) * 2016-06-08 2024-01-19 삼성디스플레이 주식회사 표시장치 및 이의 제조방법
US10090334B2 (en) 2016-06-08 2018-10-02 Samsung Display Co., Ltd. Display panel including external conductive pad, display apparatus including the same and method of manufacturing the same
CN108806573B (zh) * 2017-04-27 2021-11-23 乐金显示有限公司 显示装置
KR102605376B1 (ko) 2018-12-31 2023-11-23 삼성디스플레이 주식회사 표시 장치

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3804269B2 (ja) * 1998-03-31 2006-08-02 カシオ計算機株式会社 フレキシブル配線基板の接合構造
JP4062109B2 (ja) * 2002-02-01 2008-03-19 松下電器産業株式会社 プラズマディスプレイ装置の製造方法
CN1288695C (zh) * 2003-04-18 2006-12-06 友达光电股份有限公司 等离子体显示装置
CN100443973C (zh) * 2005-02-03 2008-12-17 中华映管股份有限公司 显示装置及其可拆卸式散热结构
KR100751341B1 (ko) * 2005-08-12 2007-08-22 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100718053B1 (ko) * 2005-09-23 2007-05-14 엘지전자 주식회사 플라즈마 디스플레이 패널
KR20080008751A (ko) * 2006-07-21 2008-01-24 삼성전자주식회사 표시 장치
KR100814819B1 (ko) * 2006-10-31 2008-03-20 삼성에스디아이 주식회사 플라즈마 디스플레이 장치
KR100943946B1 (ko) * 2006-11-08 2010-02-26 삼성에스디아이 주식회사 플라즈마 디스플레이 장치

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150072743A (ko) * 2013-12-20 2015-06-30 엘지디스플레이 주식회사 표시장치 및 표시장치의 제조방법
GB2542503A (en) * 2015-09-18 2017-03-22 Lg Display Co Ltd Display device
GB2542503B (en) * 2015-09-18 2019-06-05 Lg Display Co Ltd Display device
US11107841B2 (en) 2018-07-04 2021-08-31 Samsung Electronics Co., Ltd. Display panel and large format display apparatus using the same
US11742358B2 (en) 2018-07-04 2023-08-29 Samsung Electronics Co., Ltd. Display panel and large format display apparatus using the same
US11737215B2 (en) 2020-06-08 2023-08-22 Samsung Display Co., Ltd. Printed circuit film, display device, and method of fabricating printed circuit film

Also Published As

Publication number Publication date
EP2325861B1 (en) 2014-03-26
US8193706B2 (en) 2012-06-05
US20110115364A1 (en) 2011-05-19
EP2325861A1 (en) 2011-05-25
CN102074166A (zh) 2011-05-25

Similar Documents

Publication Publication Date Title
KR20110055089A (ko) 플라즈마 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치
US8634040B2 (en) Multi display device
KR101715896B1 (ko) 디스플레이 장치, 플라즈마 디스플레이 장치, 멀티 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치
KR20110110549A (ko) 플라즈마 디스플레이 패널, 플라즈마 디스플레이 장치, 멀티 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 장치
US8624492B2 (en) Plasma display panel and multi-plasma display panel
KR101744085B1 (ko) 플라즈마 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치
KR101731101B1 (ko) 플라즈마 디스플레이 장치 및 그의 제조방법, 멀티 플라즈마 디스플레이 장치
US20060049769A1 (en) Plasma display apparatus
KR101707578B1 (ko) 멀티 디스플레이 장치
KR20110124488A (ko) 연성 기판과 이를 이용한 디스플레이 장치, 플라즈마 디스플레이 장치, 멀티 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치
KR101774360B1 (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR101707575B1 (ko) 플라즈마 디스플레이 장치 및 이를 이용한 플라즈마 디스플레이 어레이
KR101728806B1 (ko) 디스플레이 장치 및 멀티 디스플레이 장치
US20110095682A1 (en) Plasma display device
KR20110056833A (ko) 플라즈마 디스플레이 패널, 그의 제조방법 및 멀티 플라즈마 디스플레이 패널
KR20120002174A (ko) 디스플레이 장치, 플라즈마 디스플레이 장치, 멀티 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치
KR100813837B1 (ko) 플라즈마 디스플레이 패널
KR100647649B1 (ko) 플라즈마 디스플레이 패널
KR20110125831A (ko) 연성 기판과 이를 이용한 디스플레이 장치, 플라즈마 디스플레이 장치, 멀티 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치
KR20120054331A (ko) 플라즈마 디스플레이 패널, 플라즈마 디스플레이 장치, 멀티 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 장치
KR20110111773A (ko) 디스플레이 장치, 플라즈마 디스플레이 장치, 멀티 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치
KR20110056832A (ko) 플라즈마 디스플레이 패널, 그의 제조방법 및 멀티 플라즈마 디스플레이 장치
KR20120019937A (ko) 플라즈마 디스플레이 패널, 플라즈마 디스플레이 장치, 멀티 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 장치
KR20110082361A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR20120002172A (ko) 플라즈마 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid