KR20110082361A - 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20110082361A
KR20110082361A KR1020100002312A KR20100002312A KR20110082361A KR 20110082361 A KR20110082361 A KR 20110082361A KR 1020100002312 A KR1020100002312 A KR 1020100002312A KR 20100002312 A KR20100002312 A KR 20100002312A KR 20110082361 A KR20110082361 A KR 20110082361A
Authority
KR
South Korea
Prior art keywords
panel
address electrode
address
electrodes
region
Prior art date
Application number
KR1020100002312A
Other languages
English (en)
Inventor
신승문
안영준
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020100002312A priority Critical patent/KR20110082361A/ko
Priority to US12/985,516 priority patent/US8471468B2/en
Priority to CN201110008114.7A priority patent/CN102122597B/zh
Priority to EP11000160.9A priority patent/EP2343724B1/en
Publication of KR20110082361A publication Critical patent/KR20110082361A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/26Address electrodes
    • H01J2211/265Shape, e.g. cross section or pattern

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명에 따른 플라즈마 디스플레이 패널은 복수의 전면 전극이 배치되는 전면기판, 복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판 및 상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽을 포함하고, 패널의 제 1 영역에서의 상기 어드레스 전극의 선폭은 상기 제 1 영역 외곽의 제 2 영역에서의 상기 어드레스 전극의 선폭보다 작을 수 있다.

Description

플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널{Plasma Display Panel and Multi Plasma Display Panel}
본 발명은 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널은 격벽으로 구획된 방전 셀(Cell) 내에 형성된 형광체 층을 포함하고, 아울러 복수의 전극(Electrode)을 포함한다.
플라즈마 디스플레이 패널의 전극에 구동 신호를 공급하면, 방전 셀 내에서는 공급되는 구동 신호에 의해 방전이 발생한다. 여기서, 방전 셀 내에서 구동 신호에 의해 방전이 될 때, 방전 셀 내에 충진 되어 있는 방전 가스가 진공자외선(Vacuum Ultraviolet rays)을 발생하고, 이러한 진공 자외선이 방전 셀 내에 형성된 형광체를 발광시켜 가시 광을 발생시킨다. 이러한 가시 광에 의해 플라즈마 디스플레이 패널의 화면상에 영상이 표시된다.
본 발명은 패널의 위치에 따라 어드레스 전극의 폭 및 두께 중 적어도 하나를 변경한 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은 복수의 전면 전극이 배치되는 전면기판, 복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판 및 상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽을 포함하고, 패널의 제 1 영역에서의 상기 어드레스 전극의 선폭은 상기 제 1 영역 외곽의 제 2 영역에서의 상기 어드레스 전극의 선폭보다 작을 수 있다.
또한, 상기 제 2 영역에는 적어도 최외곽 방전셀이 배치될 수 있다.
또한, 본 발명에 따른 다른 플라즈마 디스플레이 패널은 복수의 전면 전극이 배치되는 전면기판, 복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판 및 상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽을 포함하고, 복수의 상기 어드레스 전극 중 적어도 하나는 제 1 부분 및 상기 제 1 부분보다 선폭이 넓으며 상기 제 1 부분의 외곽에 배치되는 제 2 부분을 포함할 수 있다.
또한, 상기 제 2 부분은 상기 어드레스 전극과 나란한 방향으로 적어도 최외곽 방전셀과 중첩되는 영역에 배치될 수 있다.
또한, 본 발명에 따른 또 다른 플라즈마 디스플레이 패널은 복수의 전면 전극이 배치되는 전면기판, 복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판 및 상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽을 포함하고, 복수의 상기 어드레스 전극 중 제 1 어드레스 전극의 선폭은 제 2 어드레스 전극의 선폭보다 작고, 상기 어드레스 전극과 교차하는 방향으로 제 2 어드레스 전극은 상기 제 1 어드레스 전극의 외곽에 배치될 수 있다.
또한, 상기 제 2 어드레스 전극은 상기 어드레스 전극과 교차하는 방향으로 적어도 최외곽 방전셀과 중첩되는 영역에 배치될 수 있다.
또한, 본 발명에 따른 또 다른 플라즈마 디스플레이 패널은 복수의 전면 전극이 배치되는 전면기판, 복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판 및 상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽을 포함하고, 어드레스 전극과 나란한 방향으로 상기 어드레스 전극의 폭은 패널의 외곽영역에서 패널의 중앙영역보다 넓고, 상기 어드레스 전극과 교차하는 방향으로 상기 어드레스 전극의 폭은 패널의 외곽영역에서 패널의 중앙영역보다 넓을 수 있다.
또한, 본 발명에 따른 멀티 플라즈마 디스플레이 패널은 제 1 패널 및 상기 제 1 패널과 인접하게 배치되는 제 2 패널을 포함하고, 상기 제 1 패널과 상기 제 2 패널은 각각 복수의 전면 전극이 배치되는 전면기판, 복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판 및 상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽을 포함하고, 상기 제 1 패널의 제 1 영역에서의 상기 어드레스 전극의 선폭은 상기 제 1 영역보다 상기 제 2 패널에 근접한 제 2 영역에서의 상기 어드레스 전극의 선폭보다 작고, 상기 제 2 패널의 제 3 영역에서의 상기 어드레스 전극의 선폭은 상기 제 3 영역보다 상기 제 1 패널에 근접한 제 4 영역에서의 상기 어드레스 전극의 선폭보다 작을 수 있다.
또한, 상기 제 2 영역에는 적어도 상기 제 1 패널의 최외곽 방전셀이 배치되고, 상기 제 4 영역에는 적어도 상기 제 2 패널의 최외곽 방전셀이 배치될 수 있다.
또한, 본 발명에 따른 다른 멀티 플라즈마 디스플레이 패널은 인접하게 배치되는 복수의 플라즈마 디스플레이 패널을 포함하는 멀티 플라즈마 디스플레이 패널에 있어서, 복수의 상기 플라즈마 디스플레이 패널은 각각 복수의 전면 전극이 배치되는 전면기판, 복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판 및 상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽을 포함하고, 임의의 두 개의 플라즈마 디스플레이 패널의 경계부분에서의 상기 어드레스 전극의 선폭은 다른 부분에서의 상기 어드레스 전극의 선폭보다 넓을 수 있다.
또한, 본 발명에 따른 또 다른 멀티 플라즈마 디스플레이 패널은 제 1 패널, 상기 제 1 패널과 인접하게 배치되는 제 2 패널, 상기 제 1 패널과 인접하게 배치되는 제 3 패널 및 상기 제 2 패널 및 상기 제 3 패널과 인접하게 배치되는 제 4 패널을 포함하고, 상기 제 1 패널, 상기 제 2 패널, 상기 제 3 패널 및 상기 제 4 패널은 각각 복수의 전면 전극이 배치되는 전면기판, 복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판 및 상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽을 포함하고, 상기 제 1 패널의 복수의 상기 어드레스 전극 중 제 1 어드레스 전극은 제 1 부분 및 상기 제 1 부분보다 선폭이 넓으며 상기 제 1 부분보다 상기 제 3 패널에 근접한 제 2 부분을 포함하고, 상기 제 1 패널의 복수의 상기 어드레스 전극 중 제 2 어드레스 전극은 상기 제 1 어드레스 전극보다 상기 제 2 패널에 근접하게 배치되고, 상기 제 2 어드레스 전극의 최소 선폭은 상기 제 1 어드레스 전극의 상기 제 1 부분의 선폭보다 넓을 수 있다.
또한, 상기 제 2 어드레스 전극은 상기 제 1 패널의 복수의 방전셀 중 상기 제 2 패널을 향하는 방향으로 최외곽 방전셀과 중첩되는 영역에 배치될 수 있다.
또한, 상기 제 1 어드레스 전극의 상기 제 2 부분은 제 1 패널의 복수의 방전셀 중 상기 제 3 패널을 향하는 방향으로 최외곽 방전셀과 중첩되는 영역에 배치될 수 있다.
또한, 본 발명에 따른 또 다른 플라즈마 디스플레이 패널은 복수의 전면 전극이 배치되는 전면기판, 복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판 및 상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽을 포함하고, 패널의 제 1 영역에서의 상기 어드레스 전극의 두께는 상기 제 1 영역 외곽의 제 2 영역에서의 상기 어드레스 전극의 두께보다 얇을 수 있다.
또한, 본 발명에 따른 또 다른 멀티 플라즈마 디스플레이 패널은 제 1 패널 및 상기 제 1 패널과 인접하게 배치되는 제 2 패널을 포함하고, 상기 제 1 패널과 상기 제 2 패널은 각각 복수의 전면 전극이 배치되는 전면기판, 복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판 및 상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽을 포함하고, 상기 제 1 패널의 제 1 영역에서의 상기 어드레스 전극의 두께는 상기 제 1 영역보다 상기 제 2 패널에 근접한 제 2 영역에서의 상기 어드레스 전극의 두께보다 얇고, 상기 제 2 패널의 제 3 영역에서의 상기 어드레스 전극의 두께는 상기 제 3 영역보다 상기 제 1 패널에 근접한 제 4 영역에서의 상기 어드레스 전극의 두께보다 얇을 수 있다.
본 발명에 따른 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널은 패널의 위치에 따라 어드레스 전극의 폭 및 두께 중 적어도 하나를 차등적으로 적용함으로써 베젤(Bezel) 영역 또는 심(Seam) 영역의 크기를 줄일 수 있는 효과가 있다.
도 1 내지 도 3은 플라즈마 디스플레이 패널의 구조 및 구동방법에 대해 설명하기 위한 도면;
도 4 내지 도 14는 어드레스 전극의 구조에 대해 설명하기 위한 도면; 및
도 15 내지 도 21은 멀티 플라즈마 디스플레이 패널에 대해 설명하기 위한 도면이다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널에 대해 상세히 설명하기로 한다.
도 1 내지 도 3은 플라즈마 디스플레이 패널의 구조 및 구동방법에 대해 설명하기 위한 도면이다.
플라즈마 디스플레이 패널은 복수의 서브필드(Subfield)를 포함하는 프레임(Frame)으로 영상을 구현할 수 있다.
자세하게는, 도 1과 같이 플라즈마 디스플레이 패널은 복수의 제 1 전극(202(Y), 203(Z))과 교차하는 복수의 제 2 전극(213, X)이 형성되는 후면 기판(211)을 포함할 수 있다.
여기서, 제 1 전극(202, 203)은 서로 나란한 스캔 전극(202, Y)과 서스테인 전극(203, Z)을 포함할 수 있고, 제 2 전극(211)은 어드레스 전극이라고 할 수 있다.
스캔 전극(202, Y)과 서스테인 전극(203, Z)이 형성된 전면 기판(201)에는 스캔 전극(202, Y) 및 서스테인 전극(203, Z)의 방전 전류를 제한하며 스캔 전극(202, Y)과 서스테인 전극(203, Z) 간을 절연시키는 상부 유전체 층(204)이 배치될 수 있다.
상부 유전체 층(204)이 형성된 전면 기판(201)에는 방전 조건을 용이하게 하기 위한 보호 층(205)이 형성될 수 있다. 이러한 보호 층(205)은 2차 전자 방출 계수가 높은 재질, 예컨대 산화마그네슘(MgO) 재질을 포함할 수 있다.
후면 기판(211) 상에는 어드레스 전극(213, X)이 형성되고, 이러한 어드레스 전극(213, X)이 형성된 후면 기판(211)의 상부에는 어드레스 전극(213, X)을 덮으며 어드레스 전극(213, X)을 절연시키는 하부 유전체 층(215)이 형성될 수 있다.
하부 유전체 층(215)의 상부에는 방전 공간 즉, 방전 셀을 구획하기 위한 스트라이프 타입(Stripe Type), 웰 타입(Well Type), 델타 타입(Delta Type), 벌집 타입 등의 격벽(212)이 형성될 수 있다. 이에 따라, 전면 기판(201)과 후면 기판(211)의 사이에서 적색(Red : R)광을 방출하는 제 1 방전 셀, 청색(Blue : B)광을 방출하는 제 2 방전 셀 및 녹색(Green : G)광을 방출하는 제 3 방전 셀 등이 형성될 수 있다.
격벽(212)은 제 1 격벽(212b)과 제 2 격벽(212a)을 포함하고, 제 1 격벽(212b)의 높이와 제 2 격벽(212a)의 높이가 서로 다를 수 있다.
한편, 방전셀에서는 어드레스 전극(213)이 스캔 전극(202) 및 서스테인 전극(203)과 교차할 수 있다. 즉, 방전셀은 어드레스 전극(213)이 스캔 전극(202) 및 서스테인 전극(203)과 교차하는 지점에 형성되는 것이다.
격벽(212)에 의해 구획된 방전 셀 내에는 소정의 방전 가스가 채워질 수 있다.
아울러, 격벽(212)에 의해 구획된 방전 셀 내에는 어드레스 방전 시 화상표시를 위한 가시 광을 방출하는 형광체 층(214)이 형성될 수 있다. 예를 들면, 적색 광을 발생시키는 제 1 형광체 층, 청색 광을 발생시키는 제 2 형광체 층 및 녹색 광을 발생시키는 제 3 형광체 층이 형성될 수 있다.
스캔 전극(202), 서스테인 전극(203) 및 어드레스 전극(213) 중 적어도 하나로 소정의 신호가 공급되면 방전셀 내에서는 방전이 발생할 수 있다. 이와 같이, 방전셀 내에서 방전이 발생하게 되면, 방전셀 내에 채워진 방전 가스에 의해 자외선이 발생할 수 있고, 이러한 자외선이 형광체층(214)의 형광체 입자에 조사될 수 있다. 그러면, 자외선이 조사된 형광체 입자가 가시광선을 발산함으로써 플라즈마 디스플레이 패널(100)의 화면에는 소정의 영상이 표시될 수 있는 것이다.
플라즈마 디스플레이 패널에서 영상의 계조를 구현하기 위한 영상 프레임(Frame)에 대해 살펴보면 아래와 같다.
도 2를 살펴보면 영상의 계조(Gray Level)를 구현하기 위한 프레임은 복수의 서브필드(Subfield, SF1~SF8)를 포함할 수 있다.
아울러, 복수의 서브필드는 방전셀을 방전이 발생하지 않을 방전셀을 선택하거나 혹은 방전이 발생하는 방전셀을 선택하기 위한 어드레스 기간(Address Period) 및 방전횟수에 따라 계조를 구현하는 서스테인 기간(Sustain Period)을 포함할 수 있다.
예를 들어, 256 계조로 영상을 표시하고자 하는 경우에 예컨대 하나의 프레임은 도 2와 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지고, 8개의 서브 필드들(SF1 내지 SF8) 각각은 어드레스 기간과 서스테인 기간을 포함할 수 있다.
또는, 프레임의 복수의 서브필드 중 적어도 하나의 서브필드는 초기화를 위한 리셋 기간을 더 포함하는 것도 가능하다.
아울러, 프레임의 복수의 서브필드 중 적어도 하나의 서브필드는 서스테인 기간을 포함하지 않을 수 있다.
한편, 서스테인 기간에 공급되는 서스테인 신호의 개수를 조절하여 해당 서브필드의 가중치를 설정할 수 있다. 즉, 서스테인 기간을 이용하여 각각의 서브필드에 소정의 가중치를 부여할 수 있다. 예를 들면, 제 1 서브필드의 가중치를 20으로 설정하고, 제 2 서브필드의 가중치를 21로 설정하는 방법으로 각 서브필드의 가중치가 2n(단, n = 0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가되도록 설정할 수 있다. 이와 같이 각 서브필드에서 가중치에 따라 각 서브필드의 서스테인 기간에서 공급되는 서스테인 신호의 개수를 조절함으로써 다양한 영상의 계조를 구현할 수 있다.
여기, 도 2에서는 하나의 영상 프레임이 8개의 서브필드로 이루어진 경우만으로 도시하고 설명하였지만, 이와는 다르게 하나의 영상 프레임을 이루는 서브필드의 개수는 다양하게 변경될 수 있다. 예를 들면, 제 1 서브필드부터 제 12 서브필드까지의 12개의 서브필드로 하나의 영상 프레임을 구성할 수도 있고, 10개의 서브필드로 하나의 영상 프레임을 구성할 수도 있는 것이다.
또한, 여기 도 2에서는 하나의 영상 프레임에서 가중치의 크기가 증가하는 순서에 따라 서브필드들이 배열되었지만, 이와는 다르게 하나의 영상 프레임에서 서브필드들이 가중치가 감소하는 순서에 따라 배열될 수도 있고, 또는 가중치에 관계없이 서브필드들이 배열될 수도 있는 것이다.
한편, 프레임에 포함된 복수의 서브필드 중 적어도 하나는 선택적 소거 서브필드(Selective Erase Subfield, SE)이고, 아울러 복수의 서브필드 중 적어도 하나는 선택적 쓰기 서브필드(Selective Write Subfield, SW)인 것도 가능하다.
하나의 프레임이 적어도 하나의 선택적 소거 서브필드와 선택적 쓰기 서브필드를 포함하는 경우에는, 프레임의 복수의 서브필드 중 첫 번째 서브필드 또는 첫 번째 서브필드와 두 번째 서브필드가 선택적 쓰기 서브필드이고, 나머지는 선택적 소거 서브필드인 것이 바람직할 수 있다.
여기서, 선택적 소거 서브필드는 어드레스 기간에서 어드레스 전극에 데이터 신호(Data)가 공급된 방전셀을 어드레스 기간 이후의 서스테인 기간에서 오프(Off)시키는 서브필드이다.
이러한 선택적 소거 서브필드는 오프시킬 방전셀을 선택하기 위한 어드레스 기간과 어드레스 기간에서 선택되지 않은 방전셀에서 서스테인 방전을 발생시키는 서스테인 기간을 포함할 수 있다.
선택적 쓰기 서브필드는 어드레스 기간에서 어드레스 전극에 데이터 신호(Data)가 공급된 방전셀을 어드레스 기간 이후의 서스테인 기간에서 온(On)시키는 서브필드이다.
이러한 선택적 쓰기 서브필드는 방전셀들을 초기화하기 위한 리셋 기간, 온시킬 방전셀을 선택하기 위한 어드레스 기간 및 어드레스 기간에서 선택된 방전셀에서 서스테인 방전을 발생시키는 서스테인 기간을 포함할 수 있다.
플라즈마 디스플레이 패널을 구동시키기 위한 구동파형에 대해 살펴보면 아래와 같다.
도 3을 살펴보면, 프레임(Frame)의 복수의 서브필드(Sub-Field) 중 적어도 하나의 서브필드의 초기화를 위한 리셋 기간(Reset Period : RP)에서는 스캔 전극(Y)으로 리셋 신호(RS)를 공급할 수 있다. 여기서, 리셋 신호(RS)는 전압이 점진적으로 상승하는 상승 램프 신호(Ramp-Up : RU) 및 전압이 점진적으로 하강하는 하강 램프 신호(Ramp-Down : RD)를 포함할 수 있다.
예를 들면, 리셋 기간의 셋업 기간(SU)에서는 스캔 전극에 상승 램프 신호(RU)가 공급되고, 셋업 기간 이후의 셋다운 기간(SD)에서는 스캔 전극에 하강 램프 신호(RD)가 공급될 수 있다.
스캔 전극에 상승 램프 신호가 공급되면, 상승 램프 신호에 의해 방전 셀 내에는 약한 암방전(Dark Discharge), 즉 셋업 방전이 일어난다. 이 셋업 방전에 의해 방전 셀 내에는 벽 전하(Wall Charge)의 분포가 균일해질 수 있다.
상승 램프 신호가 공급된 이후, 스캔 전극에 하강 램프 신호가 공급되면, 방전 셀 내에서 미약한 소거 방전(Erase Discharge), 즉 셋다운 방전이 발생한다. 이 셋다운 방전에 의해 방전 셀 내에는 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 균일하게 잔류될 수 있다.
리셋 기간 이후의 어드레스 기간(AP)에서는 하강 램프 신호의 최저 전압보다는 높은 전압을 갖는 스캔 기준 신호(Ybias)가 스캔 전극에 공급될 수 있다.
또한, 어드레스 기간에서는 스캔 기준 신호(Ybias)의 전압으로부터 하강하는 스캔 신호(Sc)가 스캔 전극에 공급될 수 있다.
한편, 적어도 하나의 서브필드의 어드레스 기간에서 스캔 전극으로 공급되는 스캔 신호의 펄스폭은 다른 서브필드의 스캔 신호의 펄스폭과 다를 수 있다. 예컨대, 시간상 뒤에 위치하는 서브필드에서의 스캔 신호의 폭이 앞에 위치하는 서브필드에서의 스캔 신호의 폭보다 작을 수 있다. 또한, 서브필드의 배열 순서에 따른 스캔 신호 폭의 감소는 2.6㎲(마이크로초), 2.3㎲, 2.1㎲, 1.9㎲ 등과 같이 점진적으로 이루어질 수 있거나 2.6㎲, 2.3㎲, 2.3㎲, 2.1㎲......1.9㎲, 1.9㎲ 등과 같이 이루어질 수도 있다.
이와 같이, 스캔 신호가 스캔 전극으로 공급될 때, 스캔 신호에 대응되게 어드레스 전극(X)에 데이터 신호(Dt)가 공급될 수 있다.
이러한 스캔 신호와 데이터 신호가 공급되면, 스캔 신호와 데이터 신호 간의 전압 차와 리셋 기간에 생성된 벽 전하들에 의한 벽 전압이 더해지면서 데이터 신호가 공급되는 방전 셀 내에는 어드레스 방전이 발생될 수 있다.
아울러, 어드레스 방전이 발생하는 어드레스 기간에서 서스테인 전극에는 스캔 전극과 어드레스 전극 사이에서 어드레스 방전이 효과적으로 발생하도록 하기 위해 서스테인 기준 신호(Zbias)신호를 공급할 수 있다.
어드레스 기간 이후의 서스테인 기간(SP)에서는 스캔 전극 또는 서스테인 전극 중 적어도 하나에 서스테인 신호(SUS)가 공급될 수 있다. 예를 들면, 스캔 전극과 서스테인 전극에 교번적으로 서스테인 신호가 공급될 수 있다.
이러한 서스테인 신호가 공급되면, 어드레스 방전에 의해 선택된 방전 셀은 방전 셀 내의 벽 전압과 서스테인 신호의 서스테인 전압(Vs)이 더해지면서 서스테인 신호가 공급될 때 스캔 전극과 서스테인 전극 사이에 서스테인 방전 즉, 표시방전이 발생될 수 있다.
도 4 내지 도 14는 어드레스 전극의 구조에 대해 설명하기 위한 도면이다. 이하에서는 이상에서 상세히 설명한 부분의 설명은 생략한다.
본 발명에서 패널의 중앙영역에서 어드레스 전극의 선폭은 패널의 외곽영역에서의 어드레스 전극의 선폭보다 크거나, 패널의 중앙영역에서 어드레스 전극의 두께는 패널의 외곽영역에서의 어드레스 전극의 두께보다 두꺼울 수 있다.
다르게 표현하면, 패널의 제 1 영역에서의 어드레스 전극(213)의 선폭은 제 1 영역 외곽의 제 2 영역에서의 어드레스 전극(213)의 선폭보다 작을 수 있다.
예를 들면, 도 4 내지 도 5와 같이 어드레스 전극(213)과 교차하는 방향으로 패널의 중앙영역에서의 어드레스 전극(213)의 폭(W1)은 패널의 외곽영역에서의 어드레스 전극(213)의 폭(W2)보다 작을 수 있다. 즉, 수평방향으로 패널의 중앙영역에서의 어드레스 전극(213)의 폭(W1)은 패널의 외곽영역에서의 어드레스 전극(213)의 폭(W2)보다 작을 수 있는 것이다.
바람직하게는, 도 5와 같이 어드레스 전극(213)과 교차하는 방향으로 패널의 최외곽 어드레스 전극(213b)의 선폭은 패널의 중영영역에 배치되는 어드레스 전극(213a)의 선폭보다 클 수 있다.
여기서, 최외곽 어드레스 전극(213b)은 도 4와 같이 최외곽 방전셀과 중첩되는 영역에 배치될 수 있다.
또는, 도 6의 경우와 같이 패널의 외곽영역에 배치되는 복수의 제 2 어드레스 전극(213b)의 선폭은 패널의 중앙영역에 배치되는 제 1 어드레스 전극(213a)의 선폭보다 넓을 수 있다. 즉, 선폭이 상대적으로 넓은 어드레스 전극의 개수를 복수개로 설정한 것이다.
상기와 같이, 패널의 외곽영역의 어드레스 전극(213)의 선폭을 패널의 중앙영역의 어드레스 전극(213)의 선폭보다 넓게 하는 이유에 대해 살펴보면 아래와 같다.
플라즈마 디스플레이 패널의 제조공정은 불순가스의 배기공정 및 방전가스의 주입공정을 포함할 수 있다.
전면기판(201)과 후면기판(211)의 합착 이후에 전면기판(201)과 후면기판(211)의 사이공간에 잔존하는 불순가스를 진공펌프 등의 배기 수단을 이용하여 외부로 배출시킬 수 있다. 이를 불순가스의 배기공정이라 할 수 있다.
이후, 전면기판(201)과 후면기판(211)의 사이공간에 방전가스를 주입할 수 있다. 이를 방전가스의 주입공정이라 할 수 있다.
상기 배기공정에서는 배기 수단이 연결되는 위치, 즉 배기홀(Exhaust Hole)의 위치에 따라 불순가스의 배기 정도가 차이가 날 수 있다. 예를 들면, 패널의 외곽영역에서는 구조적 특성으로 인해 불순가스가 잔존할 가능성이 패널의 중앙영역에 비해 크다. 또한, 패널의 코너부분에서는 불순가스가 잔존할 가능성이 더욱 크다.
또한, 패널의 위치에 따라 주입공정에서 주입되는 방전가스의 균일도가 달라질 수 있다. 예를 들면, 패널의 중앙영역에서는 방전가스의 순환이 용이하기 때문에 방전가스의 균일도가 상대적으로 높다. 반면에, 패널의 외곽영역에서는 폐쇄적인 구조적 특성으로 인해 방전가스의 균일도가 패널의 중앙영역에 비해 상대적으로 낮을 수 있다.
이에 따라, 패널의 외곽영역에 배치되는 방전셀에서는 방전이 불안정해지는 현상이 발생할 수 있으며, 심지어는 패널의 외곽영역에 배치되는 방전셀이 미점등되는 등의 현상이 발생할 수 있다.
반면에, 본 발명과 같이 패널의 외곽영역에 배치되는 어드레스 전극의 선폭을 패널의 중앙영역에 배치되는 어드레스 전극의 선폭보다 넓게 하면 외곽영역에 배치되는 방전셀에서 방전을 안정시킬 수 있다.
한편, 도 7과 같이 패널의 외곽영역에 배치되는 어드레스 전극의 선폭을 중앙영역에 비해 넓게 하기 위해 패널의 외곽영역에 배치되는 어드레스 전극이 소정의 패턴을 갖도록 하는 것이 가능하다. 예를 들면, 도 7과 같이 패널의 외곽영역에 배치되는 제 2 어드레스 전극(213b)은 패널의 중앙영역에 배치되는 제 1 어드레스 전극(213a)의 선폭보다 넓은 선폭을 갖는 부분(213b-2)을 포함할 수 있다. 다르게 표현하면, 패널의 외곽영역에 배치되는 제 2 어드레스 전극(213b)은 제 10 부분(213b-1)과 제 20 부분(213b-2)을 포함하고, 여기서 제 20 부분(213b-2)의 선폭(W10)은 제 10 부분(213b-1)의 선폭(W20)보다 크며 아울러 제 20 부분(213b-2)의 선폭(W10)은 패널의 중앙영역에 배치되는 제 1 어드레스 전극(213a)의 선폭보다 넓은 선폭보다 넓을 수 있는 것이다.
또는, 도 8과 같이, 패널의 외곽영역에 배치되는 제 2 어드레스 전극(213b)의 두께(T2)를 패널의 중앙영역에 배치되는 제 1 어드레스 전극(213a)의 두께(T1)보다 두껍게 할 수 있다.
이처럼, 패널의 위치에 따라 어드레스 전극(213)의 두께를 조절하는 경우에도 선폭을 조절하는 경우도 실질적으로 동일한 효과를 획득할 수 있다. 도 8과 같이, 패널의 외곽영역에 배치되는 어드레스 전극(213)의 두께를 상대적으로 두껍게 하는 구성은 패널의 외곽영역에 배치되는 어드레스 전극(213)의 선폭을 상대적으로 넓게 하는 구성에 대응될 수 있다. 다만, 이하에서는 설명의 편의를 위해 주로 패널의 외곽영역에 배치되는 어드레스 전극(213)의 선폭을 상대적으로 넓게 하는 구성에 초점을 맞추어 설명한다.
도 9를 살펴보면, 패널의 수직방향, 즉 어드레스 전극(213)과 나란한 방향으로 외곽영역의 어드레스 전극의 선폭은 중앙영역의 어드레스 전극의 선폭보다 넓을 수 있다. 예를 들면, 도 10과 같이 복수의 어드레스 전극(213) 중 적어도 하나는 제 1 부분(P1) 및 제 1 부분(P1)보다 선폭이 넓으며 제 1 부분(P1)의 외곽에 배치되는 제 2 부분(P2)을 포함할 수 있다. 여기서, 제 2 부분(P2)은 패널의 수직방향으로 최외곽 방전셀과 중첩되는 영역에 배치될 수 있다. 또는, 제 2 부분(P2)은 패널의 수직방향으로 외곽에 배치되는 복수의 방전셀과 중첩되는 것이 가능하다.
이처럼, 패널의 수직방향으로 어드레스 전극(213)의 선폭을 조절하는 경우에도 패널의 외곽영역의 방전셀의 방전을 안정시키는 것이 가능하다.
또한, 도 11과 같이, 패널의 수직방향으로 외곽영역에 배치되는 어드레스 전극(213)의 제 2 부분(P2)의 선폭을 제 1 부분(P1)의 선폭에 비해 넓게 하기 위해 제 2 부분(P2)이 소정의 패턴을 갖도록 하는 것이 가능하다. 예를 들면, 도 11과 같이 패널의 수직방향으로 외곽영역에 배치되는 어드레스 전극(213)의 제 2 부분(P2)은 패널의 중앙영역에 배치되는 어드레스 전극(213)의 제 1 부분(P1)의 선폭(W11)보다 넓은 선폭(W21)을 갖는 부분을 포함할 수 있다.
다르게 표현하면, 패널의 수직방향으로 외곽영역에서는 어드레스 전극(213)에 소정의 패턴이 형성되고 중앙영역에서는 어드레스 전극(213)은 스트라이프(Stripe) 형상을 갖는 것이다.
또는, 도 12를 살펴보면, 패널의 수직방향으로 어드레스 전극(213)은 제 1 두께(T11)를 갖는 제 1 부분(P1)과 제 1 두께(T11)보다 두꺼운 제 2 두께(T21)를 갖으며 제 1 부분(P1)보다 외곽에 배치되는 제 2 부분(P2)을 포함할 수 있다. 이는, 패널의 수직방향으로 어드레스 전극(213)의 선폭을 조절하는 구성에 대응될 수 있기 때문에 이에 대한 상세한 설명은 생략한다.
또는, 도 13 내지 도 14와 같이 패널의 수직방향(어드레스 전극과 나란한 방향) 및 수평방향(어드레스 전극과 교차하는 방향)으로 어드레스 전극(213)을 조절하는 것이 가능하다. 바람직하게는, 어드레스 전극(213)과 나란한 방향으로 어드레스 전극(213)의 폭은 패널의 외곽영역에서 패널의 중앙영역보다 넓고, 어드레스 전극(213)과 교차하는 방향으로 어드레스 전극(213)의 폭은 패널의 외곽영역에서 패널의 중앙영역보다 넓을 수 있다.
예를 들어, 도 13과 같이 패널의 수평방향으로 외곽영역에 제 2 어드레스 전극(213b)이 배치되고 중앙영역에 제 1 어드레스 전극(213a)이 배치되는 경우를 가정하여 보자.
이러한 경우, 제 1 어드레스 전극(213a)은 제 1 부분(P1)과 제 1 부분(P1)의 외곽에 배치되는 제 2 부분(P2)을 포함할 수 있다. 여기서, 제 2 부분(P2)의 폭(W21)은 제 1 부분(P1)의 폭(W11)보다 클 수 있다.
또한, 제 2 어드레스 전극(213b)의 선폭(W2)은 제 1 어드레스 전극(213a)의 제 1 부분(P1)의 폭(W11)보다 클 수 있다. 아울러, 제 2 어드레스 전극(213b)의 선폭(W2)은 제 1 어드레스 전극(213a)의 제 2 부분(P2)의 폭(W21)과 실질적으로 동일할 수 있다.
이러한 경우, 패널의 수직방향 및 수평방향으로 외곽영역에 배치되는 방전셀에서 방전을 안정시킬 수 있다.
도 13의 경우를 다르게 표현하면, 도 14와 같이 패널의 중앙영역(A1)에서 어드레스 전극(213)의 선폭은 패널의 외곽영역(A2)에서의 어드레스 전극(213)의 선폭보다 큰 것으로 볼 수 있다. 여기서, 외곽영역(A2)에는 적어도 최외곽 방전셀이 배치될 수 있다.
도 15 내지 도 21은 멀티 플라즈마 디스플레이 패널에 대해 설명하기 위한 도면이다. 이하에서는 이상에서 상세히 설명한 부분의 설명은 생략한다. 예를 들면, 앞선 도 1 내지 도 14에서 상세히 설명한 플라즈마 디스플레이 패널의 특징들은 모두 이하의 멀티 플라즈마 디스플레이 패널에 적용될 수 있는 것이다.
도 15를 살펴보면, (a)와 같이 멀티 플라즈마 디스플레이 패널(10)은 서로 인접하게 배치되는 복수의 플라즈마 디스플레이 패널(100, 110, 120, 130)을 포함할 수 있다.
복수의 플라즈마 디스플레이 패널(100~130) 중 제 1 패널(100)에는 제 1-1 구동부(101)와 제 1-2 구동부(102)가 구동신호를 공급할 수 있다. 여기서, 제 1-1 구동부(101)와 제 1-2 구동부(102)는 하나의 통합 구동부로 병합될 수 있다.
또한, 제 2 패널(110)에는 제 2-1 구동부(111)와 제 2-2 구동부(112)가 구동신호를 공급할 수 있다.
상기와 같이, 각각의 플라즈마 디스플레이 패널(100, 110, 120, 130)에는 서로 다른 구동부가 각각 구동신호를 공급하도록 설정하는 것이 가능하다.
예를 들면, 도 18과 같이 본 발명에 따른 멀티 플라즈마 디스플레이 장치에서는 제 1 패널(100)의 후면, 즉 제 1 패널(100)의 후면기판의 후면에 제 1 메인 프레임(2700)이 배치되고, 제 2 패널(110)의 후면에는 제 2 메인 프레임(2710)이 배치되고, 제 3 패널(120)의 후면에는 제 3 메인 프레임(2720)이 배치되고, 제 4 패널(130)의 후면에는 제 4 메인 프레임(2730)이 배치될 수 있다.
제 1, 2, 3, 4 메인 프레임(2700~2730)에는 제 1, 2, 3, 4 패널(100~130)에 구동신호를 공급하기 위한 구동보드(101~132)가 배치될 수 있다.
또한, 인접하는 두 개의 플라즈마 디스플레이 패널의 사이에는 Seam부(140, 150)가 형성될 수 있다. 이러한 Seam부(140, 150)를 인접하는 두 개의 플라즈마 디스플레이 패널의 사이 영역이라고 할 수 있다.
멀티 플라즈마 디스플레이 장치(10)는 개별 플라즈마 디스플레이 패널(100~130)들을 인접하게 배치하여 영상을 구현하기 때문에 인접하는 두 개의 플라즈마 디스플레이 패널(100~130)의 사이에는 Seam(140, 150)부가 형성될 수 있다.
멀티 플라즈마 디스플레이 패널의 제조공정을 살펴보면 아래와 같다.
먼저, 도 16의 (a)와 같이, 후면기판(211)의 가장자리에 실층(400)층을 형성할 수 있다.
여기서는, 후면기판(211)에 실층(400)을 형성하는 경우만을 도시하고 있지만, 전면기판(201) 및 후면기판(211) 중 적어도 하나에 실층(400)을 형성하는 것이 가능한 것이다.
이후, 도 16의 (b)와 같이 전면기판(201)과 후면기판(211)을 합착할 수 있다.
이후, 도 16의 (c)와 같이 배기홀(200)에 배기팁(Exhaust Tip, 220)을 연결하고, 이러한 배기팁(220)에 배기펌프(230)를 연결할 수 있다. 아울러, 배기펌프(230)를 이용하여 전면 기판(201)과 후면 기판(211) 사이의 방전 공간에 잔존하는 불순가스를 외부로 배출시킬 수 있고, 아울러 아르곤(Ar), 네온(Ne), 크세논(Xe) 등의 방전가스를 방전 공간에 주입할 수 있다.
이후, 도 17의 (a)와 같이 소정의 커팅라인(Cutting Line, CL)에 따라 실층(400)의 외곽의 전면기판(201)과 후면기판(211)을 절단할 수 있다. 바람직하게는, 실층(400)의 외곽부분을 절단할 때, 실층(400)의 일부도 함께 절단할 수 있다. 이러한 경우, 도 17의 (b)와 같이 영상이 표시되지 않는 부분의 크기를 줄여 베젤(Bezel) 영역의 크기를 줄일 수 있다.
도 19를 살펴보면, 수평방향, 즉 어드레스 전극(213)과 교차하는 방향으로 인접한 두 개의 패널(①, ②)의 경계영역(BA)에 배치되는 어드레스 전극(213)의 선폭은 각각의 패널(①, ②)의 중앙영역에 배치되는 어드레스 전극(213)의 선폭보다 클 수 있다.
다르게 표현하면, 멀티 플라즈마 디스플레이 패널은 인접한 제 1 패널(①)과 제 2 패널(②)을 포함하는 경우, 제 1 패널(①)의 제 1 영역에서의 어드레스 전극(213aA)의 선폭은 제 1 영역보다 제 2 패널(②)에 근접한 제 2 영역에서의 어드레스 전극(213bA)의 선폭보다 작을 수 있다.
또한, 제 2 패널(②)의 제 3 영역에서의 어드레스 전극(213aB)의 선폭은 제 3 영역보다 제 1 패널(①)에 근접한 제 4 영역에서의 어드레스 전극(213bB)의 선폭보다 작을 수 있다.
여기서, 제 2 영역에는 적어도 제 1 패널(①)의 최외곽 방전셀이 배치되고, 제 4 영역에는 적어도 제 2 패널(②)의 최외곽 방전셀이 배치될 수 있다.
멀티 플라즈마 디스플레이 패널에서 인접하는 두 개의 패널의 사이의 Seam부는 멀티 플라즈마 디스플레이 패널의 영상의 화질을 저하시키는 원인이 될 수 있다. 이에 따라, 멀티 플라즈마 디스플레이 패널에서는 Seam부의 폭을 작게 하기 위해 두 개의 패널 사이의 경계영역(BA)에서 최외곽 방전셀의 외곽 영역의 크기를 작게 한다.
한편, 두 개의 패널 사이의 경계영역(BA)에서 최외곽 방전셀의 외곽 영역의 크기를 작게 하는 경우에는 경계부분(BA)에 불순가스가 잔존할 가능성이 더욱 증가하게 됨으로써 경계영역(BA)에 배치되는 방전셀에서 방전이 불안정해져 미점등 현상이 발생할 가능성이 크게 증가할 수 있다. 이러한 경우, 두 개의 패널에 구현되는 영상이 불연속적으로 보이게 됨으로써 멀티 플라즈마 디스플레이 패널에 구현되는 영상의 화질이 악화될 수 있다.
반면에, 도 19와 같이 인접하는 두 개의 패널(①, ②)의 경계영역(BA)에 배치되는 어드레스 전극(213)의 선폭을 각각의 패널(①, ②)의 중앙영역에 배치되는 어드레스 전극(213)의 선폭보다 크게 하는 경우에는 경계부분(BA)에서 방전을 안정시킴으로써 인접하는 두 개의 패널(①, ②)에 구현되는 영상이 보다 자연스럽게 보이도록 할 수 있다. 이에 따라, 멀티 디스플레이 장치가 구현하는 영상의 화질을 향상시킬 수 있는 것이다.
따라서 앞선 도 1 내지 도 14에서 상세히 설명한 플라즈마 디스플레이 패널은 멀티 플라즈마 디스플레이 패널에 적용하는 것이 바람직할 수 있는 것이다. 도 1 내지 도 14의 내용은 이미 상세히 설명하였으므로 더 이상의 설명은 생략한다.
도 20을 살펴보면, 수직방향, 즉 어드레스 전극(213)과 나란한 방향으로 인접한 두 개의 패널(①, ②)의 경계영역(BA)에서의 어드레스 전극(213)의 선폭은 각각의 패널(①, ②)의 중앙영역에서의 어드레스 전극(213)의 선폭보다 클 수 있다. 이러한 경우에도 멀티 플라즈마 디스플레이 패널에 구현되는 영상의 화질을 향상시키는 것이 가능하다.
또는, 수직방향 및 수평방향으로 두 개의 패널의 경계영역에서 어드레스 전극(213)의 폭을 각각의 패널의 중앙영역에서의 어드레스 전극(213)의 폭보다 크게 하는 것이 가능하다.
예를 들어, 도 21과 같이 멀티 플라즈마 디스플레이 패널이 제 1 패널(①), 제 1 패널(①)과 인접하게 배치되는 제 2 패널(②), 제 1 패널(①)과 인접하게 배치되는 제 3 패널(③) 및 제 2 패널(②) 및 제 3 패널(③)과 인접하게 배치되는 제 4 패널(④)을 포함하는 경우를 가정하여 보자.
이러한 경우, 제 1 패널(①)의 복수의 어드레스 전극(213) 중 제 1 어드레스 전극(213a)은 제 1 부분(P1) 및 제 1 부분(P1)보다 선폭이 넓으며 제 1 부분(P1)보다 제 3 패널(③)에 근접한 제 2 부분(P2)을 포함할 수 있다.
또한, 제 1 패널(①)의 복수의 어드레스 전극(213) 중 제 2 어드레스 전극(213b)은 제 1 어드레스 전극(213a)보다 제 2 패널(②)에 근접하게 배치되고, 제 2 어드레스 전극(213b)의 최소 선폭은 제 1 어드레스 전극(213a)의 제 1 부분(P1)의 선폭보다 넓을 수 있다. 여기서, 제 2 어드레스 전극(213b)은 제 1 패널(①)의 복수의 방전셀 중 제 2 패널(②)을 향하는 방향으로 최외곽 방전셀과 중첩되는 영역에 배치될 수 있다. 또한, 제 1 어드레스 전극(213a)의 제 2 부분(P2)은 제 1 패널(①)의 복수의 방전셀 중 제 3 패널(③)을 향하는 방향으로 최외곽 방전셀과 중첩되는 영역에 배치될 수 있다. 이러한 구성은 제 2, 3, 4 패널(②, ③, ④)에도 각각 적용될 수 있다.
또한, 도시하지는 않았지만 도 19 내지 도 21에서 어드레스 전극(213)의 선폭을 조절하는 대신에 어드레스 전극(213)의 두께를 조절하는 구성을 적용하는 것이 가능하다.
예를 들면, 멀티 플라즈마 디스플레이 패널이 인접하는 제 1 패널과 제 2 패널을 포함하는 경우, 제 1 패널의 제 1 영역에서의 어드레스 전극(213)의 두께는 제 1 영역보다 제 2 패널에 근접한 제 2 영역에서의 어드레스 전극(213)의 두께보다 얇고, 제 2 패널의 제 3 영역에서의 어드레스 전극(213)의 두께는 제 3 영역보다 제 1 패널에 근접한 제 4 영역에서의 어드레스 전극(213)의 두께보다 얇을 수 있다. 이에 대해서는 앞서 상세히 설명하였으므로 중복되는 설명은 생략한다.
이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.

Claims (15)

  1. 복수의 전면 전극이 배치되는 전면기판;
    복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판; 및
    상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽;
    을 포함하고,
    패널의 제 1 영역에서의 상기 어드레스 전극의 선폭은 상기 제 1 영역 외곽의 제 2 영역에서의 상기 어드레스 전극의 선폭보다 작은 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 제 2 영역에는 적어도 최외곽 방전셀이 배치되는 플라즈마 디스플레이 패널.
  3. 복수의 전면 전극이 배치되는 전면기판;
    복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판; 및
    상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽;
    을 포함하고,
    복수의 상기 어드레스 전극 중 적어도 하나는
    제 1 부분; 및
    상기 제 1 부분보다 선폭이 넓으며 상기 제 1 부분의 외곽에 배치되는 제 2 부분;
    을 포함하는 플라즈마 디스플레이 패널.
  4. 제 3 항에 있어서,
    상기 제 2 부분은 상기 어드레스 전극과 나란한 방향으로 적어도 최외곽 방전셀과 중첩되는 영역에 배치되는 플라즈마 디스플레이 패널.
  5. 복수의 전면 전극이 배치되는 전면기판;
    복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판; 및
    상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽;
    을 포함하고,
    복수의 상기 어드레스 전극 중 제 1 어드레스 전극의 선폭은 제 2 어드레스 전극의 선폭보다 작고, 상기 어드레스 전극과 교차하는 방향으로 제 2 어드레스 전극은 상기 제 1 어드레스 전극의 외곽에 배치되는 플라즈마 디스플레이 패널.
  6. 제 5 항에 있어서,
    상기 제 2 어드레스 전극은 상기 어드레스 전극과 교차하는 방향으로 적어도 최외곽 방전셀과 중첩되는 영역에 배치되는 플라즈마 디스플레이 패널.
  7. 복수의 전면 전극이 배치되는 전면기판;
    복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판; 및
    상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽;
    을 포함하고,
    상기 어드레스 전극과 나란한 방향으로 상기 어드레스 전극의 폭은 패널의 외곽영역에서 패널의 중앙영역보다 넓고, 상기 어드레스 전극과 교차하는 방향으로 상기 어드레스 전극의 폭은 패널의 외곽영역에서 패널의 중앙영역보다 넓은 플라즈마 디스플레이 패널.
  8. 제 1 패널; 및
    상기 제 1 패널과 인접하게 배치되는 제 2 패널;
    을 포함하고,
    상기 제 1 패널과 상기 제 2 패널은 각각
    복수의 전면 전극이 배치되는 전면기판;
    복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판; 및
    상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽;
    을 포함하고,
    상기 제 1 패널의 제 1 영역에서의 상기 어드레스 전극의 선폭은 상기 제 1 영역보다 상기 제 2 패널에 근접한 제 2 영역에서의 상기 어드레스 전극의 선폭보다 작고,
    상기 제 2 패널의 제 3 영역에서의 상기 어드레스 전극의 선폭은 상기 제 3 영역보다 상기 제 1 패널에 근접한 제 4 영역에서의 상기 어드레스 전극의 선폭보다 작은 멀티 플라즈마 디스플레이 패널.
  9. 제 8 항에 있어서,
    상기 제 2 영역에는 적어도 상기 제 1 패널의 최외곽 방전셀이 배치되고,
    상기 제 4 영역에는 적어도 상기 제 2 패널의 최외곽 방전셀이 배치되는 멀티 플라즈마 디스플레이 패널.
  10. 인접하게 배치되는 복수의 플라즈마 디스플레이 패널을 포함하는 멀티 플라즈마 디스플레이 패널에 있어서,
    복수의 상기 플라즈마 디스플레이 패널은 각각
    복수의 전면 전극이 배치되는 전면기판;
    복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판; 및
    상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽;
    을 포함하고,
    임의의 두 개의 플라즈마 디스플레이 패널의 경계부분에서의 상기 어드레스 전극의 선폭은 다른 부분에서의 상기 어드레스 전극의 선폭보다 넓은 멀티 플라즈마 디스플레이 패널.
  11. 제 1 패널;
    상기 제 1 패널과 인접하게 배치되는 제 2 패널;
    상기 제 1 패널과 인접하게 배치되는 제 3 패널; 및
    상기 제 2 패널 및 상기 제 3 패널과 인접하게 배치되는 제 4 패널;
    을 포함하고,
    상기 제 1 패널, 상기 제 2 패널, 상기 제 3 패널 및 상기 제 4 패널은 각각
    복수의 전면 전극이 배치되는 전면기판;
    복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판; 및
    상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽;
    을 포함하고,
    상기 제 1 패널의 복수의 상기 어드레스 전극 중 제 1 어드레스 전극은
    제 1 부분; 및
    상기 제 1 부분보다 선폭이 넓으며 상기 제 1 부분보다 상기 제 3 패널에 근접한 제 2 부분;
    을 포함하고,
    상기 제 1 패널의 복수의 상기 어드레스 전극 중 제 2 어드레스 전극은 상기 제 1 어드레스 전극보다 상기 제 2 패널에 근접하게 배치되고,
    상기 제 2 어드레스 전극의 최소 선폭은 상기 제 1 어드레스 전극의 상기 제 1 부분의 선폭보다 넓은 멀티 플라즈마 디스플레이 패널.
  12. 제 11 항에 있어서,
    상기 제 2 어드레스 전극은 상기 제 1 패널의 복수의 방전셀 중 상기 제 2 패널을 향하는 방향으로 최외곽 방전셀과 중첩되는 영역에 배치되는 멀티 플라즈마 디스플레이 패널.
  13. 제 11 항에 있어서,
    상기 제 1 어드레스 전극의 상기 제 2 부분은 제 1 패널의 복수의 방전셀 중 상기 제 3 패널을 향하는 방향으로 최외곽 방전셀과 중첩되는 영역에 배치되는 멀티 플라즈마 디스플레이 패널.
  14. 복수의 전면 전극이 배치되는 전면기판;
    복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판; 및
    상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽;
    을 포함하고,
    패널의 제 1 영역에서의 상기 어드레스 전극의 두께는 상기 제 1 영역 외곽의 제 2 영역에서의 상기 어드레스 전극의 두께보다 얇은 플라즈마 디스플레이 패널.
  15. 제 1 패널; 및
    상기 제 1 패널과 인접하게 배치되는 제 2 패널;
    을 포함하고,
    상기 제 1 패널과 상기 제 2 패널은 각각
    복수의 전면 전극이 배치되는 전면기판;
    복수의 상기 전면 전극과 교차하는 복수의 어드레스 전극이 배치되는 후면기판; 및
    상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽;
    을 포함하고,
    상기 제 1 패널의 제 1 영역에서의 상기 어드레스 전극의 두께는 상기 제 1 영역보다 상기 제 2 패널에 근접한 제 2 영역에서의 상기 어드레스 전극의 두께보다 얇고,
    상기 제 2 패널의 제 3 영역에서의 상기 어드레스 전극의 두께는 상기 제 3 영역보다 상기 제 1 패널에 근접한 제 4 영역에서의 상기 어드레스 전극의 두께보다 얇은 멀티 플라즈마 디스플레이 패널.
KR1020100002312A 2010-01-11 2010-01-11 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널 KR20110082361A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020100002312A KR20110082361A (ko) 2010-01-11 2010-01-11 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
US12/985,516 US8471468B2 (en) 2010-01-11 2011-01-06 Plasma display panel and multi plasma display panel
CN201110008114.7A CN102122597B (zh) 2010-01-11 2011-01-11 等离子体显示面板和多等离子体显示面板
EP11000160.9A EP2343724B1 (en) 2010-01-11 2011-01-11 Plasma display panel and multi display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100002312A KR20110082361A (ko) 2010-01-11 2010-01-11 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR20110082361A true KR20110082361A (ko) 2011-07-19

Family

ID=44920402

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100002312A KR20110082361A (ko) 2010-01-11 2010-01-11 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR20110082361A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170026878A (ko) * 2015-08-31 2017-03-09 엘지디스플레이 주식회사 멀티비전 및 그의 구동방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170026878A (ko) * 2015-08-31 2017-03-09 엘지디스플레이 주식회사 멀티비전 및 그의 구동방법

Similar Documents

Publication Publication Date Title
KR20110082361A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
US8624492B2 (en) Plasma display panel and multi-plasma display panel
JP2005056850A (ja) プラズマディスプレイパネルとその駆動方法及び装置
EP2343724B1 (en) Plasma display panel and multi display panel
KR20110083920A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
US8222816B2 (en) Multi plasma display panel
KR20110054394A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR20110128561A (ko) 플라즈마 디스플레이 패널 및 이를 이용한 플라즈마 디스플레이 어레이
KR20110109386A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR100660247B1 (ko) 플라즈마 디스플레이 패널 세트
KR20120080310A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR20110054395A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR20110119163A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR100659349B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR20110056833A (ko) 플라즈마 디스플레이 패널, 그의 제조방법 및 멀티 플라즈마 디스플레이 패널
KR100793061B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR20110041845A (ko) 멀티 플라즈마 디스플레이 장치
KR20110119004A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR20110121229A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR20110080773A (ko) 입체 플라즈마 디스플레이 장치
KR20100056030A (ko) 플라즈마 디스플레이 장치
KR20100049234A (ko) 플라즈마 디스플레이 패널 및 플라즈마 디스플레이 장치
KR20120019937A (ko) 플라즈마 디스플레이 패널, 플라즈마 디스플레이 장치, 멀티 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 장치
KR20110035020A (ko) 멀티 플라즈마 디스플레이 장치
KR20110056832A (ko) 플라즈마 디스플레이 패널, 그의 제조방법 및 멀티 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application