KR20110054395A - 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20110054395A
KR20110054395A KR1020090111017A KR20090111017A KR20110054395A KR 20110054395 A KR20110054395 A KR 20110054395A KR 1020090111017 A KR1020090111017 A KR 1020090111017A KR 20090111017 A KR20090111017 A KR 20090111017A KR 20110054395 A KR20110054395 A KR 20110054395A
Authority
KR
South Korea
Prior art keywords
discharge cell
exhaust hole
electrode
discharge
partition wall
Prior art date
Application number
KR1020090111017A
Other languages
English (en)
Inventor
이수면
김경태
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020090111017A priority Critical patent/KR20110054395A/ko
Priority to US12/638,367 priority patent/US8222816B2/en
Priority to EP09015491A priority patent/EP2323157A3/en
Priority to CN2010101153788A priority patent/CN102064067A/zh
Publication of KR20110054395A publication Critical patent/KR20110054395A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/42Fluorescent layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/54Means for exhausting the gas

Abstract

본 발명은 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은 제 1 전극이 배치되는 전면기판, 상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면기판, 상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽 및 상기 후면기판에 형성되는 배기홀(Exhaust Hole)을 포함하고, 상기 배기홀은 인접하는 적어도 두 개의 방전셀과 공통 중첩(Overlap)되는 영역에 형성될 수 있다.

Description

플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널{Plasma Display Panel and Multi Plasma Display Panel}
본 발명은 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널은 격벽으로 구획된 방전 셀(Cell) 내에 형성된 형광체 층을 포함하고, 아울러 복수의 전극(Electrode)을 포함한다.
플라즈마 디스플레이 패널의 전극에 구동 신호를 공급하면, 방전 셀 내에서는 공급되는 구동 신호에 의해 방전이 발생한다. 여기서, 방전 셀 내에서 구동 신호에 의해 방전이 될 때, 방전 셀 내에 충진 되어 있는 방전 가스가 진공자외선(Vacuum Ultraviolet rays)을 발생하고, 이러한 진공 자외선이 방전 셀 내에 형성된 형광체를 발광시켜 가시 광을 발생시킨다. 이러한 가시 광에 의해 플라즈마 디스플레이 패널의 화면상에 영상이 표시된다.
본 발명은 배기홀(Exhaust Hole)의 형성위치를 변경한 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
본 발명에 따른 플라즈마 디스플레이 패널은 제 1 전극이 배치되는 전면기판, 상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면기판, 상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽 및 상기 후면기판에 형성되는 배기홀(Exhaust Hole)을 포함하고, 상기 배기홀은 인접하는 적어도 두 개의 방전셀과 공통 중첩(Overlap)되는 영역에 형성될 수 있다.
또한, 상기 배기홀은 유효 영역(Active area)에 형성될 수 있다.
또한, 상기 배기홀은 복수의 방전셀 중 최외곽 방전셀 및 상기 최외곽 방전셀과 인접하는 방전셀과 공통 중첩되는 영역에 형성될 수 있다.
또한, 복수의 상기 방전셀은 서로 인접하게 배치되는 제 1 방전셀과 제 2 방전셀을 포함하고, 상기 배기홀은 상기 제 1 방전셀 및 상기 제 2 방전셀과 공통 중첩되는 영역에 형성될 수 있다.
또한, 상기 제 1 방전셀과 상기 제 2 방전셀의 사이에 배치되는 상기 격벽은 상기 배기홀을 사이에 두고 분할될 수 있다.
또한, 상기 제 1 방전셀과 상기 제 2 방전셀 중 적어도 하나에는 형광체층이 배치될 수 있다.
또한, 상기 제 1 전극과 나란한 방향으로 상기 배기홀의 직경은 상기 제 1 방전셀 및 상기 제 2 방전셀의 폭보다 클 수 있다.
또한, 상기 격벽은 상기 제 1 전극과 나란한 제 1 격벽과, 상기 제 1 격벽과 교차하는 제 2 격벽을 포함하고, 상기 제 2 전극과 나란한 방향으로 상기 배기홀의 직경은 상기 제 2 방전셀 및 상기 제 2 방전셀의 폭보다 작을 수 있다.
또한, 상기 제 2 전극은 상기 제 1 방전셀 및 상기 제 2 방전셀 중 적어도 하나에서 상기 배기홀과 반대방향으로 볼록한 부분을 포함할 수 있다.
또한, 본 발명에 따른 다른 플라즈마 디스플레이 패널은 제 1 전극이 배치되는 전면기판, 상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면기판, 상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽 및 상기 후면기판에 형성되는 배기홀(Exhaust Hole)을 포함하고, 상기 배기홀은 인접하는 적어도 두 개의 방전셀의 사이 영역에 형성될 수 있다.
또한, 본 발명에 따른 또 다른 플라즈마 디스플레이 패널은 제 1 전극이 배치되는 전면기판, 상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면기판, 상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽 및 상기 후면기판에 형성되는 배기홀(Exhaust Hole)을 포함하고, 상기 격벽은 상기 제 1 전극과 나란한 제 1 격벽과, 상기 제 1 격벽과 교차하는 제 2 격벽을 포함하고, 상기 배기홀은 상기 제 1 격벽과 상기 제 2 격벽이 교차하는 영역에 형성될 수 있다.
또한, 상기 배기홀은 복수개일 수 있다.
또한, 상기 배기홀과 인접하는 복수의 방전셀 중 적어도 하나의 크기는 상기 배기홀과 인접하지 않는 복수의 방전셀 중 적어도 하나의 크기보다 작을 수 있다.
또한, 상기 제 1 전극과 나란한 방향으로 상기 배기홀의 직경은 상기 방전셀의 폭보다 작을 수 있다.
또한, 본 발명에 따른 멀티 플라즈마 디스플레이 패널은 인접하게 배치되는 복수의 플라즈마 디스플레이 패널을 포함하는 멀티 플라즈마 디스플레이 패널에 있어서, 복수의 상기 플라즈마 디스플레이 패널은 각각 제 1 전극이 배치되는 전면기판, 상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면기판, 상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽 및 상기 후면기판에 형성되는 배기홀(Exhaust Hole)을 포함하고, 상기 배기홀은 적어도 두 개의 방전셀과 공통 중첩(Overlap)되는 영역에 형성될 수 있다.
또한, 복수의 상기 플라즈마 디스플레이 패널은 서로 인접하게 배치되는 제 1 패널 및 제 2 패널을 포함하고, 상기 제 1 패널의 복수의 방전셀 중 상기 제 2 패널과 인접한 최외곽 방전셀 및 상기 최외곽 방전셀과 인접하는 방전셀과 공통 중첩되는 영역에 상기 배기홀이 형성되고, 상기 제 2 패널의 복수의 방전셀 중 상기 제 1 패널과 인접한 최외곽 방전셀 및 상기 최외곽 방전셀과 인접하는 방전셀과 공통 중첩되는 영역에 상기 배기홀이 형성될 수 있다.
또한, 복수의 상기 방전셀은 서로 인접하게 배치되는 제 1 방전셀과 제 2 방전셀을 포함하고, 상기 배기홀은 상기 제 1 방전셀 및 상기 제 2 방전셀과 공통 중첩되는 영역에 형성되고, 상기 제 1 방전셀과 상기 제 2 방전셀의 사이에 배치되는 상기 격벽은 상기 배기홀을 사이에 두고 분할될 수 있다.
또한, 상기 제 1 전극과 나란한 방향으로 상기 배기홀의 직경은 상기 제 1 방전셀 및 상기 제 2 방전셀의 폭보다 클 수 있다.
또한, 본 발명에 따른 다른 멀티 플라즈마 디스플레이 패널은 인접하게 배치되는 복수의 플라즈마 디스플레이 패널을 포함하는 멀티 플라즈마 디스플레이 패널에 있어서, 복수의 상기 플라즈마 디스플레이 패널은 각각 제 1 전극이 배치되는 전면기판, 상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면기판, 상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽 및 상기 후면기판에 형성되는 배기홀(Exhaust Hole)을 포함하고, 상기 배기홀은 적어도 두 개의 방전셀의 사이 영역에 형성될 수 있다.
또한, 본 발명에 따른 또 다른 멀티 플라즈마 디스플레이 패널은 인접하게 배치되는 복수의 플라즈마 디스플레이 패널을 포함하는 멀티 플라즈마 디스플레이 패널에 있어서, 복수의 상기 플라즈마 디스플레이 패널은 각각 제 1 전극이 배치되는 전면기판, 상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면기판, 상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽 및 상기 후면기판에 형성되는 배기홀(Exhaust Hole)을 포함하고, 상기 격벽은 상기 제 1 전극과 나란한 제 1 격벽과, 상기 제 1 격벽과 교차하는 제 2 격벽을 포함하고, 상기 배기홀은 상기 제 1 격벽과 상기 제 2 격벽이 교차하는 영역에 형성될 수 있다.
본 발명에 따른 플라즈마 디스플레이 패널 및 멀티 디스플레이 패널은 적어도 두 개의 방전셀의 사이 영역에 배기홀을 형성함으로써 베젤(Bezel) 영역의 크기 를 줄이고 배기 효율을 향상시키는 효과가 있다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 플라즈마 디스플레이 패널 및 멀티 디스플레이 패널에 대해 상세히 설명하기로 한다.
도 1 내지 도 3은 플라즈마 디스플레이 패널의 구조 및 구동방법에 대해 설명하기 위한 도면이다.
플라즈마 디스플레이 패널은 복수의 서브필드(Subfield)를 포함하는 프레임(Frame)으로 영상을 구현할 수 있다.
자세하게는, 도 1과 같이 플라즈마 디스플레이 패널은 복수의 제 1 전극(202(Y), 203(Z))과 교차하는 복수의 제 2 전극(213, X)이 형성되는 후면 기판(211)을 포함할 수 있다.
여기서, 제 1 전극(202, 203)은 서로 나란한 스캔 전극(202, Y)과 서스테인 전극(203, Z)을 포함할 수 있고, 제 2 전극(211)은 어드레스 전극이라고 할 수 있다.
스캔 전극(202, Y)과 서스테인 전극(203, Z)이 형성된 전면 기판(201)에는 스캔 전극(202, Y) 및 서스테인 전극(203, Z)의 방전 전류를 제한하며 스캔 전극(202, Y)과 서스테인 전극(203, Z) 간을 절연시키는 상부 유전체 층(204)이 배치될 수 있다.
상부 유전체 층(204)이 형성된 전면 기판(201)에는 방전 조건을 용이하게 하기 위한 보호 층(205)이 형성될 수 있다. 이러한 보호 층(205)은 2차 전자 방출 계수가 높은 재질, 예컨대 산화마그네슘(MgO) 재질을 포함할 수 있다.
후면 기판(211) 상에는 어드레스 전극(213, X)이 형성되고, 이러한 어드레스 전극(213, X)이 형성된 후면 기판(211)의 상부에는 어드레스 전극(213, X)을 덮으며 어드레스 전극(213, X)을 절연시키는 하부 유전체 층(215)이 형성될 수 있다.
하부 유전체 층(215)의 상부에는 방전 공간 즉, 방전 셀을 구획하기 위한 스트라이프 타입(Stripe Type), 웰 타입(Well Type), 델타 타입(Delta Type), 벌집 타입 등의 격벽(212)이 형성될 수 있다. 이에 따라, 전면 기판(201)과 후면 기판(211)의 사이에서 적색(Red : R)광을 방출하는 제 1 방전 셀, 청색(Blue : B)광을 방출하는 제 2 방전 셀 및 녹색(Green : G)광을 방출하는 제 3 방전 셀 등이 형성될 수 있다.
한편, 방전셀에서는 어드레스 전극(213)이 스캔 전극(202) 및 서스테인 전극(203)과 교차할 수 있다. 즉, 방전셀은 어드레스 전극(213)이 스캔 전극(202) 및 서스테인 전극(203)과 교차하는 지점에 형성되는 것이다.
격벽(212)에 의해 구획된 방전 셀 내에는 소정의 방전 가스가 채워질 수 있다.
아울러, 격벽(212)에 의해 구획된 방전 셀 내에는 어드레스 방전 시 화상표시를 위한 가시 광을 방출하는 형광체 층(214)이 형성될 수 있다. 예를 들면, 적색 광을 발생시키는 제 1 형광체 층, 청색 광을 발생시키는 제 2 형광체 층 및 녹색 광을 발생시키는 제 3 형광체 층이 형성될 수 있다.
또한, 후면 기판(211) 상에 형성되는 어드레스 전극(213)은 폭이나 두께가 실질적으로 일정할 수도 있지만, 방전 셀 내부에서의 폭이나 두께가 방전 셀 외부에서의 폭이나 두께와 다를 수도 있을 것이다. 예컨대, 방전 셀 내부에서의 폭이나 두께가 방전 셀 외부에서의 그것보다 더 넓거나 두꺼울 수 있을 것이다.
스캔 전극(202), 서스테인 전극(203) 및 어드레스 전극(213) 중 적어도 하나로 소정의 신호가 공급되면 방전셀 내에서는 방전이 발생할 수 있다. 이와 같이, 방전셀 내에서 방전이 발생하게 되면, 방전셀 내에 채워진 방전 가스에 의해 자외선이 발생할 수 있고, 이러한 자외선이 형광체층(214)의 형광체 입자에 조사될 수 있다. 그러면, 자외선이 조사된 형광체 입자가 가시광선을 발산함으로써 플라즈마 디스플레이 패널(100)의 화면에는 소정의 영상이 표시될 수 있는 것이다.
플라즈마 디스플레이 패널에서 영상의 계조를 구현하기 위한 영상 프레임(Frame)에 대해 살펴보면 아래와 같다.
도 2를 살펴보면 영상의 계조(Gray Level)를 구현하기 위한 프레임은 복수의 서브필드(Subfield, SF1~SF8)를 포함할 수 있다.
아울러, 복수의 서브필드는 방전셀을 방전이 발생하지 않을 방전셀을 선택하거나 혹은 방전이 발생하는 방전셀을 선택하기 위한 어드레스 기간(Address Period) 및 방전횟수에 따라 계조를 구현하는 서스테인 기간(Sustain Period)을 포함할 수 있다.
예를 들어, 256 계조로 영상을 표시하고자 하는 경우에 예컨대 하나의 프레임은 도 2와 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지고, 8개의 서브 필드들(SF1 내지 SF8) 각각은 어드레스 기간과 서스테인 기간을 포함할 수 있다.
또는, 프레임의 복수의 서브필드 중 적어도 하나의 서브필드는 초기화를 위한 리셋 기간을 더 포함하는 것도 가능하다.
아울러, 프레임의 복수의 서브필드 중 적어도 하나의 서브필드는 서스테인 기간을 포함하지 않을 수 있다.
한편, 서스테인 기간에 공급되는 서스테인 신호의 개수를 조절하여 해당 서브필드의 가중치를 설정할 수 있다. 즉, 서스테인 기간을 이용하여 각각의 서브필드에 소정의 가중치를 부여할 수 있다. 예를 들면, 제 1 서브필드의 가중치를 20으로 설정하고, 제 2 서브필드의 가중치를 21로 설정하는 방법으로 각 서브필드의 가중치가 2n(단, n = 0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가되도록 설정할 수 있다. 이와 같이 각 서브필드에서 가중치에 따라 각 서브필드의 서스테인 기간에서 공급되는 서스테인 신호의 개수를 조절함으로써 다양한 영상의 계조를 구현할 수 있다.
여기, 도 2에서는 하나의 영상 프레임이 8개의 서브필드로 이루어진 경우만으로 도시하고 설명하였지만, 이와는 다르게 하나의 영상 프레임을 이루는 서브필드의 개수는 다양하게 변경될 수 있다. 예를 들면, 제 1 서브필드부터 제 12 서브필드까지의 12개의 서브필드로 하나의 영상 프레임을 구성할 수도 있고, 10개의 서브필드로 하나의 영상 프레임을 구성할 수도 있는 것이다.
또한, 여기 도 2에서는 하나의 영상 프레임에서 가중치의 크기가 증가하는 순서에 따라 서브필드들이 배열되었지만, 이와는 다르게 하나의 영상 프레임에서 서브필드들이 가중치가 감소하는 순서에 따라 배열될 수도 있고, 또는 가중치에 관 계없이 서브필드들이 배열될 수도 있는 것이다.
한편, 프레임에 포함된 복수의 서브필드 중 적어도 하나는 선택적 소거 서브필드(Selective Erase Subfield, SE)이고, 아울러 복수의 서브필드 중 적어도 하나는 선택적 쓰기 서브필드(Selective Write Subfield, SW)인 것도 가능하다.
하나의 프레임이 적어도 하나의 선택적 소거 서브필드와 선택적 쓰기 서브필드를 포함하는 경우에는, 프레임의 복수의 서브필드 중 첫 번째 서브필드 또는 첫 번째 서브필드와 두 번째 서브필드가 선택적 쓰기 서브필드이고, 나머지는 선택적 소거 서브필드인 것이 바람직할 수 있다.
여기서, 선택적 소거 서브필드는 어드레스 기간에서 어드레스 전극에 데이터 신호(Data)가 공급된 방전셀을 어드레스 기간 이후의 서스테인 기간에서 오프(Off)시키는 서브필드이다.
이러한 선택적 소거 서브필드는 오프시킬 방전셀을 선택하기 위한 어드레스 기간과 어드레스 기간에서 선택되지 않은 방전셀에서 서스테인 방전을 발생시키는 서스테인 기간을 포함할 수 있다.
선택적 쓰기 서브필드는 어드레스 기간에서 어드레스 전극에 데이터 신호(Data)가 공급된 방전셀을 어드레스 기간 이후의 서스테인 기간에서 온(On)시키는 서브필드이다.
이러한 선택적 쓰기 서브필드는 방전셀들을 초기화하기 위한 리셋 기간, 온시킬 방전셀을 선택하기 위한 어드레스 기간 및 어드레스 기간에서 선택된 방전셀에서 서스테인 방전을 발생시키는 서스테인 기간을 포함할 수 있다.
플라즈마 디스플레이 패널을 구동시키기 위한 구동파형에 대해 살펴보면 아래와 같다.
도 3을 살펴보면, 프레임(Frame)의 복수의 서브필드(Sub-Field) 중 적어도 하나의 서브필드의 초기화를 위한 리셋 기간(Reset Period : RP)에서는 스캔 전극(Y)으로 리셋 신호(RS)를 공급할 수 있다. 여기서, 리셋 신호(RS)는 전압이 점진적으로 상승하는 상승 램프 신호(Ramp-Up : RU) 및 전압이 점진적으로 하강하는 하강 램프 신호(Ramp-Down : RD)를 포함할 수 있다.
예를 들면, 리셋 기간의 셋업 기간(SU)에서는 스캔 전극에 상승 램프 신호(RU)가 공급되고, 셋업 기간 이후의 셋다운 기간(SD)에서는 스캔 전극에 하강 램프 신호(RD)가 공급될 수 있다.
스캔 전극에 상승 램프 신호가 공급되면, 상승 램프 신호에 의해 방전 셀 내에는 약한 암방전(Dark Discharge), 즉 셋업 방전이 일어난다. 이 셋업 방전에 의해 방전 셀 내에는 벽 전하(Wall Charge)의 분포가 균일해질 수 있다.
상승 램프 신호가 공급된 이후, 스캔 전극에 하강 램프 신호가 공급되면, 방전 셀 내에서 미약한 소거 방전(Erase Discharge), 즉 셋다운 방전이 발생한다. 이 셋다운 방전에 의해 방전 셀 내에는 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 균일하게 잔류될 수 있다.
리셋 기간 이후의 어드레스 기간(AP)에서는 하강 램프 신호의 최저 전압보다는 높은 전압을 갖는 스캔 기준 신호(Ybias)가 스캔 전극에 공급될 수 있다.
또한, 어드레스 기간에서는 스캔 기준 신호(Ybias)의 전압으로부터 하강하는 스캔 신호(Sc)가 스캔 전극에 공급될 수 있다.
한편, 적어도 하나의 서브필드의 어드레스 기간에서 스캔 전극으로 공급되는 스캔 신호의 펄스폭은 다른 서브필드의 스캔 신호의 펄스폭과 다를 수 있다. 예컨대, 시간상 뒤에 위치하는 서브필드에서의 스캔 신호의 폭이 앞에 위치하는 서브필드에서의 스캔 신호의 폭보다 작을 수 있다. 또한, 서브필드의 배열 순서에 따른 스캔 신호 폭의 감소는 2.6㎲(마이크로초), 2.3㎲, 2.1㎲, 1.9㎲ 등과 같이 점진적으로 이루어질 수 있거나 2.6㎲, 2.3㎲, 2.3㎲, 2.1㎲......1.9㎲, 1.9㎲ 등과 같이 이루어질 수도 있다.
이와 같이, 스캔 신호가 스캔 전극으로 공급될 때, 스캔 신호에 대응되게 어드레스 전극(X)에 데이터 신호(Dt)가 공급될 수 있다.
이러한 스캔 신호와 데이터 신호가 공급되면, 스캔 신호와 데이터 신호 간의 전압 차와 리셋 기간에 생성된 벽 전하들에 의한 벽 전압이 더해지면서 데이터 신호가 공급되는 방전 셀 내에는 어드레스 방전이 발생될 수 있다.
아울러, 어드레스 방전이 발생하는 어드레스 기간에서 서스테인 전극에는 스캔 전극과 어드레스 전극 사이에서 어드레스 방전이 효과적으로 발생하도록 하기 위해 서스테인 기준 신호(Zbias)신호를 공급할 수 있다.
어드레스 기간 이후의 서스테인 기간(SP)에서는 스캔 전극 또는 서스테인 전극 중 적어도 하나에 서스테인 신호(SUS)가 공급될 수 있다. 예를 들면, 스캔 전극과 서스테인 전극에 교번적으로 서스테인 신호가 공급될 수 있다.
이러한 서스테인 신호가 공급되면, 어드레스 방전에 의해 선택된 방전 셀은 방전 셀 내의 벽 전압과 서스테인 신호의 서스테인 전압(Vs)이 더해지면서 서스테인 신호가 공급될 때 스캔 전극과 서스테인 전극 사이에 서스테인 방전 즉, 표시방전이 발생될 수 있다.
도 4는 플라즈마 디스플레이 패널의 제조방법에 대해 설명하기 위한 도면이다.
도 4를 살펴보면, (a)와 같이 전면 기판(201) 및 배기홀(Exhaust hole, 200)이 형성된 후면 기판(211) 중 적어도 하나의 가장자리에 실층(Seal Layer, 400)을 형성하고, (b)와 같이 전면 기판(201)과 후면 기판(211)을 합착할 수 있다.
이후, (c)와 같이 배기홀(200)에 배기팁(Exhaust Tip, 미도시)을 연결하고, 이러한 배기팁에 배기펌프(미도시)를 연결할 수 있다.
아울러, 배기펌프를 이용하여 전면 기판(201)과 후면 기판(211) 사이의 방전 공간에 잔존하는 불순가스를 외부로 배출시킬 수 있고, 아울러 아르곤(Ar), 네온(Ne), 크세논(Xe) 등의 방전가스를 방전 공간에 주입할 수 있다.
이러한 방법으로 전면 기판(201)과 후면 기판(211) 사이의 방전공간을 봉합할 수 있다.
도 5 내지 도 17은 플라즈마 디스플레이 패널에 대해 보다 상세히 설명하기 위한 도면이다.
도 5를 살펴보면, 배기홀(200)은 적어도 두 개의 방전셀의 사이 영역에 형성될 수 있다. 바람직하게는, 배기홀(200)은 적어도 두 개의 방전셀의 사이에서 이러한 두 개의 방전셀과 공통 중첩(Overlap)되는 영역에 형성될 수 있다. 여기서 는, 배기홀(200)이 원형인 경우만을 도시하고 있지만, 배기홀(200)의 형태는 타원형, 다각형 등 다양한 형태를 갖는 것이 가능하다.
이처럼, 배기홀(200)을 적어도 두 개의 방전셀의 사이에 배치하게 되면 영상이 표시되지 않는 부분의 크기를 줄여 베젤(Bezel) 영역의 크기를 줄일 수 있다.
아울러, 배기홀(200)을 사이에 두고 인접하게 배치되는 방전셀은 유효 영역(Active area)에 배치되는 것이 가능하다. 한편, 유효 영역(AA) 외곽에 영상을 구현하지 않는 방전셀, 즉 더미 방전셀이 배치되는 더미 영역(Dummy area)이 구비되고, 배기홀(200)은 더미 영역과 중첩되는 영역에 배치될 수 있다. 이러한 경우에도 영상이 표시되지 않는 부분의 크기를 줄일 수 있다.
예를 들면, 도 5 내지 도 6과 같이 서로 인접하게 배치되는 제 1 방전셀(1900)과 제 2 방전셀(1910)과 공통 중첩되는 영역에 배기홀(200)이 형성될 수 있다. 다르게 표현하면, 인접하게 배치되는 제 1 방전셀(1900) 및 제 2 방전셀(1910)의 일부에는 배기홀(200)이 형성될 수 있다.
아울러, 제 1 방전셀(1900)과 제 2 방전셀(1910)의 사이에 배치되는 격벽(212)은 배기홀(200)을 사이에 두고 분할될 수 있다. 바람직하게는, 도 6과 같이 격벽(212)은 제 1 전극과 나란한 제 1 격벽(212a)과, 제 1 격벽(212a)과 교차하는 제 2 격벽(212b)을 포함하고, 제 1 방전셀(1900)과 제 2 방전셀(1910)의 사이의 제 2 격벽(212b)이 배기홀(200)에 의해 분할될 수 있다.
여기서는, 격벽(212)이 서로 교차하는 제 1 격벽(212a)과 제 2 격벽(212b)을 포함하고, 이러한 제 1 격벽(212a)과 제 2 격벽(212b)이 방전셀을 구획하는 경우를 도시하고 있지만, 격벽(212)이 스트라이프(Stripe) 형태를 갖는 경우로 가능할 수 있다. 이에 대해서는 이하에서 설명한다.
또한, 배기 효율을 향상시키기 위해 배기홀(200)의 직경을 제 1 방전셀(1900)의 폭(W11) 및 제 2 방전셀(1910)의 폭(W12)보다 크게 하는 것이 가능하다.
보다 자세하게는, 제 1 격벽(212a)과 나란한 방향으로의 배기홀(200)의 직경(R1)은 제 1 격벽(212a)과 나란한 방향으로의 제 1 방전셀(1900)의 폭(W11) 및 제 2 방전셀(1910)의 폭(W12)보다 큰 것이 가능한 것이다.
한편, 배기홀(200)의 크기가 과도하게 큰 경우에는 관찰자가 배기홀(200)을 용이하게 인지할 수 있고, 이에 따라 관찰자는 영상이 부분적으로 표시되지 않은 것으로 인지할 수 있다.
따라서 제 2 격벽(212b)과 나란한 방향으로의 배기홀(200)의 직경(R2)은 제 2 격벽(212b)과 나란한 방향으로의 제 1 방전셀(1900) 및 제 2 방전셀(1910)의 폭(K)보다 작은 것이 바람직할 수 있다.
또한, 관찰자가 배기홀(200)이 형성된 방전셀을 인지할 수 있는 가능성을 줄이기 위해 배기홀(200)은 복수의 방전셀 중 최외곽 방전셀과 이러한 최외곽 방전셀과 인접하는 방전셀의 사이에 형성되는 것이 바람직할 수 있다. 바람직하게는, 배기홀(200)은 제 1 격벽(212a)과 나란한 방향의 최외곽 방전셀과 이러한 최외곽 방전셀과 인접하는 방전셀의 사이 영역에 형성될 수 있다. 여기서, 최외곽 방전셀의 의미는 실층(400)과 인접하는 방전셀을 의미할 수 있다. 아울러, 최외곽 방전셀은 영상이 표시되는 유효 영역(AA)에 배치될 수 있다. 또는, 최외곽 방전셀은 영상이 표시되지 않는 더미 영역(Dummy area)에 배치되는 것도 가능할 수 있다. 이러한 경우 최외곽 방전셀에는 데이터를 공급하지 않을 수 있다.
한편, 인접하게 배치되는 제 1 방전셀(1900) 및 제 2 방전셀(1910)의 일부에는 각각 배기홀(200)이 형성되기 때문에 제 1 방전셀(1900) 및 제 2 방전셀(1910)이 미점등되는 경우에는 관찰자가 이를 용이하게 인지할 수 있다.
따라서 제 1 방전셀(1900) 및 제 2 방전셀(1910) 중 적어도 하나에는 형광체층(214)을 형성하는 것이 바람직할 수 있다. 또는, 제조 공정상의 이점을 고려하여 제 1 방전셀(1900) 및 제 2 방전셀(1910)에 형광체층(214)을 형성하지 않는 것도 가능할 수 있다.
도 7에는 제 1 비교예에 따른 플라즈마 디스플레이 패널이 개시되어 있다.
도 7을 살펴보면, 배기홀(200)은 유효 영역(AA)에 배치되는 방전셀에 형성되지 않고, 유효 영역(AA) 외곽의 영상이 표시되지 않는 영역(SA)에 형성된다.
이러한 경우에는, 배기홀(200)에 의해 영상이 표시되지 않는 영역(SA)의 크기가 과도하게 커질 수 있다.
반면에, 도 6의 경우와 같이, 배기홀(200)을 인접하는 두 개의 방전셀의 사이에 형성하게 되면, 영상이 표시되지 않는 영역(SA)의 크기를 줄여 베젤(Bezel) 영역의 크기를 줄일 수 있다.
도 8을 살펴보면, 복수개의 배기홀(200)이 형성될 수 있다. 이러한 경우에는 배기 효율을 더욱 향상시킬 수 있다.
본 발명에 따른 플라즈마 디스플레이 패널에서 방전셀의 세로 폭은 가로 폭보다 크다. 이에 따라, 관찰자가 배기홀(200)이 형성된 방전셀을 인지할 수 있는 가능성을 줄이기 위해 배기홀(200)과 중첩되는 방전셀들은 제 2 전극(Xa~Xd)과 나란한 방향으로 배치되는 것이 바람직할 수 있다.
또한, 배기홀(200)의 크기를 충분히 크게 하기 위해, 배기홀(200)을 인접하는 4개의 방전셀의 사이, 즉 인접하는 4개의 방전셀과 공통 중첩되는 영역에 형성할 수 있다. 이러한 경우에는, 적어도 하나의 제 2 전극(212b)이 배기홀(200)에 의해 분할될 뿐 아니라, 적어도 하나의 제 1 전극(212a)이 배기홀(200)에 의해 분할될 수 있다.
예를 들면, 도 9와 같이, 복수의 방전셀은 서로 인접하는 제 1 방전셀(2000), 제 2 방전셀(2010), 제 3 방전셀(2020) 및 제 4 방전셀(2030)을 포함하는 경우를 가정하자.
이러한 경우, 제 1 방전셀(2000), 제 2 방전셀(2010), 제 3 방전셀(2020) 및 제 4 방전셀(2030)과 중첩되는 영역에 배기홀(200)이 형성될 수 있다.
아울러, 제 1 방전셀(2000)과 제 2 방전셀(2010)을 구획하고, 제 3 방전셀(2020)과 제 4 방전셀(2030)을 구획하는 제 2 격벽(212b)이 배기홀(200)에 의해 분할되고, 제 1 방전셀(2000)과 제 4 방전셀(2030)을 구획하고, 제 2 방전셀(2010)과 제 3 방전셀(2020)을 구획하는 제 1 격벽(212a)이 배기홀(200)에 의해 분할될 수 있다.
또한, 배기홀(200)이 형성되는 영역에서 제 2 전극은 배기홀(200)의 둘레에 배치되는 부분을 포함하는 것이 가능하다.
예를 들면, 도 10과 같이, 배기홀(200)이 임의의 제 1 방전셀(1900) 및 제 2 방전셀(1910)과 중첩되는 경우에, 제 1 방전셀(1900)에 대응되는 제 2 전극(Xc)은 제 1 방전셀(1900)에서 배기홀(200)과 반대방향으로 볼록한 부분(2100)을 포함하고, 제 2 방전셀(1910)에 대응되는 제 2 전극(Xb)은 제 2 방전셀(1910)에서 배기홀(200)과 반대방향으로 볼록한 부분(2110)을 포함할 수 있다.
이처럼, 제 2 전극(Xb, Xc)이 배기홀(200)의 둘레에 배치되는 볼록한 부분(2100, 2110)을 포함하게 되면, 배기홀(200)에 의해 제 2 전극(Xb, Xc)이 손상되거나 혹은 끊어지는 것을 방지할 수 있다.
또한, 인접하는 두 개의 방전셀 중 어느 하나의 방전셀과 배기홀(200)이 중첩되는 영역의 크기는 다른 방전셀과 배기홀(200)이 중첩되는 영역의 크기와 다를 수 있다.
예를 들면, 도 11과 같이 제 1 방전셀(1900)과 배기홀(200)이 중첩되는 영역의 크기는 제 2 방전셀(1910)과 배기홀(200)이 중첩되는 영역의 크기보다 클 수 있다.
다르게 표현하면, 제 2 방전셀(1910)은 복수의 제 2 격벽(212b) 중 제 2-1 격벽(2220)과 제 2-2 격벽(2230)에 의해 구획되고, 제 1 방전셀(1900)은 복수의 제 2 격벽(212b) 중 제 2-2 격벽(2230)과 제 2-3 격벽(2240)에 의해 구획되는 경우, 배기홀(200)과 제 2-3 격벽(2240)간의 최단간격(B1)은 배기홀(200)과 제 2-1 격벽(2220)간의 최단간격(B2)보다 작을 수 있다. 여기서, 제 2-2 격벽(2230)은 배기 홀(200)에 의해 두 개(2231, 2232)로 분할될 수 있다.
이러한 경우, 제 1 방전셀(1900)에 대응되는 제 2 전극(Xc)은 볼록하게 휘어지는 부분을 포함할 수 있고, 반면에 제 2 방전셀(1910)에 대응되는 제 2 전극(Xb)은 볼록하게 휘어지는 부분을 포함하지 않을 수 있다.
또는, 본 발명에 따른 플라즈마 디스플레이 패널의 격벽(212)은 도 12와 같이 스트라이프 형태인 것이 가능할 수 있다.
이처럼, 격벽(212)이 스트라이프 형태인 경우에도, 배기홀(200)이 형성되는 영역에서의 격벽(212)이 분할될 수 있다.
격벽(212)이 스트라이프 형태인 경우에도 적색(R), 녹색(G), 청색(B) 형광체층, 제 1 전극 및 제 2 전극에 의해 방전셀이 구획될 수 있다.
따라서 도 12와 같은 경우에도, 배기홀(200)은 인접하는 두 개의 방전셀의 사이에 형성되는 것이다.
또는, 도 13과 같이, 격벽(212)이 제 1 전극과 나란한 제 1 격벽(212a)과, 제 1 격벽(212a)과 교차하는 제 2 격벽(212b)을 포함하는 경우, 배기홀(200)은 제 1 격벽(212a)과 제 2 격벽(212b)이 교차하는 영역에 형성될 수 있다. 이처럼, 배기홀(200)은 제 1 격벽(212a)과 제 2 격벽(212b)이 교차하는 영역에 형성되는 경우도, 배기홀(200)이 인접하는 적어도 두 개의 방전셀의 사이에 형성되는 것으로 볼 수 있다.
제 1 격벽(212a)과 제 2 격벽(212b)이 교차하는 영역에 배기홀(200)이 형성될 수 있는 충분한 공간을 마련하기 위해, 배기홀(200)과 인접하는 복수의 방전셀 중 적어도 하나의 크기는 배기홀(200)과 인접하지 않는 복수의 방전셀 중 적어도 하나의 크기보다 작게 할 수 있다.
예컨대, 도 13과 같이 복수의 방전셀 중 제 1 방전셀(2300), 제 2 방전셀(2310), 제 3 방전셀(2320) 및 제 4 방전셀(2330)의 사이에서 제 1 격벽(212a)과 제 2 격벽(212b)이 교차하는 영역에 배기홀(200)이 형성되는 경우, 제 1 방전셀(2300), 제 2 방전셀(2310), 제 3 방전셀(2320) 및 제 4 방전셀(2330)의 크기는 배기홀(200)과 인접하지 않는 제 5 방전셀(2340) 및 제 6 방전셀(2350)의 크기보다 작을 수 있다.
아울러, 제 1 방전셀(2300)과 제 3 방전셀(2320)의 사이에 배치되는 제 1 격벽(212a)의 폭(T10)보다 제 1 방전셀(2300)과 배기홀(200)간의 최단 간격(T20)을 더 작게 하는 것이 가능하다. 다르게 표현하면, 제 1 방전셀(2300)과 제 3 방전셀(2320)의 사이의 격벽(212)의 두께(T10)보다 제 1 방전셀(2300)과 배기홀(200) 사이의 격벽(212)의 두께(T20)가 더 얇을 수 있는 것이다. 이러한 경우, 제 1 격벽(212a)과 제 2 격벽(212b)이 교차하는 영역에 배기홀(200)이 형성될 수 있는 충분한 공간을 확보하는 것이 가능하다.
또한, 배기홀(200)과 인접하는 제 1 방전셀(2300), 제 2 방전셀(2310), 제 3 방전셀(2320) 및 제 4 방전셀(2330)의 크기가 과도하게 작아지는 것을 방지하기 위해 제 1 전극과 나란한 방향, 즉 제 1 격벽(212a)과 나란한 방향으로 배기홀(200)의 직경(R)은 제 1 방전셀(2300), 제 2 방전셀(2310), 제 3 방전셀(2320) 및 제 4 방전셀(2330)의 폭(W21, W22, W23, W23)보다 작은 것이 바람직할 수 있다.
또는, 도 14와 같이, 배기홀(200)은 복수개일 수 있다. 이러한 경우에는, 제 1 격벽(212a)과 나란한 방향으로 배기홀(200)의 직경(R)이 제 1 방전셀(2300), 제 2 방전셀(2310), 제 3 방전셀(2320) 및 제 4 방전셀(2330)의 폭(W21, W22, W23, W23)보다 작은 경우에도 배기 효율을 향상시키는 것이 가능하다.
아울러, 도 15와 같이 배기홀(200)의 크기를 증가시키기 위해, 제 1~4 방전셀(2400~2430)에서 제 1 격벽(212a)간의 간격(W32~35)을 제 5~6 방전셀(2440~2450)에서 제 1 격벽(212a) 간의 간격(W31, W36)보다 작게 할 수 있다. 이러한 경우에도, 제 1 방전셀(2300), 제 2 방전셀(2310), 제 3 방전셀(2320) 및 제 4 방전셀(2330)의 크기를 제 5 방전셀(2340) 및 제 6 방전셀(2350)의 크기보다 작을 수 있다.
아울러, 도 15와 같은 경우에는 제 1 격벽(212a)과 나란한 방향으로 배기홀(200)의 직경(R)은 제 1~4 방전셀(2400~2430)의 폭(W21~W24)보다 큰 경우도 가능하다.
또한, 제 2 전극은 격벽(212)과 중첩되는 영역에서 배기홀(200)의 둘레에 배치되는 부분을 포함할 수 있다.
예를 들면, 도 16과 같이, 제 1 방전셀(2400) 및 제 3 방전셀(2420)에 대응되는 제 2 전극(Xa)은 제 1 방전셀(2400)과 제 3 방전셀(2420)의 사이에 배치되는 격벽, 즉 제 1 격벽(212a)과 중첩되는 영역에서 배기홀(200)의 반대방향으로 볼록하게 휘어진 부분(2500)을 포함할 수 있다. 아울러, 제 2 방전셀(2410) 및 제 4 방전셀(2430)에 대응되는 제 2 전극(Xb)은 제 2 방전셀(2410)과 제 4 방전셀(2430) 의 사이에 배치되는 격벽, 즉 제 1 격벽(212a)과 중첩되는 영역에서 배기홀(200)의 반대방향으로 볼록하게 휘어진 부분(2510)을 포함할 수 있다.
또한, 도 17과 같이 제 1 격벽(212a)과 제 2 격벽(212b)이 중첩되는 영역에 배치되는 배기홀(200)은 제 1 격벽(212a)과 나란한 방향으로의 직경(R1)이 제 2 격벽(212b)과 나란한 방향으로의 직경(R2)보다 클 수 있다. 이러한 경우, 배기홀(200)의 크기를 더욱 증가시킬 수 있고, 이에 따라 배기효율을 향상시키는 것이 가능하다.
도 18 내지 도 21은 멀티 플라즈마 디스플레이 패널에 대해 설명하기 위한 도면이다. 이하에서는 이상에서 상세히 설명한 부분에 대해서는 그에 대한 설명을 생략하기로 한다. 예를 들면, 앞선 도 1 내지 도 17에서 상세히 설명한 플라즈마 디스플레이 패널의 특징들은 모두 이하의 멀티 플라즈마 디스플레이 패널에 적용될 수 있는 것이다.
도 18을 살펴보면, (a)와 같이 멀티 플라즈마 디스플레이 패널(10)은 서로 인접하게 배치되는 복수의 플라즈마 디스플레이 패널(100, 110, 120, 130)을 포함할 수 있다.
복수의 플라즈마 디스플레이 패널(100~130) 중 제 1 패널(100)에는 제 1-1 구동부(101)와 제 1-2 구동부(102)가 구동신호를 공급할 수 있다. 여기서, 제 1-1 구동부(101)와 제 1-2 구동부(102)는 하나의 통합 구동부로 병합될 수 있다.
또한, 제 2 패널(110)에는 제 2-1 구동부(111)와 제 2-2 구동부(112)가 구동신호를 공급할 수 있다.
상기와 같이, 각각의 플라즈마 디스플레이 패널(100, 110, 120, 130)에는 서로 다른 구동부가 각각 구동신호를 공급하도록 설정하는 것이 가능하다.
또한, 인접하는 두 개의 플라즈마 디스플레이 패널의 사이에는 Seam부(140, 150)가 형성될 수 있다. 이러한 Seam부(140, 150)를 인접하는 두 개의 플라즈마 디스플레이 패널의 사이 영역이라고 할 수 있다.
멀티 플라즈마 디스플레이 패널(10)은 개별 플라즈마 디스플레이 패널(100~130)들을 인접하게 배치하여 영상을 구현하기 때문에 인접하는 두 개의 플라즈마 디스플레이 패널(100~130)의 사이에는 Seam(140, 150)부가 형성될 수 있다.
이러한 Seam(140, 150)부에 의해 관찰자는 멀티 플라즈마 디스플레이 패널(10)에 구현되는 영상이 불연속적으로 보이는 것이 인지할 수 있다.
반면에, 앞선 도 1 내지 도 17에서 상세히 설명한 바와 같이, 배기홀(200)을 적어도 두 개의 방전셀의 사이 영역에 형성하게 되면 멀티 플라즈마 디스플레이 패널(10)의 Seam(140, 150)부의 크기를 줄일 수 있고, 이에 따라 보다 자연스러운 영상을 구현할 수 있다.
따라서 앞선 도 1 내지 도 17에서 상세히 설명한 플라즈마 디스플레이 패널은 멀티 플라즈마 디스플레이 패널에 적용되는 것이 바람직할 수 있다.
멀티 플라즈마 디스플레이 패널의 제조 방법을 살펴보면 아래와 같다.
도 19를 살펴보면, (a)와 같이 전면기판(201)과 후면기판(211)을 합착한 상태에서 전면기판(201) 및 후면기판(211)의 일부를 소정의 커팅 라인(CL1)에 따라 자를 수 있다. 여기서, 그라인딩(Grinding)을 함께 실시하는 것이 가능하다.
그러면, 도 19의 (b)와 같이 커팅을 실시한 부분에서는 전면기판(201) 및 후면기판(211) 중 적어도 하나가 과도하게 돌출되는 것을 방지할 수 있으며, 이에 따라 영상이 표시되지 않는 부분의 크기를 줄일 수 있는 것이다.
한편, 도 19의 (a)와 같이 전면기판(201)과 후면기판(211)의 일부를 자르는 공정에서 실층(400)을 함께 자르는 것도 가능하다. 이처럼, 실층(400)을 자르게 되면 영상이 표시되지 않는 부분의 크기를 더욱 감소시킬 수 있다.
도 19와 같은 방법으로 제작한 복수의 플라즈마 디스플레이 패널은 서로 인접하게 배치하여 멀티 플라즈마 디스플레이 패널을 제작할 수 있다.
한편, 멀티 플라즈마 디스플레이 패널(10)에서는 각각의 패널에서 Seam부(140, 150)에 인접하는 적어도 두 개의 방전셀의 사이 영역에 배기홀(200)을 형성할 수 있다.
예를 들면, 도 20과 같이, 멀티 플라즈마 디스플레이 패널이 제 1 패널(100)과 제 1 패널(100)에 인접하는 제 2 패널(110)을 포함하는 경우를 가정하자.
이러한 경우, 제 1 패널(100)의 복수의 방전셀 중 제 2 패널(110)과 인접한 최외곽 방전셀(2600) 및 최외곽 방전셀(1800)과 인접하는 방전셀(2610)과 공통 중첩되는 영역에 배기홀(200)이 형성될 수 있다. 아울러, 제 2 패널(110)에서는 복수의 방전셀 중 제 1 패널(100)과 인접한 최외곽 방전셀(2620) 및 최외곽 방전셀(2620)과 인접하는 방전셀(2630)과 공통 중첩되는 영역에 배기홀(200)이 형성될 수 있다.
이처럼, 제 1 패널(100) 및 제 2 패널(110)에서 Seam부(140)에 인접하는 적 어도 두 개의 방전셀의 사이에 배기홀(200)을 형성하게 되면, 관찰자가 배기홀(200)이 형성된 방전셀(2600. 2610. 2620. 2630)을 인지할 수 있는 가능성을 줄일 수 있다.
또는, 도 21과 같이 제 1 패널(100)과 제 2 패널(110)에서 배기홀(200)은 각각 제 1 격벽(212a)과 제 2 격벽(212b)이 교차하는 영역에 배치되면서도 제 1 패널(100)의 복수의 방전셀 중 제 2 패널(110)과 인접한 최외곽 방전셀(2600) 및 최외곽 방전셀(1800)과 인접하는 방전셀(2610)은 배기홀(200)과 인접할 수 있다. 아울러, 제 2 패널(110)에서는 배기홀(200)은 복수의 방전셀 중 제 1 패널(100)과 인접한 최외곽 방전셀(2620) 및 최외곽 방전셀(2620)과 인접하는 방전셀(2630)과 인접할 수 있다.
이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
도 1 내지 도 3은 플라즈마 디스플레이 패널의 구조 및 구동방법에 대해 설명하기 위한 도면;
도 4는 플라즈마 디스플레이 패널의 제조방법에 대해 설명하기 위한 도면;
도 5 내지 도 17은 플라즈마 디스플레이 패널에 대해 보다 상세히 설명하기 위한 도면; 및
도 18 내지 도 21은 멀티 플라즈마 디스플레이 패널에 대해 설명하기 위한 도면이다.

Claims (20)

  1. 제 1 전극이 배치되는 전면기판;
    상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면기판;
    상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽; 및
    상기 후면기판에 형성되는 배기홀(Exhaust Hole);
    을 포함하고,
    상기 배기홀은 인접하는 적어도 두 개의 방전셀과 공통 중첩(Overlap)되는 영역에 형성되는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 배기홀은 유효 영역(Active area)에 형성되는 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서,
    상기 배기홀은 복수의 방전셀 중 최외곽 방전셀 및 상기 최외곽 방전셀과 인접하는 방전셀과 공통 중첩되는 영역에 형성되는 플라즈마 디스플레이 패널.
  4. 제 1 항에 있어서,
    복수의 상기 방전셀은 서로 인접하게 배치되는 제 1 방전셀과 제 2 방전셀을 포함하고,
    상기 배기홀은 상기 제 1 방전셀 및 상기 제 2 방전셀과 공통 중첩되는 영역에 형성되는 플라즈마 디스플레이 패널.
  5. 제 4 항에 있어서,
    상기 제 1 방전셀과 상기 제 2 방전셀의 사이에 배치되는 상기 격벽은 상기 배기홀을 사이에 두고 분할되는 플라즈마 디스플레이 패널.
  6. 제 5 항에 있어서,
    상기 제 1 방전셀과 상기 제 2 방전셀 중 적어도 하나에는 형광체층이 배치되는 플라즈마 디스플레이 패널.
  7. 제 5 항에 있어서,
    상기 제 1 전극과 나란한 방향으로 상기 배기홀의 직경은 상기 제 1 방전셀 및 상기 제 2 방전셀의 폭보다 큰 플라즈마 디스플레이 패널.
  8. 제 5 항에 있어서,
    상기 격벽은 상기 제 1 전극과 나란한 제 1 격벽과, 상기 제 1 격벽과 교차하는 제 2 격벽을 포함하고,
    상기 제 2 전극과 나란한 방향으로 상기 배기홀의 직경은 상기 제 2 방전셀 및 상기 제 2 방전셀의 폭보다 작은 플라즈마 디스플레이 패널.
  9. 제 5 항에 있어서,
    상기 제 2 전극은 상기 제 1 방전셀 및 상기 제 2 방전셀 중 적어도 하나에서 상기 배기홀과 반대방향으로 볼록한 부분을 포함하는 플라즈마 디스플레이 패널.
  10. 제 1 전극이 배치되는 전면기판;
    상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면기판;
    상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽; 및
    상기 후면기판에 형성되는 배기홀(Exhaust Hole);
    을 포함하고,
    상기 배기홀은 인접하는 적어도 두 개의 방전셀의 사이 영역에 형성되는 플라즈마 디스플레이 패널.
  11. 제 1 전극이 배치되는 전면기판;
    상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면기판;
    상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽; 및
    상기 후면기판에 형성되는 배기홀(Exhaust Hole);
    을 포함하고,
    상기 격벽은 상기 제 1 전극과 나란한 제 1 격벽과, 상기 제 1 격벽과 교차하는 제 2 격벽을 포함하고,
    상기 배기홀은 상기 제 1 격벽과 상기 제 2 격벽이 교차하는 영역에 형성되는 플라즈마 디스플레이 패널.
  12. 제 11 항에 있어서,
    상기 배기홀은 복수개인 플라즈마 디스플레이 패널.
  13. 제 11 항에 있어서,
    상기 배기홀과 인접하는 복수의 방전셀 중 적어도 하나의 크기는 상기 배기홀과 인접하지 않는 복수의 방전셀 중 적어도 하나의 크기보다 작은 플라즈마 디스플레이 패널.
  14. 제 11 항에 있어서,
    상기 제 1 전극과 나란한 방향으로 상기 배기홀의 직경은 상기 방전셀의 폭보다 작은 플라즈마 디스플레이 패널.
  15. 인접하게 배치되는 복수의 플라즈마 디스플레이 패널을 포함하는 멀티 플라즈마 디스플레이 패널에 있어서,
    복수의 상기 플라즈마 디스플레이 패널은 각각
    제 1 전극이 배치되는 전면기판;
    상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면기판;
    상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽; 및
    상기 후면기판에 형성되는 배기홀(Exhaust Hole);
    을 포함하고,
    상기 배기홀은 적어도 두 개의 방전셀과 공통 중첩(Overlap)되는 영역에 형성되는 멀티 플라즈마 디스플레이 패널.
  16. 제 15 항에 있어서,
    복수의 상기 플라즈마 디스플레이 패널은 서로 인접하게 배치되는 제 1 패널 및 제 2 패널을 포함하고,
    상기 제 1 패널의 복수의 방전셀 중 상기 제 2 패널과 인접한 최외곽 방전셀 및 상기 최외곽 방전셀과 인접하는 방전셀과 공통 중첩되는 영역에 상기 배기홀이 형성되고,
    상기 제 2 패널의 복수의 방전셀 중 상기 제 1 패널과 인접한 최외곽 방전셀 및 상기 최외곽 방전셀과 인접하는 방전셀과 공통 중첩되는 영역에 상기 배기홀이 형성되는 멀티 플라즈마 디스플레이 패널.
  17. 제 15 항에 있어서,
    복수의 상기 방전셀은 서로 인접하게 배치되는 제 1 방전셀과 제 2 방전셀을 포함하고,
    상기 배기홀은 상기 제 1 방전셀 및 상기 제 2 방전셀과 공통 중첩되는 영역에 형성되고,
    상기 제 1 방전셀과 상기 제 2 방전셀의 사이에 배치되는 상기 격벽은 상기 배기홀을 사이에 두고 분할되는 멀티 플라즈마 디스플레이 패널.
  18. 제 17 항에 있어서,
    상기 제 1 전극과 나란한 방향으로 상기 배기홀의 직경은 상기 제 1 방전셀 및 상기 제 2 방전셀의 폭보다 큰 멀티 플라즈마 디스플레이 패널.
  19. 인접하게 배치되는 복수의 플라즈마 디스플레이 패널을 포함하는 멀티 플라즈마 디스플레이 패널에 있어서,
    복수의 상기 플라즈마 디스플레이 패널은 각각
    제 1 전극이 배치되는 전면기판;
    상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면기판;
    상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽; 및
    상기 후면기판에 형성되는 배기홀(Exhaust Hole);
    을 포함하고,
    상기 배기홀은 적어도 두 개의 방전셀의 사이 영역에 형성되는 멀티 플라즈마 디스플레이 패널.
  20. 인접하게 배치되는 복수의 플라즈마 디스플레이 패널을 포함하는 멀티 플라즈마 디스플레이 패널에 있어서,
    복수의 상기 플라즈마 디스플레이 패널은 각각
    제 1 전극이 배치되는 전면기판;
    상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면기판;
    상기 전면기판과 상기 후면기판 사이에서 복수의 방전셀을 구획하는 격벽; 및
    상기 후면기판에 형성되는 배기홀(Exhaust Hole);
    을 포함하고,
    상기 격벽은 상기 제 1 전극과 나란한 제 1 격벽과, 상기 제 1 격벽과 교차하는 제 2 격벽을 포함하고,
    상기 배기홀은 상기 제 1 격벽과 상기 제 2 격벽이 교차하는 영역에 형성되는 멀티 플라즈마 디스플레이 패널.
KR1020090111017A 2009-11-17 2009-11-17 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널 KR20110054395A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020090111017A KR20110054395A (ko) 2009-11-17 2009-11-17 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
US12/638,367 US8222816B2 (en) 2009-11-17 2009-12-15 Multi plasma display panel
EP09015491A EP2323157A3 (en) 2009-11-17 2009-12-15 Multi plasma display panel
CN2010101153788A CN102064067A (zh) 2009-11-17 2010-02-10 多片式等离子体显示板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090111017A KR20110054395A (ko) 2009-11-17 2009-11-17 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR20110054395A true KR20110054395A (ko) 2011-05-25

Family

ID=44363589

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090111017A KR20110054395A (ko) 2009-11-17 2009-11-17 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR20110054395A (ko)

Similar Documents

Publication Publication Date Title
JP3594953B2 (ja) プラズマディスプレイパネル及びその駆動方法
US8624492B2 (en) Plasma display panel and multi-plasma display panel
US8222816B2 (en) Multi plasma display panel
KR20110054394A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR20110054395A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR20110109386A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR101672415B1 (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
JP4441368B2 (ja) プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
KR20110082361A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR100737179B1 (ko) 플라즈마 디스플레이 패널
KR20110128561A (ko) 플라즈마 디스플레이 패널 및 이를 이용한 플라즈마 디스플레이 어레이
KR20110119163A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
US8471468B2 (en) Plasma display panel and multi plasma display panel
KR20120080310A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR20110121229A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR20110119004A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR100719545B1 (ko) 플라즈마 디스플레이 패널
KR100683797B1 (ko) 플라즈마 디스플레이 패널
KR20110035021A (ko) 멀티 플라즈마 디스플레이 장치
KR20100045779A (ko) 플라즈마 디스플레이 장치
KR20110035020A (ko) 멀티 플라즈마 디스플레이 장치
JP2007047755A (ja) プラズマディスプレイパネルの駆動方法、及びそれにより駆動されるプラズマディスプレイ装置
KR20120019937A (ko) 플라즈마 디스플레이 패널, 플라즈마 디스플레이 장치, 멀티 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 장치
KR20110119006A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
JPWO2007029287A1 (ja) 発光管アレイの駆動方法

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination