KR100719545B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100719545B1
KR100719545B1 KR1020050015367A KR20050015367A KR100719545B1 KR 100719545 B1 KR100719545 B1 KR 100719545B1 KR 1020050015367 A KR1020050015367 A KR 1020050015367A KR 20050015367 A KR20050015367 A KR 20050015367A KR 100719545 B1 KR100719545 B1 KR 100719545B1
Authority
KR
South Korea
Prior art keywords
electrode
electrodes
discharge
disposed
address
Prior art date
Application number
KR1020050015367A
Other languages
English (en)
Other versions
KR20060094312A (ko
Inventor
홍종기
강태경
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050015367A priority Critical patent/KR100719545B1/ko
Publication of KR20060094312A publication Critical patent/KR20060094312A/ko
Application granted granted Critical
Publication of KR100719545B1 publication Critical patent/KR100719545B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/28Auxiliary electrodes, e.g. priming electrodes or trigger electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/323Mutual disposition of electrodes

Abstract

플라즈마 디스플레이 패널을 개시한다. 본 발명은 전면 기판과, 그 내면에 배치된 X 전극과, Y 전극과, 상기 X 및 Y 전극 사이의 방전 갭에 배치된 M 전극과, 이러한 방전 전극들을 매립하는 전면 유전체층을 구비하는 전면 패널;과, 전면 기판과 대향되게 배치된 배면 기판과, 그 내면에 배치된 어드레스 전극과, 이를 매립하는 배면 유전체층을 구비하는 배면 패널;과, 전면 및 배면 패널 사이에 배치된 격벽;과, 방전 셀내에 도포된 적,녹,청색의 형광체층;을 포함하고, Y 전극과 교차하는 부분에서의 어드레스 전극의 면적은 X 및 M 전극과 교차하는 부분에서의 어드레스 전극의 면적보다 상대적으로 작게 형성된 것으로서, 어드레스 방전시에 Y 전극에 축적될 정극성 벽전하를 잃지 않도록 하여 X 및 M 전극간의 트리거 방전 이후에 X 및 Y 전극간의 롱갭 방전이 안정적으로 일어날 수 있다.

Description

플라즈마 디스플레이 패널{Plasma display panel}
도 1은 종래의 플라즈마 디스플레이 패널을 도시한 단면도,
도 2는 본 발명의 일 실시예에 따른 플라즈마 표시장치의 구성도,
도 3은 도 2의 플라즈마 디스플레이 패널을 일부 절제하여 도시한 분리 사시도,
도 4는 도 3의 방전 전극이 배치된 상태를 도시한 평면도,
도 5는 도 3의 플라즈마 디스플레이 패널을 도시한 단면도,
도 6은 도 3의 전극 라인에 인가되는 신호들의 파형도,
도 7 내지 9는 도 6의 벽전하 분포 변화를 도시한 것으로서,
도 7은 벽전하 소거 시간동안의 벽전하 분포를 도시한 단면도,
도 8은 어드레스 방전시의 벽전하 분포를 도시한 단면도,
도 9는 어드레스 방전시의 벽전하 분포를 도시한 단면도,
도 10은 본 발명의 제 2 실시예에 따른 방전 전극이 배치된 상태를 도시한 평면도.
<도면의 주요 부분에 대한 부호의 간단한 설명>
300...기판 310...전면 패널
311...전면 기판 312...X 전극
313...Y 전극 314...M 전극
315...전면 유전체층 316...보호막층
360...배면 패널 361...배면 기판
362...어드레스 전극
362M...M 전극에 대하여 교차하는 어드레스 전극 부분
362X...X 전극에 대하여 교차하는 어드레스 전극 부분
362Y...Y 전극에 대하여 교차하는 어드레스 전극 부분
362W...윈도우부 363...배면 유전체층
364...격벽 365...형광체층
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 다전극을 채용한 패널에서 어드레스 전극의 구조를 개선하여서 오방전을 방지한 플라즈마 디스플레이 패널에 관한 것이다.
통상적으로, 플라즈마 디스플레이 패널(plasma display panel)은 복수의 방전 전극이 형성된 두 기판 사이에 방전 가스를 주입하여 방전시키고, 이로 인하여 발생되는 자외선에 의하여 형광체층의 형광 물질을 여기시켜 소망하는 숫자, 문자 또는 그래픽을 구현하는 평판 표시 장치(flat display device)를 말한다.
이러한 플라즈마 디스플레이 패널은 방전 셀에 인가하는 구동 전압의 형식, 예컨대, 방전 형식에 따라 직류형과 교류형으로 분류하고, 전극들의 구성 형태에 따라서 대향 방전형 및 면 방전형으로 구분할 수 있다.
도 1은 종래의 3전극 면방전형 플라즈마 디스플레이 패널(100)을 도시한 것이다.
도면을 참조하면, 상기 플라즈마 디스플레이 패널(100)은 전면 기판(110)과, 이와 대향되게 배치된 배면 기판(120)과, 전면 기판(110)의 내면에 배치된 X 및 Y 전극(131)(132)과, 상기 X 및 Y 전극(131)(132)을 매립하는 전면 유전체층(140)과, 전면 유전체층(140)의 표면에 코팅된 보호막층(150)과, 상기 배면 기판(120)의 내면에 배치된 어드레스 전극(160)과, 상기 어드레스 전극(160)을 매립하는 배면 유전체층(170)과, 상기 전면 및 배면 기판(110)(120) 사이에 설치된 격벽(180)과, 격벽(180)의 내측으로 도포된 적,녹,청색의 형광체층(190)을 포함하고 있다.
상기와 같은 구조의 플라즈마 디스플레이 패널(100)은 Y 전극(132)과 어드레스 전극(160)에 전기적 신호를 인가하여 방전 셀을 선택한 다음에, X 및 Y 전극(131)(132)에 교대로 전기적 신호를 인가하여서 전면 기판(110)의 표면으로부터 면방전이 일어나서 자외선이 발생되고, 선택된 방전 셀의 형광체층(190)으로부터 가시광이 방출되어서 정지 화상 또는 동 영상을 구현할 수가 있다.
최근 들어서는, 평판 표시 장치가 대형화됨에 따라서, X 및 Y 전극 사이에 별도의 방전 전압이 인가되는 M 전극을 개재시켜서 X 및 Y 전극 사이에 롱갭 방전(long gap discharge)을 발생시켜서 휘도를 향상시킬 수 있는 다전극형 플라즈마 디스플레이 패널이 개발중이다. 이때, 방전 전극의 구조를 특정한 형상으로 설계하 여서 어드레싱시의 방전이 제대로 이루어지는 것이 필요하다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, M 전극과 대응되는 부분에서의 어드레스 전극의 구조를 개선하여서 어드레싱시에 오방전을 방지한 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위하여 본 발명의 일 측면에 따른 플라즈마 디스플레이 패널은,
전면 기판과, 상기 전면 기판의 내면에 교대로 배치된 X 전극과, Y 전극과, 상기 X 및 Y 전극 사이의 방전 갭에 배치된 M 전극과, 상기 방전 전극들을 매립하는 전면 유전체층을 구비하는 전면 패널;과,
상기 전면 기판과 대향되게 배치된 배면 기판과, 상기 배면 기판의 내면에 상기 X, Y 및 M 전극과 교차하는 방향으로 배치된 어드레스 전극과, 상기 어드레스 전극을 매립하는 배면 유전체층을 구비하는 배면 패널;과,
상기 전면 및 배면 패널 사이에 배치되어서, 방전 셀을 한정하는 격벽;과,
상기 방전 셀내에 도포된 적,녹,청색의 형광체층;을 포함하고,
상기 Y 전극과 교차하는 부분에서의 어드레스 전극의 면적은 X 및 M 전극과 교차하는 부분에서의 어드레스 전극의 면적보다 상대적으로 작게 형성된 것을 특징으로 한다.
또한, 상기 X, Y 및 M 전극은 결합된 패널의 일방향을 따라서 인접한 방전 셀을 가로질러 배치되고, 상기 어드레스 전극은 결합된 패널의 타방향을 따라서 인접한 방전 셀을 가로질러 배치되고, 각각의 방전 셀별로 상기 X, Y 및 M 전극과 어드레스 전극은 교차하도록 배치된 것을 특징으로 한다.
게다가, 상기 어드레스 전극에는 각각의 방전 셀별로 상기 Y 전극과 교차하는 부분에서 개구된 윈도부가 형성된 것을 특징으로 한다.
더욱이, 상기 어드레스 전극은 상기 Y 전극과 교차하는 부분의 폭이 X 및 M 전극과 교차하는 부분의 폭보다 상대적으로 좁게 형성된 것을 특징으로 한다.
나아가, M 전극은 투명한 전극 라인과, 상기 투명한 전극 라인상에 중첩된 버스 전극 라인으로 이루어진 것을 특징으로 한다.
아울러, 상기 투명 전극 라인은 상기 버스 전극 라인보다 상대적으로 폭이 넓게 형성된 것을 특징으로 한다.
또한, 상기 M 전극은 상기 X 및 Y 전극보다 상대적으로 폭이 좁게 형성된 것을 특징으로 한다.
또한, 상기 X 및 M 전극간에는 트리거 방전 전압이 인가되고, 상기 X 및 Y 전극간에는 유지 방전 전압이 인가되는 것을 특징으로 한다.
이하에서, 첨부된 도면을 참조하면서 본 발명의 바람직한 실시예에 따른 플라즈마 디스플레이 패널을 상세하게 설명하고자 한다.
도 2는 본 발명의 일 실시예에 따른 4전극 면방전형 플라즈마 디스플레이 패널(300)을 채용한 플라즈마 표시장치(200)의 구성도이다.
도면을 참조하면, 상기 플라즈마 표시장치(200)는 플라즈마 디스플레이 패널 (300)과, 영상 처리부(201)와, 논리 제어부(202)와, 어드레스 구동부(203)와, X 구동부(204)와, Y 구동부(205)와, M 구동부(206)를 포함하고 있다.
상기 영상 처리부(201)는 외부 영상 신호를 처리하여 적,녹,청색의 디지털 영상 데이터와, 클럭 신호와, 수직 및 수평 동기 신호들을 포함하는 내부 영상 신호를 발생시킨다. 논리 제어부(202)는 영상 처리부(201)로부터의 내부 영상 신호에 따라 구동-제어 신호들(SM, SA, SX, SY)을 발생시킨다.
상기 어드레스 구동부(203)는 논리 제어부(202)로부터의 어드레스 신호들(SA)을 처리하여 디스플레이 데이터 신호들을 발생시키고, 발생된 디스플레이 데이터 신호들을 어드레스 전극 라인(A1, ... ,Am)에 인가한다.
상기 X 구동부(204)는 논리 제어부(202)로부터 X 구동-제어 신호(SX)에 따라 동작하여 X 전극 라인(X1, ... ,Xm)을 구동한다. 상기 Y 구동부(205)는 논리 제어부(202)로부터 Y 구동-제어 신호(SY)에 따라 동작하여 Y 전극 라인(Y1, ... ,Yn)을 구동한다. 상기 M 구동부(206)는 논리 제어부(202)로부터 M 구동-제어 신호(SM)에 따라 동작하여 M 전극 라인(M1, ... ,Mn)을 구동한다. 이때, M 전극 라인(M1, ... ,Mn) 각각에 주사 펄스가 순차적으로 인가됨과 동시에 어드레스 전극 라인(A1, ... ,Am) 중에서 선택된 어드레스 전극 라인에 데이터 펄스가 인가되는 어드레싱이 수행된다.
다음에, 어드레싱에 의하여 선택된 방전 셀들이 디스플레이-유지 방전을 일으키도록 모든 X 전극 라인(X1, ... ,Xm)과 모든 Y 전극 라인(Y1, ... ,Yn) 사이에 교류 전압이 인가된다.
이에 따라, 모든 X 및 Y 전극 라인쌍에 의하여 방전 셀들이 설정될 수가 있다.
또한, 상기 어드레싱에 의하여 선택된 방전 셀의 X 및 Y 전극 공히 디스플레이-유지 방전에 필요한 벽전하 상태가 형성되고, 선택되지 않은 방전 셀의 X 및 Y 전극중 적어도 어느 하나에 디스플레이-유지 방전에 필요한 벽전하 상태가 형성되지 않는다.
예컨대, 연속적으로 배열된 4개의 M 전극 라인에 있어서, 선택된 두 방전 셀들 사이에 선택되지 않은 두 방전 셀들이 있는 경우, 선택되지 않은 두 방전 셀 각각의 X 및 Y 전극중 어느 하나에 디스플레이-유지 방전에 필요한 벽전하 상태가 형성되지 않는다. 따라서, 모든 X 및 Y 전극 라인에 의하여 방전 셀들이 설정되면서도 순차적(progressive) 구동 방식이 적용될 수가 있다.
도 3은 도 2의 4전극 면방전형 플라즈마 디스플레이 패널(300)을 일부 절제하여 분리 도시한 것이고, 도 4는 도 3의 방전 전극을 발췌하여 도시한 것이고, 도 5는 도 3의 Ⅰ-Ⅰ선을 따라 절개 도시한 것이다.
도 3 내지 도 5를 참조하면, 상기 플라즈마 디스플레이 패널(300)은 전면 패널(310)과, 상기 전면 패널(310)과 결합되는 배면 패널(360)을 포함하고 있다. 상 기 전면 및 배면 패널(310)(360)의 대향되는 내면 가장자리에는 이들을 밀폐시켜서 방전 공간을 형성하도록 프릿트 글래스(frit glass)가 도포되어진다.
상기 전면 패널(310)에는 투명한 기판, 이를테면, 소다 라임 글래스(soda lime glass)과 같은 전면 기판(311)이 마련되어 있다. 상기 전면 기판(311)의 내표면에는 X 전극(312)과 Y 전극(313)이 배치되어 있다.
상기 X 및 Y 전극(312)(313)은 패널(300)의 X 방향을 따라서 스트립형으로 배치되어 있으며, 각 단위 방전 셀별로 서로 대향되게 한 쌍씩 위치하고 있다. 상기 X 전극(312)은 제 1 투명 전극 라인(312a)과, 상기 제 1 투명 전극 라인(312a)의 표면의 일 가장자리를 따라서 배치된 제 1 버스 전극 라인(312b)으로 이루어져 있다. 상기 Y 전극(313)은 제 2 투명 전극 라인(313a)과, 상기 제 2 투명 전극 라인(312a)의 표면의 일 가장자리를 따라서 배치된 제 2 버스 전극 라인(313b)으로 이루어져 있다.
이러한 X 및 Y 전극(312)(313) 사이에는 방전 셀별로 이들의 롱갭 방전(long gap discharge)을 유도하기 위하여 또 다른 방전 전극인 M 전극(314)이 배치되어 있다. 상기 M 전극(314)은 제 3 투명 전극 라인(314a)과, 상기 제 3 투명 전극 라인(314a)의 표면의 중앙을 따라서 배치된 제 3 버스 전극 라인(314b)으로 이루어져 있다. 상기 M 전극(314)은 상기 X 및 Y 전극(312)(313)과 마찬가지로 스트립형이며, 상기 X 및 Y 전극(312)(313)과는 서로 다른 방전 전압이 인가된다.
상기 X 및 Y 전극(312)(313)과, 그 사이의 방전 갭에 배치된 M 전극(314)은 이들이 각 단위 방전 셀내에 배치되어서 방전 갭으로부터 방전을 개시할 수 있는 구조라면 어느 하나의 형상이나 구조에 한정되는 것은 아니다.
이러한 제 1 내지 제 3 투명 전극 라인(312a 내지 314a)은 투명한 도전막, 예컨대 ITO막(Indium Tin Oxide Film)으로 이루어지고, 상기 제 1 내지 제 3 버스 전극 라인(312b 내지 314b)은 도전성이 우수한 금속재, 이를테면 은 페이스트(Ag paste)로 이루어지는 것이 바람직하다.
또한, 상기 제 1 내지 제 3 투명 전극 라인(312a 내지 314a)은 상기 제 1 내지 제 3 버스 전극 라인(312b 내지 314b)보다 상대적으로 폭이 넓게 형성되는 것이 바람직하다. 상기 제 1 내지 제 3 버스 전극 라인(312b 내지 314b)은 전면 패널(310)의 개구율을 향상시키기 위하여 제 1 내지 제 3 투명 전극(312a 내지 314a)보다 상대적으로 폭을 좁게 하는 것이 유리하다. 또한, 상기 M 전극(314)은 X 및 Y 전극(312)(313) 사이의 방전 갭에 위치하므로, 상기 X 및 Y 전극(312)(313)의 폭보다 상대적으로 좁게 형성되어 있다.
이러한 X 및 Y 전극(312)(313)과, M 전극(314)은 전면 유전체층(315)에 의하여 매립되어 있다. 상기 전면 유전체층(315)은 투명한 유전체, 이를테면, PbO-B2O3-SiO2와 같은 고유전성의 소재를 이용하여서 전면 인쇄되어 있다. 대안으로는, 상기 전면 유전체층(315)은 X 및 Y 전극(312)(313)과, M 전극(314)이 패턴화된 부분에만 선택적으로 도포될 수도 있을 것이다.
상기 전면 유전체층(315)의 표면에는 2차 전자 방출량을 증대시키기 위하여 마그네슘 옥사이드(MgO)로 이루어진 보호막층(316)이 형성되어 있다. 상기 보호막 층(316)은 전면 유전체층(315)의 표면에 전체적으로 증착되어 있다.
상기 배면 패널(360)에는 투명한 유리 기판, 예컨대 소다 라임 글래스로 된 배면 기판(361)이 마련되어 있다. 상기 배면 기판(361)은 상기 전면 기판(311)과 대향되게 배치되어 있다.
상기 배면 기판(361)의 내표면에는 어드레스 전극(362)이 형성되어 있다. 상기 어드레스 전극(362)은 스트립형이고, 상기 X 및 Y 전극(312)(313)과 교차하는 방향으로 배치되어 있다. 상기 어드레스 전극(362)은 패널(300)의 Y 방향으로 인접하게 배치된 방전 셀을 가로질러 연장되어 있다. 상기 어드레스 전극(362)은 도전성이 우수한 금속재, 예컨대 은 페이스트로 이루어져 있다.
상기 어드레스 전극(362)은 배면 유전체층(363)에 의하여 매립되어 있다. 상기 배면 유전체층(363)은 상기 전면 유전체층(316)처럼 고유전성 소재로 이루어져 있다.
상기 전면 및 배면 패널(310)(360) 사이에는 격벽(364)이 배치되어 있다. 상기 격벽(364)은 어드레스 전극(362)이 배치된 방향과 직교하는 방향으로 배치된 제 1 격벽(364a)과, 상기 어드레스 전극(362)이 배치된 방향과 나란한 방향으로 배치된 제 2 격벽(364b)을 포함하고 있다. 상기 제 2 격벽(364b)은 인접한 한 쌍의 제 1 격벽(364a)의 내측벽으로부터 대향되는 방향으로 연장되어서 방전 셀을 한정하고 있다.
상기 제 1 및 제 2 격벽(364a)(364b)은 일체로 결합되어 있으며, 구획된 방전 셀은 매트릭스형(matrix type)이다. 대안으로는, 상기 격벽(364)은 와플형 (waffle type)이나, 미앤더형(meander type)이나, 델타형(delta type)이나, 스트립형(strip type)등 다양한 형상으로 제조가능하며, 이에 따른 단위 방전 셀도 원형, 사각형, 삼각형, 타원형, 육각형등 다양한 실시예가 존재한다고 할 것이다.
한편, 상기 격벽(364)의 내측벽과 배면 유전체층(363)의 윗면에는 방전 셀별로 적,녹,청색의 형광체층(365)이 코팅되어 있다. 또한, 상기 전면 및 배면 패널(310)(360)과 격벽(364)에 의하여 한정된 방전 공간에는 네온(Ne)-크세논(Xe)의 방전 가스를 주입되어 있다.
여기서, 상기 Y 전극(313)과 교차하는 부분에서의 어드레스 전극(362)의 면적은 X 및 M 전극(312)(314)과 교차하는 부분에서의 어드레스 전극(362)의 면적보다 상대적으로 작도록 형성되어 있다.
보다 상세하게는 도 4 및 도 5를 참조하여 설명하면 다음과 같다.
도 4는 도 3의 방전 전극이 배치된 상태를 도시한 것이고, 도 5는 도 3의 Ⅰ-Ⅰ선을 따라 절개도시한 것이다.
도 4 및 도 5를 참조하면, 상기 격벽(364)은 패널(300)의 X 방향을 따라 소정 간격 이격되게 배치된 제 1 격벽(364a)과, 패널(300)의 Y 방향을 따라 소정 간격 이격되게 배치된 제 2 격벽(364b)을 포함하고, 상기 제 1 및 제 2 격벽(364a)(364b)은 결합시에 매트릭스형의 방전 공간(S)을 한정하고 있다.
격벽(364)으로 구획된 각각의 방전 공간에는 방전 가스로부터 발생된 자외선에 의하여 여기되어서 가시광선을 방출하는 적,녹,청색의 형광체층(365)이 도포되어 있다. 상기 형광체층(365)은 격벽(364)의 외측벽과, 배면 유전체층(363)의 윗면 에 다같이 도포되어 있다. 이때, 적색의 형광체층은 (Y,Gd)BO3;Eu+3 으로 이루어지고, 녹색의 형광체층은 Zn2SiO4:Mn2+ 으로 이루어지고, 청색의 형광체층은 BaMgAl10O17:Eu2+ 으로 이루어지는 것이 바람직하다.
또한, 하나의 방전 공간에는 패널(300)의 X 방향을 따라서 X 및 Y 전극(312)(313)이 배치되어 있으며, 상기 X 및 Y 전극(313)(314)의 방전 갭에는 M 전극(314)이 배치되어 있다. 그리고, 상기 X, Y 및 M 전극(312 내지 314)과 교차하는 방향으로 어드레스 전극(362)이 배치되어 있다.
이때, 상기 어드레스 전극(362)은 X 전극(312)에 대하여 교차하는 부분(362X)이나, M 전극(314)에 대하여 교차하는 부분(362M)의 면적보다 Y 전극(313)에 대하여 교차하는 부분(362Y)에서의 면적이 작도록 하기 위하여, Y 전극(313)이 교차하는 어드레스 전극 부분(362Y)에는 윈도우부(362W)가 형성되어 있다. 상기 윈도우부(362W)는 상기 Y 전극(313)에 대하여 교차하는 어드레스 전극 부분(362Y)의 일부를 소정 크기로 개구시켜서 형성시킨 것이다.
본 실시예에서는 상기 어드레스 전극(362)이 스트립형이고, 상기 윈도우부(362W)는 사각 형상으로 형성시킨 것이나, 상기 Y 전극(313)과 대응되는 어드레스 전극 부분(362Y)의 면적을 줄일 수 있다면 이에 한정되는 것은 아니다.
이처럼, 상기 윈도우부(362W)를 형성시켜서 Y 전극(313)과 대응되는 어드레스 전극 부분(362Y)의 면적으로 다른 부분보다 줄이는 것은 어드레스 방전시에 Y 전극(313)과 어드레스 전극(362)간의 2차 방전이 발생하지 않도록 하기 위해서이다.
이하, 본 발명의 일 실시예에 따른 4전극형 면방전 플라즈마 디스플레이 패널(300)의 작용을 살펴보면 다음과 같다. 디스플레이 패널(300)의 작용을 살펴보면 다음과 같다.
도 6은 도 3의 플라즈마 디스플레이 패널(300)의 전극 라인에 인가되는 신호를 나타내는 것이고, 도 7 내지 도 8은 시간의 변화에 따른 단위 방전 셀의 벽전하 분포 변화를 나타낸 것이다.
도 6 및 도 7을 참조하면, 단위 서브 필드의 리셋팅 시간에는 모든 방전 셀들의 전극들 사이에 약한 방전들이 일어나면서 모든 방전 셀들의 벽전하들이 소거된다.
도 6 및 도 8을 참조하면, 리셋후에 어드레스 방전 이전의 벽전하 상태는 모든 방전 셀들의 전극들 사이에 약한 방전이 일어나면서, M 전극(314) 주위에 부극성 벽전하(-)들이 많아지고, 어드레스 전극(362) 주위에 정극성 벽전하(+)들이 형성된다. 또한, X 전극(312) 주위에 부극성 벽전하(-)들이 축적되고, Y 전극(313) 주위에 정극성 벽전하(+)들이 많아지게 된다.
도 6 및 도 9를 참조하면, 어드레스 방전시의 벽전하 상태는 어드레싱 방전으로 인하여 선택된 방전 셀의 M 전극(314) 주위에는 정극성 벽전하(+)가 형성되고, 선택된 방전 셀의 Y 전극(313) 주위에는 부극성 벽전하(+)가 형성된다. 또한, 선택된 방전 셀의 X 전극(312) 주위에는 부극성 벽전하(-)가 형성되고, Y 전극 (313) 주위에는 정극성 변화(+)가 형성된다.
이어서, 어드레스 방전에 의하여 선택된 방전 셀의 X 전극(312)과 M 전극(313)간에 트리거 방전 이후에 X 전극(312)과 Y 전극(313)에 롱갭 방전이 일어나게 된다.
여기서, 종래의 경우에는 도 9의 단계에서 M 전극(314)과 어드레스 전극(362)간의 벽전하가 바뀔 때 어드레스 전극(362)으로 이동한 부극성 벽전하(-)가 Y 전극(313)과 M 전극(314)의 간격이 좁음으로 인하여 Y 전극(313)에 있는 정극성 벽전하(+)와 2차 YA 방전을 일으키게 된다. 예컨대, 본 실시예에서는 Y 전극(313)과 M 전극(314)의 간격(W1)은 120 마이크로미터이고, M 전극(314)의 폭(W2)은 120 마이크로미터 정도이다. 이에 따라, Y 전극(313)에 쌓여야 할 정극성 벽전하(+)가 많이 소거된다.
이러한 결과로, 디스플레이 유지 방전시에 X 전극(312)과 M 전극(313)간의 트리거 방전 이후에 X 및 Y 전극(312)(313)에 롱갭 방전이 일어나야 하나, Y 전극(313)에 정극성 벽전하(+)가 충분하지 않아서 X 및 Y 전극(312)(313)간의 롱갭 방전이 일어나지 않는다.
반면에, 본 발명의 특징에 따라서 Y 전극(313)에 대하여 교차하는 어드레스 전극 부분(362Y)에 사각 형상의 윈도우부(362W)가 형성된 경우에는 다른 어드레스 전극 부분(362X)(362M)보다 상대적으로 면적이 좁게 형성된다.
이에 따라, 어드레스 방전 구간에서 Y 전극(313)에 축적되어 있어야 하는 정 극성 벽전하(+)를 잃지 않도록 하여서, X 전극(312)과 M 전극(314)간의 트리거 방전이후에 X 전극(312)과 Y 전극(313)간 롱갭 방전이 안정적으로 일어나도록 한다.
도 10은 본 발명의 제 2 실시예에 따른 방전 전극이 배치된 상태를 도시한 것이다.
도면을 참조하면, 격벽(1364)는 패널의 X 방향으로 배치된 제 1 격벽(1364a)과, Y 방향으로 배치된 제 2 격벽(1364b)으로 이루어져 있으며, 격벽(1364)으로 구획된 각 방전 공간에는 X 전극(1312)과 Y 전극(1313)과, 상기 X 및 Y 전극(1312)(1313) 사이의 방전 갭에 배치된 M 전극(1314)과, 상기 X, Y 및 M 전극(1312 내지 1314)과 교차하는 방향으로 배치된 어드레스 전극(1362)을 포함하고 있다.
이때, 상기 어드레스 전극(1362)은 스트립형을 이루고 있으며, 상기 Y 전극(1313)과 교차하는 부분(1362Y)의 폭이 X 전극(1312)과 교차하는 부분(1362X)이나, M 전극(1314)과 교차하는 부분(1362M)의 폭보다 상대적으로 좁게 형성되어 있다.
이에 따라, 어드레스 방전시에 M 전극(1314)과 Y 전극(1313)간의 갭이 좁음으로 인하여 M 전극(1314)과 어드레스 전극(1362) 방전 이후에 2차로 Y 전극(1313)과 어드레스 전극(1362)의 방전이 발생하는 것을 방지할 수가 있다.
이상의 설명에서와 같이 본 발명의 플라즈마 디스플레이 패널은 디스플레이 유지 방전을 일으키는 X 및 Y 전극과, 그 사이의 방전 갭에 배치된 M 전극을 구비하는 다전극의 패널 구조에서, Y 전극과 대응되는 부분에서의 어드레스 전극에 윈도우부나 폭을 좁게 형성하여서 어드레스 방전시에 Y 전극에 축적될 정극성 벽전하 를 잃지 않도록 하여 X 및 M 전극간의 트리거 방전 이후에 X 및 Y 전극간의 롱갭 방전이 안정적으로 일어날 수 있다.
본 발명은 도면에 도시된 일 실시예를 참고로 설명되었으나, 이는 예시적인 것에 불과하며 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.

Claims (10)

  1. 전면 기판과, 상기 전면 기판의 내면에 교대로 배치된 X 전극과, Y 전극과, 상기 X 및 Y 전극 사이의 방전 갭에 배치된 M 전극과, 상기 X,Y,M 전극을 매립하는 전면 유전체층을 구비하는 전면 패널;과,
    상기 전면 기판과 대향되게 배치된 배면 기판과, 상기 배면 기판의 내면에 상기 X, Y 및 M 전극과 교차하는 방향으로 배치된 어드레스 전극과, 상기 어드레스 전극을 매립하는 배면 유전체층을 구비하는 배면 패널;과,
    상기 전면 및 배면 패널 사이에 배치되어서, 방전 셀을 한정하는 격벽;과,
    상기 방전 셀내에 도포된 적,녹,청색의 형광체층;을 포함하고,
    상기 X, Y 및 M 전극은 결합된 패널의 일방향을 따라서 인접한 방전 셀을 가로질러 배치되고, 상기 어드레스 전극은 결합된 패널의 타방향을 따라서 인접한 방전 셀을 가로질러 배치되고, 각각의 방전 셀별로 상기 X, Y 및 M 전극과 어드레스 전극은 교차하도록 배치되고,
    상기 Y 전극과 교차하는 부분에서의 어드레스 전극의 면적은 X 및 M 전극과 교차하는 부분에서의 어드레스 전극의 면적보다 상대적으로 작게 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 어드레스 전극에는 각각의 방전 셀별로 상기 Y 전극과 교차하는 부분에서 개구된 윈도우부가 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 3 항에 있어서,
    상기 어드레스 전극은 스트립형이고, 상기 윈도우부는 사각의 중공 형상인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 1 항에 있어서,
    상기 어드레스 전극은 상기 Y 전극과 교차하는 부분의 폭이 X 및 M 전극과 교차하는 부분의 폭보다 상대적으로 좁게 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 5 항에 있어서,
    상기 어드레스 전극은 X, Y 및 M 전극과 교차하는 부분의 폭을 달리하여 형성된 스트립형인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 제 1 항에 있어서,
    상기 M 전극은 투명한 전극 라인과, 상기 투명한 전극 라인상에 중첩된 버스 전극 라인으로 이루어진 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 제 7 항에 있어서,
    상기 투명 전극 라인은 상기 버스 전극 라인보다 상대적으로 폭이 넓게 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  9. 제 1 항에 있어서,
    상기 M 전극은 상기 X 및 Y 전극보다 상대적으로 폭이 좁게 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  10. 제 1 항에 있어서,
    상기 X 및 M 전극간에는 트리거 방전 전압이 인가되고, 상기 X 및 Y 전극간에는 유지 방전 전압이 인가되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020050015367A 2005-02-24 2005-02-24 플라즈마 디스플레이 패널 KR100719545B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050015367A KR100719545B1 (ko) 2005-02-24 2005-02-24 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050015367A KR100719545B1 (ko) 2005-02-24 2005-02-24 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20060094312A KR20060094312A (ko) 2006-08-29
KR100719545B1 true KR100719545B1 (ko) 2007-05-17

Family

ID=37602171

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050015367A KR100719545B1 (ko) 2005-02-24 2005-02-24 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100719545B1 (ko)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001243882A (ja) * 2000-02-03 2001-09-07 Lg Electronics Inc プラズマディスプレーパネルとその駆動方法
KR20040016013A (ko) * 2002-08-14 2004-02-21 엘지전자 주식회사 플라즈마 디스플레이 패널

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001243882A (ja) * 2000-02-03 2001-09-07 Lg Electronics Inc プラズマディスプレーパネルとその駆動方法
KR20040016013A (ko) * 2002-08-14 2004-02-21 엘지전자 주식회사 플라즈마 디스플레이 패널

Also Published As

Publication number Publication date
KR20060094312A (ko) 2006-08-29

Similar Documents

Publication Publication Date Title
JP2006114496A (ja) プラズマディスプレイパネル及びプラズマディスプレイ装置
KR100719545B1 (ko) 플라즈마 디스플레이 패널
KR100670297B1 (ko) 플라즈마 디스플레이 패널
JP3604357B2 (ja) プラズマディスプレーパネル及びその駆動方法
KR100581921B1 (ko) 플라즈마 디스플레이 패널
US7768203B2 (en) Plasma display panel including black projections
KR100647632B1 (ko) 플라즈마 디스플레이 패널
KR100615269B1 (ko) 플라즈마 디스플레이 패널
KR100581932B1 (ko) 플라즈마 디스플레이 패널
KR100659084B1 (ko) 다전극 구조의 플라즈마 디스플레이 패널
KR100647650B1 (ko) 플라즈마 디스플레이 패널
KR100669723B1 (ko) 플라즈마 디스플레이 패널
KR100708653B1 (ko) 플라즈마 디스플레이 패널
KR100637236B1 (ko) 플라즈마 디스플레이 패널
KR100670334B1 (ko) 플라즈마 디스플레이 패널
KR100615251B1 (ko) 플라즈마 디스플레이 패널
KR100647649B1 (ko) 플라즈마 디스플레이 패널
KR100581931B1 (ko) 플라즈마 디스플레이 패널
KR100581938B1 (ko) 플라즈마 디스플레이 패널
KR100592294B1 (ko) 플라즈마 디스플레이 패널
KR100615319B1 (ko) 플라즈마 디스플레이 패널
KR20060087635A (ko) 플라즈마 디스플레이 패널
KR20060126319A (ko) 플라즈마 디스플레이 패널
JP2007073526A (ja) プラズマディスプレイパネル及びその駆動方法
KR20060003640A (ko) 다전극의 간격이 다르게 형성된 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
LAPS Lapse due to unpaid annual fee