KR20060064792A - 메탈 캐핑을 적용한 mim 커패시터의 제조 방법 - Google Patents

메탈 캐핑을 적용한 mim 커패시터의 제조 방법 Download PDF

Info

Publication number
KR20060064792A
KR20060064792A KR1020040103441A KR20040103441A KR20060064792A KR 20060064792 A KR20060064792 A KR 20060064792A KR 1020040103441 A KR1020040103441 A KR 1020040103441A KR 20040103441 A KR20040103441 A KR 20040103441A KR 20060064792 A KR20060064792 A KR 20060064792A
Authority
KR
South Korea
Prior art keywords
forming
layer
upper electrode
manufacturing
wiring
Prior art date
Application number
KR1020040103441A
Other languages
English (en)
Other versions
KR101097987B1 (ko
Inventor
이달진
Original Assignee
매그나칩 반도체 유한회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 매그나칩 반도체 유한회사 filed Critical 매그나칩 반도체 유한회사
Priority to KR1020040103441A priority Critical patent/KR101097987B1/ko
Publication of KR20060064792A publication Critical patent/KR20060064792A/ko
Application granted granted Critical
Publication of KR101097987B1 publication Critical patent/KR101097987B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/7687Thin films associated with contacts of capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5222Capacitive arrangements or effects of, or between wiring layers
    • H01L23/5223Capacitor integral with wiring layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

본 발명은 MIM 커패시터의 제조 공정을 단순화하는 것을 목적으로 한다.
본 발명에 의한 MIM 커패시터 제조 방법은 하부 배선을 형성하는 단계, 하부 배선의 상부에 메탈 캐핑층을 증착하는 단계, 포토 리소그래피 공정으로 상기 메탈 캐핑층에 하부 전극 패턴을 형성하는 단계, 전면에 절연층 및 상부 전극층을 순차적으로 증착하는 단계, 포토 리소그래피 공정으로 상부 전극층에 상부 전극 패턴을 형성하는 단계 및 상부 전극 패턴과 도전되는 상부 배선을 형성하는 단계를 포함한다.
MIM 커패시터, TFR, 메탈 캐핑층

Description

메탈 캐핑을 적용한 MIM 커패시터의 제조 방법{Manufacturing Method of a MIM Capacitor Using Metal Capping}
도1a 내지 도1i는 본 발명의 제1 실시예에 의한 커패시터 제조 방법을 나타내는 공정도.
도2a 내지 도2g는 본 발명의 제2 실시예에 의한 커패시터 제조 방법을 나타내는 공정도.
본 발명은 RF 장비 및 아날로그 장비에 필수적으로 사용되는 부품으로서 구리 배선을 적용하는 0.13 마이크로미터 기술 이하의 배선 공정에서도 사용되는 MIM 커패시터의 제조 방법에 관한 것이다. 또한 본 발명은 MIM 커패시터와 TFR(Thin Film Resistor)를 동시에 제조하는 방법에 관한 것이다.
종래에 MIM 커패시터 제조 방법은 배선 형성후에 단차를 없애기 위해 CMP를 진행해야 한다는 점과 구리가 노출된 이후 패터닝 공정에서 구리의 산화로 인한 열화 가능성을 차단하기 위하여 구리의 노출없이 커패시터를 제조하기 위한 복잡한 공정을 거쳐야 하는 문제가 있었다.
이로 인하여 종래의 MIM 커패시터를 제조하는 방법은 TFR을 제조하는 방법과 상이한 점이 많아 이를 동시에 형성하기에 곤란한 문제가 있었다.
본 발명은 종래의 이러한 문제를 해결하기 위하여 구리 배선 위에 메탈 캐핑(Metal Capping)을 제공하여 MIM 커패시터의 제조 방법을 단순화하는 것을 목적으로 한다.
또한 본 발명은 MIM 커패시터의 제조 방법을 단순화 함으로써 TFR을 MIM 커패시터와 동시에 형성할 수 있도록 하는 것을 목적으로 한다.
본 발명에 의한 MIM 커패시터 제조 방법은 하부 배선을 형성하는 단계, 하부 배선의 상부에 메탈 캐핑층을 증착하는 단계, 포토 리소그래피 공정으로 상기 메탈 캐핑층에 하부 전극 패턴을 형성하는 단계, 전면에 절연층 및 상부 전극층을 순차적으로 증착하는 단계, 포토 리소그래피 공정으로 상부 전극층에 상부 전극 패턴을 형성하는 단계 및 상부 전극 패턴과 도전되는 상부 배선을 형성하는 단계를 포함한다.
본 발명에 의한 MIM 커패시터 제조 방법은 하부 배선을 형성하는 단계, 하부 배선의 상부에 메탈 캐핑층을 증착하는 단계, 포토 리소그래피 공정으로 커패시터 형성 영역 및 레지스터 형성 영역에 있어서 상기 메탈 캐핑층에 하부 전극 패턴을 형성하는 단계, 전면에 절연층 및 상부 전극층을 순차적으로 증착하는 단계, 포토 리소그래피 공정으로 커패시터 형성 영역에 있어서 상부 전극층에 상부 전극 패턴 을 형성하고 레지스터 형성 영역에 있어서는 절연층을 노출시키는 단계 및 커패시터 형성 영역에 있어서는 상부 전극 패턴과 도전되고 레지스터 형성 영역에 있어서는 메탈 캐핑층과 도전되는 상부 배선을 형성하는 단계를 포함한다.
이하에서는 첨부한 도면을 참조하여 본 발명의 실시예에 대해서 설명한다.
참고로 첨부한 도면은 MIM 커패시터 제조 방법에만 주목하여 구리를 감싸고 있는 구리 확산 방지막 및 금속의 두께를 제어하기 위한 식각 정지막(ESL)에 대해서는 도시를 생략한다.
도1a 내지 도1i는 본 발명의 제1 실시예에 의한 MIM 커패시터의 제조 방법을 나타낸다.
먼저 도1a와 같이 하부 배선(10)을 형성한다. 하부 배선(10)은 IMD 층(12)에 구리 배선(11)을 형성함으로써 생성된다. 하부 배선(10)은 다마신(damascene) 기법 등으로 생성할 수 있다.
도1a와 같이 하부 배선(10)이 완성되면 도1b와 같이 그 상부에 메탈 캐핑층(20) 및 PR(30)을 증착한 후 PR(30)에 패턴을 형성한다.
도1b와 같이 PR(30) 패턴이 완성되면 패턴에 따라 메탈 캐핑층(20)을 식각하여 도1c와 같이 메탈 캐핑층(20)의 패턴을 형성한다. 메탈 캐핑층(20)의 두께는 그 하부의 구리(11)의 최소 크기에 대해서도 브리지 없이 커버가 가능해야 한다. 따라서 그 두께는 하부 층의 최소 크기 이하로 한다.
도1c와 같이 메탈 캐핑층(20)의 패턴이 완성되면 도1d와 같이 그 상부에 절연층(30), 상부 전극(40)을 순차적으로 증착한다.
다음으로 도1e와 같이 상부 전극(40)의 상부에 PR(5)을 증착하고 마스킹 공정으로 PR(5) 패턴을 형성한다.
도1e와 같이 완성된 PR(5) 패턴을 이용하여 상부 전극(40)을 식각함으로써 도1f와 같이 상부 전극(40)의 패턴을 형성한다.
마지막으로 상부에 상부 배선(60)을 생성하여 MIM 커패시터 제조를 완료한다. 상부 배선(60)은 저유전율의 IMD 층(62)과 비아 및 금속 배선(61)으로 구성되며 이들은 일반적으로 알려진 바와 같은 이중 다마신 공정으로 생성될 수 있는 구조이므로 이하에서는 구체적인 설명을 생략한다.
도1h와 도1i는 기본적으로는 도1g와 동일한 방식을 제조된 MIM 커패시터이나 각각 하부 배선(10)과 상부 배선(60)의 연결이 약간씩 상이한 구조이다.
도2a 내지 도2g는 본 발명의 제2 실시예로서 제1 실시예에 개시된 제조 방법을 진행하는 도중에 TFR(Thin Film Resistor)을 동시에 제조하는 방법을 나타낸 공정도이다.
먼저 도2a와 같이 하부 배선(100)을 형성한다. 하부 배선(100)은 IMD 층(120)에 구리 배선(110)을 형성함으로써 생성된다. 하부 배선(100)은 다마신(damascene) 기법 등과 같이 공지된 기술로 생성할 수 있다.
도2a와 같이 하부 배선(100)이 완성되면 도2b와 같이 그 상부에 메탈 캐핑층(200) 및 PR(300)을 증착한 후 PR(300)에 패턴을 형성한다. 도2b 이하에서 A는 MIM 커패시터가 형성되는 영역을 나타내고, B는 TFR이 형성되는 영역을 나타낸다.
도2b와 같이 PR(300) 패턴이 완성되면 패턴에 따라 메탈 캐핑층(200)을 식각 하여 도2c와 같이 메탈 캐핑층(20)의 패턴을 형성한다. 메탈 캐핑층(20)의 두께는 그 하부의 구리(11)의 최소 크기에 대해서도 브리지 없이 커버가 가능해야 한다. 따라서 그 두께는 하부 층의 최소 크기 이하로 한다.
도2c와 같이 메탈 캐핑층(20)의 패턴이 완성되면 도2d와 같이 그 상부에 절연층(30), 상부 전극(40)을 순차적으로 증착한다.
다음으로 도2e와 같이 MIM 커패시터 영역(A)에서는 상부 전극(40)의 상부에 PR(5)을 증착하고 마스킹 공정으로 PR(5) 패턴을 형성하고, TFR 영역(B)에서는 PR 패턴을 형성하지 않는다.
도2e와 같이 완성된 PR(5) 패턴을 이용하여 상부 전극(40)을 식각함으로써 도2f와 같이 MIM 커패시터 영역(A)에는 상부 전극(40)의 패턴이 형성되고, TFR 영역(B)에는 상부 전극이 모두 식각되어 절연층(300)이 노출되도록 한다.
마지막으로 MIM 커패시터 영역(A)에서는 상부 전극(400)을 상부 배선(600)과 연결하여 MIM 커패시터를 형성하고, TFR 영역(B)에서는 절연층(300)을 식각하여 상부 배선(600)의 금속 배선(610)이 메탈 캐핑층(200)과 연결되도록 하여 TFR을 완성한다.
상부 배선(600)은 저유전율의 IMD 층(620)과 비아 및 금속 배선(610)으로 구성되며 이들은 일반적으로 알려진 바와 같은 이중 다마신 공정으로 생성될 수 있는 구조이므로 이하에서는 구체적인 설명을 생략한다.
본 발명을 적용함으로써 구리 배선 공정에서 MIM 커패시터의 제조 공정을 단 순화할 수 있으며, 그 결과 RF 장비에서 MIM 커패시터와 함께 요구되는 경우가 많은 TFR을 동시에 생성할 수 있어 공정 단순화 및 비용 절감 측면에서 우수한 효과가 있다.

Claims (6)

  1. 하부 배선을 형성하는 단계;
    상기 하부 배선의 상부에 메탈 캐핑층을 증착하는 단계;
    포토 리소그래피 공정으로 상기 메탈 캐핑층에 하부 전극 패턴을 형성하는 단계;
    전면에 절연층 및 상부 전극층을 순차적으로 증착하는 단계;
    포토 리소그래피 공정으로 상기 상부 전극층에 상부 전극 패턴을 형성하는 단계; 및
    상기 상부 전극 패턴과 도전되는 상부 배선을 형성하는 단계
    를 포함하는 MIM 커패시터의 제조 방법.
  2. 제1항에 있어서, 상기 하부 배선을 형성하는 단계는
    다마신 기법으로 IMD 층에 구리 배선을 생성하여 형성되는 것을 특징으로 하는 MIM 커패시터의 제조 방법.
  3. 제1항에 있어서, 상기 상부 배선을 형성하는 단계는
    상기 상부 전극 패턴의 상부에 저유전율의 IMD 층을 증착하는 공정 및
    이중 다마신 기법으로 상기 IMD 층에 비아와 구리 배선을 형성하는 공정
    을 포함하는 것을 특징으로 하는 MIM 커패시터의 제조 방법.
  4. 하부 배선을 형성하는 단계;
    상기 하부 배선의 상부에 메탈 캐핑층을 증착하는 단계;
    포토 리소그래피 공정으로 커패시터 형성 영역 및 레지스터 형성 영역에 있어서 상기 메탈 캐핑층에 하부 전극 패턴을 형성하는 단계;
    전면에 절연층 및 상부 전극층을 순차적으로 증착하는 단계;
    포토 리소그래피 공정으로 상기 커패시터 형성 영역에 있어서 상기 상부 전극층에 상부 전극 패턴을 형성하고 상기 레지스터 형성 영역에 있어서는 상기 절연층을 노출시키는 단계; 및
    상기 커패시터 형성 영역에 있어서는 상기 상부 전극 패턴과 도전되고 상기 레지스터 형성 영역에 있어서는 상기 메탈 캐핑층과 도전되는 상부 배선을 형성하는 단계
    를 포함하는 MIM 커패시터의 제조 방법.
  5. 제4항에 있어서, 상기 하부 배선을 형성하는 단계는
    다마신 기법으로 IMD 층에 구리 배선을 생성하여 형성되는 것을 특징으로 하는 MIM 커패시터의 제조 방법.
  6. 제4항에 있어서, 상기 상부 배선을 형성하는 단계는
    상기 전면에 저유전율의 IMD 층을 증착하는 공정 및
    이중 다마신 기법으로 상기 IMD 층에 비아와 구리 배선을 형성하는 공정
    을 포함하는 것을 특징으로 하는 MIM 커패시터의 제조 방법.
KR1020040103441A 2004-12-09 2004-12-09 메탈 캐핑을 적용한 mim 커패시터의 제조 방법 KR101097987B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040103441A KR101097987B1 (ko) 2004-12-09 2004-12-09 메탈 캐핑을 적용한 mim 커패시터의 제조 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040103441A KR101097987B1 (ko) 2004-12-09 2004-12-09 메탈 캐핑을 적용한 mim 커패시터의 제조 방법

Publications (2)

Publication Number Publication Date
KR20060064792A true KR20060064792A (ko) 2006-06-14
KR101097987B1 KR101097987B1 (ko) 2011-12-23

Family

ID=37160179

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040103441A KR101097987B1 (ko) 2004-12-09 2004-12-09 메탈 캐핑을 적용한 mim 커패시터의 제조 방법

Country Status (1)

Country Link
KR (1) KR101097987B1 (ko)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100436134B1 (ko) 1999-12-30 2004-06-14 주식회사 하이닉스반도체 반도체 소자의 금속배선 형성방법

Also Published As

Publication number Publication date
KR101097987B1 (ko) 2011-12-23

Similar Documents

Publication Publication Date Title
US7956400B2 (en) MIM capacitor integration
US7479424B2 (en) Method for fabricating an integrated circuit comprising a three-dimensional capacitor
KR20020077923A (ko) 금속-절연체-금속 커패시터를 포함하는 집적 소자
US6495426B1 (en) Method for simultaneous formation of integrated capacitor and fuse
JP2006093351A (ja) 半導体装置およびその製造方法
JP2002100680A (ja) 集積回路内部のキャパシタを製造するプロセス
KR101097987B1 (ko) 메탈 캐핑을 적용한 mim 커패시터의 제조 방법
KR100727711B1 (ko) 반도체 소자의 mim 커패시터 형성 방법
JPH0240233B2 (ko)
KR100482025B1 (ko) 반도체 소자의 제조방법
KR100480895B1 (ko) 다층 병렬 역 구조를 갖는 엠아이엠 캐패시터 형성방법
KR20040086120A (ko) 배선과 커패시터를 구비한 반도체장치 및 그 제조방법
KR20040061817A (ko) 반도체소자의 금속배선 형성방법
JP2002217373A (ja) 半導体装置の製造方法及びその製造方法を用いて製造された半導体装置
KR100503381B1 (ko) 반도체 소자의 금속 배선과 그 형성 방법
KR100778852B1 (ko) 반도체 소자 및 그 제조방법
KR100772074B1 (ko) 반도체 장치의 커패시터의 제조방법
KR100866114B1 (ko) 역 구조 엠아이엠 캐패시터 형성방법
KR100866115B1 (ko) 엠아이엠 캐패시터 형성방법
KR101085913B1 (ko) 금속전극 커패시터의 제조방법
KR101190848B1 (ko) 반도체 소자의 mim 캐패시터 제조방법
KR100731061B1 (ko) 반도체 소자 및 그 제조방법
KR100340900B1 (ko) 반도체장치의 제조방법
KR20060062794A (ko) Cu 배선공정을 적용한 MIM 커패시터 제조방법
KR20060062795A (ko) 다마신 배선 공정에 있어서 구리 mim 커패시터 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20141119

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20151118

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20161118

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20171117

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20181120

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20191119

Year of fee payment: 9