KR20060064792A - 메탈 캐핑을 적용한 mim 커패시터의 제조 방법 - Google Patents
메탈 캐핑을 적용한 mim 커패시터의 제조 방법 Download PDFInfo
- Publication number
- KR20060064792A KR20060064792A KR1020040103441A KR20040103441A KR20060064792A KR 20060064792 A KR20060064792 A KR 20060064792A KR 1020040103441 A KR1020040103441 A KR 1020040103441A KR 20040103441 A KR20040103441 A KR 20040103441A KR 20060064792 A KR20060064792 A KR 20060064792A
- Authority
- KR
- South Korea
- Prior art keywords
- forming
- layer
- upper electrode
- manufacturing
- wiring
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
- H01L28/60—Electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/7687—Thin films associated with contacts of capacitors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5222—Capacitive arrangements or effects of, or between wiring layers
- H01L23/5223—Capacitor integral with wiring layers
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
Description
Claims (6)
- 하부 배선을 형성하는 단계;상기 하부 배선의 상부에 메탈 캐핑층을 증착하는 단계;포토 리소그래피 공정으로 상기 메탈 캐핑층에 하부 전극 패턴을 형성하는 단계;전면에 절연층 및 상부 전극층을 순차적으로 증착하는 단계;포토 리소그래피 공정으로 상기 상부 전극층에 상부 전극 패턴을 형성하는 단계; 및상기 상부 전극 패턴과 도전되는 상부 배선을 형성하는 단계를 포함하는 MIM 커패시터의 제조 방법.
- 제1항에 있어서, 상기 하부 배선을 형성하는 단계는다마신 기법으로 IMD 층에 구리 배선을 생성하여 형성되는 것을 특징으로 하는 MIM 커패시터의 제조 방법.
- 제1항에 있어서, 상기 상부 배선을 형성하는 단계는상기 상부 전극 패턴의 상부에 저유전율의 IMD 층을 증착하는 공정 및이중 다마신 기법으로 상기 IMD 층에 비아와 구리 배선을 형성하는 공정을 포함하는 것을 특징으로 하는 MIM 커패시터의 제조 방법.
- 하부 배선을 형성하는 단계;상기 하부 배선의 상부에 메탈 캐핑층을 증착하는 단계;포토 리소그래피 공정으로 커패시터 형성 영역 및 레지스터 형성 영역에 있어서 상기 메탈 캐핑층에 하부 전극 패턴을 형성하는 단계;전면에 절연층 및 상부 전극층을 순차적으로 증착하는 단계;포토 리소그래피 공정으로 상기 커패시터 형성 영역에 있어서 상기 상부 전극층에 상부 전극 패턴을 형성하고 상기 레지스터 형성 영역에 있어서는 상기 절연층을 노출시키는 단계; 및상기 커패시터 형성 영역에 있어서는 상기 상부 전극 패턴과 도전되고 상기 레지스터 형성 영역에 있어서는 상기 메탈 캐핑층과 도전되는 상부 배선을 형성하는 단계를 포함하는 MIM 커패시터의 제조 방법.
- 제4항에 있어서, 상기 하부 배선을 형성하는 단계는다마신 기법으로 IMD 층에 구리 배선을 생성하여 형성되는 것을 특징으로 하는 MIM 커패시터의 제조 방법.
- 제4항에 있어서, 상기 상부 배선을 형성하는 단계는상기 전면에 저유전율의 IMD 층을 증착하는 공정 및이중 다마신 기법으로 상기 IMD 층에 비아와 구리 배선을 형성하는 공정을 포함하는 것을 특징으로 하는 MIM 커패시터의 제조 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040103441A KR101097987B1 (ko) | 2004-12-09 | 2004-12-09 | 메탈 캐핑을 적용한 mim 커패시터의 제조 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040103441A KR101097987B1 (ko) | 2004-12-09 | 2004-12-09 | 메탈 캐핑을 적용한 mim 커패시터의 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060064792A true KR20060064792A (ko) | 2006-06-14 |
KR101097987B1 KR101097987B1 (ko) | 2011-12-23 |
Family
ID=37160179
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040103441A KR101097987B1 (ko) | 2004-12-09 | 2004-12-09 | 메탈 캐핑을 적용한 mim 커패시터의 제조 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101097987B1 (ko) |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100436134B1 (ko) | 1999-12-30 | 2004-06-14 | 주식회사 하이닉스반도체 | 반도체 소자의 금속배선 형성방법 |
-
2004
- 2004-12-09 KR KR1020040103441A patent/KR101097987B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
KR101097987B1 (ko) | 2011-12-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7956400B2 (en) | MIM capacitor integration | |
US7479424B2 (en) | Method for fabricating an integrated circuit comprising a three-dimensional capacitor | |
KR20020077923A (ko) | 금속-절연체-금속 커패시터를 포함하는 집적 소자 | |
US6495426B1 (en) | Method for simultaneous formation of integrated capacitor and fuse | |
JP2006093351A (ja) | 半導体装置およびその製造方法 | |
JP2002100680A (ja) | 集積回路内部のキャパシタを製造するプロセス | |
KR101097987B1 (ko) | 메탈 캐핑을 적용한 mim 커패시터의 제조 방법 | |
KR100727711B1 (ko) | 반도체 소자의 mim 커패시터 형성 방법 | |
JPH0240233B2 (ko) | ||
KR100482025B1 (ko) | 반도체 소자의 제조방법 | |
KR100480895B1 (ko) | 다층 병렬 역 구조를 갖는 엠아이엠 캐패시터 형성방법 | |
KR20040086120A (ko) | 배선과 커패시터를 구비한 반도체장치 및 그 제조방법 | |
KR20040061817A (ko) | 반도체소자의 금속배선 형성방법 | |
JP2002217373A (ja) | 半導体装置の製造方法及びその製造方法を用いて製造された半導体装置 | |
KR100503381B1 (ko) | 반도체 소자의 금속 배선과 그 형성 방법 | |
KR100778852B1 (ko) | 반도체 소자 및 그 제조방법 | |
KR100772074B1 (ko) | 반도체 장치의 커패시터의 제조방법 | |
KR100866114B1 (ko) | 역 구조 엠아이엠 캐패시터 형성방법 | |
KR100866115B1 (ko) | 엠아이엠 캐패시터 형성방법 | |
KR101085913B1 (ko) | 금속전극 커패시터의 제조방법 | |
KR101190848B1 (ko) | 반도체 소자의 mim 캐패시터 제조방법 | |
KR100731061B1 (ko) | 반도체 소자 및 그 제조방법 | |
KR100340900B1 (ko) | 반도체장치의 제조방법 | |
KR20060062794A (ko) | Cu 배선공정을 적용한 MIM 커패시터 제조방법 | |
KR20060062795A (ko) | 다마신 배선 공정에 있어서 구리 mim 커패시터 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20141119 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20151118 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20161118 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20171117 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20181120 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20191119 Year of fee payment: 9 |