KR20030020976A - 디지털신호 처리장치 및 처리방법과 디지털신호재생수신시스템 - Google Patents

디지털신호 처리장치 및 처리방법과 디지털신호재생수신시스템 Download PDF

Info

Publication number
KR20030020976A
KR20030020976A KR10-2003-7001871A KR20037001871A KR20030020976A KR 20030020976 A KR20030020976 A KR 20030020976A KR 20037001871 A KR20037001871 A KR 20037001871A KR 20030020976 A KR20030020976 A KR 20030020976A
Authority
KR
South Korea
Prior art keywords
signal
mute
bit
digital signal
memory means
Prior art date
Application number
KR10-2003-7001871A
Other languages
English (en)
Other versions
KR100895044B1 (ko
Inventor
나가사와히로시
시바겐지
아오키데츠야
Original Assignee
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 가부시끼 가이샤 filed Critical 소니 가부시끼 가이샤
Publication of KR20030020976A publication Critical patent/KR20030020976A/ko
Application granted granted Critical
Publication of KR100895044B1 publication Critical patent/KR100895044B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/00007Time or data compression or expansion
    • G11B2020/00014Time or data compression or expansion the compressed signal being an audio signal
    • G11B2020/00065Sigma-delta audio encoding
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H20/00Arrangements for broadcast or for distribution combined with broadcast
    • H04H20/86Arrangements characterised by the broadcast information itself
    • H04H20/88Stereophonic broadcast systems

Abstract

본 발명은 소정의 전송로를 거쳐서 전송되오 온 △∑변조되어 있는1비트오디오신호를 수신하고, 뮤트페턴으로 전환하는 처리를 행하는 디지털신호처리장치이고, 이 장치는 IEEE1394 I/F(31)를 갖춘다. IEEE1394 I/F는 IEEE1394 포맷의 전송로(20)를 거쳐서 전송되어 온 아이소크로너스패킷을 수신하고, 이 패킷에서 음악데이터를 취출하여 DRAM(32)에 공급하는 동시에 DARM에 격납되어 있는 데이터량을 감시하고, 1비트디지털신호를 독출하고, 혹은 9-6패턴과 같은 뮤트패턴을 생성하고, DRAM에서 독출된 1비트디지털신호와 뮤트패턴과 페이드처리를 수반해서 전환한다. D/A변환기(35)는 IEEE1394 I/F에서 출력되는 1비트디지털신호를 아날로그신호로 변환한다.

Description

디지털신호 처리장치 및 처리방법과 디지털신호 재생수신시스템{Digital signal processing apparatus and processing method, and digital signal reproduction/reception system}
종래, 샘플링주파수(fs)를 약 44.1kHz로 하고, PCM방식에 의해 1샘플을 각 채널 16비트의 디지털 오디오데이터로서 기록하고 있는 콤팩트디스크(CD)가 널리 이용되고 있다. 이 CD에 대하여, DSD(Direct Stream Digital)방식에 의해 생성된 샘플링주파수가 상당히 높은 주파수, 예를 들면 통상의 CD의 샘플링주파수(fs)의 64배의 주파수로 1비트 방식의 오디오 스트림데이터를 기록하고 있는 슈퍼오디오 콤팩트디스크(Super Audio Compact Disc:SACD)가 제안되어 있다.
입력신호에 대하여 64fs의 오버샘플링·△∑변조를 실시하면 1비트 오디오 디지털신호가 얻어진다. CD방식의 시스템에서는, 그 직후에 1비트신호에서 멀티비트의 PCM부호에의 데시메이션이 행해지는바, DSD방식을 채용한 SACD에서는 상기 1비트 오디오신호를 직접 기록하고 있다.
SACD에 기록되는 1비트 오디오신호의 주파수대역은, 대개 100kHz이며, CD에서 채용되고 있는 PCM방식에 있어서의 신호의 주파수대역과 비교하여 상당히 넓다.
그런데, PCM방식에 의해 1샘플을 각 채널 16비트의 디지털 오디오데이터로서 있는 것 같은, IEC60958 등으로 규격화되어 있는 디지털 오디오데이터에서는, 무음을 나타내는 신호로서 0데이터가 사용된다.
한편, DSD방식의 1비트 오디오신호에서는 무음을 나타내는 신호로서, 「10010110」로 이루는 소위 9-6패턴이라고 불리는 특별한 뮤트패턴의 데이터를 사용하고 있다. 음악에서 9-6패턴으로, 또 그 역으로 신호를 변화시킬 때에, 변화점에서 위상을 맞추지 않으면 노이즈가 발생할 가능성이 있다.
미디어의 재생부와 앰프부가 일체로 되어 있는 기기에서는, 신호의 변화를 일으키는 트리거, 예를 들면 사용자의 재생조작 등을 검출하여, 기기 내부에서 변화점에 뮤트를 걸 수 있다.
단일품 컴포넌트와 같은 분리형 기기의 경우는, 1비트 오디오신호의 재생기기와 앰프기기가 별도이기 때문에, 재생기기에서 발생하는 트리거를 앰프기기에 의해 검출할 수 없기 때문에, 앰프기기는 신호의 변화점에 뮤트를 걸 수 없다. 즉, 앰프기기는 재생기기에서 보내져온 신호를 그대로 아날로그신호로 하여 출력하므로, 무음(9-6패턴)과 음악데이터의 변화점에서 뮤트를 걸지 않고, 그대로 아날로그로 변환하여 출력하게 된다. 혹시, 변화점에서 위상이 엇갈리고 있는 경우는,노이즈가 발생하고 있어도 그대로 노이즈로서 출력하게 된다. 이 때문에, 재생개시시나 재생으로부터의 정지시에 노이즈가 들리게 될 가능성이 있다.
본 발명은, 디지털신호 처리장치 및 디지털신호 처리방법에 관하여, 특히 소정의 전송로를 거쳐서 전송되어온 △∑변조되어 있는 1비트 오디오신호를 수신하고, 뮤트패턴과 전환하는 처리를 행하는 디지털신호 처리장치 및 디지털신호 처리방법에 관하여, 더욱이는, 소정의 전송로에 의해 접속된 디지털신호 재생장치와 디지털신호 수신장치로 이루는 디지털신호 재생수신시스템에 관한 것이다.
도 1은 본 발명이 적용된 오디오시스템의 구성을 나타내는 블록도이다.
도 2는 △∑변조기의 원리를 설명하기 위한 도면이다.
도 3은 도 1에 나타내는 오디오시스템을 구성하는 오디오 재생장치를 나타내는 블록도이다.
도 4는 도 1에 나타내는 오디오시스템을 구성하는 오디오 수신장치를 나타내는 블록도이다.
도 5는 도 4에 나타내는 오디오 수신장치의 요부를 구성하는 IEEE1394 I/F를나타내는 블록도이다.
도 6은 IEEE1394 I/F의 요부를 구성하는 데이터독출/뮤트 생성부를 나타내는 블록도이다.
도 7은 DRAM의 개략구성을 나타내는 도면이다.
도 8a는 도 8b 및 도 8c는, 오디오 수신장치의 동작을 설명하기 위한 타이밍차트이다.
본 발명은, 상술한 바와 같은 실정을 감안하여 제안된 것이며, 그 목적으로 하는 바는, 재생기기측과는 무관계로, 음악데이터와 뮤트패턴과의 전환점을 예측하여 DSD음악신호의 재생개시시 및 재생상태에서 정지시에 이를 때에 노이즈가 발생하는 것을 방지할 수 있는 디지털신호 처리장치 및 디지털신호 처리방법을 제공하는데 있다.
본 발명의 다른 목적은, 디지털신호 처리장치를 수신측에 갖추는 디지털신호 재생수신시스템을 제공하는데 있다.
상술과 같은 목적을 달성하기 위해 제안되는, 본 발명에 관계되는 디지털신호 처리장치는, 소정의 전송로를 거쳐서 전송되어오는 △∑변조되어 있는 1비트 오디오신호를 수신하는 수신수단과, 이 수신수단으로 수신된 1비트 오디오신호를 일단 축적하는 메모리수단과, 메모리수단의 축적량과 몇개의 소정치와의 관계에 의거하여 그 데이터 축적량을 감시하는 감시수단과, 뮤트신호를 나타내는 1비트 디지털신호를 생성하는 뮤트신호 생성수단과, 메모리수단에서 독출된 1비트 오디오신호와 뮤트신호 생성수단에서 출력되는 뮤트신호를 나타내는 1비트 디지털을 전환하는 전환수단과, 이 전환수단에서 출력되는 1비트 디지털신호를 아날로그신호로 변환하는 D/A변환수단과, 감시수단이 감시하고 있는 메모리수단의 축적량과 몇개의 소정치와의 관계에 의거하여 뮤트신호 생성수단에서 출력되는 뮤트신호를 나타내는 1비트 디지털신호와 메모리수단에서 독출된 1비트 오디오신호를 전환수단에 의해 전환하여 상기 D/A변환수단에 공급하는 제어수단을 갖춘다.
이 디지털신호 처리장치는, 또한 메모리수단에서 독출된 1비트 오디오신호와 뮤트신호 생성수단에서 출력되는 뮤트신호를 페이더 처리하는 신호처리수단을 갖춘다.
본 발명에 관계되는 디지털신호 처리장치는, 감시수단으로 메모리수단의 축적량이 0에서 서서히 증가하여 제 1소정치(P1)를 초과한 것을 검출하면, 제어수단은 뮤트신호 생성수단에서 출력되고 있던 뮤트신호를 나타내는 1비트 디지털신호를 메모리수단에서 독출된 1비트 오디오신호에 신호처리수단으로 페이더처리를 실시하면서 전환수단을 사용하여 전환한다.
본 발명에 관계되는 디지털신호 처리장치는, 감시수단으로 메모리수단의 축적량이 0에서 서서히 접근하여 제 2소정치(P2) 이하로 되는 것을 검출하면, 제어수단은 메모리수단에서 독출된 1비트 오디오신호를 뮤트신호 생성수단에서 출력되고 있던 뮤트신호를 나타내는 1비트 디지털신호에 신호처리수단으로 페이더처리를 실시하면서 전환수단을 사용하여 전환한다.
본 발명에 관계되는 디지털신호 처리방법은, 소정의 전송로를 거쳐서 전송되어오는 △∑변조되어 있는 1비트 오디오신호를 재생하는 디지털신호 재생장치와, 디지털신호 재생장치에 의해 재생된 1비트 오디오신호를 소정의 전송로를 거쳐서 수신하여 이루는 디지털신호 재생장치로 이루는 디지털신호 재생수신시스템이다.이 시스템을 구성하는 디지털신호 수신장치는, 소정의 전송로를 거쳐서 전송되어오는 1비트 오디오신호를 수신하는 수신수단과, 수신수단으로 수신된 1비트 오디오신호를 일단 축적하는 메모리수단과, 메모리수단의 축적량과 몇개의 소정치와의 관계를 감시하는 감시수단과, 뮤트신호를 나타내는 1비트 디지털신호를 생성하는 뮤트신호 생성수단과, 메모리수단에서 출력되는 뮤트신호를 나타내는 1비트 디지털을 전환하는 전환수단과, 전환수단에서 출력되는 1비트 디지털신호를 아날로그신호로 변환하는 D/A변환수단과, 감시수단이 감시하고 있는 메모리수단의 축적량과 몇개의 소정치와의 관계에 의거하여 뮤트신호 생성수단에서 출력되는 뮤트신호를 나타내는 1비트 디지털신호와 메모리수단에서 독출된 1비트 오디오신호를 전환수단에 의해 전환하여 D/A변환수단에 공급하는 제어수단을 갖추고 있다.
본 발명의 또 다른 목적, 본 발명에 의해 얻어지는 구체적인 이점은, 이하에 있어서 도면을 참조하여 설명되는 실시형태의 설명에서 한층 명백하게 될 것이다.
이하, 본 발명에 관계되는 디지털신호 처리장치 및 디지털신호 처리방법을 적용한 오디오 수신장치에 의해, 오디오 재생장치에서 전송되어온 △∑변조되어 있는 1비트 오디오신호를 수신하고, 1비트 오디오신호를 아날로그 변환한 오디오파를 스피커에서 출력하는 오디오시스템의 예를 들어 설명한다.
이 오디오시스템은, 본 발명에 관계되는 디지털신호 재생수신시스템이 적용된 구체예를 나타내는 것이다.
본 발명에 관계되는 디지털신호 재생수신시스템이 적용된 오디오시스템은, 도 1에 나타내는 바와 같이, △∑변조되어 있는 1비트 오디오신호를 재생하는 오디오 재생장치(10)와, 이 오디오 재생장치(10)에 의해 재생된 1비트 오디오신호를 IEEE1394 포맷에 적합한 전송로(20)를 거쳐서 수신하여 이루는 오디오 수신장치(30)를 갖추고 있다.
오디오 재생장치(10)는, DSD(Direct Stream Digital)방식에 의해 생성된, 샘플링주파수가 상당히 높은 주파수, 예를 들면 통상 CD의 샘플링주파수(fs)의 64배의 주파수로 1비트방식의 오디오 스트림데이터를 기록하고 있는 슈퍼오디오 콤팩트디스크(Super Audio Compact Disc:SACD)에서 1비트 오디오신호를 재생한다.
1비트 오디오신호는, 도 2에 나타내는 바와 같은 △∑변조기(60)에 의해 생성된다. △∑변조기(60)는, 아날로그 입력신호와 1비트의 출력신호의 적분치(시그마:∑)와의 차분(델타:△)을 가산기(61)에 의해 구하고, 1비트 양자화기(62)에 공급한다. 출력신호는, 논리 0과 논리 1의 비트로 이루지만, 논리 0과 논리 1은, 실제의 값으로서는 -1과 +1을 각각 나타내고 있다. 적분기(63)는, 1비트의 출력신호를 누적하고, 아날로그 입력신호의 값에 추종하는 누적치를 출력한다. 1비트 양자화기(62)는, 생성하는 비트마다 누적치를 증가(+1) 또는 감소(-1)시킨다. 샘플링주파수는, 누적치가 아날로그 입력신호에 추종하도록 출력 비트스트림을 생성할 수 있도록, 높은 주파수로 된다. 예를 들면, 샘플링주파수는 fs(=44.1kHz)의 64배의 64fs이다. 이 △∑변조기로부터의 64fs, 1비트의 디지털 오디오신호가 상술한 바와 같이 SACD에 기록되어 있다.
오디오 재생장치(10)는, 도 3에 나타내는 바와 같은 구성을 갖춘다. 오디오 재생장치는, 스핀들모터(17)에 의해, 예를 들면 선속도 일정(CLV:Constant Linear Velocity)으로 SACD(1)을 회전하고, 이 회전되는 SACD(1)에 대하여, 광픽업(12)에서 출사되는 재생 레이저광을 조사하고, SACD(1)에서 반사되는 복귀하는 레이저광을 광검출기에 의해 검출함으로써 SACD(1)에 기록되어 있는 1비트 오디오신호에 관한 신호가 독출된다. 이 독출신호는, RF앰프(13)에 공급된다. RF앰프(13)에서 출력되는 RF신호는, 프런트 앤드 프로세서(14)에 공급된다.
프런트 앤드 프로세서(14)는, RF신호로 복조처리나, 에러정정처리를 실시하여, 예를 들면 2064바이트 고정길이의 섹터데이터를 생성하고, 후단의 오디오디코더(15)에 공급한다. 오디오디코더(15)는, 프런트 앤드 프로세서(14)에서 공급되는 2064바이트 고정길이의 섹터데이터를 1바이트씩 수취하고, 각 섹터의 선두에서 시작하는 오디오헤더(Audio_Header)를 해석하여, 내부 또는 외부메모리의 각 블록에 데이터를 1/75초의 프레임 단위로 기록한다. 내부 또는 외부메모리의 각 블록에 프레임 단위로 기록된 데이터는, 오디오디코더(15) 내부의 도시하지 않은 압축디코더에 의해 디코드된 후, IEEE1394 인터페이스(I/F)(18)에 공급된다.
IEEE1394 인터페이스(I/F)(18)는, 사용자에 의해 후술하는 재생키가 눌려진 후에, 오디오디코더(15)에서 출력되는 1비트 오디오신호를 소정수, 예를 들면 보조데이터 등과 24비트마다 읽어 들여 음악데이터로 이루는 아이소크로너스(Isochronous) 패킷을 구성하고, 일정한 간격으로 IEEE1394 포맷의 전송로(20)에 흘린다. 여기서, 오디오 재생장치(10)가 사용자에 의한 후술의 정지키 조작에 따라서 재생을 정지한 때라도, IEEE1394 (I/F)(18)는, 음악데이터를 포함하지 않은 공간(Empty)의 아이소크로너스 패킷을 IEEE1394 포맷의 전송로(20)에 흘린다. IEEE1394 (I/F)(18)는 IEEE1394 포맷의 전송로(20)를 사용하여 패킷을 전송하기 위한 전송처리부, 특히 IEEE1394 전송처리부라고 말할 수 있다.
IEEE1394 포맷에 따른 데이터전송에서는, 32비트 마다의 데이터전송이 기본이지만, AM824에 있어서는 최초의 8비트가 라벨이고 이것은 애플리케이션마다 결정되어 있고, 오디오디코더(15)에서 IEEE1394 (I/F)(18)에 공급할 필요는 없다.보조데이터도 24비트가 하나의 단위로 되어 있다.
또한, 오디오디코더(15)에서 출력되는 1비트 오디오신호는, 오디오 재생장치(10) 자체의 도시하지 않은 D/A변환기로 아날로그 오디오신호로 되어, 출력단자를 거쳐서 외부앰프, 스피커 등에 공급되어도 좋다.
RF앰프(13)는, 독해신호에서 트래킹 에러신호나, 포커스 에러신호도 생성하고, 서보신호 처리회로(16)에 공급한다. 서보신호 처리회로(16)는, RF앰프(13)에서 공급된 트래킹 에러신호나, 포커스 에러신호에 의거하여 광픽업(12)의 대물렌즈를 구동 변위시키는 액추에이터를 구동하고, 대물렌즈를 거쳐서 SACD(1)에 집광하여 조사되는 재생레이저광이 SACD(1)의 기록트랙에 뒤따르도록 제어한다. 서보신호 처리회로(16)는, 스핀들모터(17)의 구동도 제어한다.
오디오디코더(15) 및 서보신호 처리회로(16) 등은, 마이크로 컴퓨터(19)에 의해 동작이 제어되어 있다. 마이크로 컴퓨터(19)에는 조작부(11)가 접속되어 있다. 조작부(11)에는, 적어도 재생키(11a)와 정지키(11b)가 설치되어 있다.
오디오 수신장치(30)는, 도 4에 나타내는 바와 같은 구성을 갖추고 있다.
오디오 수신장치(30)는, 도 4에 나타내는 바와 같이, IEEE1394 포맷의 전송로(20)를 거쳐서 전송되어온 아이소크로너스 패킷을 수신하고, 이 패킷에서 음악데이터인 1비트 디지털신호를 꺼내서 후술의 다이내믹 랜덤 액세스메모리(DRAM)(32)에 공급하는 동시에, DRAM(32)에 격납되는 데이터량을 감시하고, 1비트 디지털신호를 독출하고, 혹은 9-6패턴과 같은 뮤트패턴을 생성하고, 다시 DRAM(32)에서 독출한 1비트 디지털신호와 뮤트패턴을 페이드처리에 수반하여 전환하는 IEEE1394(I/F)(31)와, IEEE1394 (I/F)(31)로 꺼내진 1비트 디지털신호를 일단 기억하는 상술의 DRAM(32)과, IEEE1394 (I/F)(31)에서 출력되는 1비트 디지털신호를 아날로그신호로 변환하는 D/A변환기(35)와, IEEE1394 (I/F)(31)의 동작을 제어하는 호스트측 마이크로 컴퓨터(34)를 갖추고 있다. IEEE1394 (I/F)(31)에는, PLL회로(33)가 접속되어 있다.
D/A변환기(35)는, 마스터클럭 발생부(37)로부터의 마스터클럭에 의거하여 데이터 스트림에서 스테레오(L, R)의 1비트 오디오신호를 꺼내서 PWM신호로 변환하는 스트림 프로세서(36)와, 스트림 프로세서(36)에 의해 변환된 스테레오(L, R)의 PWM신호를 각각의 채널용으로 아날로그신호로 변환하여 출력하는 LPF(38L) 및 LPF(38R)를 갖추고 있다.
다음에, 도 4에 나타낸 오디오 수신장치(30)의 동작의 개략을 설명한다.
오디오 재생장치(10)에서 IEEE1394 포맷의 전송로(20)를 경유로 전송된 패킷은, IEEE1394 (I/F)(31)에서 수신된다. IEEE1394 (I/F)(31)는, 수신패킷에서 음악데이터인 1비트 디지털신호를 꺼내서, 일단 DRAM(32)에 버퍼링한다. Empty패킷을 수신한 경우는, 데이터부분이 없으므로 DRAM(32)에는 아무 것도 들어가지 않는다.
DRAM(32) 내의 1비트 오디오신호가 일정량을 초과하면, IEEE1394 (I/F)(31)에 의해 데이터의 독출이 개시된다. 독출을 개시하기까지의 데이터량은, 호스트측 마이크로 컴퓨터(34)가 IEEE1394 (I/F)(31)에 대하여 설정한다.
IEEE1394 (I/F)(31)는, DRAM(32)에서 독출한 1비트 디지털신호를D/A변환기(35) 내부의 스트림 프로세서(36)에 출력하고, 스트림 프로세서(36)는 1비트 오디오신호를 PWM신호로 변환한 후, LPF(38L) 및 LPF(38R)는, PWM신호를 아날로그신호로 변환하여 출력한다.
도 5에는, IEEE1394 (I/F)(31)의 상세한 구성을 나타낸다. 도 5에 나타내는 IEEE1394 (I/F)(31)는, IEEE1394 포맷의 전송로(20) 상을 전송되어온 아이소크로너스 패킷을 받는 수신프리처리부(311)와, 이 수신프리처리부(311)로부터의 아이소크로너스 패킷을 기억하는 FIFO(312)와, FIFO(312) 내의 데이터를 패킷단위로 독출하는 수신포스트처리부(313)와, DRAM(32)에의 데이터의 기입제어 등을 행하는 데이터 기입제어부(314)와, DRAM(32)의 어드레스생성, DRAM(32) 내의 데이터의 독출제어나 뮤트패턴을 생성하는 데이터독출/뮤트패턴 생성부(315)와, 페이드인 페이드아웃처리를 수반하여 상기 1비트 오디오신호와 상기 뮤트패턴을 전환하는 페이더/전환부(316)와, 호스트측 마이크로 컴퓨터(34)와의 I/F용으로 각종 모니터신호나 SW 등의 레지스터군을 갖는 제어기(317)를 갖춘다.
다음에, 도 5에 나타내는 IEEE1394 (I/F)(31)의 동작에 대하여 설명한다.
FIFO(312) 내의 데이터를 패킷단위로 독출하는 수신포스트처리부(313)로부터의 패킷데이터는, 데이터 기입제어부(314)에 공급된다. 데이터 기입제어부(314)는, DRAM(32)에의 기입어드레스를 생성하고, 데이터를 DRAM(32)에 기입한다.
데이터독출/뮤트패턴 생성부(315)는, DRAM(32)으로부터의 데이터를 독출하고, 어드레스를 생성하고, 기입어드레스와 비교함으로써 DRAM(32) 내의 데이터량을 계산한다. 이것에 의해, DRAM(32)에 축적되는 데이터량의 감시가 가능하게 된다. 데이터량이, 호스트측 마이크로 컴퓨터(34)에서 설정된 제 1소정치(P1)를 초과하면 데이터의 독출을 개시한다. DRAM(32)이 공간이 되면, 독출을 정지하고 상기 9-6패턴을 출력한다.
데이터독출/뮤트패턴 생성부(315)의 상세한 구성을 도 6에 나타낸다. 데이터독출/뮤트패턴 생성부(315)는, DRAM(32)의 축적량과 제 1소정치(P1)나, 후술의 제 2소정치(P2)와의 관계에 의거하여 그 데이터축적량을 감시하는 감시부(318)와, DRAM(32)에서 데이터를 독출하는 독출부(319)와, 상기 9-6패턴과 같은 뮤트패턴을 생성하는 뮤트패턴 생성부(320)를 갖춘다.
감시부(318)는, 독출부(319)가 DRAM(32)에서 데이터를 독출할 때의 독출어드레스와 기입어드레스를 비교하여 DRAM(32) 내의 데이터량을 계산하고, 그 데이터량을 감시한다.
DRAM(32) 내의 데이터량의 감시이미지에 대하여 도 7을 이용하여 설명한다. DRAM(32)은, 전체를 8분할한 단위 및 최소의 1/8부분을 다시 8분할한 단위로 데이터량의 감시나 제 1소정치인 독출개시점(P1)이나, 제 2소정치인 하한치(P2)의 설정을 할 수 있다. 즉, 데이터량은 0/64∼8/64(=1/8), 1/8∼8/8의 단위로 감시, 설정이 가능하다.
제 1소정치(P1)는 호스트측 마이크로 컴퓨터(34)에 의해 설정되고, 제어기(317)의 레지스터에 세트되어 있다. 제 2소정치(P2)도 호스트측 마이크로 컴퓨터(34)에 의해 설정되고, 레지스터에 세트된다. 제 1소정치인 독출개시점(P1)과 제 2소정치인 하한치(P2)와의 사이에는 P1>P2의 관계가 성립한다. 특히, P2는 장치의 성능이 허용하는 한에 있어서는 0에 가까운 것이 소망된다.
이하에, 도 8을 이용하여 본 발명이 적용된 오디오시스템을 구성하는 오디오 수신장치(30)의 상세한 동작에 대하여, 오디오 재생장치(10)가 정지상태의 경우와, 정지상태에서 재생을 개시한 경우와, 재생상태에서 정지한 경우로 나누어서 설명한다.
도 8은, 오디오 재생장치(10)에 있어서의 조작과, DRAM에의 데이터의 기입과, 페이더의 출력의 타이밍관계를 나타내는 타이밍차트이다.
먼저, 오디오 수신장치(30)가 신호의 수신처로서 오디오 재생장치(10)를 선택한 직후이고, 오디오 재생장치(10)가 아직 재생을 개시하고 있지 않을 때 등의 오디오 재생장치(10)가 정지상태의 경우, 오디오 재생장치(10)는 상술한 공백(Empty)의 아이소크로너스 패킷을 출력하고, IEEE1394 포맷의 전송로(20)를 거쳐서 오디오 수신장치(30)에 보낸다.
이 때, 오디오 수신장치(30)의 IEEE1394 (I/F)(31)에서는, 도 5에 나타낸 바와 같이, 아이소크로너스 패킷을 수신프리 처리부(311)에서 수신하고, FIFO(312)에 기억하고, 수신포스트 처리부(313)에서 패킷단위로 독출한다. 이 경우의 아이소크로너스 패킷은 공백이므로, DRAM에는 데이터는 괴지않고, IEEE1394 (I/F)(31) 내의 데이터독출/뮤트패턴 생성부(315)가 9-6패턴과 같은 뮤트패턴을 생성하여 페이더/전환부(316)를 거쳐서 D/A변환기(35)에 공급한다. D/A변환기(35)는, 뮤트패턴을 아날로그신호로 변환하여 무음신호를 출력한다. 따라서, 스피커로부터는 음성파로서는 아무 것도 들리지 않는다.
이 때, 오디오 재생장치(10)가 정지상태에서 재생을 개시한 경우에 대하여 설명한다. 오디오 재생장치(10)의 조작부(11)의 재생키(11a)가 도 8a 중의 (1)의 타이밍에서 조작되고, 오디오 재생장치(10)가 SACD(1)에서 1비트 오디오신호를 재생하고, 1비트 오디오신호로 이루는 아이소크로너스 패킷을 구성하고, 일정한 간격으로 출력한다. 1비트 오디오신호로 이루는 아이소크로너스 패킷은, IEEE1394 포맷의 전송로(20)를 거쳐서 오디오 수신장치(30)의 IEEE1394 (I/F)(31)에 보내진다.
이 때, 오디오 수신장치(30)의 IEEE1394 (I/F)(31)에서는, 도 5에 나타낸 바와 같이, 1비트 오디오신호로 이루는 아이소크로너스 패킷을 수신프리 처리부(311)에서 수신하고, FIFO(312)에 기억하고, 수신포스트 처리부(313)에서 패킷단위로 독출한다. 데이터기입 제어부(314)의 기입제어에 의해 도 8b에 나타내는 바와 같이, 1비트 오디오신호가 DRAM에 기입되고, 음악데이터가 DRAM에 축적된다.
음악데이터가, 호스트측 마이크로 컴퓨터(34)에서 제어기(317)의 레지스터에 미리 세트된 독출개시점(P1)을 초과하여 축적된 것을 데이터독출/뮤트패턴 생성부(315)의 감시부(318)가 검출하면, 데이터독출/뮤트패턴 생성부(315)는 페이더/전환부(316)에 대하여 페이더온(페이드인)을 요구한 후, 독출부(319)를 이용하여 DRAM에서 음악데이터를 독출한다. 이것에 의해, 뮤트패턴에서 음악데이터로의 전환시(도 8c 중의 (3)의 타이밍)에 페이더/전환부(316)에 의해 페이드인처리가 행해지고, 노이즈의 발생을 방지할 수 있다.
도 8c 중에 나타내는 (2)는, DRAM에 음악데이터가 축적되기 시작하여 독출개시점(P1)에 달하기까지의 시간을 나타내고 있다. 또, 도 8c 중의 (4)는, 페이드인처리에 요하는 시간을 나타내고 있다.
다음에, 오디오 재생장치(10)가 재생상태에서 정지한 경우에 대하여 설명한다. 오디오 재생장치(10)의 조작부(11)의 정지키(11b)가 도 8a 중의 (5)의 타이밍에서 조작되고, 오디오 재생장치(10)가 재생상태에서 정지되었을 때, 오디오 재생장치(10)는 상술한 공백(Empty)의 아이소크로너스 패킷을 출력하고, IEEE1394 포맷의 전송로(20)를 거쳐서 오디오 수신장치(30)에 보낸다.
이 때, 오디오 수신장치(30)의 IEEE1394 (I/F)(31)에서는, 도 5에 나타낸 바와 같이, 아이소크로너스 패킷을 수신프리 처리부(311)에서 수신하고, FIFO(312)에 기억하고, 수신포스트 처리부(313)에서 패킷단위로 독출한다. 이 경우의 아이소크로너스 패킷은 공백이므로, DRAM에는 데이터는 축적되지 않고, DRAM(32) 내의 데이터는 감소한다.
호스트측 마이크로 컴퓨터(34)에서 제어기(317)의 레지스터에 미리 세트된 하한치(P2) 이하로 데이터량이 감소한 것을, 데이터독출/뮤트패턴 생성부(315)의 감시부(318)가 검출하면, 데이터독출/뮤트패턴 생성부(315)는 페이더/전환부(316)에 대하여 페이더온(페이드아웃)을 요구한다. DRAM(32)이 공백이 되고, 출력이 음악데이터에서 상기 뮤트패턴으로 전환하는 도 8c의 (7)의 타이밍에는 페이더/전환부(316)에 의해 페이드아웃 처리가 행해지고, 노이즈의 발생을 방지하게 된다.
도 8c 중에 나타내는 (6)은, DRAM(32)에서 음악데이터가 상기 하한치(P2) 이하로 되고 나서 공백이 되고, 무음데이터로 전환하기까지의 시간을 나타내고 있다.
축적되기 시작하여 독출개시점(P1)에 달하기까지의 시간을 나타내고 있다. 도 8c 중에 나타내는 (8)은, 페이드아웃 처리에 요하는 시간을 나타내고 있다.
이상 설명한 바와 같이, 본 발명에 관계되는 오디오시스템에 있어서, 오디오 수신장치(30)는, DRAM(32)에 버퍼링한 데이터량에서 음악데이터와 뮤트패턴과의 전환점을 예측하여 페이드인/페이드아웃 처리를 행함으로써 DSD음악신호의 재생개시시 및 재생상태에서 정지상태에 이를 때의 노이즈의 발생을 방지할 수 있다.
본 발명에 관계되는 디지털신호 처리장치 및 디지털신호 처리방법은, 재생기기 측과는 무관계이고, 음악데이터와 뮤트패턴과의 전환점을 예측하여 DSD음악신호의 재생개시시 및 재생상태에서 정지상태에 이를 때에 노이즈가 발생하는 것을 방지할 수 있다.
본 발명에 관계되는 디지털신호 재생수신시스템은, 재생기기 측과는 무관계이고, 수신기기 측에 있어서 음악데이터와 뮤트패턴과의 전환점을 예측하여 DSD음악신호의 재생개시시 및 재생상태에서 정지상태에 이를 때에 노이즈가 발생하는 것을 방지할 수 있다.

Claims (11)

  1. 소정의 전송로를 거쳐서 전송되어온 △∑변조되어 있는 1비트 오디오신호를 수신하는 수신수단과,
    상기 수신수단으로 수신된 1비트 오디오신호를 일단 축적하는 메모리수단과,
    상기 메모리수단의 축적량과 몇개의 소정치와의 관계에 의거하여 그 데이터 축적량을 감시하는 감시수단과,
    뮤트신호를 나타내는 1비트 디지털신호를 생성하는 뮤트신호 생성수단과,
    메모리수단에서 독출된 1비트 오디오신호와 뮤트신호 생성수단에서 출력되는 뮤트신호를 나타내는 1비트 디지털을 전환하는 전환수단과,
    상기 전환수단에서 출력되는 1비트 디지털신호를 아날로그신호로 변환하는 D/A변환수단과,
    상기 감시수단이 감시하고 있는 상기 메모리수단의 축적량과 몇개의 소정치와의 관계에 의거하여 상기 뮤트신호 생성수단에서 출력되는 뮤트신호를 나타내는 1비트 디지털신호와 상기 메모리수단에서 독출된 1비트 오디오신호를 상기 전환수단에 의해 전환하여 상기 D/A변환수단에 공급하는 제어수단을 갖추는 것을 특징으로 하는 디지털신호처리장치.
  2. 제 1항에 있어서,
    상기 메모리수단에서 독출된 1비트 오디오신호와 상기 뮤트신호 생성수단에서 출력되는 뮤트신호를 페이더 처리하는 신호처리수단을 갖추는 것을 특징으로 하는 디지털신호처리장치.
  3. 제 2항에 있어서,
    상기 감시수단으로 메모리수단의 축적량이 0에서 서서히 증가하여 제 1소정치(P1)를 초과한 것을 검출하면, 상기 제어수단은 상기 뮤트신호 생성수단에서 출력되고 있던 상기 뮤트신호를 나타내는 1비트 디지털신호를 상기 메모리수단에서 독출된 1비트 오디오신호에 상기 신호처리수단으로 상기 페이더처리를 실시하면서 상기 전환수단을 사용하여 전환하는 것을 특징으로 하는 디지털신호처리장치.
  4. 제 2항에 있어서,
    상기 감시수단으로 상기 메모리수단의 축적량이 0에서 서서히 접근하여 제 2소정치(P2) 이하로 되는 것을 검출하면, 상기 제어수단은 상기 메모리수단에서 독출된 1비트 오디오신호를 상기 뮤트신호 생성수단에서 출력되고 있던 상기 뮤트신호를 나타내는 1비트 디지털신호에 상기 신호처리수단으로 페이더처리를 실시하면서 상기 전환수단을 사용하여 전환하는 것을 특징으로 하는 디지털신호처리장치.
  5. 제 1항에 있어서,
    상기 소정의 전송로는 IEEE1394 포맷에 준거하고 있는 것을 특징으로 하는 디지털신호처리장치.
  6. 소정의 전송로를 거쳐서 전송되어오는 △∑변조되어 있는 1비트 오디오신호를 수신하는 수신공정과,
    상기 수신공정에서 수신된 1비트 오디오신호를 일단 축적하는 메모리수단의 축적량과 몇개의 소정치와의 관계를 감시하는 감시공정과,
    뮤트신호를 나타내는 1비트 디지털신호를 생성하는 뮤트신호 생성공정과,
    상기 메모리수단에서 독출된 1비트오디오신호와 상기 뮤트신호생성공정에서 출력되는 뮤트신호를 1비트디지털을 전환하는 전환공정과,
    상기 전환공정에서 출력되는 1비트디지털신호를 아날로그신호로 변환하는 D/A변환공정을 갖추고,
    상기 감시공정이 감시하고 있는 상기 메모리수단의 축적량과 상기 몇개의 소정치와의 관계에 의거해서 상기 뮤트신호생성공정에서 출력되는 뮤트신호를 나타내는 1비트디지털신호와 상기 메모리수단에서 독출된 1비트오디오신호를 상기 전환공정에 의해 전환해서 상기 D/A변환공정에 공급하는 것을 특징으로 하는 디지털신호처리방법.
  7. 제 6항에 있어서,
    상기 메모리수단에서 독출된 1비트 오디오신호와 상기 뮤트신호 생성공정에서 출력되는 뮤트신호를 페이더 처리하는 신호처리공정을 갖추는 것을 특징으로 하는 디지털신호처리방법.
  8. △∑변조되어 있는1비트 오디오신호를 재생하는 디지털신호재생장치와, 상기 디지털신호재생장치에 의해 재생된 1비트오디오신호를 소정의 전송로를 거쳐서 수신하여 이루는 디지털신호수신장치로 이루는 디지털신호재생수신시스템에 있어서,
    상기 디지털신호수신장치는,
    상기 소정의 전송로를 거쳐서 전송되어 오는 상기 1비트오디오신호를 수신하는 수신수단과,
    상기 수신수단에서 수신된 1비트 오디오신호를 일단 축적하는 메모리수단과,
    상기 메모리수단의 축적량과 몇개의 소정치와의 관계를 감시하는 감시수단과,
    뮤트신호를 나타내는 1비트디지털신호를 생성하는 뮤트신호생성수단과,
    상기 메모리수단에서 독출된 1비트 오디오신호와 상기 뮤트신호생성수단에서 출력된 뮤트신호를 나타내는 1비트디지털을 전환하는 전환수단과,
    상기 전환수단에서 출력되는 1비트디지털신호를 아날로그신호로 변환하는 D/A변환수단과,
    상기 감시수단이 감시하고 있는 상기 메모리수단의 축적량과 상기 몇개의 소정치와의 관계에 의거해서 상기 뮤트신호생성수단에서 출력되는 뮤트신호를 나타내는 1비트디지털신호와 상기 메모리수단에서 독출된 1비트 오디오신호를 상기 전환수단에 의해 전환해서 상기 D/A변환수단에 공급하는 제어수단을 갖추고 있는 것을 특징으로 하는 디지털신호재생수신시스템.
  9. 제 8항에 있어서,
    상기 디지털신호수신장치는 상기 메모리수단에서 독출된 1비트 오디오신호와 상기 뮤트신호생성수단에서 출력되는 뮤트신호를 페이더처리하는 신호처리수단을 갖추는 것을 특징으로 하는 디지털신호재생수신시스템.
  10. 제 9항에 있어서,
    상기 디지털수신장치의 상기 감시수단에서 상기 메모리수단의 축적량이 0에서 서서히 증가하여 제 1소정치(P1)를 초과한 것을 검출하면, 상기 제어수단은 상기 뮤트신호생성수단에서 출력되고 있던 상기 뮤트신호를 나타내는 1비트디지털신호를 상기 메모리수단에서 독출된 1비트오디오신호로 상기 신호처리수단에서 상기 페이더처리를 시행하면서 상기 전환수단을 사용하여 전환하는 것을 특징으로 하는 디지털신호재생수신시스템.
  11. 제 9항에 있어서,
    상기 디지털신호수신장치의 상기 감시수단에서 상기 메모리수단의 축적량이 0에서 서서히 접근하여 제 2소정치(P2)이하로 되는 것을 검출하면, 상기 제어수단은 상기 메모리수단에서 독출된 1비트오디오신호를 상기 뮤트신호생성수단에서 출력되고 있던 상기 뮤트신호를 나타내는 1비트디지털신호로 상기 신호처리수단에서 상기 페이더처리를 시행하면서 상기 전환수단을 사용하여 전환하는 것을 특징으로하는 디지털신호재생수신시스템.
KR1020037001871A 2001-06-21 2002-06-19 디지털신호 처리장치 및 처리방법과 디지털신호재생수신시스템 KR100895044B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JPJP-P-2001-00188647 2001-06-21
JP2001188647A JP2003006991A (ja) 2001-06-21 2001-06-21 デジタル信号処理装置及びデジタル信号処理方法、並びにデジタル信号再生受信システム
PCT/JP2002/006120 WO2003001510A1 (fr) 2001-06-21 2002-06-19 Appareil et procede de traitement de signaux numeriques et systeme de reproduction/reception de signaux numeriques

Publications (2)

Publication Number Publication Date
KR20030020976A true KR20030020976A (ko) 2003-03-10
KR100895044B1 KR100895044B1 (ko) 2009-04-24

Family

ID=19027716

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020037001871A KR100895044B1 (ko) 2001-06-21 2002-06-19 디지털신호 처리장치 및 처리방법과 디지털신호재생수신시스템

Country Status (6)

Country Link
US (1) US6874045B2 (ko)
EP (1) EP1403853A4 (ko)
JP (1) JP2003006991A (ko)
KR (1) KR100895044B1 (ko)
CN (1) CN1240047C (ko)
WO (1) WO2003001510A1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6982662B2 (en) * 2003-03-06 2006-01-03 Texas Instruments Incorporated Method and apparatus for efficient conversion of signals using look-up table
TWI229528B (en) * 2003-10-31 2005-03-11 Benq Corp Method of controlling dataflow for a media player system
CN104035826A (zh) * 2013-03-07 2014-09-10 安凯(广州)微电子技术有限公司 一种消除软件噪声方法及装置
US10062391B2 (en) * 2016-01-06 2018-08-28 Onkyo Corporation Audio processing device
JP6350620B2 (ja) * 2016-01-06 2018-07-04 オンキヨー株式会社 音声処理装置
US10509624B2 (en) 2017-01-30 2019-12-17 Cirrus Logic, Inc. Single-bit volume control
US10418044B2 (en) 2017-01-30 2019-09-17 Cirrus Logic, Inc. Converting a single-bit audio stream to a single-bit audio stream with a constant edge rate
CN111128207B (zh) * 2019-12-31 2022-08-16 陕西烽火电子股份有限公司 自听自环通话盒及其通话方法

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56110360A (en) * 1980-02-06 1981-09-01 Pioneer Electronic Corp Muting circuit of am stereo receiver
JP3039666B2 (ja) * 1990-02-13 2000-05-08 キヤノン株式会社 記録装置
JP3235109B2 (ja) * 1991-02-08 2001-12-04 ソニー株式会社 ディジタルオーディオ信号記録装置
JPH06124098A (ja) * 1992-10-13 1994-05-06 Fujitsu Ltd 音声圧縮伸長装置
JPH0752863B2 (ja) * 1993-01-11 1995-06-05 日本電気株式会社 音声デジタルサンプリングレート変換システム
JP3373933B2 (ja) * 1993-11-17 2003-02-04 三洋電機株式会社 話速変換装置
US5574453A (en) * 1994-03-03 1996-11-12 Sony Corporation Digital audio recording apparatus
EP0702354A1 (en) * 1994-09-14 1996-03-20 Matsushita Electric Industrial Co., Ltd. Apparatus for modifying the time scale modification of speech
US5754241A (en) * 1994-11-18 1998-05-19 Sanyo Electric Co., Ltd Video decoder capable of controlling encoded video data
JP3594409B2 (ja) * 1995-06-30 2004-12-02 三洋電機株式会社 Mpegオーディオ再生装置およびmpeg再生装置
US5809454A (en) * 1995-06-30 1998-09-15 Sanyo Electric Co., Ltd. Audio reproducing apparatus having voice speed converting function
JPH09153814A (ja) * 1995-11-30 1997-06-10 Sony Corp ディジタル信号処理装置及び記録装置
KR100496669B1 (ko) * 1995-12-27 2005-10-07 소니 가부시끼 가이샤 디지털신호처리방법및장치
EP0880235A1 (en) * 1996-02-08 1998-11-25 Matsushita Electric Industrial Co., Ltd. Wide band audio signal encoder, wide band audio signal decoder, wide band audio signal encoder/decoder and wide band audio signal recording medium
JP3339315B2 (ja) * 1996-07-31 2002-10-28 ソニー株式会社 ディジタル信号処理装置、記録装置及び再生装置
JP3339321B2 (ja) * 1996-08-22 2002-10-28 ソニー株式会社 信号処理装置
JPH10222806A (ja) * 1997-01-31 1998-08-21 Sanyo Electric Co Ltd 話速変換装置
JPH10283088A (ja) * 1997-04-02 1998-10-23 Oki Electric Ind Co Ltd シリアル通信回路
JP4238394B2 (ja) * 1998-11-06 2009-03-18 ソニー株式会社 デジタル信号処理装置及び再生装置
JP2000163888A (ja) * 1998-11-20 2000-06-16 Sony Corp 再生装置
JP2000261323A (ja) * 1999-03-11 2000-09-22 Victor Co Of Japan Ltd 音声符号化ストリームの編集方法
JP2001014797A (ja) * 1999-06-29 2001-01-19 Sony Corp データ記録装置及びデータ記録方法並びにデータ再生装置及びデータ再生方法
JP4895418B2 (ja) * 1999-08-24 2012-03-14 ソニー株式会社 音声再生方法および音声再生装置
JP3697967B2 (ja) * 1999-09-22 2005-09-21 松下電器産業株式会社 オーディオ送信装置及びオーディオ受信装置
EP1087557A3 (en) * 1999-09-22 2005-01-19 Matsushita Electric Industrial Co., Ltd. Apparatus for transmitting digital audio data and receiving apparatus for receiving the digital audio data
JP4061791B2 (ja) * 1999-10-29 2008-03-19 ヤマハ株式会社 デジタルデータ再生装置
JP2002076899A (ja) * 2000-08-29 2002-03-15 Nippon Precision Circuits Inc ゼロ値検出回路

Also Published As

Publication number Publication date
EP1403853A1 (en) 2004-03-31
JP2003006991A (ja) 2003-01-10
CN1463421A (zh) 2003-12-24
US20030176936A1 (en) 2003-09-18
WO2003001510A1 (fr) 2003-01-03
CN1240047C (zh) 2006-02-01
EP1403853A4 (en) 2009-09-09
US6874045B2 (en) 2005-03-29
KR100895044B1 (ko) 2009-04-24

Similar Documents

Publication Publication Date Title
US5856958A (en) Recording medium, recording apparatus, reproducing method, and reproducing apparatus
KR100440609B1 (ko) 샘플링레이트 변환장치
KR100428396B1 (ko) 기록매체와기록장치및재생장치
KR100895044B1 (ko) 디지털신호 처리장치 및 처리방법과 디지털신호재생수신시스템
KR100527645B1 (ko) 오디오 재생 장치
KR100434630B1 (ko) 데이터 재생 장치, 데이터 재생 방법, 및 데이터 재생프로그램 기록 매체
JP2003060509A (ja) ディジタル信号のエラー補償装置及び方法
US20090235039A1 (en) Digital Data Reproducing Apparatus
KR20030019606A (ko) 데이터 처리장치 및 데이터 처리방법
KR20040014935A (ko) 신호레벨검출장치와 검출방법 및 신호레벨표시장치
JP3339315B2 (ja) ディジタル信号処理装置、記録装置及び再生装置
JP4411725B2 (ja) 送受信装置、受信装置及び送信装置
JP3829944B2 (ja) 再生装置
JP2001143395A (ja) データ復号装置
JPH07262691A (ja) ディスクとその記録または再生方法
JP2006318637A (ja) 記録装置及び記録方法
JPH10255399A (ja) オーディオ再生装置
JP3833063B2 (ja) データ生成方法及びデータ再生装置及びデータ記録装置
Martin et al. DIGITAL AUDIO RECORDING AND REPRODUCTION
JPH117718A (ja) ディジタルデータ記録方法及び装置並びに記録媒体
JP2001143384A (ja) ディジタル信号処理装置およびディジタル信号処理方法
JPH1125576A (ja) 高速ダビング装置
JPH05135500A (ja) デジタルデータ再生装置
JP2006040529A (ja) デジタル信号処理装置
JPH04304030A (ja) 圧縮データ記録再生装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120416

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee