KR20020053266A - 시스템 초기화 제어장치 및 방법 - Google Patents

시스템 초기화 제어장치 및 방법 Download PDF

Info

Publication number
KR20020053266A
KR20020053266A KR1020000082765A KR20000082765A KR20020053266A KR 20020053266 A KR20020053266 A KR 20020053266A KR 1020000082765 A KR1020000082765 A KR 1020000082765A KR 20000082765 A KR20000082765 A KR 20000082765A KR 20020053266 A KR20020053266 A KR 20020053266A
Authority
KR
South Korea
Prior art keywords
initialization
program
epld
signal
downloading
Prior art date
Application number
KR1020000082765A
Other languages
English (en)
Inventor
윤정우
Original Assignee
박태진
삼성탈레스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박태진, 삼성탈레스 주식회사 filed Critical 박태진
Priority to KR1020000082765A priority Critical patent/KR20020053266A/ko
Publication of KR20020053266A publication Critical patent/KR20020053266A/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/20Memory cell initialisation circuits, e.g. when powering up or down, memory clear, latent image memory

Landscapes

  • Stored Programmes (AREA)

Abstract

본 발명은 마이크로 프로세서와 메모리에 의한 프로그램 다운로딩 방식을 사용하는 전자논리소자를 채택한 시스템에서 최초 전원 인가시에 발생하는 초기화 과정을 수행하는 시스템 초기화 제어장치 및 그 방법에 관한 것으로, 제어장치는 시스템의 초기화 및 동작에 필요한 프로그램이 저장된 메모리소자; 시스템 초기화 시에 상기 메모리소자로부터 프로그램을 다운로딩 받는 논리소자; 상기 논리소자에 다운로딩된 프로그램을 억세스하여 동작을 수행하는 처리부를 포함하여, 시스템 초기화 시에 상기 메모리소자로부터 상기 논리소자로 프로그램 다운로딩이 완료된 다음 상기 처리부에서 상기 논리소자를 억세스하는 것을 특징으로 하며, 초기 전원 인가시와 같은 시스템 초기화 과정에서 PROM으로부터 EPLD로 프로그램의 다운로드가 종료된 다음에 CPU를 초기화시켜 시스템의 초기화를 원활하게 수행할 수 있다.

Description

시스템 초기화 제어장치 및 방법{Apparatus for controlling initialization of system and method therefor}
본 발명은 컴퓨터 시스템의 초기화 방법에 관한 것으로, 특히 마이크로 프로세서 (CPU)와 메모리(PROM)에 의한 프로그램 다운로딩 방식을 사용하는 전자논리소자 (EPDL; Electrical Programmable Logic Device)를 채택한 시스템에서 최초 전원 인가시에 발생하는 초기화 과정을 수행하는 시스템 초기화 제어장치 및 그 방법에 관한 것이다.
CPU와 EPLD는 각종 버스와 제어신호가 서로 연결되어 있는데, 그 사이에 버퍼부를 구비하여 CPU의 입출력 데이터 및 어드레스 버스가 버퍼부에서 제어신호에 의하여 래치되거나 초기상태값이 설정된다. 시스템에 최초 전원 인가시 CPU는 초기화 과정을 수행하면서 동시에 PROM에서 EPLD로 프로그램을 다운로딩하게 된다. 그러나, 만일 프로그램 다운로딩에 걸리는 시간이 CPU 초기화 시간을 초과하는 경우 시스템의 오동작의 원인이 된다. 즉, CPU의 초기화 과정이 종료되어 프로그램 시작 어드레스가 지정되었지만 EPLD에는 아직 프로그램의 다운로드가 완료되지 않았기 때문에 그 어드레스 래치에 실패하게 되어 오동작이 발생하게 된다.
본 발명이 이루고자하는 기술적 과제는 시스템 초기화의 오류가 발생되지 않도록 하는 시스템 초기화 제어장치 및 그 방법을 제공하는 것이다.
도 1은 본 발명에 따른 시스템 초기화와 관련된 구성을 나타내는 도면이다.
도 2는 CPU로 인가되는 리셋신호의 발생과정을 설명하는 도면이다.
도 3은 도 1 및 2에 도시된 장치에 의하여 시스템의 초기화 과정을 설명하기 위한 흐름도이다.
상기의 기술적 과제를 이루기 위한 본 발명에 따른 시스템 초기화 제어장치는,
시스템의 초기화 및 동작에 필요한 프로그램이 저장된 메모리소자; 시스템 초기화 시에 상기 메모리소자로부터 프로그램을 다운로딩 받는 논리소자; 상기 논리소자에 다운로딩된 프로그램을 억세스하여 동작을 수행하는 처리부를 포함하여, 시스템 초기화 시에 상기 메모리소자로부터 상기 논리소자로 프로그램 다운로딩이 완료된 다음 상기 처리부에서 상기 논리소자를 억세스하는 것을 특징으로 한다.
상기의 기술적 과제를 이루기 위한 본 발명에 따른 시스템 초기화 방법은,
시스템 초기화를 위한 신호가 입력되면, 시스템의 초기화 및 동작에 필요한 프로그램이 저장된 메모리소자로부터 논리소자로 프로그램을 다운로딩 받는 단계; 상기 메모리소자로부터 상기 논리소자로 프로그램 다운로딩을 완료하는 단계; 및상기 논리소자에 다운로딩된 프로그램을 억세스하여 시스템 초기화 동작을 수행하는 단계를 포함하는 것을 특징으로 한다.
이하에서, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 대하여 상세하게 설명한다.
도 1은 본 발명에 따른 시스템 초기화와 관련된 구성을 나타내는 도면이다. CPU(11)와 EPLD(13) 사이에는 어드레스버스, 데이터버스 및 제어신호 등으로 서로 연결된다. 초기 전원이 인가되면 PROM(15)에 저장된 프로그램이 EPLD(13)로 다운로드되고, 그 프로그램은 CPU(11)에 의하여 수행된다. 초기화회로부(17)는 시스템 전원이 인가되면 초기화신호(/RSW)를 발생하여 EPLD(13)로 전송한다.
CPU(11)로 인가되는 리셋신호(/RES)는 EPLD(13)에서 프로그램 다운로딩이 완료된 다음 CPU(11)를 초기화시키도록 인가되며, 그 신호의 발생과정은 도 2를 통하여 설명된다. EPLD(13)는 PROM(15)으로부터의 프로그램 다운로딩 과정이 종료되면 다운로드 종료신호를 발생한다. EPLD(13)에서의 다운로딩이 종료된 다음 시간지연회로(21)에 의하여 일정 시간을 지연시키고, 그 지연된 신호 및 초기화신호(/RSW)를 논리합하여 CPU(11)로 인가될 리셋신호(/RES)를 발생한다. CPU(11)는 리셋신호(/RES)를 입력받으면 몇 사이클의 초기화 과정을 거친 후 동작을 시작하게 된다.
여기서, EPLD는 외부 디바이스에 저장된 프로그램의 다운로딩에 의하여 동작이 가능한 디바이스를 총칭하는 의미로 사용되었으며, PROM은 시스템의 초기화나 동작에 필요한 프로그램이나 데이터가 저장된 메모리소자로서 시스템의 초기화시에EPLD로 다운로딩된다. 그리고, CPU는 이와 같은 EPLD 디바이스와 함께 사용되어 EPLD에 다운로딩된 프로그램을 억세스하여 동작을 수행하는 처리장치를 말한다.
도 3은 도 1 및 2에 도시된 장치에 의하여 시스템의 초기화 과정을 설명하기 위한 흐름도이다. 먼저 시스템의 전원이 인가되면(31), 초기화회로부(17)에서 시스템 초기화를 위한 제어신호인 초기화신호(/RSW)를 EPLD(13)로 입력한다(32). EPLD(13)는 PROM(15)으로부터 프로그램을 다운로드 받는다(33). 다운로드가 종료되면 EPLD(13)는 그 종료를 알리는 다운로딩 종료신호를 발생하고(34), 초기화신호(RSW)와 다운로드 종료신호를 논리합(AND)하여 CPU 를 초기화하기 위한 리셋신호(/RES)를 발생한다. CPU는 리셋신호(/RES)가 인가되면 EPLD(13)에 다운로딩된 프로그램을 억세스하여 초기화 과정 및 그 후속 동작을 수행한다. 따라서, EPLD(13)에 프로그램이 미처 다 다운로딩 되기 전에 CPU(11)가 EPLD(13)를 억세스하여 동작 오류가 발생되는 현상을 방지할 수 있다.
상술한 바와 같이 본 발명에 따른 시스템 초기화 제어장치 및 방법에 의하면, 초기 전원 인가시와 같은 시스템 초기화 과정에서 PROM으로부터 EPLD로 프로그램의 다운로드가 종료된 다음에 CPU를 초기화시켜 시스템의 초기화를 원활하게 수행할 수 있다.

Claims (4)

  1. 시스템의 초기화 및 동작에 필요한 프로그램이 저장된 메모리소자;
    시스템 초기화 시에 상기 메모리소자로부터 프로그램을 다운로딩 받는 논리소자;
    상기 논리소자에 다운로딩된 프로그램을 억세스하여 동작을 수행하는 처리부를 포함하여,
    시스템 초기화 시에 상기 메모리소자로부터 상기 논리소자로 프로그램 다운로딩이 완료된 다음 상기 처리부에서 상기 논리소자를 억세스하는 것을 특징으로 하는 시스템 초기화 제어장치.
  2. 제1항에 있어서, 상기 논리소자는
    상기 메모리소자로부터의 프로그램 다운로딩 과정이 종료되면 다운로드 종료신호를 발생하고, 상기 종료신호를 일정시간 지연시킨 다음 시스템의 초기화를 알리는 초기화신호와 논리합하여 상기 처리부로 초기화 과정을 시작하도록 제어하는 것을 특징으로 하는 시스템 초기화 제어장치.
  3. 시스템를 초기화시키는 방법에 있어서,
    시스템 초기화를 위한 신호가 입력되면, 시스템의 초기화 및 동작에 필요한 프로그램이 저장된 메모리소자로부터 논리소자로 프로그램을 다운로딩 받는 단계;
    상기 메모리소자로부터 상기 논리소자로 프로그램 다운로딩을 완료하는 단계; 및
    상기 논리소자에 다운로딩된 프로그램을 억세스하여 시스템 초기화 동작을수행하는 단계를 포함하는 것을 특징으로 하는 시스템 초기화 방법.
  4. 제3항에 있어서,
    상기 메모리소자로부터의 프로그램 다운로딩 과정이 종료되면 다운로드 종료신호를 발생하고, 상기 종료신호를 일정시간 지연시킨 다음 시스템의 초기화를 알리는 초기화신호와 논리합하여 초기화 과정을 시작하도록 제어하는 것을 특징으로 하는 시스템 초기화 방법.
KR1020000082765A 2000-12-27 2000-12-27 시스템 초기화 제어장치 및 방법 KR20020053266A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000082765A KR20020053266A (ko) 2000-12-27 2000-12-27 시스템 초기화 제어장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000082765A KR20020053266A (ko) 2000-12-27 2000-12-27 시스템 초기화 제어장치 및 방법

Publications (1)

Publication Number Publication Date
KR20020053266A true KR20020053266A (ko) 2002-07-05

Family

ID=27686562

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000082765A KR20020053266A (ko) 2000-12-27 2000-12-27 시스템 초기화 제어장치 및 방법

Country Status (1)

Country Link
KR (1) KR20020053266A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101988950A (zh) * 2009-08-04 2011-03-23 中兴通讯股份有限公司 可编程逻辑器件中逻辑程序下载状态的检测方法及装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101988950A (zh) * 2009-08-04 2011-03-23 中兴通讯股份有限公司 可编程逻辑器件中逻辑程序下载状态的检测方法及装置
CN101988950B (zh) * 2009-08-04 2013-02-27 中兴通讯股份有限公司 可编程逻辑器件中逻辑程序下载状态的检测方法及装置

Similar Documents

Publication Publication Date Title
JP2009505303A (ja) 組み込みメモリ保護
JPH08263282A (ja) Romプログラム処理装置のための分岐制御システム
JP4393954B2 (ja) マイクロコンピュータ
JP2009193321A (ja) ロボットの制御装置
JP2007299227A (ja) 情報処理装置及び情報処理装置のブート方法
JP2003058495A (ja) アービトレーション遅延を設定するプログラマブル・カウンタ
KR20020053266A (ko) 시스템 초기화 제어장치 및 방법
EP1177499B1 (en) Processor and method of executing instructions from several instruction sources
JP4953788B2 (ja) 電子装置
JP2805295B2 (ja) パチンコ機の制御装置
JPH08179857A (ja) リセット回路
JP2003015777A (ja) コンフィグレーション装置
JPH10207703A (ja) 標準シリアルポートを介してのマイクロプロセッサの遠隔プログラミング
KR20010052868A (ko) 에뮬레이터 시스템에서 사용자 메모리를 업데이트하기위한 방법 및 시스템
KR19990056081A (ko) 실시간 오퍼레이팅 시스템에서 디버깅동작을 위한 다운로드장치 및 방법
JPH08307246A (ja) 集積回路装置および論理回路の構成方法
KR101900729B1 (ko) Plc 운영체제 구동 방법
JP2003122600A (ja) ウォッチドッグタイマ装置
JP2000047706A (ja) アクチュエ―タの制御システム及び制御方法
JP2003296296A (ja) マイクロコントローラ
JP2832599B2 (ja) パチンコ機の制御装置
JP2598088B2 (ja) 処理装置の簡易ステップ評価装置
JPH11272642A (ja) 1チップマイクロコンピュータ及び起動アドレス設定方法
KR100233082B1 (ko) 디지털 신호 처리 장치에서 내부메모리 제어 방법
JP2716274B2 (ja) インサーキット・エミュレータ

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination