KR20020030699A - 등저항 배선을 위한 액정표시장치 - Google Patents

등저항 배선을 위한 액정표시장치 Download PDF

Info

Publication number
KR20020030699A
KR20020030699A KR1020010037133A KR20010037133A KR20020030699A KR 20020030699 A KR20020030699 A KR 20020030699A KR 1020010037133 A KR1020010037133 A KR 1020010037133A KR 20010037133 A KR20010037133 A KR 20010037133A KR 20020030699 A KR20020030699 A KR 20020030699A
Authority
KR
South Korea
Prior art keywords
electrode
length
pad
link
electrode link
Prior art date
Application number
KR1020010037133A
Other languages
English (en)
Other versions
KR100806808B1 (ko
Inventor
김홍진
Original Assignee
구본준, 론 위라하디락사
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구본준, 론 위라하디락사, 엘지.필립스 엘시디 주식회사 filed Critical 구본준, 론 위라하디락사
Priority to KR1020010037133A priority Critical patent/KR100806808B1/ko
Priority to US09/893,555 priority patent/US7050135B2/en
Priority to GB0308001A priority patent/GB2384361B/en
Priority to GB0118017A priority patent/GB2369713B/en
Priority to GB0308000A priority patent/GB2384360B/en
Priority to FR0110369A priority patent/FR2815430B1/fr
Priority to JP2001239966A priority patent/JP4050017B2/ja
Priority to DE10139095A priority patent/DE10139095B4/de
Publication of KR20020030699A publication Critical patent/KR20020030699A/ko
Priority to US11/167,099 priority patent/US7256857B2/en
Priority to US11/878,776 priority patent/US7456925B2/en
Application granted granted Critical
Publication of KR100806808B1 publication Critical patent/KR100806808B1/ko
Priority to US12/289,337 priority patent/US7626673B2/en
Priority to US12/588,661 priority patent/US7911575B2/en

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13458Terminal pads
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals

Abstract

본 발명은 전극 링크의 길이에 따른 저항차를 보상하기 위한 액정표시장치에 관한 것이다.
본 발명의 액정표시장치는 구동회로와 접촉되는 패드부가 그 패드부와 다수개의 액정셀들이 배열된 화소영역의 해당 신호라인 사이에 접속되는 전극링크의 길이에 따라 다른 크기를 가지는 것을 구비하는 것을 특징으로 한다.
이에 따라, 전극링크의 길이에 따른 저항차를 전극패드 또는 전극링크 이용하여 보상함으로써 신호라인을 등저항화할 수 있게 된다.

Description

등저항 배선을 위한 액정표시장치{Liquid Crystal Display for Equivalent Resistance Wiring}
본 발명은 액정표시장치(Liquid Crystal Display)에 관한 것으로, 특히 전극링크의 길이에 따른 저항차를 보상할 수 있는 액정표시장치에 관한 것이다.
통상의 액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여, 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널과 이 액정패널을 구동하기 위한 구동회로를 구비하게 된다.
액정패널에는 게이트라인들과 데이터라인들이 교차하게 배열되고 그 게이트라인들과 데이터라인들의 교차로 마련되는 영역에 액정셀들이 위치하게 된다. 이 액정패널에는 액정셀들 각각에 전계를 인가하기 위한 화소전극들과 공통전극이 마련된다. 화소전극들 각각은 스위칭 소자인 박막트랜지스터(Thin Film Transistor)의 소스 및 드레인 단자들을 경유하여 데이터라인들 중 어느 하나에 접속된다. 박막트랜지스터의 게이트단자는 화소전압신호가 1라인분씩의 화소전극들에게 인가되게끔 하는 게이트라인들 중 어느 하나에 접속된다.
구동회로는 게이트라인들을 구동하기 위한 게이트 드라이버와, 데이터라인들을 구동하기 위한 데이터 드라이버와, 공통전극을 구동하기 위한 공통전압 발생부를 구비한다. 게이트 드라이버는 스캐닝신호, 즉 게이트신호를 게이트라인들에 순차적으로 공급하여 액정패널 상의 액정셀들을 1라인분씩 순차적으로 구동한다. 데이터 드라이버는 게이트라인들 중 어느 하나에 게이트신호가 공급될 때마다 데이터라인들 각각에 데이터전압신호를 공급한다. 공통전압 발생부는 공통전극에 공통전압신호를 공급한다. 이에 따라, 액정표시장치는 액정셀별로 데이터전압신호에 따라 화소전극과 공통전극 사이에 인가되는 전계에 의해 광투과율을 조절함으로써 화상을 표시한다.
구동회로들은 통상 칩(Chip) 형태로 제작되며 탭(TAB; Tape Automated Bonding) 방식인 경우 TCP(Tape Carrier Package)에 실장되고, 그 TCP와 액정패널에 마련된 전극 패드들을 통해 화소영역에 배치된 해당 신호라인들과 전기적으로 접속되어 구동신호들을 공급하게 된다. 전극 패드는 전극 링크를 통해 화소영역의 해당 신호라인과 전기적으로 접속된다.
이러한 액정표시장치에서는 고해상도 화상을 구현을 위해 화소수가 증가되어 배선들의 폭 및 간격이 미세해지게 되었다. 아울러, 6인치 이하의 소형 액정표시장치가 채용되는 휴대단말기에서는 소형화를 위해 구동회로의 집적도가 높아짐에 따라 전극패드간의 간격이 현저하게 줄어들게 되었다. 이에 따라, 전극패드와 화소영역의 해당 신호라인 사이에 접속되는 전극링크는 도 1에 도시된 바와 같이 그의 위치에 따라 서로 다른 길이를 가지게끔 설정되게 되었다. 이 결과, 전극링크들은 그 길이차에 따른 저항차를 가지게 된다.
도 1을 참조하면, 통상적인 액정표시장치에서 게이트 패드-링크 부분에 대한 전극배치도가 도시되어 있다. 게이트 구동회로(도시하지 않음)와 접속되는 게이트 패드부(12)는 도 1에 도시된 바와 같이 하부기판(10)의 가장자리 영역에 형성된다. 게이트 패드(12)는 게이트 구동회로부터의 구동신호를 게이트링크(GK)를 통해 화소영역(14)에 배치된 게이트라인(GL)으로 공급하게 된다.
게이트 패드(12)를 상세히 하면 도 2 및 도 3에 도시된 바와 같은 구조를 가진다. 게이트 패드(12)는 기판(26) 위에 형성된 게이트패턴(16)과, 게이트패턴(16)이 형성된 기판(26) 상에 적층되고 게이트패턴(16) 중 패드영역이 노출되게 홀이 형성된 게이트절연막(22) 및 보호막(24)과, 노출된 게이트패턴(16)에 접촉되게 도포된 투명전극패턴(18)을 구비한다. 투명전극패턴(18)은 게이트 구동회로를 탑재한 TCP에 마련된 패드부와 도 2에 도시된 바와 같은 접촉부(20)를 통해 접촉되게 된다.
게이트링크(GK)는 상대적으로 좁은 간격을 가지는 게이트패드들(12)과 상대적으로 넓은 간격을 가지는 게이트라인(GL)을 접속시키기 위하여 도 1에 도시된 바와 같이 그의 위치에 따라 서로 다른 길이를 가지게 되는 반면에 동일한 폭 및 두께를 가진다. 이로 인하여, 게이트링크(GK)에 걸리는 저항은 그의 길이차에 따라 미세하나마 차이를 가지게 된다. 특히, 게이트링크(GK)의 길이가 짧은 부분(A)과 길이가 긴 부분(B) 간의 저항차가 크게 나타나게 된다. 이와 같이, 각 게이트링크(GK)가 길이에 따른 저항차를 가짐에 따라 게이트패드(12)에 서로 다른 초기 바이어스 전압이 걸리게 됨으로써 화소영역(14)의 게이트라인(GL)에 인가되는 게이트신호가 왜곡되어 화질이 저하되는 문제점이 있다.
이러한 배선길이에 따른 저항차는 데이터구동회로에 접속되는 데이터패드와 화소영역(14)의 데이터라인 사이에 접속되는 데이터링크에서도 동일하게 발생하게 된다. 데이터링크의 길이에 따른 저항차 역시 화소영역(14)의 데이터라인에 인가되는 데이터신호가 왜곡되게 하여 화질을 저하시키는 문제점이 있다.
따라서, 본 발명의 목적은 전극링크의 길이에 따른 저항차를 보상하여 등저항화할 수 있는 액정표시장치를 제공하는 것이다.
도 1은 통상 액정표시장치의 게이트 패드-링크 부분을 도시한 평면도.
도 2는 도 1에 도시된 게이트 패드를 확대도시한 평면도.
도 3은 도 2에 도시된 A-A'선을 따른 게이트 패드의 단면도.
도 4a 및 도 4b는 본 발명의 제1 실시 예에 따른 패드부를 도시한 평면도.
도 5a 및 도 5b는 본 발명의 제2 실시 예에 따른 패드부를 도시한 평면도.
도 6a 및 도 6b는 본 발명의 제3 실시 예에 따른 패드부를 도시한 평면도.
도 7a 및 도 7b는 본 발명의 제4 실시 예에 따른 패드부를 도시한 평면도.
도 8a 및 도 8b는 본 발명의 제5 실시 예에 따른 패드부를 도시한 평면도.
도 9a 및 도 9b는 본 발명의 실시 예에 따른 전극링크를 도시한 평면도.
도 10a 및 도 10b는 본 발명의 다른 실시 예에 따른 링크부를 도시한 평면도.
<도면의 주요 부분에 대한 부호의 설명>
10 : 하부기판 12 : 게이트패드
GL : 게이트라인 GK : 게이트링크
16 : 게이트패턴 22 : 게이트절연막
18, 28, 30, 56, 66, 68, 76, 86, 96, 106 : 투명전극
20, 54, 64, 74, 84, 94, 104 : 접촉부
24 : 보호막
23, 25, 53, 55, 63, 65, 73, 75, 83, 85, 93, 95, 103, 105: 전극링크
40, 50, 60, 70, 80, 90, 100 : 패드부
52, 58, 62, 72, 78, 82, 88, 92, 102 : 전극패드,
107, 109 : 보상패턴
상기 목적을 달성하기 위하여, 본 발명의 한 특징에 따른 등저항 배선을 위한 액정표시장치는 구동회로와 접촉되는 패드부가 그 패드부와 다수개의 액정셀들이 배열된 화소영역의 해당 신호라인 사이에 접속되는 전극링크의 길이에 따라 다른 크기를 가진다.
특히, 상기 패드부는 전극링크에서 신장되는 전극패드와, 전극패드 보호를 위한 투명전극을 구비하고, 전극패드 및 투명전극 중 적어도 하나의 크기가 전극링크의 길이에 따라 다른 크기를 가진다.
상세하게는, 상기 투명전극의 길이, 두께, 폭 중 적어도 하나가 상기 전극링크의 길이에 따라 다른 크기를 가지거나, 상기 전극패드의 길이, 두께, 폭 중 적어도 하나가 자신의 길이에 따라 다른 크기를 가진다.
본 발명의 다른 특징에 따른 등저항 배선을 위한 액정표시장치는 구동회로와 접촉되는 패드부가 그 패드부와 다수개의 액정셀들이 배열된 화소영역의 해당 신호라인 사이에 접속되는 전극링크의 길이에 따라 다른 비저항값을 가진다.
특히, 상기 패드부는 전극링크에서 신장되는 전극패드와, 전극패드 보호를 위한 투명전극을 구비하고, 투명전극 및 패드전극 중 적어도 하나의 비저항값이 전극링크의 길이에 따라 다르게 설정된다.
본 발명의 또 다른 특징에 따른 등저항 배선을 위한 액정표시장치는 구동회로와 접촉되는 패드부와; 패드부와 다수개의 액정셀들이 배열된 화소영역의 해당 신호라인 사이에 접속되는 전극링크를 구비하고; 전극링크의 두께 및 폭 중 적어도 하나가 그 전극링크의 길이에 따라 다른 크기를 가진다.
본 발명의 또 다른 특징에 따른 등저항 배선을 위한 액정표시장치는 구동회로와 접촉되는 패드부와; 패드부와 다수개의 액정셀들이 배열된 화소영역의 해당 신호라인 사이에 접속되는 전극링크를 구비하고; 전극링크의 비저항값이 그 전극링크의 길이에 따라 다르게 설정된다.
본 발명의 또 다른 특징에 따른 등저항 배선을 위한 액정표시장치는 구동회로와 접촉되는 패드부와; 패드부와 다수개의 액정셀들이 배열된 화소영역의 해당 신호라인 사이에 접속되는 전극링크를 구비하고; 패드부와 전극링크 중 적어도 하나는 전극링크의 길이에 따른 저항차를 보상하기 위한 저항보상패턴을 더 구비한다.
특히, 상기 저항보상패턴의 크기, 개수, 비저항값 중 적어도 하나가 상기 전극링크의 길이에 따라 다르게 설정된다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
도 4a 및 도 4b를 참조하면, 데이터패드부 또는 게이트패드부로 사용되는 본 발명의 제1 실시 예에 따른 패드부(40)를 도시한다.
도 4a에 도시된 패드부(40)는 길이가 상대적으로 긴 전극링크(23)에 접속된다. 도 4a에 도시된 바와 같이 전극패드(16)에 중첩되어 접촉되는 투명전극(28)의 길이는 화소영역 방향으로 종래보다 Lpxl1만큼 증대된다. 이는 상대적으로 긴 전극링크(23)에 걸리는 상대적으로 높은 저항값을 보상하기 위한 것이다. 즉, 패드부(40)에서 투명전극(18)의 길이를 증대시켜 상대적으로 긴 전극링크(23)의 높은 저항값을 줄이게 된다.
도 4b에 도시된 패드부(40)는 길이가 상대적으로 짧은 전극링크(25)에 접속된다. 도 4b에 도시된 바와 같이 상대적으로 작은 저항값에 대응하여 투명전극(30)의 길이가 화소영역 방향으로 상기 Lpxl1 보다 작은 Lpxl2 만큼 증대된다. 이는 상대적으로 짧은 전극링크(25)에 걸리는 저항값을 보상하기 위한 것이다.
이러한, 전극링크(23, 25)의 길이에 따른 저항차를 보상하여 신호배선을 등저항화하기 위한 패드부(40), 즉 투명전극(28, 30)의 추가길이(Lpxl)는 다음 수학식 1에 의해 결정된다.
Lpxl = (Ravg × Tpxl ×Wpxl) / ρpxl
여기서, Lpxl은 투명전극(28, 30)의 추가길이, Ravg는 링크의 저항 평균값, Tpxl은 투명전극(28, 30) 두께, Wpxl은 투명전극(28, 30)의 폭, ρ는 투명전극(28, 30)의 비저항값이다 .
이러한 수학식 1에 의해 각 패드부(40)에서의 투명전극(28, 30)의 추가길이(Lpxl1, Lpxl2)를 결정하여 투명전극(28, 30)을 형성하는 경우 전극링크(23, 25)의 길이에 따른 저항차를 보상하여 등저항화할 수 있게 된다. 즉, 전극링크(23)의 길이가 상대적으로 길어 크게 걸리는 저항값은 패드부(40)에서의 투명전극(28)의 길이를 화소방향으로 크게 증대시킴으로써 보상할 수 있게 된다. 아울러, 전극링크(25)의 길이가 상대적으로 짧아 작게 걸리는 저항값은 패드부(40)에서의 투명전극(30)의 길이를 화소방향으로 작게 증대시킴으로써 보상할 수 있게 된다. 이렇게, 길이가 증대된 투명전극(28, 30)을 구비하는 패드부(40)의 단면구조는 도 3에 도시된 바와 같다. 투명전극(28, 30)은 구동회로를 탑재한 TCP에 마련된 패드부(도시하지 않음)와 도 4a 및 도 4b에 도시된 바와 같은 접촉부(20)를통해 접촉하게 된다.
이러한 전극링크(23, 25)의 길이에 따른 저항차를 보상하기 위한 전극패드부(40)의 구조는 데이터구동회로에 접속되는 데이터패드부와 게이트구동회로에 접속되는 게이트패드부에 동일하게 적용된다.
도 5a 및 도 5b는 본 발명의 제2 실시 예에 따른 패드부(50)를 도시한다.
도 5a에 도시된 패드부(50)는 길이가 상대적으로 긴 전극링크(53)에 접속된다. 도 5a에 도시된 패드부(50)에서는 투명전극(56)에 접촉되는 전극패드(52)의 길이가 화소영역 방향으로 종래보다 Lpad1 만큼 증대된다. 이러한 전극패드(52)는 상대적으로 긴 전극링크(53)에 걸리는 상대적으로 높은 저항값을 보상하여 높은 저항값이 줄어들게 한다. 투명전극(56)은 구동회로를 탑재한 TCP에 마련된 패드부(도시하지 않음)와 접촉부(24)를 통해 접촉된다.
도 5b에 도시된 패드부(50)는 길이가 상대적으로 짧은 전극링크(55)에 접속된다. 도 5b에 도시된 패드부(50)에서는 상대적으로 작은 저항값에 대응하여 전극패드(58)의 길이가 화소영역 방향으로 상기 Lpad1 보다 작은 Lpad2 만큼 증대된다. 이러한 전극패드(58)은 상대적으로 짧은 전극링크(55)에 걸리는 저항값을 보상한다. 투명전극(56)은 구동회로를 탑재한 TCP에 마련된 패드부(도시하지 않음)와 접촉부(24)를 통해 접촉된다.
여기서, 전극패드(52, 58)의 추가길이(Lpad)는 각 전극링크(53, 55)의 저항차이만큼 다르게 설정한다. 이렇게, 전극패드(52, 58)의 길이를 다르게 설정하여 전극링크(53, 55)의 길이에 따른 저항차를 보상함으로써 신호배선을 등저항화할 수있게 된다.
도 6a 및 도 6b는 본 발명의 제3 실시 예에 따른 패드부(60)를 도시한다.
도 6a에 도시된 패드부(60)는 길이가 상대적으로 긴 전극링크(63)에 접속된다. 도 6a에 도시된 패드부(60)에서는 전극패드(62)와 접촉되는 투명전극(66)의 폭이 종래보다 Wpxl1 만큼 증대된다. 이러한 투명전극(66)는 상대적으로 긴 전극링크(63)에 걸리는 상대적으로 높은 저항값을 보상하여 높은 저항값이 줄어들게 한다. 이 투명전극(66)은 구동회로를 탑재한 TCP에 마련된 패드부(도시하지 않음)와 접촉부(64)를 통해 접촉된다.
도 6b에 도시된 패드부(60)는 길이가 상대적으로 짧은 전극링크(65)에 접속된다. 도 6b에 도시된 패드부(60)에서는 상대적으로 작은 저항값에 대응하여 투명전극(68)의 폭이 상기 Wpxl1 보다 작은 Wpx2 만큼 증대된다. 이러한 투명전극(68)은 상대적으로 짧은 전극링크(65)에 걸리는 저항값을 보상한다. 이 투명전극(68)은 구동회로를 탑재한 TCP에 마련된 패드부(도시하지 않음)와 접촉부(64)를 통해 접촉된다.
여기서, 투명전극(66, 68)의 추가폭(Wpxl)은 각 전극링크(63, 65)의 저항차만큼 다르게 설정한다. 이렇게, 투명전극(66, 68)의 길이를 다르게 설정하여 전극링크(63, 65)의 길이에 따른 저항차를 보상함으로써 신호배선을 등저항화할 수 있게 된다.
도 7a 및 도 7b는 본 발명의 제4 실시 예에 따른 패드부(70)를 도시한다.
도 7a에 도시된 패드부(70)는 길이가 상대적으로 긴 전극링크(73)에 접속된다. 도 7a에 도시된 패드부(70)에서는 투명전극(76)과 접촉되는 전극패드(72)의 폭이 종래보다 증대되어 Wpad1으로 설정된다. 이러한 전극패드(72)는 상대적으로 긴 전극링크(73)에 걸리는 상대적으로 높은 저항값을 보상하여 높은 저항값이 줄어들게 한다. 투명전극(76)은 구동회로를 탑재한 TCP에 마련된 패드부(도시하지 않음)와 접촉부(74)를 통해 접촉된다.
도 7b에 도시된 패드부(70)는 길이가 상대적으로 짧은 전극링크(75)에 접속된다. 도 7b에 도시된 패드부(70)에서는 상대적으로 작은 저항값에 대응하여 전극패드(78)의 폭이 상기 Wpad1 보다 작은 Wpad2로 설정된다. 투명전극(76)은 구동회로를 탑재한 TCP에 마련된 패드부(도시하지 않음)와 접촉부(74)를 통해 접촉된다.
여기서, 전극패드(72, 78)의 폭(Wpad)은 각 전극링크(73, 75)의 저항차이만큼 다르게 설정한다. 이렇게, 전극패드(72, 78)의 길이를 다르게 설정하여 전극링크(73, 75)의 길이에 따른 저항차를 보상함으로써 신호배선을 등저항화할 수 있게 된다.
도 8a 및 도 8b는 본 발명의 제5 실시 예에 따른 패드부(100)를 도시한다.
도 8a에 도시된 패드부(80)는 길이가 상대적으로 긴 전극링크(83)에 접속된다. 도 8a에 도시된 패드부(80)에서 전극패드(82)는 상대적으로 작은 비저항값(ρ1)을 가지는 도전물질로 이루어진다. 이 비저항값(ρ1)을 가지는 전극패드(82)는 상대적으로 긴 전극링크(83)의 길이에 의한 높은 저항값을 보상하여 높은 저항값이 줄어들게 한다. 투명전극(86)은 구동회로를 탑재한 TCP에 마련된 패드부(도시하지 않음)와 접촉부(84)를 통해 접촉된다. 이와 달리, 상기투명전극(86)의 물질로 비저항값(ρ1)이 상대적으로 작은 투명전극물질을 사용하는 경우에도 상기와 같이 긴 전극링크(83)의 길이에 의한 높은 저항값을 보상할 수 있게 된다.
도 8b에 도시된 패드부(80)는 길이가 상대적으로 짧은 전극링크(85)에 접속된다. 도 8b에 도시된 패드부(80)에서 전극패드(88)는 상기 비저항값(ρ1) 보다 큰 비저항값(ρ2)을 가지는 도전물질로 이루어진다. 이 비저항값(ρ2)을 가지는 전극패드(88)는 상대적으로 짧은 전극링크(85)의 길이에 의한 낮은 저항값을 보상한다. 투명전극(86)은 구동회로를 탑재한 TCP에 마련된 패드부(도시하지 않음)와 접촉부(84)를 통해 접촉된다. 이와 달리, 상기 투명전극(86)의 물질로 비저항값(ρ2)이 상대적으로 큰 투명전극물질을 사용하는 경우에도 상기와 같이 짧은 전극링크(85)의 길이에 의한 작은 저항값을 보상할 수 있게 된다.
여기서, 비저항값(ρ1, ρ2)은 각 전극링크(83, 85)의 저항차만큼 다르게 설정한다. 이렇게, 패드부(80)의 전극패드(82, 88) 또는 투명전극(86)의 비저항값(ρ1, ρ2)을 서로 다르게 설정하여 전극링크(83, 85)의 길이에 따른 저항차를 보상함으로써 신호배선을 등저항화할 수 있게 된다.
도 9a 및 도 9b는 본 발명의 다른 실시 예에 따른 전극링크(93, 95)를 도시한다.
도 9a에 도시된 전극링크(93)는 길이가 상대적으로 긴 전극링크에 해당되며 패드부(90)에 접속된다. 이 전극링크(93)는 그의 폭이 종래보다 증대되어 Wlink1으로 설정된다. 이러한 전극링크(93)는 상대적으로 긴 길이에 따른 높은 저항값을보상하여 높은 저항값이 줄어들게 한다. 패드부(90)는 전극링크(93)로부터 신장된 전극패드(92)와, 도시하지 않은 절연막의 콘택홀을 통해 전극패드(92)와 접촉된 투명전극(96)으로 구성된다. 투명전극(96)은 구동회로를 탑재한 TCP에 마련된 패드부(도시하지 않음)와 접촉부(94)를 통해 접촉된다.
도 9b에 도시된 전극링크(95)는 길이가 상대적으로 긴 전극링크에 해당되며 패드부(90)에 접속된다. 이 전극링크(95)는 상대적으로 낮은 저항값에 대응하여 그의 폭이 상기 Wlink1 보다 작은 Wlink2로 설정된다. 이 전극링크(95)의 폭(Wlink2)을 조절하여 상대적으로 짧은 길이를 가지는 전극링크(95)의 저항을 보상하여 감소시킬 수 있게 된다.
이렇게, 전극링크(93, 95)의 폭을 다르게 설정하여 그 전극링크(93, 95)의 길이에 따른 저항차를 보상함으로써 신호배선을 등저항화할 수 있게 된다.
도 10a 및 도 10b는 본 발명의 다른 실시 예에 따른 링크부(101)를 도시한다. 패드부(100)는 구동회로를 탑재한 TCP에 마련된 패드부(도시하지 않음)와 접촉부(104)를 통해 접촉되는 투명전극(106)을 포함한다. 링크부(101)은 패드부(100)의 전극패드(102)와 접속된 전극링크(103, 105)와, 전극링크(103, 105)에 각각 형성된 보상패턴(107, 109)을 포함한다.
도 10a에 도시된 링크부(101)는 길이가 상대적으로 긴 전극링크(103)를 포함한다. 전극링크(103)에는 그 길이에 따른 저항차를 보상하기 위한 보상패턴(107)이 접속된다. 이 보상패턴(107)의 길이는 도 10a에 도시된 바와 같이 상대적으로 길게 설정된다. 이에 따라, 보상패턴(107)은 상대적으로 긴 전극링크(103)의 길이에 의한 높은 저항값을 보상하여 높은 저항값이 줄어들게 한다.
도 10b에 도시된 링크부(101)는 패드부(100)에 접속되며 길이가 상대적으로 짧은 전극링크(105)를 포함한다. 이 전극링크(105)에는 그 길이에 따른 저항차를 보상하기 위한 보상패턴(109)이 접속된다. 이 보상패턴(109)의 길이는 도 10b에 도시된 바와 같이 상대적으로 짧게 설정된다. 이러한 보상패턴(109)은 상대적으로 짧은 전극링크(105)의 길이에 의한 낮은 저항값을 보상한다.
이렇게, 전극링크(103, 105)의 길이에 따라 보상패턴(107, 109)를 형성하면 그 전극링크(103, 105)의 길이에 따른 저항차를 보상함으로써 신호배선을 등저항화할 수 있게 된다. 긴 전극링크(103)의 큰 저항값은 상대적으로 긴 길이를 가지는 보상패턴(107)에 의해 보상될 수 있다. 반면에, 짧은 전극링크(105)의 작은 저항값은 상대적으로 짧은 길이를 가지는 보상패턴(109)에 의해 보상될 수 있다.
여기서, 보상패턴(107, 109)의 두께 또는 폭을 각 전극링크(103, 105)의 길이에 따라 다르게 설정할 수 있다. 이렇게, 전극링크(103, 105)에 접속되는 보상패턴(107, 109)의 두께 또는 폭을 서로 다르게 설정하여 그 전극링크(103, 105)의 길이에 따른 저항차를 보상함으로써 신호배선을 등저항화할 수 있게 된다.
또한, 보상패턴(107, 109)의 개수를 각 전극링크(103, 105)의 길이에 따라 다르게 설정할 수 있다. 이렇게, 전극링크(103, 105)에 접속되는 보상패턴(107, 109)의 개수를 서로 다르게 설정하여 그 전극링크(103, 105)의 길이에 따른 저항차를 보상함으로써 신호배선을 등저항화할 수 있게 된다.
더불어, 보상패턴(107, 109)의 비저항값을 각 전극링크(103, 105)의 길이에따라 다르게 설정할 수 있다. 이렇게, 전극링크(103, 105)에 접속되는 보상패턴(107, 109)의 재료로 서로 다른 비저항값을 가지는 도전물질을 사용하여 그 전극링크(103, 105)의 길이에 따른 저항차를 보상함으로써 신호배선을 등저항화할 수 있게 된다.
아울러, 패드부에 포함되는 전극패드 및 투명전극 중 어느 하나의 두께를 전극링크의 길이에 따라 다르게 설정하는 경우에도 그 전극링크 길이에 따른 저항차를 보상하여 신호배선을 등저항화할 수 있게 된다. 또한, 전극링크의 두께를 그 길이에 따라 다르게 설정하는 경우 길이에 따른 저항차를 보상하여 신호배선을 등저항화할 수 있게 된다.
상술한 바와 같이, 본 발명에 따른 액정표시장치에서는 패드부에 포함되는 전극패드 또는 투명전극의 크기 또는 비저항값을 달리하여 전극링크의 길이에 따른 저항차를 보상함으로써 전극패드-링크들을 등저항화할 수 있게 된다.
또한, 본 발명에 따른 액정표시장치에서는 전극링크의 크기(폭 및/또는 두께)를 달리하여 전극링크의 길이에 따른 저항차를 보상함으로써 전극패드-링크들을 등저항화할 수 있게 된다.
또한, 본 발명에 따른 액정표시장치에서는 전극링크의 크기를 달리하거나 전극링크에 서로 다른 크기, 개수 또는 비저항값을 가지는 보상패턴을 접속시켜 전극링크 길이에 따른 저항차를 보상함으로써 전극패드-링크들을 등저항화할 수 있게 된다.
이렇게, 등저항화된 전극패드-링크에 의해 해당 신호라인에는 동일한 초기 바이어스 전압이 인가되게 되므로 종래 전극링크의 저항차에 따른 신호왜곡에 의한 화질저하를 방지할 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (22)

  1. 구동회로와 접촉되는 패드부가 그 패드부와 다수개의 액정셀들이 배열된 화소영역의 해당 신호라인 사이에 접속되는 전극링크의 길이에 따라 다른 크기를 가지는 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
  2. 제 1 항에 있어서,
    상기 패드부는 상기 전극링크에서 신장되는 전극패드와,
    상기 전극패드 보호를 위한 투명전극을 구비하고,
    상기 전극패드 및 투명전극 중 적어도 하나의 크기가 상기 전극링크의 길이에 따라 다른 크기를 가지는 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
  3. 제 2 항에 있어서,
    상기 투명전극의 길이, 두께, 폭 중 적어도 하나가 상기 전극링크의 길이에 따라 다른 크기를 가지는 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
  4. 제 3 항에 있어서,
    상기 투명전극의 길이, 두께, 폭 중 적어도 하나가,
    상기 전극링크의 길이가 상대적으로 긴 경우 상대적으로 크게 설정되고, 상대적으로 짧은 경우 상대적으로 작게 설정된 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
  5. 제 3 항에 있어서,
    상기 투명전극의 길이는 상기 화소영역 방향으로 신장된 것을 특징으로 하는 등저항 배선을 위한 전극패드를 가지는 액정표시장치.
  6. 제 2 항에 있어서,
    상기 전극패드의 길이, 두께, 폭 중 적어도 하나가 자신의 길이에 따라 다른 크기를 가지는 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
  7. 제 6 항에 있어서,
    상기 전극패드의 길이, 두께, 폭 중 적어도 하나가,
    자신의 길이가 상대적으로 긴 경우 상대적으로 크게 설정되고, 상대적으로 짧은 경우 상대적으로 작게 설정된 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
  8. 제 6 항에 있어서,
    상기 전극패드의 길이는 상기 화소영역 방향으로 신장된 것을 특징으로 하는 등저항 배선을 위한 전극패드를 가지는 액정표시장치.
  9. 제 1 항에 있어서,
    상기 패드부는
    상기 데이터신호 공급을 위한 데이터패드와;
    상기 게이트신호 공급을 위한 게이트패드를 포함하는 것을 특징으로 하는 등저항 배선을 위한 전극패드를 가지는 액정표시장치.
  10. 구동회로와 접촉되는 패드부가 그 패드부와 다수개의 액정셀들이 배열된 화소영역의 해당 신호라인 사이에 접속되는 전극링크의 길이에 따라 다른 비저항값을 가지는 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
  11. 제 10 항에 있어서,
    상기 패드부는 상기 전극링크에서 신장되는 전극패드와,
    상기 전극패드 보호를 위한 투명전극을 구비하고,
    상기 투명전극 및 패드전극 중 적어도 하나의 비저항값이 전극링크의 길이에 따라 다른 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
  12. 제 11 항에 있어서,
    상기 투명전극 및 패드전극 중 적어도 하나의 비저항값이,
    상기 전극링크의 길이가 상대적으로 긴 경우 상대적으로 작게 설정되고, 상대적으로 짧은 경우 상대적으로 크게 설정된 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
  13. 제 10 항에 있어서,
    상기 패드부는
    상기 데이터신호 공급을 위한 데이터패드와;
    상기 게이트신호 공급을 위한 게이트패드를 포함하는 것을 특징으로 하는 등저항 배선을 위한 전극패드를 가지는 액정표시장치.
  14. 구동회로와 접촉되는 패드부와;
    상기 패드부와 다수개의 액정셀들이 배열된 화소영역의 해당 신호라인 사이에 접속되는 전극링크를 구비하고;
    상기 전극링크의 두께 및 폭 중 적어도 하나가 그 전극링크의 길이에 따라 다른 크기를 가지는 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
  15. 제 14 항에 있어서,
    상기 전극링크의 두께 및 폭 중 적어도 하나가 그 전극링크의 길이가 상대적으로 긴 경우 상대적으로 크게 설정되고, 상대적으로 짧은 경우 상대적으로 작게 설정되는 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
  16. 구동회로와 접촉되는 패드부와;
    상기 패드부와 다수개의 액정셀들이 배열된 화소영역의 해당 신호라인 사이에 접속되는 전극링크를 구비하고;
    상기 전극링크의 비저항값이 그 전극링크의 길이에 따라 다른 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
  17. 제 16 항에 있어서,
    상기 전극링크의 비저항값은 그 전극링크의 길이가 상대적으로 긴 경우 상대적으로 작게 설정되고, 상대적으로 짧은 경우 상대적으로 크게 설정되는 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
  18. 구동회로와 접촉되는 패드부와;
    상기 패드부와 다수개의 액정셀들이 배열된 화소영역의 해당 신호라인 사이에 접속되는 전극링크를 구비하고;
    상기 패드부와 전극링크 중 적어도 하나는 상기 전극링크의 길이에 따른 저항차를 보상하기 위한 저항보상패턴을 더 구비하는 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
  19. 제 18 항에 있어서,
    상기 저항보상패턴의 크기, 개수, 비저항값 중 적어도 하나가 상기 전극링크의 길이에 따라 다른 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
  20. 제 19 항에 있어서,
    상기 저항보상패턴의 크기에 포함되는 길이, 두께, 폭 중 적어도 하나가, 상기 전극링크의 길이가 상대적으로 긴 경우 상대적으로 크게 설정되고, 상대적으로 짧은 경우 상대적으로 작게 설정된 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
  21. 제 19 항에 있어서,
    상기 저항보상패턴의 개수는 상기 전극링크의 길이에 비례하여 설정된 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
  22. 제 19 항에 있어서,
    상기 저항보상패턴의 비저항값은 상기 전극링크의 길이가 상대적으로 긴 경우 상대적으로 작게 설정되고, 상대적으로 짧은 경우 상대적으로 크게 설정된 것을 특징으로 하는 등저항 배선을 위한 액정표시장치.
KR1020010037133A 2000-10-17 2001-06-27 등저항 배선을 위한 액정표시장치 KR100806808B1 (ko)

Priority Applications (12)

Application Number Priority Date Filing Date Title
KR1020010037133A KR100806808B1 (ko) 2000-10-17 2001-06-27 등저항 배선을 위한 액정표시장치
US09/893,555 US7050135B2 (en) 2000-10-17 2001-06-29 Liquid crystal display including pad members having different length
GB0308001A GB2384361B (en) 2000-10-17 2001-07-24 Liquid crystal display for equivalent resistance wiring
GB0118017A GB2369713B (en) 2000-10-17 2001-07-24 Liquid crystal display for equivalent resistance wiring
GB0308000A GB2384360B (en) 2000-10-17 2001-07-24 Liquid crystal display for equivalent resistance wiring
FR0110369A FR2815430B1 (fr) 2000-10-17 2001-08-02 Affichage a cristaux liquides pour cablage de resistance equivalente
JP2001239966A JP4050017B2 (ja) 2000-10-17 2001-08-07 等抵抗配線液晶表示装置
DE10139095A DE10139095B4 (de) 2000-10-17 2001-08-09 Flüssigkristallanzeige
US11/167,099 US7256857B2 (en) 2000-10-17 2005-06-28 Liquid crystal display for equivalent resistance wiring
US11/878,776 US7456925B2 (en) 2000-10-17 2007-07-26 Liquid crystal display for equivalent resistance wiring
US12/289,337 US7626673B2 (en) 2000-10-17 2008-10-24 Liquid crystal display for equivalent resistance wiring
US12/588,661 US7911575B2 (en) 2000-10-17 2009-10-22 Liquid crystal display for compensating resistance differences of electrode link

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020000061104 2000-10-17
KR20000061104 2000-10-17
KR1020010037133A KR100806808B1 (ko) 2000-10-17 2001-06-27 등저항 배선을 위한 액정표시장치

Publications (2)

Publication Number Publication Date
KR20020030699A true KR20020030699A (ko) 2002-04-25
KR100806808B1 KR100806808B1 (ko) 2008-02-22

Family

ID=26638475

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010037133A KR100806808B1 (ko) 2000-10-17 2001-06-27 등저항 배선을 위한 액정표시장치

Country Status (6)

Country Link
US (5) US7050135B2 (ko)
JP (1) JP4050017B2 (ko)
KR (1) KR100806808B1 (ko)
DE (1) DE10139095B4 (ko)
FR (1) FR2815430B1 (ko)
GB (3) GB2384361B (ko)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100443837B1 (ko) * 2002-09-07 2004-08-11 엘지.필립스 엘시디 주식회사 액정표시소자
KR100840330B1 (ko) * 2002-08-07 2008-06-20 삼성전자주식회사 액정 표시 장치 및 이에 사용하는 구동 집적 회로
US7488996B2 (en) 2002-06-07 2009-02-10 Samsung Electronics Co., Ltd. Thin film transistor array panel for a liquid crystal display
KR20140065835A (ko) * 2012-11-22 2014-05-30 엘지디스플레이 주식회사 디스플레이 장치
KR101448005B1 (ko) * 2007-05-17 2014-10-07 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
US9030460B2 (en) 2012-03-05 2015-05-12 Samsung Display Co., Ltd. Display apparatus

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003295218A (ja) * 2002-04-04 2003-10-15 Advanced Display Inc 表示装置
TW583446B (en) * 2003-05-28 2004-04-11 Chunghwa Picture Tubes Ltd Conducting line structure of a liquid crystal display
KR100949496B1 (ko) * 2003-06-30 2010-03-24 엘지디스플레이 주식회사 라인 온 글래스형 액정표시장치 및 그 제조방법
KR100571218B1 (ko) * 2003-07-15 2006-04-13 엘지전자 주식회사 접속 부재 및 플라즈마 디스플레이 패널 구동 장치
KR101061853B1 (ko) * 2003-08-29 2011-09-02 삼성전자주식회사 표시 장치 및 그 표시판
US7453542B2 (en) * 2003-09-09 2008-11-18 Citizen Holdings Co., Ltd. Display device having first and second offsetting transfer-connections connected between driving electrodes and wiring lines and bent respectively in different directions to adjust wiring line resistances
KR100561646B1 (ko) * 2003-10-23 2006-03-20 엘지.필립스 엘시디 주식회사 표시 소자용 박막 트랜지스터 기판 및 그 제조 방법
KR101001549B1 (ko) * 2003-11-20 2010-12-17 삼성모바일디스플레이주식회사 유기 전계 발광 소자
JP4207768B2 (ja) * 2003-12-16 2009-01-14 セイコーエプソン株式会社 電気光学装置並びに電子機器
KR100831306B1 (ko) * 2004-03-17 2008-05-22 엘지디스플레이 주식회사 액정표시소자
US7710739B2 (en) * 2005-04-28 2010-05-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device
KR101159318B1 (ko) 2005-05-31 2012-06-22 엘지디스플레이 주식회사 액정 표시 장치
KR100688357B1 (ko) * 2005-11-30 2007-03-02 삼성에스디아이 주식회사 입체 영상 표시 장치
KR20070059668A (ko) * 2005-12-07 2007-06-12 엘지.필립스 엘시디 주식회사 액정표시장치
KR101281867B1 (ko) * 2006-06-29 2013-07-03 엘지디스플레이 주식회사 액정표시장치
KR101348756B1 (ko) * 2007-03-28 2014-01-07 삼성디스플레이 주식회사 필름-칩 복합체와 이를 포함하는 표시장치
JP5467449B2 (ja) * 2008-09-17 2014-04-09 Nltテクノロジー株式会社 引出線配線装置、画像表示装置及び引出線配線装置の製造方法
TWI397736B (zh) * 2009-10-13 2013-06-01 Au Optronics Corp 主動元件陣列基板以及顯示裝置
KR20120035490A (ko) * 2010-10-05 2012-04-16 삼성전기주식회사 디지털 저항막방식 터치패널
US8434636B2 (en) 2010-11-22 2013-05-07 Byers Industries, Inc. Culturing container with filter vents
JP5656094B2 (ja) * 2013-12-03 2015-01-21 Nltテクノロジー株式会社 引出線配線装置及び画像表示装置
CN104280911B (zh) * 2014-09-26 2017-04-05 京东方科技集团股份有限公司 一种阵列基板、液晶显示面板及显示装置
US10490122B2 (en) 2016-02-29 2019-11-26 Samsung Display Co., Ltd. Display device
KR20170119270A (ko) 2016-04-15 2017-10-26 삼성디스플레이 주식회사 표시 장치
KR102605283B1 (ko) * 2016-06-30 2023-11-27 삼성디스플레이 주식회사 표시 장치
US10353254B2 (en) * 2016-07-26 2019-07-16 Seiko Epson Corporation Electro-optical device and electronic apparatus
KR102613863B1 (ko) 2016-09-22 2023-12-18 삼성디스플레이 주식회사 표시 장치
KR102611958B1 (ko) 2016-09-23 2023-12-12 삼성디스플레이 주식회사 표시 장치
KR20180061568A (ko) 2016-11-29 2018-06-08 삼성디스플레이 주식회사 표시 장치
KR102559096B1 (ko) 2016-11-29 2023-07-26 삼성디스플레이 주식회사 표시 장치
KR20180096875A (ko) 2017-02-21 2018-08-30 삼성디스플레이 주식회사 표시 장치
KR102417989B1 (ko) 2017-05-23 2022-07-07 삼성디스플레이 주식회사 표시 장치

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5368655A (en) 1976-12-01 1978-06-19 Hitachi Shipbuilding Eng Co Local demagnetizing method
DE2821769A1 (de) 1978-05-18 1979-11-22 Kaltenbach & Voigt Zahnaerztlicher elektromotor
JPS5965825A (ja) * 1982-10-08 1984-04-14 Hitachi Ltd 液晶表示素子
JPH01152425A (ja) * 1987-12-09 1989-06-14 Oki Electric Ind Co Ltd 外部取り出し端子構造
KR200162435Y1 (ko) 1993-06-21 1999-12-15 손욱 슈퍼트위스트네마틱 액정 디스플레이
US5449131A (en) 1994-01-28 1995-09-12 Eidetics International, Inc. Vertical nose strake for aircraft stability and control
TW293093B (ko) * 1994-09-08 1996-12-11 Hitachi Ltd
JP2718380B2 (ja) * 1994-10-19 1998-02-25 日本電気株式会社 半導体装置の電気特性検査パターン及び検査方法
JPH08160444A (ja) * 1994-12-02 1996-06-21 Nippon Soken Inc 液晶表示装置
JPH08179351A (ja) * 1994-12-22 1996-07-12 Toshiba Corp 表示装置用アレイ基板
JP3406417B2 (ja) 1995-04-25 2003-05-12 株式会社日立製作所 フリップチップ方式の液晶表示素子及び液晶表示モジュール
KR100299390B1 (ko) * 1995-06-16 2001-10-27 가나이 쓰도무 좁은액자에적합한액정표시장치
KR100190041B1 (ko) * 1995-12-28 1999-06-01 윤종용 액정표시장치의 제조방법
KR100237679B1 (ko) * 1995-12-30 2000-01-15 윤종용 저항 차를 줄이는 팬 아웃부를 가지는 액정 표시 패널
JP2776357B2 (ja) 1996-01-31 1998-07-16 日本電気株式会社 液晶表示装置
GB2313226A (en) * 1996-05-17 1997-11-19 Sharp Kk Addressable matrix arrays
JPH1010550A (ja) 1996-06-20 1998-01-16 Alps Electric Co Ltd 液晶表示素子
US5982470A (en) 1996-08-29 1999-11-09 Sharp Kabushiki Kaisha Liquid crystal display device having dummy electrodes with interleave ratio same on all sides
KR200287286Y1 (ko) * 1996-12-27 2003-03-03 삼성에스디아이 주식회사 액정표시장치용전극
JPH10339880A (ja) * 1997-06-09 1998-12-22 Hitachi Ltd 液晶表示装置
JPH11327464A (ja) 1998-05-19 1999-11-26 Toshiba Corp 平面表示装置
KR100280889B1 (ko) * 1998-06-30 2001-02-01 구본준, 론 위라하디락사 액정 표시 장치의 패드부 제조 방법 및 그 방법에 의한 액정 표시 장치
JP2000022150A (ja) * 1998-07-06 2000-01-21 Ricoh Co Ltd 半導体装置の製造方法
TW570203U (en) * 1998-08-03 2004-01-01 Rohm Co Ltd Liquid crystal display element
JP3139549B2 (ja) 1999-01-29 2001-03-05 日本電気株式会社 アクティブマトリクス型液晶表示装置
KR100326880B1 (ko) * 1999-09-21 2002-03-13 구본준, 론 위라하디락사 액정표시소자
KR100390456B1 (ko) * 2000-12-13 2003-07-07 엘지.필립스 엘시디 주식회사 액정 디스플레이 패널 및 그 제조방법

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7488996B2 (en) 2002-06-07 2009-02-10 Samsung Electronics Co., Ltd. Thin film transistor array panel for a liquid crystal display
US7692216B2 (en) 2002-06-07 2010-04-06 Samsung Electronics Co., Ltd. Thin film transistor array panel for a liquid crystal display
US8183601B2 (en) 2002-06-07 2012-05-22 Samsung Electronics Co., Ltd. Thin film transistor array panel for a liquid crystal display
US8502275B2 (en) 2002-06-07 2013-08-06 Samsung Display Co., Ltd. Thin film transistor array panel for a liquid crystal display
KR100840330B1 (ko) * 2002-08-07 2008-06-20 삼성전자주식회사 액정 표시 장치 및 이에 사용하는 구동 집적 회로
US7466387B2 (en) 2002-08-07 2008-12-16 Samsung Electronics Co., Ltd. Integrated circuit and display device including integrated circuit
US7868988B2 (en) 2002-08-07 2011-01-11 Samsung Electronics Co., Ltd. Integrated circuit and display device including integrated circuit
KR100443837B1 (ko) * 2002-09-07 2004-08-11 엘지.필립스 엘시디 주식회사 액정표시소자
KR101448005B1 (ko) * 2007-05-17 2014-10-07 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
US9030460B2 (en) 2012-03-05 2015-05-12 Samsung Display Co., Ltd. Display apparatus
KR20140065835A (ko) * 2012-11-22 2014-05-30 엘지디스플레이 주식회사 디스플레이 장치

Also Published As

Publication number Publication date
GB2369713A (en) 2002-06-05
DE10139095A1 (de) 2002-05-02
US20020044242A1 (en) 2002-04-18
US7626673B2 (en) 2009-12-01
US20080018846A1 (en) 2008-01-24
US7911575B2 (en) 2011-03-22
GB2384360A (en) 2003-07-23
US20090066902A1 (en) 2009-03-12
GB2384361A (en) 2003-07-23
US20100039604A1 (en) 2010-02-18
GB2369713B (en) 2003-12-31
FR2815430A1 (fr) 2002-04-19
GB2384361B (en) 2004-01-14
JP2002139741A (ja) 2002-05-17
US7256857B2 (en) 2007-08-14
US20050237468A1 (en) 2005-10-27
FR2815430B1 (fr) 2012-07-13
US7050135B2 (en) 2006-05-23
US7456925B2 (en) 2008-11-25
JP4050017B2 (ja) 2008-02-20
GB0308000D0 (en) 2003-05-14
GB0118017D0 (en) 2001-09-19
DE10139095B4 (de) 2012-06-06
GB2384360B (en) 2003-12-31
KR100806808B1 (ko) 2008-02-22
GB0308001D0 (en) 2003-05-14

Similar Documents

Publication Publication Date Title
KR100806808B1 (ko) 등저항 배선을 위한 액정표시장치
US8502275B2 (en) Thin film transistor array panel for a liquid crystal display
US8704991B2 (en) Liquid crystal display device capable of compensatng for a resistance variation in a link unit
TWI307803B (en) Transflective liquid crystal display
US6829029B2 (en) Liquid crystal display panel of line on glass type and method of fabricating the same
US6937313B2 (en) Liquid crystal display device implementing improved electrical lines and the fabricating method
KR100961268B1 (ko) 액정표시장치용 어레이 기판
US7742140B2 (en) In-plane switching mode liquid crystal display device with common voltage transmission wire
KR20080076519A (ko) 표시 기판
KR20110074378A (ko) 액정표시장치
KR100473588B1 (ko) 액정 표시 장치용 어레이 기판
KR20060084147A (ko) 박막트랜지스터 기판
KR20050001248A (ko) 액정 표시장치
CN111463220B (zh) 阵列基板及显示装置
KR20010058179A (ko) 비대칭 소오스/드레인 구조의 박막 트랜지스터를 갖는박막 트랜지스터 액정표시장치
KR100577778B1 (ko) 박막 트랜지스터 액정표시소자
KR20030033565A (ko) 액정표시장치
KR19990059990A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121228

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20131227

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150127

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160128

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170116

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20190114

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20200116

Year of fee payment: 13