KR20010113562A - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR20010113562A
KR20010113562A KR1020010034799A KR20010034799A KR20010113562A KR 20010113562 A KR20010113562 A KR 20010113562A KR 1020010034799 A KR1020010034799 A KR 1020010034799A KR 20010034799 A KR20010034799 A KR 20010034799A KR 20010113562 A KR20010113562 A KR 20010113562A
Authority
KR
South Korea
Prior art keywords
liquid crystal
driving circuit
electrode
driving
common transition
Prior art date
Application number
KR1020010034799A
Other languages
English (en)
Other versions
KR100418646B1 (ko
Inventor
카이세야스요시
이시구로켄이치
쿠보타야스시
Original Assignee
마찌다 가쯔히꼬
샤프 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 마찌다 가쯔히꼬, 샤프 가부시키가이샤 filed Critical 마찌다 가쯔히꼬
Publication of KR20010113562A publication Critical patent/KR20010113562A/ko
Application granted granted Critical
Publication of KR100418646B1 publication Critical patent/KR100418646B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명에 따른 액정표시장치는 표시영역 및 표시영역의 주변영역에 제공된 드라이버 회로영역을 포함하는 기재 기판, 액정층, 및 액정층을 통하여 기재 기판과 면하는 대향기판을 포함한다. 화소전극 및 화소전극을 구동하기 위한 화소 구동소자가 표시영역에 제공되고, 화소전극 및 화소 구동 소자를 제어하기 위한 구동 회로부는 구동 회로영역에 제공된다. 구동 회로영역의 적어도 일부를 덮기 위하여 절연층을 제공한다. 공통 전이전극은 절연층에 제공된다. 공통 전이전극은 대향 기판상에 제공된 대향 전극과 전기적으로 접속된다.

Description

액정표시장치{Liquid crystal display device}
본 발명은 동일 기판상에 형성된 능동소자 및 화소 구동소자를 포함하는 구동 회로를 포함하는 액정표시장치에 관한 것이다. 보다 상세하게는, 본 발명은 구동 회로가 제공된 구동회로 영역중에 절연층을 통하여 공통 전이전극이 배치된 액정표시장치에 관한 것이다.
액정표시장치는 화상을 표시하는 장치로 공지되어 있다. 액정표시장치는 기재 기판과 대향 기판 사이에 개재된 액정물질을 통하여 인가된 전압을 제어하는 것에 의해 화상을 표시한다.
액정표시장치의 한가지 유형은 액티브 매트릭스형 액정표시장치이다. 액티브 매트릭스형 액정표시장치는 가파른 온-오프 특징을 갖는 화소를 구동하기 위한 스위칭 소자로서 바람직하게 사용되는 박막 트랜지스터(TFT)를 포함한다. 따라서, 액티브 매트릭스형 액정표시장치는 고속 응답을 가지며 다수의 화소를 가질 수 있으므로 대규모 및 고정밀도의 표시를 유발한다.
이후에서는, 드라이버 일체형 액티브 매트릭스형 액정표시장치에 대해 설명한다. "드라이버 일체형"이라는 용어는 드라이버에 의해 제어되는 드라이버 및 화소전극이 동일 기판상에 제공되어 있는 것을 의미한다. 화상은 화소전극을 제어하는 드라이버에 의해 액정표시장치상에 표시된다.
도 7은 통상적인 드라이버 일체형 액티브 매트릭스 액정표시장치(500)의 기재 기판(550)의 상면도이다.
표시영역(501)은 대향 기판(도 7에는 도시되지 않음)과 면하는 기재 기판(550)의 표면의 중앙부에 제공된다. 도 7을 참조하면, 주사 드라이버(505) 및 데이터 드라이버(506)가 표시영역(501) 주변에 제공된다. 주사 드라이버(505) 및 데이터 드라이버(506) 이외의 기재 기판(550)의 주변영역에 복수의 공통 전이전극(508)이 제공된다. 주변영역 부분상에 제공된 신호 입력 단자(507)는 공통 전이전극(508)을 통하여 대향 기판상의 대향전극(도시되지 않음)에 전력을 공급한다. 공통 전이전극(508)은 도전성 페이스트를 통하여 대향 전극의 주변부에 전기적으로 접속된다.
도 8은 액정표시장치(500)의 기재 기판(550)의 A부분(도 7)의 확대도이다. 도 8을 참조하면, 표시영역(501)에서, 복수의 주사 신호선(502) 및 복수의 데이터 신호선(503)이 교차하도록 제공된다. 화소 구동소자(예컨대 TFT) 및 화소전극(504)은 각 쌍이 교차부의 주변에 제공되도록 매트릭스에 배치된다. 동일 횡에 제공된 TFT의 게이트 전극은 공통 주사 신호선(502)에 접속된다. 각 횡상의 주사 신호선(502)은 주사 드라이버(505)에 접속된다. 동일 열에 제공된 TFT의 드레인(또는 소스) 전극은 공통 데이터 신호선(503)에 접속된다. TFT의 소스(또는 드레인)전극은 화소전극(504)에 접속된다. 각 열상의 데이터 신호선(503)은 데이터 드라이버(506)에 접속된다.
주사 드라이버(505)는 주사 신호선(502)(주사신호선(502)은 각 횡에 제공된다)을 점진적으로 주사한다. 데이터 드라이버(506)는 화상 데이터가 데이터 신호선(503)으로부터 TFT를 통하여 각 화소전극(504)으로 점진적으로 인가됨으로써, 화상을 표시영역(501)에 표시한다.
전형적으로, 대향 기판상에 제공된 대향 전극은 ITO(산화 인듐 주석)으로 제조된 투명 전극이다. 대향 전극의 전기 저항은 비교적 크다. 특히 대규모 액정표시장치에서는, 대향전극과 액정 용량에 분포된 저항에 의해 유발된 극성 반전 신호 표시로 인하여 휘도 변화, 불규칙한 표시 등이 생길 수 있다. 이를 피하기 위하여, 예컨대 기재 기판(550)의 복수의 부분에 공통 전이전극(508)을 제공한다. TAB(테이프 자동화 본딩)를 이용한 액정표시장치의 경우, TAB의 피치는 공통 전이전극이 TAB 사이에 제공되도록 협소화된다. 그러나, 드라이버 일체형의 전형적인 액정표시장치에서는, 복수의 공통 전이전극(508)이 주사 드라이버(505) 및 데이터 드라이버(506) 이외의 기재 기판(550)의 주변영역에 제공된다.
최근, 표시장치의 소형화에 대한 요구가 증대되고 있다. 더 작은 크기의 액정표시장치가 요구되고 있다. 액정표시장치에서, 사용자가 본 표시영역(501)의 면적은 가능한한 증가되어야하는 반면에 표시와는 실질적으로 관련이 없는 표시영역(501)의 주변영역은 가능한한 감소되어야한다.
말할 필요도 없이, 동일한 내용이 상술한 드라이버 일체형의 액티브 매트릭스형 액정표시장치에도 적용된다. 주사 드라이버(505) 및 데이터 드라이버(506)를 포함하는 구동 회로 및 공통 전이전극(508)이 제공되어 있는, 표시와는 실질적으로상관없는 부분은 표시영역(501)에 비하여 감소될 수 있다.
그러나, 복수의 공통 전이전극(508)이 액정표시장치(500)에서 주사 드라이버(505) 및 데이터 드리아버(506) 밖에 제공되면, 표시에 실질적인 관련이 없는 액정표시장치의 주변부의 폭은 현저히 증가한다.
또한, 인쇄 공정을 이용하여 공통 전이전극(508)에 도전성 페이스트를 도포하면, 정전 전하가 증가하는 경향이 있다. 이러한 정전 전하는 공통 전이전극(508)의 주변의 회로에서 능동 소자의 임계치 변동을 유발할 수 있다. 특히 드라이버 일체형의 액티브 매트릭스형 액정표시장치내의 데이터 드라이버(506)중의 샘플링용 스위칭 소자에서 임계치 변동이 생기면, 화상 표시 데이터에 대한 샘플링 레벨은 각 데이터 신호선(503)에 대하여 변화하여 표시품위가 현저히 감소된다.
또한, 도전성 페이스트를 공통 전이전극(508)에 도포하면, 유리 기판과 도포 기구간의 전위(또는 전하량)의 차이로 인하여 과도한 전하 전달이 생긴다. 이러한 전하 전달은 공통 전이전극(508) 주변의 회로내의 능동 소자의 임계치 변동과 같은 특징 변화를 유발하게된다.
데이터 드라이버(506)는 샘플링용 스위칭 소자와는 다른 능동소자를 포함한다. 예컨대, 데이터 드라이버(506)내의 시프트 레지스터 회로와 같은 논리 회로는 능동 소자를 포함한다. 논리 회로는 0 또는 1로 표시되는 디지털 신호를 전달 및/또는 확인하는데에만 필요하다. 따라서, 논리회로내의 능동소자의 특정 정도의 임계치 변동은 표시 품위에 실질적으로 영향을 주지 않는다.
샘플링용 스위칭 소자는 특정 제한 시간, 예컨대 약 160 ns 동안 아날로그화상 표시 데이터를 이용하여 QVGA 표시 포맷에 맞는 각 데이터 신호선(503)을 하전시킬 필요가 있다. 샘플링용 스위칭 소자에 임계치 변동이 생기면, 각 소자간의 전하 용량의 변화로 인하여 화상 표시 데이터에 대한 샘플링 레벨이 각 데이터 신호선(503)에 대하여 변경된다. 따라서, 표시 품위가 현저히 감소된다.
본 발명은 표시영역 및 표시영역 주변영역에 제공된 드라이버 회로영역을 포함하는 기재 기판, 액정층, 및 액정층을 통하여 기재 기판과 면하는 대향기판을 포함하는 액정표시장치를 제공하는 것을 그 기술적 과제로 한다.
화소전극 및 화소전극을 구동하기 위한 화소 구동소자가 표시영역에 제공된다. 화소전극 및 화소 구동 소자를 제어하기 위한 구동 회로부는 구동 회로영역에 제공된다. 구동 회로영역의 적어도 일부를 덮기 위하여 절연층을 제공한다. 공통 전이전극을 절연층에 제공한다. 공통 전이전극은 대향기판상에 제공된 대향 전극과 전기적으로 접속된다.
구동 회로영역은 직렬 데이터를 병렬 데이터로 전환하여 데이터 신호선으로 구동하기 위한 데이터 드라이버, 데이터 드라이버 사이의 도체 부분, 주사신호선을 구동하기 위한 주사 드라이버 및 주사 드라이버간의 도체 부분을 포함한다. 데이터 드라이버는 시프트 레지스터, 버퍼 회로 부분, 샘플 홀딩 회로부(디지탈 신호를 래치하기 위한 래치 회로부 포함) 및 디지털 신호를 아날로그 신호로 전환하기 위한 DAC 회로부를 포함한다. 주사 드라이버는 시프트 레지스터 및 버퍼 회로부를 포함할 수 있다.
상기와 같은 구조에서, 공통 전이전극은 절연막을 통하여 드라이브 회로영역에 제공된다. 따라서, 공통 전이전극에 생긴 정전하로 인한 구동회로에서 능동 소자의 임계치 변동을 방지할 수 있다. 액정표시 품위의 감소도 방지될 수 있다. 또한, 공통 전이전극은 구동회로 영역에 효과적으로 제공될 수 있기 때문에 표시에 실질적인 영향을 주지 않는 액정표시장치의 표시영역의 주변영역을 감소시킬 수 있다. 따라서, 액정표시장치를 소형화할 수 있다.
도 1a는 본 발명의 실시예 1에 따른 액티브 매트릭스형 액정표시장치를 도시하는 개략적 투시도;
도 1b는 도 1a의 액정표시장치의 기재 기판을 도시하는 상면도;
도 2a는 도 1b의 A1부분의 확대도;
도 2b는 신호선 및 화소 구동 소자의 구조를 도시하는 다이아그램;
도 2c는 도 1b의 주사 드라이버의 주변을 도시하는 투시도;
도 2d는 도 1b의 데이터 드라이버의 주변을 도시하는 투시도;
도 3은 본 발명의 실시예 2에 따른 액정표시장치의 기재 기판의 상면도;
도 4a는 도 3의 A3 부분의 확대도;
도 4b는 도 4a의 데이터 드라이버의 주변을 개략적으로 도시하는 투시도;
도 4c는 도 4a의 주사 드라이버의 주변을 개략적으로 도시하는 투시도;
도 5는 본 발명의 실시예 3에 따른 액정표시장치의 기재 기판의 상면도;
도 6a는 도 5의 A4 부분의 확대도;
도 6b는 도 6a의 데이터 드라이버의 주변을 개략적으로 도시하는 투시도;
도 6c는 도 6a의 주사 드라이버의 주변을 개략적으로 도시하는 투시도;
도 7은 통상의 드라이버 일체형의 액티브 매트릭스형 액정표시장치의 기재기판의 상면도;
도 8은 도 7의 A 부분의 확대도.
본 발명의 일 실시예로서, 구동회로부는 복수 유형의 능동 소자를 포함한다. 공통 전이전극은 구동회로 영역부 이외의 구동 회로영역에 상응하는 절연층 부분에 제공된다. 구동회로 영역상의 일부에는 복수 유형의 능동 소자중의 특정 유형의 능동소자가 제공된다.
본 발명의 일 실시예로서, 특정 유형의 능동소자는 샘플링용 스위칭 소자이다.
특정 유형의 농동 소자는 예컨대 시프트 레지스터 회로 또는 버퍼 회로내의 능동소자일 수 있다.
공통 전이전극은 능동소자(또는 특정 능동 소자)를 포함하지 않는 구동 회로영역에 절연막을 통하여 제공된다. 따라서, 공통 전이전극에서 발생한 정전하에 기인한 능동소자의 임계치 변동을 방지할 수 있다. 액정표시 품위의 감소도 방지할 수 있다. 또한 공통 전이전극은 구동 회로영역에 효과적으로 제공될 수 있으므로 표시에는 실질적인 영향을 갖지 않는 액정표시장치의 표시영역의 주변영역을 감소시킬 수 있다. 따라서, 액정표시장치를 소형화할 수 있다.
상술한 표시용 구동회로 영역은 주사 신호선을 구동하기 위한 주사 드라이버 및 데이터 신호선을 구동하기 위한 데이터 드라이버를 포함한다. 상기 데이터 드라이버에는 샘플 홀딩 회로 뿐만 아니라 시프터 레지스터 회로도 제공된다. 데이터 드라이버의 샘플 홀딩 회로에 포함된 샘플링용 스위칭 소자 이외의 능동소자의 임계치 변동은 표시 품위에만 실질적인 영향을 주지 않는다. 따라서, 공통 전이전극이 절연층을 통하여 샘플링용 스위칭 소자를 포함하지 않는 드라이버 회로영역 부분, 즉 샘플 홀딩 회로 이외의 구동 회로영역(예컨대 시프트 레지스터 회로)에 제공되면, 샘플링용 스위칭 소자의 임계치 변동이 억제될 수 있으므로 안정한 표시 품위를 얻는다. 표시에 실질적인 영향을 주지 않는 액정표시장치의 표시영역의 주변영역이 감소될 수 있으므로 액정표시장치의 소형화가 가능하다.
본 발명의 일 실시예로서, 복수의 구동회로부 및 복수의 구동회로부를 접속하는 복수의 도체를 구동회로 영역에 제공한다. 공통 전이전극을 구동회로 영역 부분에 상응하는 절연층 부분에 제공한다. 구동회로 부분상에는 적어도 일개 부분의 도체를 제공한다.
상기 구조에서, 각 소정 구동 회로의 구동회로 부분에서 어레이 피치가 감소되어 도체 영역을 제공한다. 공통 전이전극은 절연막을 통하여 도체 영역상에 제공된다. 따라서, 공통 전이전극은 능동소자를 포함하지 않는 구동회로 영역의 일부에 절연막을 통하여 제공된다.
본 발명의 일실시예로서, 구동회로부는 주사 신호선을 구동하기 위한 주사드라이버 및 데이터 신호선을 구동하기 위한 데이터 드라이버를 포함한다. 주사 드라이버 및 데이터 드라이버의 적어도 하나는 하나 이상의 단(stage)을 갖는 시프트 레지스터 회로를 포함한다. 시프트 레지스터 회로내의 단의 어레이 피치는 주사신호선 및/또는 데이터 신호선에 접속된 화소전극의 어레이 피치보다 적다.
상기 구조의 경우, 구동회로부내의 어레이 피치가 감소되어 용이하게 도체 영역을 제공할 수 있다.
본 발명의 일실시예에서, 공통 전이전극은 직사각형, 환형 또는 선형으로 형성될 수 있다.
구동회로 영역은 주사 신호선을 구동하기 위한 주사 드라이버 및 데이터 신호선을 구동하기 위한 데이터 드라이버를 포함한다. 주사 드라이버는 예컨대 표시 패널의 대향 수직 단부상에 제공되는 반면, 데이터 드라이버는 표시 패널의 대향 수평 단부에 제공된다. 이 경우, 구동회로 영역을 전반을 통하여 제공된 스트라이프형 공통 전이전극은 표시 패널의 좌측에 주사 드라이버 영역을 통하여 제공된 스트라이프형 부분, 표시 패널의 우측에 주사 드라이버 영역을 통하여 제공된 스트라이프형 부분, 표시 패널의 상측에 데이터 드라이버 영역을 통하여 제공된 스트라이프형 부분, 및 표시 패널의 하측에 데이터 드라이버 영역을 통하여 제공된 스트라이프형 부분을 포함한다. 본 발명은 상기에 한정되지 않는다. 스트라이프형 공통 전이전극은 상술한 부분의 어느 하나일 수 있거나 연속적으로 존재할 수 있으며 표시 패널의 주변부를 통하여 환형으로 연장된다.
상기 구조에서, 스트라이프형 공통 전이전극은 구동회로 영역 전체를 통하여제공됨으로써 구동 회로상의 부가용량을 균일하게한다. 따라서, 보다 안정한 표시 품위를 달성할 수 있다.
상술한 본 발명은 표시에는 실질적인 영향을 주지 않는 표시영역의 주변영역을, 표시품위의 감소없이 감소시킬 수 있어, 액정표시장치를 소형화할 수 있는 액정표시장치를 제공하는 이점을 갖는다.
본 발명의 상술한 이점과 다른 이점은 당업자라면 첨부한 도면을 참조하여 본 발명의 상세한 설명을 읽어보면 잘 알 수 있을 것이다.
이후, 첨부한 도면을 참조하여 본 발명의 실시예를 설명한다.
(실시예 1)
도 1a는 액티브 매트릭스형 액정표시장치를 개략적으로 도시하는 투시도이다. 액정표시장치(100)는 기재 기판(110), 대향 기판(120) 및 기재기판(110)과 대향 기판(120) 사이에 개재된 액정층(130)을 포함한다. 액정층(130)은 액정물질을 포함한다. 기재기판(110)은 표시영역(140) 및 구동회로 영역(150)을 포함한다. 구동회로 영역(150)에는, 주사 드라이버(102) 및 데이터 드라이버(103)가 제공되어 있다. 화소전극(도 1a에는 도시되지 않음, 후술함)은 기재 기판(110)상에 제공된다. 대향 기판(120)에는 화소전극과 면하는 표면에 대향전극(160)이 제공된다. 액정층(130)은 화소전극과 대향전극(160)간에 인가된 전압에 의해 제어된다.
도 1b는 본 발명의 실시예 1에 따른 액정표시장치(100)의 기재 기판(110)의 상면도이다.
도 1b를 참조하면, 액정 표시장치(100)를 제어하는 주사 드라이버(102) 및데이터 드라이버(103)는 액정표시장치(100)에서 기재 기판(110)의 표시영역(140)의 주변부에 제공된 구동회로 영역(150)에 제공된다. 주사 드라이버(102) 및 데이터 드라이버(103)는 구동 회로로 작용한다. 주사 드라이버(102)는 복수의 주사 드라이버부(102a) 및 주사 드라이버부를 서로 접속시키는 복수의 도체(102b)를 포함한다. 데이터 드라이버(103)는 복수의 데이터 드라이버부(103a) 및 데이터 드라이버부(103a)를 서로 접속시키는 복수의 도체(103b)를 포함한다.
복수의 공통 전이전극(104)은 각 데이터 드라이버부(103a) 사이의 도체(103b)상에 절연막(도 1b에 도시되지 않지만, 후술함)을 통하여 제공된다. 유사하게, 복수의 공통 전이전극(104)은 각 데이터 드라이버부(102a)간의 도체(102b)상의 절연막(도 1b에 도시되지 않음)을 통하여 제공된다. 공통 전이전극(104) 각각은 신호 입력 단자(107)로부터 대향 기판(120)상의 대향전극(160)에 전하를 공급한다.
도 2a는 도 1b의 부분 A1의 확대도로서 표시영역(140) 및 구동회로 영역(150)의 주변에 있는 액정표시장치(100)의 구조를 도시하는 상면도이다.
표시영역(140)에서 복수의 주사 신호선(112) 및 복수의 데이터 신호선(113)은 실질적으로 수직으로 교차한다. 화소전극(114) 및 화소 구동소자(180)(도 2a에 도시하지 않음)는 각 교차부의 주변에 제공된다. 화소전극(114)은 매트릭스로 배치된다.
도 2b는 도 2a의 부분 A2의 확대도로서, 주사신호선(112), 데이터 신호선(113), 화소전극(114) 및 화소 구동 소자(180)를 도시한다. 화소 구동소자(180)는 예컨대 TFT일 수 있다. 화소 구동 소자(180)는, 데이터 신호가 화소전극(114)내 데이터 신호선(113)을 통하여 저장될 수 있도록, 주사 신호선(112)의 신호 레벨에 대응하여 제어된다.
구동회로 영역(150)에서, 주사 드라이버(102)는 시프트 레지스터 회로(121) 및 버퍼 회로(122)를 포함한다. 시프트 레지스터 회로(121)는 버퍼 회로(122)가 점진적으로 주사 신호선(112)을 구동하도록 균일하게 배치된 펄스 신호인 샘플링 신호를 출력한다. 또한 버퍼 회로(122)는 인버터를 포함하고 있어서 시프트 레지스터 회로(121)로 부터의 샘플링 신호에 따라 주사 신호선(112)에 점진적으로 주사 신호를 출력한다. 시프트 레지스터 회로(121)는 소형 트랜지스터이다.
주사 드라이버부(102a)는 소정 개수(2개 이상)의 단을 갖는 시프트 레지스터 회로부(121a) 및 시프트 레지스터 회로부(121a)의 단에 대응하는 소정 개수(2개 이상)의 단을 갖는 버퍼 회로부(122a)를 포함한다. 시프트 레지스터 회로부(121a) 및 버퍼 회로부(122a)를 포함하는 주사 드라이버부(102a)는 상응하는 화소전극(114)을 구동한다. 도 2a를 참조하면, 주사 드라이버부(102a)내의 1개 단은 1개 주사 신호선(112)에 상응한다.
시프트 레지스터 회로부(121a)내의 단의 어레이 피치(P1)는 시프트 레지스터 회로부(121a)의 출력에 의해 구동되는 화소전극(114)에 접속된 주사 신호선(112)의 어레이 피치(P11)(즉, 표시영역(140)내의 화소전극(114)의 수직 어레이 피치)보다 작게 설정된다. 버퍼 회로부(122a)내의 1개 단이 어레이 피치(P1)내에 제공된다.
상술한 바와 같이, 주사 드라이버부(102a)내의 단의 어레이 피치는화소전극(114)의 어레이 피치 보다 적게 설정된다. 따라서, 소정 개수의 단을 갖는 시프트 레지스터 회로부(121a)를 포함하는 주사 드라이버부(102a) 및 소정 개수의 단을 갖는 버퍼 회로부(122a)의 크기는 상응하는 화소전극(114)의 크기보다 작다. 도 1a에 도시한 바와 같이, 주사 드라이버부(102a)는 그 사이에 공간을 두고 배치된다. 이것은 표시영역(140)내의 모든 횡의 전체 길이(또는 화소전극(114)의 모든 수직 어레이 피치의 전체 길이)는 모든 주사 드라이버부(102a)의 전체 길이보다 크다.
이렇게하여, 시프트 레지스터 회로부(121a)에서의 단 및 버퍼 회로부(122a)에서의 단은, 주사 드라이버부(102a)가 주사 드라이버(102)에서 개별적으로 작용하도록 배치된다. 도체(102b)는 각 주사 드라이버부(102a) 사이에 제공된다. 공통 전이전극(104)은 각 주사 드라이버부(102a)내의 도체(102b)상에 절연막을 통하여 제공된다.
도 2c는 공통 전이전극(104)이 각 주사 드라이버부(102a) 사이에 제공된 도체(102b)상에 절연막(170)을 통하여 제공된 구동 회로영역(150)의 투시도이다. 시프트 레지스터 회로부(121a) 및 버퍼 회로부(122a)는 공통 전이전극(104) 아래에 제공되지 않는다.
도 1a, 도 1b 및 도 2a를 다시 참조하여, 구동 회로영역(150)에서, 데이터 드라이버(103)는 시프트 레지스터 회로(131), 버퍼 회로(132) 및 샘플 홀딩 회로(133)(도 2a)를 포함한다. 시프트 레지스터 회로(131)는 샘플 홀딩 회로(133)가 전진적으로 비디오 신호를 샘플링하도록 균일한 거리를 두고 배치된 펄스 신호인 샘플링 신호를 출력한다. 버퍼 회로(132)는 인버터를 포함한다. 버퍼 회로(132)는 소형의 시프트 레지스터 회로(131)의 출력 신호에 따라 대형 트랜지스터의 샘플 홀딩 회로(133)를 구동하는데 필요하다. 샘플 홀딩 회로(133)는 비디오 신호를 샘플링하는 스위칭 소자를 포함한다. 샘플링용 스위칭 소자는 능동 소자이다. 샘플링용 스위칭 소자는 각 데이터 신호선(113)내의 비디오 신호에 함유된 화상 정보를 저장하는데 이용된다. 샘플링용 스위칭 소자의 ON/OFF 동작은 버퍼 회로(132)로부터 샘플링 신호 출력에 의해 제어된다.
데이터 드라이버부(103a)은 소정 개수(2개 이상)의 단을 갖는 시프트 레지스터 회로부(131a), 시프트 레지스터 회로부(131a)의 각 단에 대응하는 소정 개수(2개 이상)의 단을 갖는 버퍼 회로부(132a) 및 버퍼 회로부(132a)의 각 단에 대응하는 소정 개수(2개 이상)의 단을 갖는 샘플 홀딩 회로부(133a)를 포함한다. 데이터 드라이버부(103a)는 대응하는 화소전극(114)을 구동한다. 도 2a를 참조하여, 데이터 드라이버부(103a)에서 시프트 레지스터 회로부(131a)내의 1단, 버퍼 회로부(132a)내의 1단 및 샘플 홀딩 회로부(133a)내의 1단은 1개 데이터 신호선(113)에 대응한다.
시프트 레지스터 회로부(131a)내의 단의 어레이 피치(P2)는 시프트 레지스터 회로부(131a)내의 단의 출력에 의해 구동되는 데이터 신호선(113)에 접속된 화소전극(114)의 어레이 피치(P21) 보다 작게 설정된다. 1개 버퍼 회로부(132)내의 1단 및 샘플 홀딩 회로부(133a)내의 1단은 어레이 피치(P2)내에 제공된다.
상술한 바와 같이, 데이터 드라이버부(103a)내의 단의 어레이 피치(P2)는 화소전극(114)의 어레이 피치(P21)보다 작게 설정된다. 따라서, 시프트 레지스터 회로부(131a), 버퍼 회로부(132a) 및 샘플 홀딩 회로부(133a)를 포함하는 데이터 드라이버부(103a)의 크기는 상응하는 화소전극(1140)의 크기보다 작다. 도 1a에 도시한 바와 같이, 데이터 드라이버부(103a)는 그 사이에 공간을 두고 배치된다. 이것은 표시영역(140)내의 모든 열의 전체 길이(또는 화소전극(114)의 모든 수평 어레이 피치의 전체 길이)가 모든 데이터 드라이버부(103a)의 전체 길이보다 길기 때문이다.
이렇게하여, 시프트 레지스터 회로부(131a), 버퍼 회로부(132a) 및 샘플 홀딩 회로부(133a)는, 데이터 드라이버부(103a)가 각각 데이터 드라이버(103)에서 개별적으로 동작하도록 배치된다. 도체(103b)는 각 데이터 드라이버부(103a) 사이에 제공된다. 공통 전이전극(104)은 각 데이터 드라이버부(103a) 사이의 도체(103b)상에 절연막을 통하여 제공된다.
도 2d는 공통 전이전극(104)이 각 데이터 드라이버부(103a) 사이에 제공된 도체(103b)상에 절연막(170)을 통하여 제공된 구동회로 영역(150)의 투시도이다. 시프트 레지스터 회로부(131a), 버퍼 회로부(132a) 및 샘플 홀드 회로부(133a)는 공통 전이전극(104) 아래에 제공되지 않는다.
실시예 1에서, 공통 전이전극(104)은 화소전극(114)의 어레이 피치보다 작은 주사 드라이버(102) 및 데이터 드라이버(103)의 소정 범위의 구동 회로(주사 드라이버부(102a) 및 데이터 드라이버부(103a))내의 단의 어레이 피치를 유발하는 것에 의해 수득된 도체 영역(102b, 103b)상에 절연막(170)을 통하여 제공된다.표시영역(140) 밖에 제공된 구동 회로영역(150)에서, 주사 드라이버(102) 또는 데이터 드라이버(103)의 도체 및 공통 전이전극(104)은 동일 평면상의 절연막(170)을 통하여 제공된다. 따라서, 공통 전이전극(104)의 정전하에 기인한 구동 회로의 능동 소자의 임계치 변동이 억제될 수 있으므로 액정표시 품위의 감소를 방지할 수 있다. 또한 공통 전이전극(104)은 구동 회로영역에서 도체 영역상에 효과적으로 중첩될 수 있다. 따라서, 표시에 실질적인 영향을 주지 않는 표시영역(140)의 주변영역이 감소될 수 있어 액정표시장치(100)를 소형화할 수 있다.
실시예 1에서, 공통 전이전극(104)은 주사 드라이버(102)를 포함하는 영역 및 데이터 드라이버(103)를 포함하는 영역 모두에 제공된다. 그러나, 본 발명은 이것에 한정되지 않는다. 공통 전이전극(104)은 주사 드라이버(102)를 포함하는 영역 및 데이터 드라이버(103)를 포함하는 영역에만 제공될 수 있다.
실시예 1에서, 주사 드라이버(102)내의 시프트 레지스터 회로(121)의 단의 어레이 피치(P1)는 주사 드라이버(102)내의 단에 의해 구동되는 주사 신호선(112)의 어레이 피치(P11)보다 작을 수 있는 반면, 데이터 드라이버(103)내의 시프트 레지스터 회로(131)의 어레이 피치(P2)는 데이터 드라이버(103)내의 단에 의해 구동되는 데이터 신호선(113)의 어레이 피치(P21) 보다 작다. 본 발명은 이러한 구조에 한정되는 것은 아니다. 예컨대, 공통 전이전극(104)은 시프트 레지스터 회로부(121) 및/또는 시프트 레지스터 회로부(131)에만 제공될 수 있다.
(실시예 2)
실시예 2에서, 공통 전이전극은 소정의 능동소자(샘플 홀딩 회로에서 샘플링하기 위한 스위칭 소자)가 제공되지 않은 구동 회로영역 부분에만 절연막을 통하여 제공된다.
도 3은 본 발명의 실시예 2에 따른 액정표시장치(200)의 기재 기판(210)의 상면도이다. 액정표시장치(200)의 기재 기판(210)은 기재 기판(1210)상에서 데이터 드라이버(105), 주사 드라이버(106), 절연막(도 3에 도시도지 않음) 및 공통 전이전극(115)의 배치를 제외하고는 실시예 1의 액정표시장치(100)의 구조와 동일하다.
기재 기판(210)은 표시영역(240) 및 구동 회로영역(250)을 포함한다. 도 3의 기재 기판(210)의 구동 회로영역(250)에는 2개의 주사 드라이버(105), 2개의 데이터 드라이버(106) 및 복수의 공통 전이전극(115)이 제공된다. 공통 전이전극(105)은 각각 대향 기판상에 신호 입력 단자(107)로부터 대향 전극(도 3에 도시되지 않음)으로 전하를 공급한다.
도 4a는 도 3의 A3 부분의 확대도로서, 표시영역(240) 및 구동 회로영역(250)간의 경계 주변에서 액정표시장치(200)의 기재 기판(210)의 구조를 도시한다. 도 1a 및 도 2a의 대응 부분과 동일한 작용을 하는 부분은 동일 참조부호를 붙여야한다. 그에 대한 설명은 생략한다. 편의를 위하여, 각 드라이버 및 회로는 도 3, 도 4a, 도4b 및 도 4c에 개략적으로 도시되어 있다.
주사 드라이버(105)는 레지스터 회로(1051) 및 버퍼 회로(1052)를 포함한다. 데이터 드라이버(106)는 시프트 레지스터 회로(1061), 버퍼 회로(1062) 및 샘플 홀딩 회로(1063)를 포함한다.
도 4b는 복수의 공통 전이전극(115)이 절연막(270)상에 제공되어 시프트 레지스터 회로(1061) 및 버퍼 회로(1062)를 덮는 데이터 드라이버(106)의 주변의 투시도이다.
도 4b를 참조하면, 실시예 1과 유사하게, 공통 전이전극(115)이 샘플 홀딩 회로(1063)용 스위칭 소자, 즉, 샘플 홀딩 회로(1063) 이외의 시프트 레지스터 회로(1061) 및 버퍼 회로(1062)가 제공되지 않은 구동 회로영역(250)의 부분상에 절연막(270)을 통하여 제공된다. 데이터 드라이버 회로(106)에 포함된 샘플 홀딩 회로(1063)내의 샘플링용 스위칭 소자는 표시 품위에 실질적인 영향을 주는 반면에, 샘플링용 스위칭 소자 이외의 능동 소자(예컨대 시프트 레지스터 회로(1061)내의 능동소자)는 특정 정도의 임계치 변동이 생기더라도 표시 품위에 실질적인 영향을 주지 않는다.
도 4c는 주사 드라이버(105)의 주변을 도시하는 투시도이다. 도 4c에서는 복수의 공통 전이전극(115)이 절연막(270)을 통하여 시프트 레지스터 회로(1051) 및 버퍼 회로(1052)상에 제공된다. 본 발명은 이것에 한정되지 않는다. 예컨대, 공통 전이전극(115)은 직사각형 또는 원형일 수 있다.
실시예 2에 따르면, 공통 전이전극(115)은 샘플 홀딩 회로(1061)내의 샘플링용 스위칭 소자의 임계치 변동을 방지할 수 있도록 구동 회로영역(250)내에 효과적으로 제공된다. 액정표시장치(200)의 기재 기판(210)의 표시영역(240)의 주변부분이 감소될 수 있으므로 액정표시장치(200)를 소형화할 수 있다.
(실시예 3)
실시예 3에서는, 실시예 2중의 복수의 직사각형 편인 공통전이 전극(115)이데이터 드라이버(305) 및 주사 드라이버(306)를 통하여 원형 스트라이프로 되도록 변형된다.
도 5는 본 발명의 실시예 3에 따른 액정표시장치(300)의 기재 기판(310)의 상면도이다. 액정표시장치(300)의 기재 기판(310)은 데이터 드라이버(305), 주사 드라이버(306), 절연막(도 5에 도시되지 않음), 및 공통 전이전극(316)의 배치를 제외하고는 실시예 1의 액정표시장치(100)의 기재 기판(110)의 구조와 동일하다.
도 6a는 도 5의 액정표시장치(300)의 기재 기판(310)의 A4 부분의 확대도로서, 데이터 드라이버(305), 주사 드라이버(306) 및 공통 전이전극(316)의 특정 구조를 도시한다. 도 1b 및 도 2a의 상응하는 부분의 작용과 동일한 작용을 하는 부분은 동일 참조부호를 붙인다. 그 설명은 생략한다. 간단히 하기 위해, 각 드라이버 및 회로는 도 5, 도 6a, 도 6b 및 도 6c에 개략적으로 도시한다.
주사 드라이버(305)는 시프트 레지스터 회로(3051) 및 버퍼 회로(3052)를 포함한다. 데이터 드라이버(306)는 시프트 레지스터 회로(3061), 버퍼 회로(3062) 및 샘플 홀딩 회로(3063)를 포함한다.
도 6a를 참조하면, 원형 스트라이프 형태의 공통 전이전극(316)은 구동 회로내의 데이터 드라이버(306)의 샘플 홀딩 회로(3063)를 제외하고는 실시예 2와 유사하게, 절연막을 통하여 액정표시장치(300)의 기재 기판(310)에, 보다 자세하게는 시프트 레지스터 회로(3051), 버퍼 회로(3052), 시프프 레지스터 회로(3061) 및 버포 회로(3062)상에 제공된다.
도 6b는 구동 회로영역(350)의 구조를 개략적으로 도시하는 투시도이다. 도6b에서는, 주사 드라이버(305), 절연막(370) 및 공통 전이전극(316)이 기재 기판(310)상에 제공된다. 스트라이프형 공통 전이전극(316)은 주사 드라이버(305)(예컨대 시프트 레지스터 회로(3051) 및 버퍼 회로(3052))내의 회로를 덮는 절연막(370)상에 제공된다.
도 6c는 데이터 드라이버(306), 절연막(370) 및 공통 전이전극(316)을 개략적으로 도시하는 투시도이다. 스트라이프형 공통 전이전극(316)은 데이터 드라이버(306)내의 회로(예컨대, 시프트 레지스터 회로(3061) 및 버퍼 회로(3062))상에 절연막(370)을 통하여 제공되지만, 샘플 홀딩 회로(3063)상에는 제공되지 않는다.
상기와 같은 배치로써, 직사각형 및 원형의 균일한 공통 전이전극(316)이 주사 드라이버(305) 및 데이터 드라이버(306)상에 제공됨으로써 구동 회로상에 부가 용량이 균일해질 수 있다. 따라서, 보다 안정한 표시 품위를 달성할 수 있다.
실시예 1 내지 3에서, 공통 전이전극은 데이터 드라이버내에 포함된 소정 능동소자(예컨대 샘플 홀딩 회로내의 샘플링용 스위칭 소자)를 포함하지 않는 구동 회로영역상에 제공된다. 본 발명은 이것에 한정되지 않는다. 본 발명에서, 공통 전이전극은 구동 회로영역의 임의 부분상에 절연막을 통하여 제공될 수 있다. 상기 경우, 공통 전이전극의 정전하에 기인한 능동 소자의 임계치 변동을 방지할 수 있다. 예컨대, 공통 전이전극(316)은 직사각형, 환형 또는 스트라이프형으로 형성될 수 있다.
본 발명에 따르면, 공통 전이전극은 구동회로 영역상에 절연막을 통하여 제공된다. 따라서, 공통 전이전극에서 발생한 정전하에 기인한 능동 소자의 임계치 변동을 방지할 수 있다. 액정표시 품위의 감소도 또한 방지될 수 있다. 또한, 공통 전이전극은 구동 회로영역내에 효과적으로 제공될 수 있으므로, 표시에 실질적인 영향을 주지 않는 표시영역의 주변영역을 감소시킬 수 있다. 따라서, 액정표시장치를 소형화할 수 있다.
또한, 본 발명에 따르면, 공통 전이전극이 능동 소자를 포함하지 않는 구동 회로영역상에 절연막을 통하여 제공된다. 따라서, 공통 전이전극에서 발생한 정전하에 기인한 능동소자의 임계치 변동을 방지할 수 있다. 액정표시 품위의 감소도 또한 방지될 수 있다. 또한 공통 전이전극이 구동 회로영역에 효과적으로 제공될 수 있으므로, 표시에 실질적인 영향을 주지 않는 액정표시장치의 표시영역의 주변영역을 감소시킬 수 있다. 따라서, 액정표시장치를 소형화할 수 있다.
또한, 본 발명에 따르면, 각 소정 구동회로의 구동 회로부에서 어레이 피치가 감소되어 도체 영역을 제공한다. 공통 전이전극은 도체 영역상에 절연막을 통하여 제공된다.
또한 본 발명에 따르면, 구동 회로부내의 어레이 피치가 감소되므로 도체 영역을 용이하게 제공할 수 있다.
또한 본 발명에 따르면, 공통 전이전극은 샘플 홀딩 회로내의 샘플링용 스위칭 소자를 포함하지 않는 구동 회로영역상에 절연막을 통하여 제공된다. 따라서, 샘플링용 스위칭 소자의 임계치 변동이 억제될 수 있으므로, 안정한 액정 품위를달성할 수 있다. 또한 표시에 실질적인 영향을 주지 않는 액정표시장치의 표시영역의 주변영역이 감소될 수 있으므로 액정표시장치를 소형화할 수 있다.
또한 본 발명에 따르면, 스트라이프형 공통 전이전극이 구동 회로영역을 통하여 제공되므로, 구동 회로상에서 부가용량을 균일하게한다. 따라서, 보다 안정한 표시 품위를 달성할 수 있다.
당업자라면 본 발명의 범위와 정신을 벗어나지 않는 범위내에서 다양한 변형을 실시할 수 있을 것이다. 따라서, 첨부된 특허청구범위는 기재된 발명의 상세한 설명에 한정되는 것이 아니며, 특허청구범위는 폭 넓게 이해되어야 할 것이다.

Claims (6)

  1. 표시영역 및 표시영역의 주변영역에 제공된 구동회로 영역을 포함하는 기재 기판;
    액정층; 및
    액정층을 통하여 기재 기판과 면하는 대향 기판을 포함하고;
    상기 표시영역에는 화소전극 및 화소전극을 구동하기 위한 화소 구동소자가 제공되고;
    상기 구동 회로 영역에는 화소전극 및 화소 구동 소자를 제어하기 위한 구동 회로부가 제공되며;
    구동 회로영역의 적어도 한 부분을 덮도록 절연층이 제공되고;
    상기 절연층에는 공통 전이전극이 제공되며;
    상기 공통 전이전극은 대향 기판상에 제공된 대향 전극에 전기적으로 접속되는 것을 특징으로 하는 액정표시장치.
  2. 제1항에 있어서,
    상기 구동회로부가 복수 형태의 능동소자를 포함하고;
    상기 공통 전이전극은 구동회로 영역 부분 이외의 구동회로 영역에 상응하는 절연층 부분상에 제공되고, 구동회로 영역의 부분상에 복수 형태의 능동소자중의 특정 유형의 능동 소자가 제공되는 것을 특징으로 하는 액정표시장치.
  3. 제2항에 있어서, 특정 유형의 능동소자가 샘플링용 스위칭 소자인 액정표시장치.
  4. 제1항에 있어서,
    복수의 구동회로부 및 복수의 구동회로부를 접속하는 복수의 도체를 구동회로 영역에 제공하고; 또
    구동회로 영역의 일부에 상응하는 절연층의 일부상에 상기 공통 전이전극을 제공하며, 상기 구동회로의 부분에는 적어도 하나의 도체 부분을 제공하는 것을 특징으로 하는 액정표시장치.
  5. 제4항에 있어서,
    구동회로부가 주사신호선을 구동하기 위한 주사 드라이버 및 데이터 신호선을 구동하기 위한 데이터 드라이버를 포함하고;
    적어도 하나의 주사 드라이버 및 데이터 드라이버가 적어도 하나의 단을 갖는 시프트 레지스터 회로를 포함하며; 또
    시프트 레지스터 회로내의 단의 어레이 피치가 주사 신호선 및/또는 데이터 신호선에 접속된 화소전극의 어레이 피치보다 작은 것을 특징으로 하는 액정표시장치.
  6. 제1항에 있어서, 공통 전이전극의 형상이 직사각형, 환형 또는 스트라이프형인 액정표시장치.
KR10-2001-0034799A 2000-06-19 2001-06-19 액정표시장치 KR100418646B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000183843A JP3948883B2 (ja) 2000-06-19 2000-06-19 液晶表示装置
JP2000-183843 2000-06-19

Publications (2)

Publication Number Publication Date
KR20010113562A true KR20010113562A (ko) 2001-12-28
KR100418646B1 KR100418646B1 (ko) 2004-02-11

Family

ID=18684359

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0034799A KR100418646B1 (ko) 2000-06-19 2001-06-19 액정표시장치

Country Status (5)

Country Link
US (1) US6483495B2 (ko)
JP (1) JP3948883B2 (ko)
KR (1) KR100418646B1 (ko)
CN (1) CN1164969C (ko)
TW (1) TWI295404B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101002934B1 (ko) * 2003-07-21 2010-12-21 삼성전자주식회사 액정표시장치

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100767365B1 (ko) * 2001-08-29 2007-10-17 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
JP3707472B2 (ja) * 2002-03-22 2005-10-19 セイコーエプソン株式会社 電気光学装置及び電子機器
JP2004054168A (ja) * 2002-07-24 2004-02-19 Hitachi Ltd 画像表示装置
TW594177B (en) * 2003-07-23 2004-06-21 Hannstar Display Corp Liquid crystal display panel for eliminating flicker
US7675501B2 (en) * 2003-12-17 2010-03-09 Samsung Electronics Co., Ltd. Liquid crystal display apparatus with light sensor
JP3956959B2 (ja) * 2004-06-24 2007-08-08 セイコーエプソン株式会社 有機el装置及び電子機器
JPWO2007026446A1 (ja) * 2005-08-30 2009-03-05 シャープ株式会社 デバイス基板および液晶パネル
TWI354955B (en) * 2007-02-21 2011-12-21 Creator Technology Bv A flexible display and a method of producing a fle
KR101647277B1 (ko) * 2008-02-05 2016-08-10 다이나믹 마이크로시스템즈 세미컨덕터 이큅먼트 게엠베하 베어 스토커용 자동 취급 버퍼
JP2010175700A (ja) * 2009-01-28 2010-08-12 Casio Computer Co Ltd 液晶表示装置
JP5572980B2 (ja) * 2009-03-31 2014-08-20 カシオ計算機株式会社 表示装置
CN101943811B (zh) * 2009-07-06 2012-07-04 胜华科技股份有限公司 平面显示器面板
TWI407227B (zh) * 2009-10-01 2013-09-01 Au Optronics Corp 具控制電路保護功能之平面顯示裝置
US20120200482A1 (en) * 2009-10-08 2012-08-09 Sharp Kabushiki Kaisha Liquid crystal display panel
US9164334B2 (en) 2010-12-27 2015-10-20 Sharp Kabushiki Kaisha Display device and method of manufacturing same
WO2012115052A1 (ja) * 2011-02-25 2012-08-30 シャープ株式会社 表示パネル、および、該表示パネルを備えた表示装置、ならびに、該表示パネルを備えた電子機器
TWI489185B (zh) * 2012-09-10 2015-06-21 Au Optronics Corp 顯示面板
JP6049764B2 (ja) 2013-01-11 2016-12-21 シャープ株式会社 表示パネル
KR101600243B1 (ko) * 2015-09-16 2016-03-08 주식회사 일신에프에이 상하접이식 풉용 버퍼장치

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0695185A (ja) 1992-09-11 1994-04-08 Sumitomo Electric Ind Ltd 有機非線形光学材料
JPH06110071A (ja) * 1992-09-30 1994-04-22 Nec Corp 液晶表示装置
US5592199A (en) * 1993-01-27 1997-01-07 Sharp Kabushiki Kaisha Assembly structure of a flat type device including a panel having electrode terminals disposed on a peripheral portion thereof and method for assembling the same
JPH06242457A (ja) 1993-02-19 1994-09-02 Hitachi Ltd 反射式液晶ディスプレイ
JP3407396B2 (ja) 1994-03-29 2003-05-19 カシオ計算機株式会社 液晶表示素子
US5668032A (en) * 1995-07-31 1997-09-16 Holmberg; Scott H. Active matrix ESD protection and testing scheme
US6025901A (en) * 1995-08-14 2000-02-15 Sharp Kabushiki Kaisha Liquid crystal display device and method for producing the same
JP2776348B2 (ja) 1995-11-29 1998-07-16 日本電気株式会社 液晶表示素子
KR19990009398A (ko) * 1997-07-09 1999-02-05 구자홍 액정표시장치의 데이터 인가부의 구조
JPH1186586A (ja) * 1997-09-03 1999-03-30 Furontetsuku:Kk シフトレジスタ装置および表示装置
JP3536639B2 (ja) 1998-01-09 2004-06-14 セイコーエプソン株式会社 電気光学装置及び電子機器
US6339247B1 (en) * 1999-01-20 2002-01-15 Citizen Watch Co., Ltd. Structure for mounting a semiconductor device on a liquid crystal display, and semiconductor device
JP2000275607A (ja) 1999-03-19 2000-10-06 Advanced Display Inc 液晶表示装置
KR100391843B1 (ko) * 2001-03-26 2003-07-16 엘지.필립스 엘시디 주식회사 액정 표시 장치의 실장 방법 및 그 구조

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101002934B1 (ko) * 2003-07-21 2010-12-21 삼성전자주식회사 액정표시장치

Also Published As

Publication number Publication date
JP2002006331A (ja) 2002-01-09
US20010055010A1 (en) 2001-12-27
CN1164969C (zh) 2004-09-01
US6483495B2 (en) 2002-11-19
TWI295404B (en) 2008-04-01
KR100418646B1 (ko) 2004-02-11
CN1331465A (zh) 2002-01-16
JP3948883B2 (ja) 2007-07-25

Similar Documents

Publication Publication Date Title
KR100418646B1 (ko) 액정표시장치
US10861924B2 (en) Display panel and display device with notch
US5550659A (en) Active matrix liquid crystal display having a spatial coordinates input function
CN100461255C (zh) 显示器件及其驱动方法
JP4029802B2 (ja) 電気光学装置の駆動回路、電気光学装置及び電子機器
CN107527599B (zh) 扫描驱动电路、阵列基板与显示面板
US6982775B2 (en) Liquid crystal display having reduced flicker
US8797252B2 (en) Liquid crystal display apparatus and method for generating a driver signal based on resistance ratios
US20230266628A1 (en) Array substrate and reflective display panel
US10847109B2 (en) Active matrix substrate and display panel
KR100326880B1 (ko) 액정표시소자
JP4163611B2 (ja) 液晶表示装置
US5546204A (en) TFT matrix liquid crystal device having data source lines and drain means of etched and doped single crystal silicon
US6750925B2 (en) Active matrix display device
US11768412B2 (en) Display substrate, display panel and display device
JP3627242B2 (ja) 液晶表示装置
EP0622658A1 (en) Active matrix type liquid crystal display device
US7142267B2 (en) Active matrix display device
JPH04319919A (ja) 液晶表示装置
JP3692809B2 (ja) 電気光学装置および電子機器
JP5034434B2 (ja) 電気光学装置
CN113296317A (zh) 显示装置
JPH08146384A (ja) アクティブマトリックス型液晶表示素子
JPH04294391A (ja) アクティブマトリクス型表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120119

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee