JP2002006331A - 液晶表示装置 - Google Patents

液晶表示装置

Info

Publication number
JP2002006331A
JP2002006331A JP2000183843A JP2000183843A JP2002006331A JP 2002006331 A JP2002006331 A JP 2002006331A JP 2000183843 A JP2000183843 A JP 2000183843A JP 2000183843 A JP2000183843 A JP 2000183843A JP 2002006331 A JP2002006331 A JP 2002006331A
Authority
JP
Japan
Prior art keywords
liquid crystal
crystal display
display device
driver
drive circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2000183843A
Other languages
English (en)
Other versions
JP3948883B2 (ja
Inventor
Yasuyoshi Kaize
泰佳 海瀬
Kenichi Ishiguro
謙一 石黒
Yasushi Kubota
靖 久保田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2000183843A priority Critical patent/JP3948883B2/ja
Priority to TW090114746A priority patent/TWI295404B/zh
Priority to US09/883,263 priority patent/US6483495B2/en
Priority to CNB011233060A priority patent/CN1164969C/zh
Priority to KR10-2001-0034799A priority patent/KR100418646B1/ko
Publication of JP2002006331A publication Critical patent/JP2002006331A/ja
Application granted granted Critical
Publication of JP3948883B2 publication Critical patent/JP3948883B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

(57)【要約】 【課題】表示品位を低下させることなく、液晶表示パネ
ル周辺の表示に寄与しない外周縁部分をより小さくして
液晶表示パネルを小型化する。 【解決手段】走査ドライバ2およびデータドライバ3の
所定範囲毎の駆動回路部(走査ドライバ2aおよびデー
タドライバ3a)の能動素子の配設ピッチを小さくして
生じた配線領域(2b,3b)上に絶縁膜を介してコモ
ン転移電極4をそれぞれ配置したものである。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、能動素子を含む表
示駆動回路が画素駆動素子と同一基板上に形成されてい
るドライバモノリシック方式のアクティブマトリクス型
液晶表示装置に関するものである。
【0002】
【従来の技術】従来、この種のアクティブマトリクス型
液晶表示装置は、急峻なオン・オフ特性を有した画素駆
動用のスイッチング素子として好適な薄膜トランジスタ
(TFT:Thin Film Transisto
r)を用いることにより高速応答性を有し、多画素化に
適しており、ディスプレイの大型化、高精細化を実現し
ている。
【0003】このようなアクティブマトリクス型液晶表
示装置を、その表示ドライバが画像表示領域と同一基板
上に設けられたドライバモノリシック方式で用いる場合
について図7および図8を参照して説明する。
【0004】図7は、従来のドライバモノリシック方式
のアクティブマトリクス型液晶表示装置におけるドライ
バおよびコモン転移電極の概略配置状態を示す平面図、
図8は、図7の液晶表示装置のA部拡大図である。図7
および図8において、アクティブマトリクス型液晶表示
装置としての液晶パネル(LCD)100は、ベース基
板と対向基板間に液晶を挟持すると共に、そのベース基
板の対向基板側表面中央部の画像表示領域101に、複
数本の走査信号線102とデータ信号線103とが交差
するように配設され、その各交差部近傍に、TFTなど
の画素駆動素子(図示せず)と画素電極104とがマト
リクス状に配設されている。このマトリクスの同一行上
に位置するTFTのゲート電極が共通の走査信号線10
2に接続され、各行の走査信号線102はそれぞれ走査
ドライバ105に接続されている。また、マトリクスの
同一列上に位置するTFTのドレイン(またはソース)
電極が共通のデータ信号線103に接続され、TFTの
ソース(またはドレイン)電極が画素電極104に接続
され、各列のデータ信号線103はそれぞれデータドラ
イバ106に接続されている。
【0005】このような各行毎の走査信号線102を走
査ドライバ105によって順次走査しつつ、データドラ
イバ106が、画像データを各データ信号線103から
TFTを介して画素電極104に順次印加するように制
御することにより、画像表示領域101において画像表
示を行うようになっている。
【0006】この画像表示領域101のベース基板周辺
部分に走査ドライバ105およびデータドライバ106
が設けられ、これらの走査ドライバ105およびデータ
ドライバ106の更に周辺部分であってベース基板の端
縁部分には、一部端縁上に設けられた信号入力端子10
7から対向基板上の対向電極(図示せず)に給電するた
めの複数のコモン転移電極108が配設されている。こ
れらのコモン転移電極108は導電ペーストを介して対
向電極(図示せず)の外周部分に電気的に接続されてい
る。
【0007】一般に、対向電極は、ITOなどからなる
透明電極により形成されているため、電気抵抗が比較的
大きい。特に、大型の液晶表示装置では、対向電極での
分布抵抗と液晶容量による極性反転信号の遅延などによ
る輝度傾斜、表示ムラなどを防止するために、コモン転
移電極108を複数箇所に設ける必要がある。よって、
TAB方式の液晶ディスプレイであれば、TABのピッ
チを狭くし、そのTAB間にコモン転移電極が設けられ
るが、ドライバモノリシック方式の液晶ディスプレイで
は、走査ドライバ105およびデータドライバ106の
更に外周側にコモン転移電極108を複数個配設してい
る。
【0008】
【発明が解決しようとする課題】ところで、近年益々、
機器の小型化の要請があり、液晶表示装置においても更
なる小型化が強く要望されている。特に、ユーザが観察
する画像表示領域101は大きく、周辺の表示に寄与し
ない外周縁部分は可能な限り小さく構成するという要望
が強くある。
【0009】当然の事ながら、上述したドライバモノリ
シック方式のアクティブマトリクス型液晶表示装置10
0においても同様であり、走査ドライバ105およびデ
ータドライバ106からなる駆動回路やコモン転移電極
108などが配置される、表示に寄与しない領域が、画
像表示領域101に対して占める割合の減少を図ること
が要望されている。
【0010】しかしながら、液晶表示装置100におい
て、走査ドライバ105およびデータドライバ106の
更に外周側に複数のコモン転移電極108を形成してい
ることによって、液晶表示パネルの周辺の表示に寄与し
ない外周縁部分の幅が著しく大きくなっていた。
【0011】また、これらのコモン転移電極108に導
電ぺーストを印刷法などにより塗布しているが、その際
に静電気が発生し易く、その静電気によってその近傍の
能動素子に閾値変動が起こり易い。ドライバモノリシッ
ク方式のアクティブマトリクス型液晶表示装置100に
おいて、データドライバ106を構成するサンプリング
用スイッチング素子以外の能動素子が多少の閾値変動を
起こしても、表示品位にはそれほど影響を与えないが、
サンプリング用スイッチング素子が閾値変動を起こした
場合には、画像表示データのサンプリングレベルがデー
タ信号線103によって異なってしまい、表示品位を著
しく低下させてしまう原因となる。
【0012】本発明は、上記事情に鑑みてなされたもの
で、表示品位を低下させることなく、液晶表示パネル周
辺の表示に寄与しない外周縁部分をより小さくして液晶
表示パネルを小型化することができる液晶表示装置を提
供することを目的とする。
【0013】
【課題を解決するための手段】本発明の液晶表示装置
は、能動素子を含む表示用の駆動回路部が画素駆動素子
と同一ベース基板上に形成され、このベース基板と所定
間隔をおいて対向配設された対向基板との間に液晶を挟
持すると共に、ベース基板と、対向基板の対向電極とが
コモン転移電極を介して電気的に接続されたドライバモ
ノリシック方式のアクティブマトリクス型液晶表示装置
において、駆動回路領域に絶縁膜を介してコモン転移電
極を配置したものであり、そのことにより上記目的が達
成される。ここで、駆動回路領域とは、シリアルデータ
をパラレルデータに変換し、データ信号線を駆動するデ
ータドライバ(例えばシフトレジスタ、バッファ回路
部、サンプルホールド回路部やデジタル信号をラッチす
るラッチ回路部、デジタル信号をアナログ信号に変換す
るDAC回路部などを含む)および、該データドライバ
間の配線部と、走査信号線を駆動する走査ドライバ(例
えばシフトレジスタ、バッファ回路部などを含む)およ
び、該走査ドライバ間の配線部とからなる領域である。
【0014】この構成により、駆動回路領域に絶縁膜を
介してコモン転移電極を重ねて配置したので、コモン転
移電極の静電気による能動素子の閾値変動が抑えられ、
液晶表示品位の低下が防止されると共に、コモン転移電
極を駆動回路領城に効率的に配置することが可能とな
り、液晶表示パネル周辺の表示に寄与しない外周縁部分
をより小さくすることができて液晶表示パネルの小型化
が可能となる。
【0015】また、本発明の液晶表示装置は、能動素子
を含む表示用の駆動回路部が画素駆動素子と同一ベース
基板上に形成され、このベース基板と所定間隔をおいて
対向配設された対向基板との間に液晶を挟持すると共
に、ベース基板と、対向基板の対向電極とがコモン転移
電極を介して電気的に接続されたドライバモノリシック
方式のアクティブマトリクス型液晶表示装置において、
少なくとも所定の能動素子を含まない駆動回路領域に絶
縁膜を介してコモン転移電極を配置したものであり、そ
のことにより上記目的が達成される。ここで、少なくと
も所定の能動素子を含まない駆動回路領域とは、所定の
能動素子(例えばサンプルホールド回路のサンプリング
用スイッチング素子)を含まない駆動回路領域であって
もよく、このような所定の能動素子の他に、所定の能動
素子以外の能動素子(例えばシフトレジスタ回路および
バッファ回路の能動素子)をも含まない駆動回路領域で
あってもよい。
【0016】この構成により、能動素子を含まない駆動
回路領域または、所定の能動素子を含まない駆動回路領
域に絶縁膜を介してコモン転移電極を重ねて配置したの
で、コモン転移電極の静電気による能動素子の閾値変動
を招くことなく、液晶表示品位の低下が防止されると共
に、コモン転移電極を駆動回路領城に効率的に配置する
ことが可能となり、液晶表示パネル周辺の表示に寄与し
ない外周縁部分をより小さくすることができて液晶表示
パネルの小型化が可能となる。
【0017】また、好ましくは、請求項1記載の液晶表
示装置において、少なくとも所定の能動素子を含まない
駆動回路領域は、能動素子を含む所定駆動回路範囲毎に
集積化することにより生じた所定駆動回路範囲間を連結
する配線領域とする。
【0018】この構成により、駆動回路部の能動素子の
配設ピッチを所定駆動回路範囲毎に小さくして生じた配
線領域に、絶縁膜を介してコモン転移電極を配置すれ
ば、能動素子を含まない駆動回路領域に絶縁膜を介して
コモン転移電極を重ねて配置することが可能となる。
【0019】さらに、好ましくは、液晶表示装置におけ
る駆動回路部が、走査信号線を駆動する走査ドライバ
と、データ信号線を駆動するデータドライバとを有し、
これらの走査ドライバおよびデータドライバのうち少な
くとも何れかの駆動回路部を構成する少なくとも1段の
シフトレジスタ回路の配列ピッチを、シフトレジスタ回
路1段当たりの出力により駆動される走査信号線および
/またはデータ信号線に接続される画素の配列ピッチよ
りも小さく構成し、2段以上のシフトレジスタ回路を含
む所定駆動回路範囲毎に、所定範囲の駆動回路を構成す
る能動素子を集積配置して生じた集積駆動回路間の配線
領域上に、コモン転移電極を絶縁膜を介して配置する。
【0020】この構成により、駆動回路部の能動素子の
配設ピッチを小さくして生じた配線領域を簡単に作るこ
とが可能となる。
【0021】さらに、好ましくは、液晶表示装置におい
て、所定の能動素子はサンプリング用スイッチング素子
である。
【0022】上記表示用の駆動回路部は、走査信号線を
駆動する走査ドライバと、データ信号線を駆動するデー
タドライバとを有し、データドライバには、シフトレジ
スタ回路の他にサンプルホールド回路が配設されてい
る。データドライバのサンプルホールド回路を構成する
サンプリング用スイッチング素子以外の能動素子、例え
ばシフトレジスタ回路の能動素子などが多少の閾値変動
を起こしても、表示品位にはそれほど影響を与えない。
したがって、上記構成により、サンプリング用スイッチ
ング素子を含まない駆動回路領域上、即ち、サンプルホ
ールド回路以外の駆動回路領域(例えばシフトレジスタ
回路)上に、絶縁膜を介してコモン転移電極を配置すれ
ば、サンプリング用スイッチング素子の閾値変動を招く
ことがなく、安定した液晶表示品位となる。この場合に
も、コモン転移電極を駆動回路領域上に効率的に配置す
るので、液晶表示パネル周辺の表示に寄与しない外周縁
部分をより小さくできて液晶表示パネルの小型化が可能
となる。
【0023】さらに、好ましくは、液晶表示装置におけ
るコモン転移電極の形状が、駆動回路領域に亘って複数
配設された矩形状または丸形状と、駆動回路領域に亘っ
て配設された帯形状とのうち少なくとも何れかの形状で
ある。駆動回路部としては、走査信号線を駆動する走査
ドライバと、データ信号線を駆動するデータドライバと
を有し、走査ドライバは表示パネルの例えば横方向両端
部分に配設され、データドライバは表示パネルの例えば
横方向両端部分に配設されている。この場合、上記駆動
回路領域に亘って配設された帯形状とは、パネル左側の
走査ドライバ領域に亘って配設された帯形状、パネル右
側の走査ドライバ領域に亘って配設された帯形状、パネ
ル上側のデータドライバ領域に亘って配設された帯形
状、パネル下側のデータドライバ領域に亘って配設され
た帯形状であるが、これに限らず、各領域の何れかであ
っても良いし、各領域に亘って連続的に配設された環状
であってもよい。
【0024】この構成により、コモン転移電極を、駆動
回路領域に亘って配設された帯形状とすれば、各駆動回
路にかかる付加容量を均一なものとすることが可能とな
り、安定した表示品位となる。
【0025】
【発明の実施の形態】以下、本発明の各実施形態1〜3
について図面を参照しながら詳細に説明する。 (実施形態1)図1は、本発明の実施形態1のドライバ
モノリシック方式のアクティブマトリクス型液晶表示装
置におけるドライバおよびコモン転移電極の概略配置状
態を示す平面図であり、図2は、図1の液晶表示装置の
A1部拡大図である。なお、図7および図8の各部材と
同一の作用効果を奏する部材には同一の符号を付してそ
の説明を省略する。また、図1および図2の各回路部
は、説明を容易にするために模式的に示している。
【0026】図1および図2において、液晶表示装置1
は、画像表示領域101の外周部分に、表示用の駆動回
路として走査ドライバ2およびデータドライバ3が設け
られて構成されている。走査ドライバ2およびデータド
ライバ3をそれぞれ複数駆動回路範囲の各走査ドライバ
2aおよび各データドライバ3aに分け、各走査ドライ
バ2a間を複数の配線2bで接続して走査ドライバ2が
構成され、また、各データドライバ3a間を複数の配線
3bで接続してデータドライバ3が構成されている。こ
れらの各走査ドライバ2a間および各データドライバ3
a間の複数の配線2b,3b上にそれぞれ、絶縁膜(図
示せず)を介して、信号入力端子107から対向基板上
の対向電極(図示せず)に給電するための複数のコモン
転移電極4がそれぞれ配設されている。
【0027】走査ドライバ2は、主に、シフトレジスタ
回路部21と、バッファ回路部22とを有している。シ
フトレジスタ回路部21は、バッファ回路部22が走査
信号線102を順次駆動するために、均等に時間のずれ
たパルス信号であるサンプリング信号を出力するように
なっている。また、バッファ回路部22はインバータか
らなり、小トランジスタサイズのシフトレジスタ回路部
21からのサンプリング信号により走査信号を走査信号
線102に順次出力するものである。
【0028】また、走査ドライバ2aは、所定段(2段
以上)のシフトレジスタ回路21aと、このシフトレジ
スタ回路21aに対応した所定段(2段以上)のバッフ
ァ回路部22aとを有し、これらのシフトレジスタ回路
21aおよびバッファ回路部22aにより請求項2の所
定駆動回路範囲が構成されている。1段のシフトレジス
タ回路21の配列ピッチP1を、シフトレジスタ回路2
1の1段当たりの出力により駆動される走査信号線10
2の配列ピッチP11(画素の配列ピッチ)よりも小さ
く設定すると共に、この配列ピッチP1のピッチ幅内に
1段のバッファ回路部22を配設するようにしている。
つまり、シフトレジスタ回路21の所定段分(所定駆動
回路範囲)に相当するシフトレジスタ回路21aおよび
バッファ回路部22aを構成する各能動素子を集積配置
(ピッチ幅が小さくなる)し、これによって、その集積
配置間が空いた面積部分(各ドライバ間をつなぐ配線2
b)上に絶縁膜を介してコモン転移電極4を配設するも
のである。したがって、コモン転移電極4は、配線2b
上に形成された絶縁膜上に配設されるものであり、コモ
ン転移電極4の直下には、シフトレジスタ回路21およ
びバッファ回路部22を構成する能動素子を含まない駆
動回路領域上に配置している。
【0029】データドライバ3は、主に、シフトレジス
タ回路部31と、バッファ回路部32と、サンプルホー
ルド回路部33とを有している。シフトレジスタ回路部
31は、サンプルホールド回路部33がビデオ信号のサ
ンプリングを順次行うように、均等に時間のずれたパル
ス信号であるサンプリング信号を出力するようになって
いる。バッファ回路部32はインバータからなり、小ト
ランジスタサイズのシフトレジスタ回路部31の出力信
号にて、大トランジスタサイズのサンプルホールド回路
部33を駆動するために必要なものである。サンプルホ
ールド回路部33は、ビデオ信号をサンプリングするた
めの複数の能動素子としてのサンプリング用スイッチン
グ素子から構成されている。このサンプリング用スイッ
チング素子は、ビデオ信号の画像情報を各データ信号線
103の経路内に蓄えるものであり、各サンプリング用
スイッチング素子のオン/オフは、バッファ回路部32
から出力されるサンプリング信号にて制御されている。
【0030】また、データドライバ3aは、所定段(2
段以上)のシフトレジスタ回路部31aと、このシフト
レジスタ回路部31aに対応した所定段(2段以上)の
バッファ回路部32aと、このバッファ回路部32aに
対応した所定段(2段以上)のサンプルホールド回路部
33aとを有している。1段のシフトレジスタ回路31
の配列ピッチP2を、シフトレジスタ回路31の1段当
たりの出力により駆動されるデータ信号線103に接続
される画素の配列ピッチP21よりも小さく設定すると
共に、この配列ピッチP2のピッチ幅内に1段のバッフ
ァ回路部32およびサンプルホールド回路部33を配設
するようにしている。つまり、シフトレジスタ回路3
1、バッファ回路部32およびサンプルホールド回路部
33の所定段分(所定駆動回路範囲)を構成する能動素
子を集積配置(ピッチ幅が小さくなる)し、これによっ
て、その集積配置間が空いた面積部分(各ドライバ間を
つなぐ配線3b)上に絶縁膜を介してコモン転移電極4
を配設するようにしている。したがって、コモン転移電
極4は、配線3b上に形成された絶縁膜上に配設される
ものであり、コモン転移電極4の直下には、シフトレジ
スタ回路31およびバッファ回路部32を構成する能動
素子を含まない駆動回路領域上に配置している。
【0031】以上により、本実施形態1によれば、走査
ドライバ2およびデータドライバ3の所定範囲毎の駆動
回路部(走査ドライバ2aおよびデータドライバ3a)
の能動素子の配設ピッチを小さくして生じた配線領域
(2b,3b)上に絶縁膜を介してコモン転移電極4を
配置したものである。即ち、液晶表示領域101の外側
に配置される走査ドライバ2およびデータドライバ3の
上記各配線領域とコモン転移電極4間に絶縁膜を介在さ
せて同一平面上に重ねて配置したため、コモン転移電極
4の静電気による能動素子の閾値変動を招くことなく、
液晶表示品位の低下を防止すると共に、コモン転移電極
4を駆動回路配線領城上に効率よく重ねて配置すること
ができて、液晶表示パネル周辺の表示に寄与しない外周
縁部分をより小さくすることができ、液晶表示パネルの
小型化を図ることができる。
【0032】なお、本実施形態1では、複数のコモン転
移電極4の配設位置を走査ドライバ2およびデータドラ
イバ3の配設位置に適用する場合を例示したが、これに
限らず、コモン転移電極4の配設位置を、例えば、走査
ドライバ2の配設位置のみ、またはデータドライバ3の
配設位置のみに適用してもよい。
【0033】また、本実施形態1では、走査ドライバ2
のバッファ回路部22、およびデータドライバ3のバッ
ファ回路部32およびサンプルホールド回路部33にお
いても、上記配列ピッチP1を、シフトレジスタ回路2
1の1段あたりの出力により駆動される走査信号線10
2の配列ピッチP11よりも小さくすると共に、上記配
列ピッチP2を、シフトレジスタ回路31の1段あたり
の出力により駆動されるデータ信号線103に接続され
る画素の配列ピッチP21よりも小さくし、これらの回
路の能動素子を集積配置する構成を例示したが、これに
限らず、コモン転移電極4の配設位置を、シフトレジス
タ回路部21または/およびシフトレジスタ回路部31
の配設位置のみに適用するようにしてもよい。
【0034】(実施形態2)本実施形態2では、コモン
転移電極を、データドライバを構成する所定の能動素子
(サンプルホールド回路のサンプリング用スイッチング
素子)を含まない駆動回路領域上に配置する場合であ
る。
【0035】図3は、本発明の実施形態2のドライバモ
ノリシック方式のアクティブマトリクス型液晶表示装置
におけるドライバおよびコモン転移電極の概略配置状態
を示す平面図であり、図4は、図3の液晶表示装置のA
2部拡大図である。なお、図7および図8の各部材と同
一の作用効果を奏する部材には同一の符号を付してその
説明を省略する。また、図3および図4の各回路部は、
説明を容易にするために模式的に示している。
【0036】図3および図4において、液晶表示装置1
1は、コモン転移電極5を、絶縁膜(図示せず)を介し
て、データドライバ106を構成するサンプリング用ス
イッチング素子を含まない駆動回路領域、即ちサンプル
ホールド回路1063以外のシフトレジスタ回路106
1およびバッファ回路1062上に配置している。これ
は、表示品位に大きく影響を及ぼすデータドライバ10
6を構成するサンプルホールド回路1063のサンプリ
ング用スイッチング素子以外の能動素子(例えばシフト
レジスタ回路1061の能動素子)が、多少の閾値変動
を起こした場合でも、表示品位にはそれほど影響を与え
ないためである。なお、走査ドライバ105、即ちシフ
トレジスタ回路1051およびバッファ回路1052上
にも、複数の矩形状(または丸状)のコモン転移電極5
を絶縁膜(図示せず)を介して配置している。
【0037】以上により、本実施形態2によれば、サン
プリング用スイッチング素子の閾値変動を招くことがな
く、コモン転移電極5を駆動回路領域上に効率的に配置
させるため、液晶パネル周辺の表示に寄与しない外周縁
部分をより小さくできて、液晶表示パネルの小型化を図
ることができる。
【0038】(実施形態3)本実施形態3では、上記実
施形態2に記載されたコモン転移電極5が複数の矩形状
に形成されていたものを、両端の各ドライバーに亘って
帯形状で環状に形成された場合である。
【0039】図5は、本発明の実施形態3のドライバモ
ノリシック方式のアクティブマトリクス型液晶表示装置
におけるドライバおよびコモン転移電極の概略配置状態
を示す平面図であり、図6は、図5の液晶表示装置のA
3部拡大図である。なお、図7および図8の各部材と同
一の作用効果を奏する部材には同一の符号を付してその
説明を省略する。また、図5および図6の各回路部は、
説明を容易にするために模式的に示している。
【0040】図5および図6において、液晶表示装置1
2は、帯形状で環状のコモン転移電極6を、データドラ
イバ106のサンプルホールド回路1063を除く駆動
回路(シフトレジスタ回路1051およびバッファ回路
1052と、シフトレジスタ回路1061およびバッフ
ァ回路1062)に亘ってその上に絶縁膜(図示せず)
を介して配置したものである。これは、各走査ドライバ
105およびデータドライバ106上に矩形環状の均一
なコモン転移電極6を形成することにより、各駆動回路
にかかる付加容量を均一にすることができて、より安定
した表示品位を得ることができるものである。
【0041】なお、本実施形態1〜3では、コモン転移
電極を、データドライバを構成する所定の能動素子(サ
ンプルホールド回路のサンプリング用スイッチング素
子)を含まない駆動回路領域上に配置する場合について
説明したが、これに限らず、駆動回路領域に絶縁膜を介
してコモン転移電極を重ねて配置してもよく、コモン転
移電極の静電気による能動素子の閾値変動を抑えること
ができる。
【0042】
【発明の効果】以上により、請求項1によれば、駆動回
路領域に絶縁膜を介してコモン転移電極を重ねて配置し
たため、コモン転移電極の静電気による能動素子の閾値
変動を抑えることができ、液晶表示品位の低下を防止す
ると共に、コモン転移電極を駆動回路領城に効率的に配
置することができて、液晶表示パネル周辺の表示に寄与
しない外周縁部分をより小さくすることができ、液晶表
示パネルの小型化を図ることができる。
【0043】また、請求項2によれば、能動素子を含ま
ない駆動回路領域上に絶縁膜を介してコモン転移電極を
重ねて配置したため、コモン転移電極の静電気による能
動素子の閾値変動を招くことなく、液晶表示品位の低下
を防止することができると共に、コモン転移電極を駆動
回路領城上に効率的に配置することができて、液晶表示
パネル周辺の表示に寄与しない外周縁部分をより小さく
することができ、液晶表示パネルの小型化を図ることが
できる。
【0044】さらに、請求項3によれば、駆動回路部の
能動素子の配設ピッチを所定駆動回路毎に小さくして生
じた配線領域上に絶縁膜を介してコモン転移電極を配置
するため、能動素子を含まない駆動回路領域上に絶縁膜
を介してコモン転移電極を重ねて配置することができ
る。
【0045】さらに、請求項4によれば、駆動回路部の
能動素子の配設ピッチを小さくして生じた配線領域を簡
単に作ることができる。
【0046】さらに、請求項5によれば、サンプリング
用スイッチング素子を含まない駆動回路領域上に絶縁膜
を介してコモン転移電極を配置することにより、サンプ
リング用スイッチング素子の閾値変動を招くことがな
く、安定した良好な液晶表示品位とすることができると
共に、液晶パネル周辺の表示に寄与しない外周縁部分を
より小さくできて、液晶表示パネルの小型化を図ること
ができる。
【0047】さらに、請求項6によれば、コモン転移電
極を、駆動回路領域に亘って配設された帯形状とすれ
ば、各駆動回路にかかる付加容量を均一なものとするこ
とができて、より安定した表示品位とすることができ
る。
【図面の簡単な説明】
【図1】本発明の実施形態1のドライバモノリシック方
式のアクティブマトリクス型液晶表示装置におけるドラ
イバおよびコモン転移電極の概略配置状態を示す平面図
である。
【図2】図1の液晶表示装置のA1部拡大図である。
【図3】本発明の実施形態2のドライバモノリシック方
式のアクティブマトリクス型液晶表示装置におけるドラ
イバおよびコモン転移電極の概略配置状態を示す平面図
である。
【図4】図3の液晶表示装置のA2部拡大図である。
【図5】本発明の実施形態3のドライバモノリシック方
式のアクティブマトリクス型液晶表示装置におけるドラ
イバおよびコモン転移電極の概略配置状態を示す平面図
である。
【図6】図3の液晶表示装置のA3部拡大図である。
【図7】従来のドライバモノリシック方式のアクティブ
マトリクス型液晶表示装置におけるドライバおよびコモ
ン転移電極の概略配置状態を示す平面図である。
【図8】図7の液晶表示装置のA部拡大図である。
【符号の説明】
1,11,12 液晶表示装置 2,2a 走査ドライバ 2b,3b 配線 3,3a データドライバ 4,5,6 コモン転移電極 21,21a,31,31a,1051,1061
シフトレジスタ回路部 22,22a,32,32a,1052,1062
バッファ回路部 33,33a,1063 サンプルホールド回路部 102 走査信号線 103 データ信号線
フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) // G02F 1/133 550 G02F 1/136 500 (72)発明者 久保田 靖 大阪府大阪市阿倍野区長池町22番22号 シ ャープ株式会社内 Fターム(参考) 2H092 GA39 GA59 JA24 JA38 JA42 JB13 JB23 JB32 MA12 NA07 NA25 NA27 PA06 QA07 2H093 NA16 NC22 NC23 NC24 NC25 NC26 NC27 NC34 ND42 ND43 ND50 NE03 NE07 5C094 AA15 BA03 BA43 CA19 DA15 EA04 EA05 EA07

Claims (6)

    【特許請求の範囲】
  1. 【請求項1】 能動素子を含む表示用の駆動回路部が画
    素駆動素子と同一ベース基板上に形成され、前記ベース
    基板と、該ベース基板と所定間隔をおいて対向配設され
    た対向基板との間に液晶を挟持すると共に、前記ベース
    基板と、前記対向基板の対向電極とがコモン転移電極を
    介して電気的に接続されたドライバモノリシック方式の
    アクティブマトリクス型液晶表示装置において、駆動回
    路領域に絶縁膜を介して前記コモン転移電極を配置した
    液晶表示装置。
  2. 【請求項2】 能動素子を含む表示用の駆動回路部が画
    素駆動素子と同一ベース基板上に形成され、前記ベース
    基板と、該ベース基板と所定間隔をおいて対向配設され
    た対向基板との間に液晶を挟持すると共に、前記ベース
    基板と、前記対向基板の対向電極とがコモン転移電極を
    介して電気的に接続されたドライバモノリシック方式の
    アクティブマトリクス型液晶表示装置において、駆動回
    路領域であって、少なくとも所定の能動素子を含まない
    駆動回路領域に絶縁膜を介して前記コモン転移電極を配
    置した液晶表示装置。
  3. 【請求項3】 請求項1または2記載の液晶表示装置に
    おいて、前記少なくとも所定の能動素子を含まない駆動
    回路領域は、前記能動素子を含む所定駆動回路範囲毎に
    集積化することにより生じた前記所定駆動回路範囲間を
    連結する配線領域とする液晶表示装置。
  4. 【請求項4】 前記駆動回路部が、走査信号線を駆動す
    る走査ドライバと、データ信号線を駆動するデータドラ
    イバとを有し、これらの走査ドライバおよびデータドラ
    イバのうち少なくとも何れかの駆動回路部を構成する少
    なくとも1段のシフトレジスタ回路の配列ピッチを、前
    記シフトレジスタ回路1段当たりの出力により駆動され
    る走査信号線および/またはデータ信号線に接続される
    画素の配列ピッチよりも小さく構成し、2段以上の前記
    シフトレジスタ回路を含む所定駆動回路範囲毎に、所定
    範囲の駆動回路を構成する能動素子を集積配置して生じ
    た集積駆動回路間の配線領域上に、前記コモン転移電極
    を絶縁膜を介して配置した請求項3記載の液晶表示装
    置。
  5. 【請求項5】 前記所定の能動素子はサンプリング用ス
    イッチング素子である請求項1または2記載の液晶表示
    装置。
  6. 【請求項6】 前記コモン転移電極の形状が、前記駆動
    回路領域に亘って複数配設された矩形状または丸形状
    と、前記駆動回路領域に亘って配設された帯形状とのう
    ち少なくとも何れかの形状である請求項5記載の液晶表
    示装置。
JP2000183843A 2000-06-19 2000-06-19 液晶表示装置 Expired - Fee Related JP3948883B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2000183843A JP3948883B2 (ja) 2000-06-19 2000-06-19 液晶表示装置
TW090114746A TWI295404B (en) 2000-06-19 2001-06-18 Liquid crystal display device
US09/883,263 US6483495B2 (en) 2000-06-19 2001-06-19 Liquid crystal display device
CNB011233060A CN1164969C (zh) 2000-06-19 2001-06-19 包括驱动电路系统的液晶显示装置
KR10-2001-0034799A KR100418646B1 (ko) 2000-06-19 2001-06-19 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000183843A JP3948883B2 (ja) 2000-06-19 2000-06-19 液晶表示装置

Publications (2)

Publication Number Publication Date
JP2002006331A true JP2002006331A (ja) 2002-01-09
JP3948883B2 JP3948883B2 (ja) 2007-07-25

Family

ID=18684359

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000183843A Expired - Fee Related JP3948883B2 (ja) 2000-06-19 2000-06-19 液晶表示装置

Country Status (5)

Country Link
US (1) US6483495B2 (ja)
JP (1) JP3948883B2 (ja)
KR (1) KR100418646B1 (ja)
CN (1) CN1164969C (ja)
TW (1) TWI295404B (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007026446A1 (ja) * 2005-08-30 2007-03-08 Sharp Kabushiki Kaisha デバイス基板および液晶パネル
JP2010175700A (ja) * 2009-01-28 2010-08-12 Casio Computer Co Ltd 液晶表示装置
JP2010237564A (ja) * 2009-03-31 2010-10-21 Casio Computer Co Ltd 表示装置及びデータドライバの出力補正方法
WO2012115052A1 (ja) * 2011-02-25 2012-08-30 シャープ株式会社 表示パネル、および、該表示パネルを備えた表示装置、ならびに、該表示パネルを備えた電子機器
US9164334B2 (en) 2010-12-27 2015-10-20 Sharp Kabushiki Kaisha Display device and method of manufacturing same
US9651835B2 (en) 2013-01-11 2017-05-16 Sharp Kabushiki Kaisha Display panel

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100767365B1 (ko) * 2001-08-29 2007-10-17 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
JP3707472B2 (ja) * 2002-03-22 2005-10-19 セイコーエプソン株式会社 電気光学装置及び電子機器
JP2004054168A (ja) * 2002-07-24 2004-02-19 Hitachi Ltd 画像表示装置
KR101002934B1 (ko) * 2003-07-21 2010-12-21 삼성전자주식회사 액정표시장치
TW594177B (en) * 2003-07-23 2004-06-21 Hannstar Display Corp Liquid crystal display panel for eliminating flicker
US7675501B2 (en) * 2003-12-17 2010-03-09 Samsung Electronics Co., Ltd. Liquid crystal display apparatus with light sensor
JP3956959B2 (ja) * 2004-06-24 2007-08-08 セイコーエプソン株式会社 有機el装置及び電子機器
TWI354955B (en) * 2007-02-21 2011-12-21 Creator Technology Bv A flexible display and a method of producing a fle
KR101702901B1 (ko) * 2008-02-05 2017-02-06 다이나믹 마이크로시스템즈 세미컨덕터 이큅먼트 게엠베하 베어 스토커용 자동 취급 버퍼
CN101943811B (zh) * 2009-07-06 2012-07-04 胜华科技股份有限公司 平面显示器面板
TWI407227B (zh) * 2009-10-01 2013-09-01 Au Optronics Corp 具控制電路保護功能之平面顯示裝置
US20120200482A1 (en) * 2009-10-08 2012-08-09 Sharp Kabushiki Kaisha Liquid crystal display panel
TWI489185B (zh) * 2012-09-10 2015-06-21 Au Optronics Corp 顯示面板
KR101600243B1 (ko) * 2015-09-16 2016-03-08 주식회사 일신에프에이 상하접이식 풉용 버퍼장치

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0695185A (ja) 1992-09-11 1994-04-08 Sumitomo Electric Ind Ltd 有機非線形光学材料
JPH06110071A (ja) * 1992-09-30 1994-04-22 Nec Corp 液晶表示装置
US5592199A (en) * 1993-01-27 1997-01-07 Sharp Kabushiki Kaisha Assembly structure of a flat type device including a panel having electrode terminals disposed on a peripheral portion thereof and method for assembling the same
JPH06242457A (ja) 1993-02-19 1994-09-02 Hitachi Ltd 反射式液晶ディスプレイ
JP3407396B2 (ja) 1994-03-29 2003-05-19 カシオ計算機株式会社 液晶表示素子
US5668032A (en) * 1995-07-31 1997-09-16 Holmberg; Scott H. Active matrix ESD protection and testing scheme
US6025901A (en) * 1995-08-14 2000-02-15 Sharp Kabushiki Kaisha Liquid crystal display device and method for producing the same
JP2776348B2 (ja) 1995-11-29 1998-07-16 日本電気株式会社 液晶表示素子
KR19990009398A (ko) * 1997-07-09 1999-02-05 구자홍 액정표시장치의 데이터 인가부의 구조
JPH1186586A (ja) * 1997-09-03 1999-03-30 Furontetsuku:Kk シフトレジスタ装置および表示装置
JP3536639B2 (ja) 1998-01-09 2004-06-14 セイコーエプソン株式会社 電気光学装置及び電子機器
US6339247B1 (en) * 1999-01-20 2002-01-15 Citizen Watch Co., Ltd. Structure for mounting a semiconductor device on a liquid crystal display, and semiconductor device
JP2000275607A (ja) 1999-03-19 2000-10-06 Advanced Display Inc 液晶表示装置
KR100391843B1 (ko) * 2001-03-26 2003-07-16 엘지.필립스 엘시디 주식회사 액정 표시 장치의 실장 방법 및 그 구조

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007026446A1 (ja) * 2005-08-30 2007-03-08 Sharp Kabushiki Kaisha デバイス基板および液晶パネル
JPWO2007026446A1 (ja) * 2005-08-30 2009-03-05 シャープ株式会社 デバイス基板および液晶パネル
JP2010175700A (ja) * 2009-01-28 2010-08-12 Casio Computer Co Ltd 液晶表示装置
JP2010237564A (ja) * 2009-03-31 2010-10-21 Casio Computer Co Ltd 表示装置及びデータドライバの出力補正方法
US9164334B2 (en) 2010-12-27 2015-10-20 Sharp Kabushiki Kaisha Display device and method of manufacturing same
US9507231B2 (en) 2010-12-27 2016-11-29 Sharp Kabushiki Kaisha Display device
WO2012115052A1 (ja) * 2011-02-25 2012-08-30 シャープ株式会社 表示パネル、および、該表示パネルを備えた表示装置、ならびに、該表示パネルを備えた電子機器
US9651835B2 (en) 2013-01-11 2017-05-16 Sharp Kabushiki Kaisha Display panel

Also Published As

Publication number Publication date
TWI295404B (en) 2008-04-01
US20010055010A1 (en) 2001-12-27
KR20010113562A (ko) 2001-12-28
JP3948883B2 (ja) 2007-07-25
US6483495B2 (en) 2002-11-19
KR100418646B1 (ko) 2004-02-11
CN1331465A (zh) 2002-01-16
CN1164969C (zh) 2004-09-01

Similar Documents

Publication Publication Date Title
US10861924B2 (en) Display panel and display device with notch
JP3948883B2 (ja) 液晶表示装置
US5870075A (en) LCD display with divided pixel electrodes connected separately with respective transistors in one pixel and method of driving which uses detection of movement in video
US8310427B2 (en) Liquid crystal display having common voltage regenerator and driving method thereof
US6982690B2 (en) Display apparatus with a driving circuit in which every three adjacent pixels are coupled to the same data line
JP3291249B2 (ja) アクティブマトリクス型液晶表示装置およびそれに用いる基板
US7626670B2 (en) TFT array panel with improved connection to test lines and with the addition of auxiliary test lines commonly connected to each other through respective conductive layers which connect test lines to respective gate or data lines
JP4988378B2 (ja) 液晶表示装置
JP2001051303A (ja) 液晶表示装置及びその製造方法
US8797252B2 (en) Liquid crystal display apparatus and method for generating a driver signal based on resistance ratios
WO2007135893A1 (ja) 表示装置
US20130107153A1 (en) Thin film transistor array structure and liquid crystal panel using the same
KR100531388B1 (ko) 표시 장치
US10847109B2 (en) Active matrix substrate and display panel
JP2003271067A (ja) 電気光学装置の製造方法、電気光学装置、および電子機器
JP2001281626A (ja) 液晶表示装置
JP4024604B2 (ja) 液晶表示装置
JPH04360127A (ja) 液晶表示装置
JP3771982B2 (ja) 表示用半導体装置
JP2001051254A (ja) 液晶表示装置
US6670936B1 (en) Liquid crystal display
US20050030464A1 (en) LCD display of slim frame structure
JP3251391B2 (ja) 画像表示装置
JP2001119032A (ja) アクティブマトリクス型表示装置
JP2004538511A (ja) アクティブマトリクス表示装置

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20040423

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040520

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20040610

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20040806

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070207

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070316

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070417

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100427

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110427

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120427

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120427

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130427

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130427

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees