KR20010091078A - 평판 디스플레이 구동 장치 - Google Patents

평판 디스플레이 구동 장치 Download PDF

Info

Publication number
KR20010091078A
KR20010091078A KR1020000012416A KR20000012416A KR20010091078A KR 20010091078 A KR20010091078 A KR 20010091078A KR 1020000012416 A KR1020000012416 A KR 1020000012416A KR 20000012416 A KR20000012416 A KR 20000012416A KR 20010091078 A KR20010091078 A KR 20010091078A
Authority
KR
South Korea
Prior art keywords
signal
gate
output
source
drive integrated
Prior art date
Application number
KR1020000012416A
Other languages
English (en)
Inventor
김종선
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1020000012416A priority Critical patent/KR20010091078A/ko
Priority to TW089114229A priority patent/TW526457B/zh
Priority to JP2001061229A priority patent/JP4743363B2/ja
Priority to US09/804,063 priority patent/US6441562B1/en
Publication of KR20010091078A publication Critical patent/KR20010091078A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Abstract

게이트 신호와 소스 신호가 왜곡되는 것을 방지하여 고화질을 제공하기 위한 평판 디스플레이 구동 장치에 관한 것으로서, 게이트와 소스에 대한 메인(Main)과 서브(Sub) 드라이브 집적회로를 대칭 구성하여 메인 드라이브 집적회로에서 출력되는 데이터 신호의 왜곡을 서브 드라이브 집적회로에서 피드백하여 보상하도록 구성된다. 따라서, 평판 디스플레이 장치가 고화질과 대화면에 적용될수록 왜곡 방지효과가 커지는 이점이 있다.

Description

평판 디스플레이 구동 장치{apparatus for driving a flat panel display}
본 발명은 평판 디스플레이 구동 장치에 관한 것으로서, 더욱 상세하게는 게이트와 소스에 대한 메인(Main)과 서브(Sub) 드라이브 집적회로를 대칭 구성하여 메인 드라이브 집적회로에서 출력되는 데이터 신호의 왜곡을 서브 드라이브 집적회로에서 피드백하여 보상함으로써 큰 면적을 갖는 화면에서 발생되는 화질 열화를 방지하는 평판 디스플레이 구동 장치에 관한 것이다.
최근 화면이 평면으로 구성되는 평판 디스플레이 장치가 개발되고, 이의 구동을 위한 다양한 기술이 개발되고 있다. 특히, 액정표시장치는 휴대용 컴퓨터 또는 텔레비젼과 같은 분야에 적용된 바 있다.
일반적으로, 평판 디스플레이 장치의 구동을 위한 구동 신호는 음극선관 구동 방법과는 다르게 화소의 밝기에 비례 또는 반비례하는 전압 또는 전류로 공급되며, 이러한 구동 신호는 패널을 전기적 및 광학적으로 변화시키는 역할을 하며, 화면이 디스플레이되는 패널의 주변 회로가 구동 신호의 패널 인가를 적절히 조절한다.
상술한 평판 타입의 패널에 화면을 구동하는 신호를 고르게 전달하는 것이 평판 디스플레이 장치에서 해결해야할 중요한 요소로 인식되고 있으며, 그에 따라서 패널의 설계나 공정상의 구성 물질의 선정이 예상되는 문제점을 고려하여 이루어진다.
그러나, 실제 상술한 설계나 구성 물질의 선정이 최적화되어 이루어지더라도 패널이 대화면으로 구현될수록 현실적 한계에 의하여 정확한 화상을 얻지 못하는 문제점을 가지며, 이러한 문제점은 평판 디스플레이 장치를 대화면으로 구현하는데 있어서 가장 큰 장애가 된다.
상술한 현실적 장애를 극복하기 위하여 패널에 설계되는 배선의 저항을 가능한 한 낮게 하고, 부유 용량성 부하를 최소화하며, 주변 회로의 부하를 줄이는 방법이 제시될 수 있다.
그러나, 상술한 방법은 배선 금속 재료 및 합금의 특성과 공정 상의 한계로 배선 저항을 현실적으로 원하는 수준만큼 저하시키는 것이 어렵고, 신규 배선 재료의 개발 역시 그에 수반되는 공정 기술 개발과 설비의 필요성이 따라야 하는 문제점이 있으며, 화소의 구조도 구조적인 필요 조건과 설계 및 공정의 한계성으로 인하여 부유 용량의 크기를 어느 한계 이하로 줄일 수 없다.
따라서, 현재 대화면으로 갈수록 심각해지는 화질의 열화를 방지하기 위한 기술의 대두가 절실히 필요하며, 이에 대한 대책 마련이 시급한 실정이다.
본 발명의 목적은 패널에 인가되는 소스 신호와 게이트 신호를 피드백하여 보상함으로써 정상적인 신호에 근접된 신호로써 패널을 구동시킴으로써 대화면에서 고화질을 구현함에 있다.
본 발명의 다른 목적은 소스 신호와 게이트 신호를 패널에 인가하는 메인 구동 드라이브 집적회로와 패널에 인가된 구동신호를 피드백하는 서브 구동 드라이브 집적회로를 게이트와 소스측에 각각 구성하여 구동신호를 보상함에 있다.
도 1은 본 발명에 따른 평판 디스플레이 구동 장치의 바람직한 실시예를 나타내는 블록도
도 2는 본 발명에 따른 실시예의 구현을 위한 상세 회로도
도 3은 도 2의 동작을 설명하기 위한 파형도
도 4는 데이터 신호의 충전 상태를 설명하기 위한 파형도
본 발명에 따른 평판 디스플레이 구동 장치는 구동 데이터와 구동 제어신호 및 구동 전원으로써 데이터, 복수의 계조전압, 게이트 온/오프 전압, 소스 컨트롤 신호 및 게이트 컨트롤 신호를 포함하는 복수의 신호를 출력하는 신호처리 수단, 상기 신호처리 수단에서 출력되는 상기 데이터, 상기 복수의 계조전압 및 상기 소스 컨트롤 신호로써 소스 신호를 생성하여 출력하는 메인 소스 드라이브 집적회로들, 상기 신호처리수단에서 출력되는 상기 게이트 온/오프 전압 및 게이트 컨트롤 신호로써 게이트 신호를 생성하여 출력하는 메인 게이트 드라이브 집적회로들, 복수 개의 화소들이 행과 열을 갖도록 구성되고, 상기 화소들은 상기 소스 신호와 게이트 신호가 인가되어서 동작됨으로써 소정 화면을 디스플레이하는 액정패널, 상기화소들의 열 방향으로 대칭된 위치에 구성되고, 각 열의 최종 위치에서 출력되는 소스 신호로써 소스 신호의 왜곡량을 검출하여 상기 소스 신호의 왜곡량에 대한 제 1 보상 신호를 해당 열에 피드백하는 소스 피드백 수단, 상기 화소들의 행 방향으로 대칭된 위치에 구성되고, 각 행의 최종 위치에서 출력되는 게이트 신호로써 게이트 신호의 왜곡량을 검출하여 상기 게이트 신호의 왜곡량에 대한 제 2 보상 신호를 해당 행에 피드백하는 게이트 피드백 수단을 구비한다.
여기에서, 상기 소스 피드백 수단과 게이트 피드백 수단은 각각 화소들의 행과 열 별로 대응되는 기본 단위 요소가 복수개 포함되는 복수 개의 서브 소스 드라이브 집적회로들 또는 복수 개의 게이트 드라이브 집적회로들로 구성된다.
그리고, 상기 기본 단위 요소는 행 또는 열의 최종 화소로부터 출력되는 신호가 입력되고 상기 제 1 또는 제 2 보상 신호가 인가되어 상기 액정패널의 해당 행 또는 열에 역인가하는 혼합기, 상기 혼합기의 출력을 미분하는 미분기, 상기 미분기의 출력과 상기 혼합기의 출력을 가산하는 가산기 및 상기 가산기의 출력 레벨을 보상하여 상기 제 1 또는 제 2 보상신호로써 상기 혼합기에 인가하는 증폭기를 구비함이 바람직하다.
여기에 상기 가산기의 출력과 상기 혼합기의 출력을 비교하여 그 차에 해당하는 신호를 출력하는 감산기와 상기 감산기의 출력으로써 상기 미분기와 가산기의 출력을 조절하는 복수의 게인 조절신호를 출력하는 게인 조절부를 더 구비하여, 상기 미분기, 가산기 및 증폭기로 이루어지는 피드백 루프에서 발생되는 발진을 억제함이 바람직하다.
이하, 본 발명에 따른 평판 디스플레이 구동 장치의 바람직한 실시예에 대하여 첨부 도면을 참조하여 상세히 설명한다.
본 발명은 패널 구동을 위한 구동 신호를 출력하는 메인 드라이브 집적회로들과 왜곡된 구동신호를 피드백으로 보상하는 서브 드라이브 집적회로가 소스 측과 게이트 측에 각각 대칭 구성된다.
실시예는 액정패널을 구동하는 액정표시장치에 적용하여 실시되며, 구체적으로 도 1을 참조하면, 구동 전원으로써 각 부품의 동작에 필요한 정전압들을 생성하여 타이밍 컨트롤러(12)와 계조 발생부(14) 및 게이트 온/오프 전압 발생부(16)로 출력하는 전원부(10)가 구성된다.
타이밍 컨트롤러(12)는 구동 데이터와 구동 제어신호로써 R, G, B에 해당하는 복수의 데이터 'D'와 소스 컨트롤 신호 'SC'를 생성하여 그 타이밍을 조절한 후 메인 소스 드라이브 집적회로들(18a, 18b …18m)로 인가하도록 구성되며, 이와 병행하여 게이트 컨트롤 신호 'SG'를 생성하여 소스 쪽과 타이밍이 조절된 상태로 메인 게이트 드라이브 집적회로들(20a, 20b …20n)로 인가하도록 구성된다.
그리고, 계조 발생부(14)는 데이터 'D'의 값에 대응되는 수의 계조전압을 발생시켜서 각 메인 소스 드라이브 집적회로들(18a, 18b …18m)로 인가하도록 구성되며, 게이트 온/오프 전압 발생부(16)는 게이트 턴온 전압과 게이트 턴오프 전압을 각 메인 게이트 드라이브 집적 회로들(20a, 20b …20n)로 인가하도록 구성된다.
그리고, 각 메인 소스 드라이브 집적회로들(18a, 18b …18m)은 입력되는 데이터 'D'와 소스 컨트롤 신호 'SC'로써 출력할 계조 전압 'GV'를 결정하여 액정 패널(26)에 소스 신호로써 출력하도록 구성되며, 각 메인 게이트 드라이브 집적회로들(20a, 20b …20n)은 입력되는 게이트 컨트롤 신호 'SG'와 게이트 온/오프 전압 'GC'으로써 액정 패널(26)의 해당 화소를 턴온/턴오프시키기 위한 게이트 신호를 출력하도록 구성된다.
액정 패널(26)은 메인 소스 드라이브 집적회로들(18a, 18b … 18m)과 메인 게이트 드라이브 집적회로들(20a, 20b …20n)들로부터 인가되는 소스 신호와 게이트 신호로써 소정 화면을 표현한다.
그리고, 액정 패널(26)에는 메인 소스 드라이브 집적회로들(18a, 18b … 18m)과 메인 게이트 드라이브 집적회로들(20a, 20b …20n)들에 대응되는 위치에 서브 소스 드라이브 집적회로들(22a, 22b …22m)과 서브 게이트 드라이브 집적회로들(24a, 24b …24n)이 연결된다.
메인 소스 드라이브 집적회로들(18a, 18b …18m)과 서브 소스 드라이브 집적회로들(22a, 22b …22m)은 동일한 수로 구성되며, 메인 소스 드라이브 집적회로들(18a, 18b …18m)과 서브 소스 드라이브 집적회로들(22a, 22b …22m)의 각 포트는 액정 패널(26) 상의 동일 소스 라인에 연결되면서 일대일로 대응되는 구성을 갖는다. 이와 동일하게 메인 게이트 드라이브 집적회로들(20a, 20b …20n)과 서브 게이트 드라이브 집적회로들(24a, 24b …24n)은 동일한 수로 구성되며, 메인 게이트 드라이브 집적회로들(20a, 20b …20n)과 서브 게이트 드라이브 집적회로들(24a, 24b …24n)의 각 포트는 액정 패널(26) 상의 동일 게이트 라인에 연결되면서 일대일로 대응되는 구성을 갖는다.
상술한 바와 같이 구성되는 메인 소스 드라이브 집적회로들(18a, 18b …18m)과 서브 소스 드라이브 집적회로들(22a, 22b …22m)간의 상세한 구성은 도 2와 같으며, 메인 게이트 드라이브 집적회로들(20a, 20b …20n)과 서브 게이트 드라이브 집적회로들(24a, 24b …24n) 간의 구성도 도 2와 동일한 구성을 갖는다.
이에 대하여 도 2를 참조하여 구체적으로 설명하며, 설명의 편의를 위하여 이하, 메인 소스 드라이브 집적회로들은 부호 '18'로 통칭하며, 서브 소스 드라이브 집적회로들은 부호 22로 통칭한다.
액정패널(26)의 행과 열을 갖는 매트릭스 형태로 구성되는 내부 화소들(26a, 26b …)은 등가적으로 저항과 캐패시터 성분을 가지며 도 2의 액정패널(26)은 등가 회로로 표시되었으며, 화소들(26a, 26b, 26c)는 동일 소스 라인에 형성되는 화소를 나타낸다.
그리고, 서브 소스 드라이브 집적회로(22)는 액정패널(26)의 출력이 인가되는 혼합기(242) 그리고 혼합기(242)의 출력이 인가되는 미분기(244)와 가산기(246)와 감산기(248)를 구비하며, 가산기(246)는 미분기(244)의 출력이 혼합기(242)의 출력과 같이 입력되도록 구성되고, 감산기(248)는 가산기(246)의 출력과 혼합기(242)의 출력이 같이 입력되도록 구성된다. 그리고, 감산기(248)는 출력을 게인 조절부(252)로 인가하도록 구성되며, 게인 조절부(252)는 입력된 바로써 게인을 조절하기 위한 제 1 및 제 2 게인 조절 신호를 미분기(244)와 가산기(246)에 각각 인가하도록 구성된다. 한편, 가산기(246)는 출력을 증폭기(250)에서 증폭한 후 혼합기(242)로 인가하도록 구성된다.
상술한 바와 같이 본 발명에 따른 실시예의 작용 및 효과를 상세히 설명한다.
먼저, 액정패널(26)에 화면이 형성되는 것을 설명한다.
화상 공급원(예를 들면, 휴대용 컴퓨터의 본체)으로부터 입력되는 구동 데이터와 구동 제어신호가 타이밍 컨트롤러(12)에 입력된다. 구동 데이터는 화면을 형성하기 위한 R, G, B 데이터를 포함하며, 구동 제어신호에는 수직 동기 신호와 수평 동기신호 및 데이터 인에이블 신호 등을 포함한다.
타이밍 컨트롤러(12)는 구동 데이터와 구동 제어신호로써 R, G, B에 해당하는 데이터 'D'와 소스 컨트롤 신호 SC를 메인 소스 드라이브 집적회로들(18a, 18b …18m)에 인가하며, 계조발생부(14)도 메인 소스 드라이브 집적회로들(18a, 18b …18m)에 계조전압들을 공급한다.
그러면, 메인 소스 드라이브 집적회로들(18a, 18b …18m)은 소스 신호를 하나의 수평 주기단위로 메인 게이트 드라이브 집적회로들(20a, 20b …20n)에서 출력되는 게이트 신호의 턴온 구간에 맞게 타이밍이 조절되어 출력된다.
그리고, 타이밍 컨트롤러(12)는 게이트 컨트롤 신호 'SG'를 각 메인 게이트 드라이브 집적회로들(20a, 20b …20n)에 입력하고, 게이트 온/오프 전압 발생기(16)도 게이트 온/오프 전압을 각 메인 게이트 드라이브 집적회로들(20a, 20b …20n)에 입력한다. 그러면, 각 메인 게이트 드라이브 집적회로들(20a, 20b …20n)은 액정패널(26)에 순차적으로 라인 별로 게이트 신호를 출력한다.
그러면, 액정패널(26)은 각 게이트 라인 단위로 화소를 이루는 박막트랜지스터의 게이트에 턴온 신호가 인가되면 박막 트랜지스터의 소스로 인가되는 소스신호가 액정으로 인가되어서 해당 화소가 충전된다. 상술한 화소의 충전은 열 단위로 순차적으로 스캔되면서 이루어지고, 한 프레임의 화면이 형성되면 다음 프레임의 화면 형성을 위한 소스 신호와 게이트 신호의 인가가 이루어진다.
이때 메인 소스 드라이브 집적회로로부터 멀어질수록 소스 신호는 화소의 저항과 캐패시터 성분에 의한 지연현상이 발생되며, 메인 게이트 드라이브 집적회로로부터 멀어질수록 게이트 신호도 화소의 저항과 캐패시터 성분에 의한 지연현상이 발생된다.
즉, 소스 드라이브 집적회로(18)에서 초기 A위치에서 출력되는 소스 신호는 도 3의 (a)와 같은 이상적인 파형 형상을 유지하나, 동일 소스 라인에 연결되는 화소 별로 지연이 발생되어서 최종적으로 마지막 화소에 인가된 후 B위치에서 검출되는 소스 신호는 도 3의 (b)와 같이 파형이 지연되어서 왜곡된 형상을 갖는다.
상술한 바와 같은 소스 신호의 변형은 화소의 불충분한 충전을 야기시키며, 그 결과 원하는 밝기의 화면을 얻기 어렵다.
이를 위하여 서브 드라이브 집적회로(22)는 역으로 그에 대한 보상 신호를 해당 소스 라인을 따라서 각 화소 별로 인가한다.
구체적인 피드백에 의한 보상 방법에 대하여 설명한다. 참고로 미분기(244)의 출력 위치 'C'의 출력 파형은 도 3의 (c)와 같으며, 가산기(246)의 출력 위치 'D'의 출력 파형은 도 3의 (d)와 같고, 감산기(248)의 출력 위치 'E'의 출력 파형은 도 3의 (e)와 같다.
액정패널(26)의 마지막 화소(26c)에 인가된 후 소스 신호는 혼합기(242)를 통하여 미분기(244)로 입력되어서 미분되며, 미분기(244)는 입력된 신호를 미분하여 도 3의 (c)와 같은 파형을 갖는 신호를 가산기(246)로 출력한다.
미분기(244)는 왜곡된 파형으로부터 보상할 파형을 구하기 위하여 구성된 것이며, 그에 따라서 출력되는 도 3의 (c) 파형은 왜곡된 파형의 손실된 양만큼의 전류를 보상하기 위한 것이다.
결국, 왜곡된 소스 신호인 도 3의 (b)에 왜곡된 양을 보상하기 위한 만큼의 신호가 도 3의 (c)가산기(246)에서 가산되고, 그 결과 가산기(246)는 'A'위치에서 인가되는 파형의 형상에 근접한 파형을 도 3의 (d)와 같이 생성하여 출력하며, 도 3의 (d) 파형은 증폭기(250)에서 액정패널(26)에 인가하기 위한 레벨로 조정된 후 혼합기(242)에 인가된다.
그러면, 액정패널(26)에는 도 3의 (d) 파형이 서브 드라이브 집적회로(22)로부터 메인 드라이브 집적회로(18)로 인가되므로, 각 화소 별로 왜곡된 신호가 보상되어서, 동일한 라인의 화소별로 인가되는 소스 신호가 거의 동일한 레벨로 보상될 수 있다.
상술한 바와 같이 본 발명에 따른 실시예는 신호의 왜곡을 미분기(244)와 가산기(246) 및 증폭기(250)를 포함하는 피드백 루프로써 보상한다.
피드백 루프를 통하여 반복되어 소스 신호에 대한 보상이 이루어지면, 도 4의 파형에 도시된 바와 같이 소스 신호는 화살표 방향으로 파형이 복원되어서 인가된다.
그리고, 미분기(244)와 가산기(246)의 출력은 피드백 루프를 통한 보상 신호의 발진을 고려하여 게인이 조정되어야 한다. 이를 위하여 감산기(248)와 게인조절부(252)가 구성된다.
피드백의 조절을 위한 동작을 설명한다.
감산기(248)는 가산기(246)의 출력과 혼합기(242)의 출력을 비교하여 그 차에 해당하는 신호를 도 3의 (e)와 같이 구한다. 게인 조절부(252)는 감산기(248)로부터 입력되는 신호의 전류값에 비례한 제 1 및 제 2 게인 제어신호를 출력하며, 그에 따라서 미분기(244)와 가산기(246)의 출력 레벨이 조절된다.
그러므로, 피드백에 의한 발진 현상은 감산기(248)과 게인 조절부(252)의 작용에 의하여 억제되며, 서브 소스 드라이브 집적회로(22)는 왜곡된 소스 신호로써 보상신호를 발생하여 역 방향으로 인가하며, 결국 액정패널(26)의 화소는 정상적인 파형의 소스 신호가 인가된다.
액정 패널(26)에 인가되는 소스 신호가 정상적으로 인가되므로 액정의 충전량이 원래 표현하고자 하는 계조에 대응되는 밝기에 비례하게되며, 그에 따라서 화면 전체가 정상적으로 디스플레이된다.
도 2의 서브 소스 드라이브 집적회로(22) 내부에는 설명의 편의성을 위해서 하나의 소스 라인에 대응되는 기본 단위 요소로써 혼합기, 미분기, 감산기, 가산기, 증폭기 및 게인 조절부가 개시되었으나, 실제 적용을 위해서는 서브 소스 드라이브 집적회로(22)의 내부에는 상술한 기본 단위 요소가 소스 라인의 수에 대응되게 구성될 수 있다.
그리고, 도 2에서는 메인 소스 드라이브 집적회로(18)와 서브 소스 드라이브 집적회로(22) 간의 피드백 관계가 설명되었으나, 메인 게이트 드라이브 집적회로와 서브 게이트 드라이브 집적회로 간의 피드백 관계도 동일하게 설명될 수 있으며, 이때 서브 게이트 드라이브 집적회로의 상세 구성도 도 2의 서브 소스 드라이브 집적회로의 구성과 동일하게 구성될 수 있고, 이에 대한 구체적인 회로의 예시는 생략한다.
결국, 소스 신호와 게이트 신호가 액정 패널의 저항 및 캐패시턴스 특성에 의한 왜곡이 피드백에 의하여 보상되므로 액정 패널은 원하는 화면을 정확히 구현할 수 있다.
특히, 본 발명에 따른 실시예가 대화면에 적용될 수록 더 큰 효과를 발휘할 수 있음은 당연히 예측될 수 있다.
본 발명에 의하면 대화면으로 갈수록 발생되는 평판 디스플레이 장치의 신호 왜곡에 의한 화질 열화를 소스 신호와 게이트 신호의 피드백으로 보상함으로써 고화질을 얻을 수 있는 효과가 있으며, 고화질과 대화면에 적용될 수록 왜곡 방지효과가 커지는 이점이 있다.

Claims (7)

  1. 구동 데이터와 구동 제어신호 및 구동 전원으로써 데이터, 복수의 계조전압, 게이트 온/오프 전압, 소스 컨트롤 신호 및 게이트 컨트롤 신호를 포함하는 복수의 신호를 출력하는 신호처리 수단;
    상기 신호처리 수단에서 출력되는 상기 데이터, 상기 복수의 계조전압 및 상기 소스 컨트롤 신호로써 소스 신호를 생성하여 출력하는 메인 소스 드라이브 집적회로들;
    상기 신호처리수단에서 출력되는 상기 게이트 온/오프 전압 및 게이트 컨트롤 신호로써 게이트 신호를 생성하여 출력하는 메인 게이트 드라이브 집적회로들;
    복수 개의 화소들이 행과 열을 갖도록 구성되고, 상기 화소들은 상기 소스 신호와 게이트 신호가 인가되어서 동작됨으로써 소정 화면을 디스플레이하는 액정패널;
    상기 화소들의 열 방향으로 대칭된 위치에 구성되고, 각 열의 최종 위치에서 출력되는 소스 신호로써 소스 신호의 왜곡량을 검출하여 상기 소스 신호의 왜곡량에 대한 제 1 보상 신호를 해당 열에 피드백하는 소스 피드백 수단;
    상기 화소들의 행 방향으로 대칭된 위치에 구성되고, 각 행의 최종 위치에서 출력되는 게이트 신호로써 게이트 신호의 왜곡량을 검출하여 상기 게이트 신호의 왜곡량에 대한 제 2 보상 신호를 해당 행에 피드백하는 게이트 피드백 수단을 구비함을 특징으로 하는 평판 디스플레이 구동 장치.
  2. 제 1 항에 있어서,
    상기 소스 피드백 수단은 화소들의 열 별로 대응되는 제 1 기본 단위 요소가 복수개 포함되는 복수 개의 서브 소스 드라이브 집적회로들로 구성되며,
    상기 제 1 기본 단위 요소는,
    대응되는 열의 최종 화소로부터 출력되는 소스 신호가 입력되고 상기 제 1 보상 신호가 인가되어 상기 액정패널의 해당 열에 역인가하는 제 1 혼합기;
    상기 제 1 혼합기의 출력을 미분하는 제 1 미분기;
    상기 제 1 미분기의 출력과 상기 제 1 혼합기의 출력을 가산하는 제 1 가산기; 및
    상기 제 1 가산기의 출력 레벨을 보상하여 상기 제 1 보상신호로써 상기 제 1 혼합기에 인가하는 제 1 증폭기;를 구비함을 특징으로 하는 평판 디스플레이 구동 장치.
  3. 제 2 항에 있어서,
    상기 제 1 가산기의 출력과 상기 제 1 혼합기의 출력을 비교하여 그 차에 해당하는 신호를 출력하는 제 1 감산기; 및
    상기 제 1 감산기의 출력으로써 상기 제 1 미분기와 제 1 가산기의 출력을 조절하는 제 1 및 제 2 게인 조절신호를 출력하는 제 1 게인 조절부를 더 구비하여,
    상기 제 1 미분기, 제 1 가산기 및 제 1 증폭기로 이루어지는 제 1 피드백 루프에서 발생되는 발진을 억제함을 특징으로 하는 평판 디스플레이 구동 장치.
  4. 제 2 항 또는 제 3 항에 있어서, 상기 서브 소스 드라이브 집적회로는 대응되는 열의 수가 상기 메인 소스 드라이브 집적회로에 대응되는 열의 수와 동일하게 구성됨을 특징으로 하는 평판 디스플레이 구동 장치.
  5. 제 1 항에 있어서,
    상기 게이트 피드백 수단은 화소들의 행 별로 대응되는 제 2 기본 단위 요소가 복수개 포함되는 복수 개의 서브 게이트 드라이브 집적회로들로 구성되며,
    상기 제 2 기본 단위 요소는,
    대응되는 행의 최종 화소로부터 출력되는 게이트 신호가 입력되고 상기 제 2 보상 신호가 인가되어 상기 액정패널의 해당 행에 역인가하는 제 2 혼합기;
    상기 제 2 혼합기의 출력을 미분하는 제 2 미분기;
    상기 제 2 미분기의 출력과 상기 제 2 혼합기의 출력을 가산하는 제 2 가산기; 및
    상기 제 2 가산기의 출력 레벨을 보상하여 상기 제 2 보상신호로써 상기 제 2 혼합기에 인가하는 제 2 증폭기;를 구비함을 특징으로 하는 평판 디스플레이 구동 장치.
  6. 제 5 항에 있어서,
    상기 제 2 가산기의 출력과 상기 제 2 혼합기의 출력을 비교하여 그 차에 해당하는 신호를 출력하는 제 2 감산기; 및
    상기 제 2 감산기의 출력으로써 상기 제 2 미분기와 제 2 가산기의 출력을 조절하는 제 3 및 제 4 게인 조절신호를 출력하는 제 2 게인 조절부를 더 구비하여,
    상기 제 2 미분기, 제 2 가산기 및 제 2 증폭기로 이루어지는 제 2 피드백 루프에서 발생되는 발진을 억제함을 특징으로 하는 평판 디스플레이 구동 장치.
  7. 제 5 항 또는 제 6 항에 있어서, 상기 서브 게이트 드라이브 집적회로는 대응되는 행의 수가 상기 메인 게이트 드라이브 집적회로에 대응되는 행의 수와 동일하게 구성됨을 특징으로 하는 평판 디스플레이 구동 장치.
KR1020000012416A 2000-03-13 2000-03-13 평판 디스플레이 구동 장치 KR20010091078A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020000012416A KR20010091078A (ko) 2000-03-13 2000-03-13 평판 디스플레이 구동 장치
TW089114229A TW526457B (en) 2000-03-13 2000-07-17 Driving apparatus of flat panel display
JP2001061229A JP4743363B2 (ja) 2000-03-13 2001-03-06 平板ディスプレイ駆動装置
US09/804,063 US6441562B1 (en) 2000-03-13 2001-03-13 Driving apparatus of a flat panel display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000012416A KR20010091078A (ko) 2000-03-13 2000-03-13 평판 디스플레이 구동 장치

Publications (1)

Publication Number Publication Date
KR20010091078A true KR20010091078A (ko) 2001-10-23

Family

ID=19654506

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000012416A KR20010091078A (ko) 2000-03-13 2000-03-13 평판 디스플레이 구동 장치

Country Status (4)

Country Link
US (1) US6441562B1 (ko)
JP (1) JP4743363B2 (ko)
KR (1) KR20010091078A (ko)
TW (1) TW526457B (ko)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100909055B1 (ko) * 2003-06-09 2009-07-23 엘지디스플레이 주식회사 액정표시장치의 구동 회로
KR101013988B1 (ko) * 2004-06-28 2011-02-14 엘지디스플레이 주식회사 공통전압 보상회로 및 이를 이용한 액정표시장치
US8125476B2 (en) 2007-01-26 2012-02-28 Samsung Electronics Co., Ltd. Electronic device including display device, and driving method thereof
US8395603B2 (en) 2007-01-26 2013-03-12 Samsung Display Co., Ltd Electronic device including display device and driving method thereof
CN103700331A (zh) * 2012-09-27 2014-04-02 元太科技工业股份有限公司 平面显示器及其临界电压感测电路与方法

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4612947B2 (ja) * 2000-09-29 2011-01-12 日立プラズマディスプレイ株式会社 容量性負荷駆動回路およびそれを用いたプラズマディスプレイ装置
US7245297B2 (en) * 2004-05-22 2007-07-17 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
JP4517837B2 (ja) * 2004-12-06 2010-08-04 セイコーエプソン株式会社 電気光学装置の駆動回路、電気光学装置および電子機器
CN101263544B (zh) * 2005-09-16 2011-11-02 夏普株式会社 液晶显示装置
JP2009145874A (ja) * 2007-12-11 2009-07-02 Lg Display Co Ltd 液晶表示装置
TW201237831A (en) * 2011-03-11 2012-09-16 Raydium Semiconductor Corp Liquid crystal display driver and display device having the same
US8704816B2 (en) * 2011-12-07 2014-04-22 Shenzhen China Star Optoelectronics Technology Co., Ltd. Control circuit for adjusting an initial value of a driving voltage being transferred to a liquid crystal panel
KR102087186B1 (ko) * 2014-01-07 2020-03-11 삼성전자주식회사 증폭기 오프셋 보상 기능을 갖는 소스 구동 회로 및 이를 포함하는 디스플레이 장치
KR20160020041A (ko) 2014-08-12 2016-02-23 삼성디스플레이 주식회사 표시장치
US10366666B2 (en) * 2015-06-10 2019-07-30 Samsung Electronics Co., Ltd. Display apparatus and method for controlling the same
CN105139824B (zh) * 2015-10-16 2018-02-06 重庆京东方光电科技有限公司 栅极驱动器及其配置系统和调节配置方法
CN105427828A (zh) * 2016-01-08 2016-03-23 京东方科技集团股份有限公司 显示面板驱动电路、显示面板驱动方法和显示装置
KR102584648B1 (ko) * 2016-07-11 2023-10-06 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
CN108022546B (zh) * 2018-01-24 2022-11-15 合肥京东方显示技术有限公司 信号补偿方法、装置及系统、源极驱动芯片、存储介质

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5598180A (en) * 1992-03-05 1997-01-28 Kabushiki Kaisha Toshiba Active matrix type display apparatus
US5900856A (en) * 1992-03-05 1999-05-04 Seiko Epson Corporation Matrix display apparatus, matrix display control apparatus, and matrix display drive apparatus
JPH06180564A (ja) * 1992-05-14 1994-06-28 Toshiba Corp 液晶表示装置
JP3219640B2 (ja) * 1994-06-06 2001-10-15 キヤノン株式会社 ディスプレイ装置
JPH0933892A (ja) * 1995-07-20 1997-02-07 Hitachi Ltd 液晶表示装置
JPH11153779A (ja) * 1997-11-20 1999-06-08 Denso Corp マトリクス型液晶表示装置
FR2805650B1 (fr) * 2000-02-25 2005-08-05 Thomson Lcd Procede de compensation d'un circuit capacitif perturbe et application aux ecrans de visualisation matriciels

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100909055B1 (ko) * 2003-06-09 2009-07-23 엘지디스플레이 주식회사 액정표시장치의 구동 회로
KR101013988B1 (ko) * 2004-06-28 2011-02-14 엘지디스플레이 주식회사 공통전압 보상회로 및 이를 이용한 액정표시장치
US8125476B2 (en) 2007-01-26 2012-02-28 Samsung Electronics Co., Ltd. Electronic device including display device, and driving method thereof
US8395603B2 (en) 2007-01-26 2013-03-12 Samsung Display Co., Ltd Electronic device including display device and driving method thereof
CN103700331A (zh) * 2012-09-27 2014-04-02 元太科技工业股份有限公司 平面显示器及其临界电压感测电路与方法
US9275569B2 (en) 2012-09-27 2016-03-01 E Ink Holdings Inc. Flat panel display, threshold voltage sensing circuit, and method for sensing threshold voltage
CN103700331B (zh) * 2012-09-27 2016-03-23 元太科技工业股份有限公司 平面显示器及其临界电压感测电路与方法

Also Published As

Publication number Publication date
JP2001296845A (ja) 2001-10-26
TW526457B (en) 2003-04-01
JP4743363B2 (ja) 2011-08-10
US20020047557A1 (en) 2002-04-25
US6441562B1 (en) 2002-08-27

Similar Documents

Publication Publication Date Title
US10373579B2 (en) Flat display apparatus and control circuit and method for controlling the same
KR20010091078A (ko) 평판 디스플레이 구동 장치
US6222516B1 (en) Active matrix liquid crystal display and method of driving the same
US9646560B2 (en) Liquid crystal display device for improving crosstalk characteristics
CN109491158B (zh) 一种显示面板及显示装置
EP2993663B1 (en) Liquid crystal display device
CN109377960B (zh) 公共电压调节电路及公共电压调节方法
KR100239092B1 (ko) 액정표시장치의 구동방법
US9076402B2 (en) Liquid crystal display device
CN107680546B (zh) 补偿延迟电路及显示装置
JPH08263024A (ja) ビデオ信号供給装置
US9978326B2 (en) Liquid crystal display device and driving method thereof
US7355575B1 (en) Matrix panel display apparatus and driving method therefor wherein auxiliary signals are applied to non-selected picture elements
KR100347065B1 (ko) 액정표시장치의 구동 시스템 및 액정 패널 구동 방법
KR100965822B1 (ko) 액정 표시 장치 및 그의 구동 방법
KR102298315B1 (ko) 액정표시장치
CN115223513A (zh) 液晶显示面板及其补偿方法
KR100767373B1 (ko) 액정 표시 장치의 구동 장치
KR20180013152A (ko) 표시장치
JP3261271B2 (ja) マトリックス型液晶表示パネルの駆動回路
KR102122533B1 (ko) 액정표시장치
CN113614819B (zh) 显示装置
KR20030068632A (ko) 게이트 구동 전압 발생 회로 및 이를 이용한 액정 표시 장치
JPH085989A (ja) 液晶マトリクス表示装置とその駆動方法
KR19990062458A (ko) 박막트랜지스터 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E801 Decision on dismissal of amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20070118

Effective date: 20071030