KR19990006002A - 반도체 소자의 도전층 제조방법 - Google Patents
반도체 소자의 도전층 제조방법 Download PDFInfo
- Publication number
- KR19990006002A KR19990006002A KR1019970030224A KR19970030224A KR19990006002A KR 19990006002 A KR19990006002 A KR 19990006002A KR 1019970030224 A KR1019970030224 A KR 1019970030224A KR 19970030224 A KR19970030224 A KR 19970030224A KR 19990006002 A KR19990006002 A KR 19990006002A
- Authority
- KR
- South Korea
- Prior art keywords
- conductive layer
- film
- contact
- semiconductor device
- insulating
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 39
- 238000000034 method Methods 0.000 title claims abstract description 32
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 17
- 239000000758 substrate Substances 0.000 claims abstract description 20
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 16
- 125000006850 spacer group Chemical group 0.000 claims abstract description 16
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims abstract description 12
- 239000010936 titanium Substances 0.000 claims abstract description 12
- 229910052719 titanium Inorganic materials 0.000 claims abstract description 12
- 229920005591 polysilicon Polymers 0.000 claims abstract description 10
- 238000005530 etching Methods 0.000 claims abstract description 9
- 238000010438 heat treatment Methods 0.000 claims abstract description 8
- 229910021332 silicide Inorganic materials 0.000 claims abstract description 8
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims abstract description 8
- 229910052723 transition metal Inorganic materials 0.000 claims description 14
- 150000003624 transition metals Chemical class 0.000 claims description 14
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 8
- 229910017052 cobalt Inorganic materials 0.000 claims description 4
- 239000010941 cobalt Substances 0.000 claims description 4
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 claims description 4
- 229910052759 nickel Inorganic materials 0.000 claims description 4
- 239000010410 layer Substances 0.000 description 29
- 238000010586 diagram Methods 0.000 description 4
- 238000001039 wet etching Methods 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 3
- 239000011247 coating layer Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 239000011888 foil Substances 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- CPLXHLVBOLITMK-UHFFFAOYSA-N magnesium oxide Inorganic materials [Mg]=O CPLXHLVBOLITMK-UHFFFAOYSA-N 0.000 description 1
- 239000000395 magnesium oxide Substances 0.000 description 1
- AXZKOIWUVFPNLO-UHFFFAOYSA-N magnesium;oxygen(2-) Chemical compound [O-2].[Mg+2] AXZKOIWUVFPNLO-UHFFFAOYSA-N 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/665—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using self aligned silicidation, i.e. salicide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
- H01L21/28017—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
- H01L21/28026—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
- H01L21/28035—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities
- H01L21/28044—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities the conductor comprising at least another non-silicon conductive layer
- H01L21/28052—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities the conductor comprising at least another non-silicon conductive layer the conductor comprising a silicide layer formed by the silicidation reaction of silicon with a metal layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76829—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
- H01L21/76831—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Chemical & Material Sciences (AREA)
- Ceramic Engineering (AREA)
- Electrodes Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
본 발명은 반도체 소자의 도전층 제조방법에 관한 것으로,반도체 기판 또는 다결정실리콘막 상부의 미세콘택 부위에 자기정렬실리사이드를 이용하여 도전층을 형성함으로써 미세 콘택부위에 형성된 도전층으로 인하여 콘택과 접촉되는 반도체기판 또는 다결정실리콘막 사이의 콘택저항을 개선하여 소자의 전기적 특성을 향상시키는 기술에 관한 것이다.
이를 위한 본 발명은 반도체 기판 하부의 콘택으로 예정된 부위에 정선을 형성하고 그 상부에 절연막을 형성한 다음, 콘택용 식각마스크로 상기 정션부위가 노출될때 까지 식각하여 절연막패턴을 구비하는 콘택홀을 형성하고 상기 절연막패턴측벽에 절연스페이서를 형성한 후, 전표면에 타이타늄막을 형성하고 열처리공정을 실시하여 상기 정션부위와, 스페이서, 타이타늄막이 상호 접촉되는 부위에 도전층을 형성한 다음, 전면 식각공정으로 상기 타이타늄막을 제거하는 반도체 소자의 도전층 제조방법을 제공한다.
Description
본 발명은 반도체 소자의 도전층 제조방법에 관한 것으로, 특히 반도체 기판 또는 다결정실리콘막 상부의 미세콘택 부위에 자기정렬실리사이드를 이용하여 도전층을 형성함으로써 콘택저항을 개선하여 소자의 전기적 특성을 향상시키는 기술에 관한 것이다.
일반적으로, 반도체 소자에서 상하의 도전배선을 연결하는 콘택홀을 자체의 크기와 주변 배선과의 간격이 감소되고, 콘택홀의 지름과 깊이의 비인 에스팩트비(aspect ratio)는 증가한다.
따라서, 다층의 도전배선을 구비하는 고집적 반도체소자에서는 콘택을 형성하기 위하여 제조공정에서의 마스크들간의 정확하고 엄격한 정렬이 요구되어 공정 여유도가 감소된다.
상기 콘택홀은 간격 유지를 위하여 마스크 정렬시의 오배열 여유(misalignment tolerance),노광 공정시의 렌즈 왜곡(lens distortion),마스크 제작 및 사진식각 공정시의 임계크기 변화(critical dimension variation), 마스크간의 정합(registration)등과 같은 요인들을 고려하여 마스크를 형성한다.
또한, 콘택홀 형성시 리소그래피(Lithography) 공정의 한계를 극복하기 위하여 자기 정렬 콘택홀(self-align contact; 이하 SAC라 칭함) 형성 기술이 개발되었다.
도 1a 내지 도 1c 는 종래 기술에 따른 반도체 소자의 도전층 제조공정도이다.
먼처, 반도체 기판(1) 하부의 콘택으로 예정된 소정 부위에 정션(3)을 형성한 다음, 전표면에 일정 두께의 절연막(5)을 형성한다.(도 1a 참조)
다음, 콘택용 식각마스크로 상기 정션(3)부위가 노출될때 까지 식각하여 절연막(5)패턴을 구비하는 콘택홀(7)을 형성한다.(도 1b 참조)
그 다음, 사익 절연막(5)패턴 상부에 산화마그이 재질의 절연박(9)을 형성한다. (도 1c 참조)
다음, 상기 절연막(9)을 전면식각하여 상기 절연막(9)패턴 측벽에 절연 스페이서(11)를 형성한다. (도 1d 참조)
상기와 같은 졸애 기술에 따르면, 미세 콘택홀 매립 방법에 있어 후속 공정에서 예를들어 스퍼터링(sputtering)으로 도전층의 A1막을 증착시 절연막의 두께로 인한 단차비가 증가하거나 콘택홀 크기가 작아짐에 따라 점차 콘택홀 매립이 어려워지며, 콘택홀 또는 비아 콘택홀의 콘택저항 상승과 배선 신뢰도가 저하되는 문제점이 있다.
이에, 본 발명은 상기한 문제점을 해결하기 위한 것으로 반도체 기판 또는 다결정실리콘막 상부의 미세콘택 부위에 자기정령실리사이드를 이용하여 도전층을 형성함으로써 콘택내부에 형성된 도전층으로 인하여 콘택과 접촉되는 반도체 기판 또는 다결정실리콘막 사이의 콘택저항을 개선하여 소자의 전기적 특성을 향상시키는 반도체 소자의 도정층 제저방법을 제공하는데 그 목적이 있다.
도 1a 내지 도 1d 는 종래기술에 따른 반도체 소자의 도전층 제조공정도
도 2a 내지 도 2c는 본 발명의 일실시예에 따른 반도체 소자의 도전층 제조공정도
* 도면의 주요부분에 대한 부호의 설명
1,20,40 : 반도체 기판, 3,22 : 정션, 5,24,9,44 : 절연 스페이서, 30 : 타이타늄막, 32,50 : 도전층, 42 : 다결정실리콘막
상기 목적을 달성하기 위해 본 발명의 일실시예에 따른 반도체 소자의 도전층 제조방법은
반도체 기판 상부에 절연막패턴을 구비하는 콘택홀을 형성하는 공정과, 상기 절연막패턴 측벽에 절연 스페이서를 형성하는 공정과, 상기 구조의 전표면에 전이금속막을 형성하는 공정과, 열처리공정을 실시하여 상기 반도체 기판과 절연 스페이서가 상호 접촉되는 부위에 도전층을 형성하는 공정과,
전면 식각 공정으로 상기 전이금속막을 제거하는 공정을 포함하는 것을 특징으로 한다.
또한, 본 발명의 다른 실시예에 따른 반도체 소자의 도전층 제조방법은 반도체 기판 상부에 다결정실리콘막 형성하는 공정과, 상기 다결정실리콘막 상부에 절연막패턴을 구비하는 콘택홀을 형성하는 공정,
상기 절연막 패턴 측벽에 절연 스페이서를 형성하는 공정과, 상기 구조의 전표면에 전이금속막을 형성하는 공정과,
열처리공정을 실시하여 상기 다결정실리콘막과 절연 스페이서가 상호 접촉되는 부위에 도전층을 형성하는 공정과,
전면 식각공정으로 상기 전이금속막을 제거하는 공정을 포함하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 반도체 소자의 도전층 제조방법에 대하여 상세히 설명을 하기로 한다.
도 2a 내지 도 2c 는 본 발명에 따른 반도체 소자의 도전층 제조공정도이다.
먼저, 반도체 기판(20) 하부의 콘택으로 예정된 소정 부위에 정션(22)을 형성한 다음, 전표면에 일정 두께의 절연막(24)을 형성한다.
다음, 콘택용 식각마스크로 상기 정션(22)부위가 노출될때 가지 식각하여 절연막(24)패턴을 구비하는 콘택홀(26)을 형성한다.
그 다음, 상기 절연막(24)패턴 상부에 산화막 재질의 절연막을 형성한 다음, 전면식각하여 상기 절연막(24)패턴 측벽에 절연 스페이서(28)를 형성한다.
다음, 상기 구조의 전표면에 전이금속막으로 타이타늄막(3)을 형성한다. (도 2a 참조)
그 다음, 상기 구조의 전표면에 800 ~ 900Å 에서 열처리공정을 실시하여 상기 전셩(22)부위와, 절연 스페이서(28), 타이타늄막(30)이 상호 접촉되는 부위에 도전층(32)으로 타이실리사이드막을 형성한다.
이 때, 상기 도전층(32)은 전이금속으로 타이실리사이드막, 코발트막, 니켈막중에 하나로 형성된다.
여기서, 상기 콘택 부위에 형성된 도전층(32)의 비저항이 낮으므로 콘택과 반도체 기판(20) 사이의 전도도를 향상시킨다. (도 2b 참조)
다음, 상기 타이타늄막(30)을 전면 습식식각공정으로 제거한다.
이 때, 상기 전면 습식식각 공정을 실시하여도 상기 도전층(32)은 제거되지 않는다. (도 2c 참조)
도 3 은 본 발명의 다른 실시예에 따른 반도체 소자의 도전층 공정단면도이다.
먼저, 반도체 기판(40) 상부에 콘택부분으로 예정된 부위에 도전층으로 일정 두께의 다결정실리콘막(42)과 산화막 재질의 절연막(44)을 순차적으로 형성한다.
다음, 콘택 마스크를 이용하여 상기 구조의 전표면에 산화막 재질의 절연막을 형성한 다음, 상기 절연막(44)패턴 측벽에 절연 스페이서(48)을 형성한다.
다음, 상기 구조의 전표면에 전이금속막으로 타이타늄막(도시 않됨)을 형성한다.
그 다음, 상기 구조의 전표면에 열처리공정을 싱시하여 상기 다결정실리콘막(42)과, 절연 스페이서(48), 타이타늄막이 상호 접촉되는 부위에 도전층(50)으로 타이실리사이드막을 형성한다.
이 때, 상기 도전층(50)은 전이금속으로 타이실리사이드막과, 코발트막, 니켈막중에 하나로 형성된다.
여기서, 상기 콘택 부위에 형성된 도전층(50)의 비저항이 낮으므로 콘택과 반도체 기판(4) 사이의 전도도를 향상시킨다.
다음, 상기 타이타늄막을 전면 습식식각공정으로 제거한다.
이 때, 전면 습식식각 공정을 실시하하도 상기 도전층(50)은 제거되지 않는다. (도 3 참조)
상기한 바와 같이 본 발명에 따르면, 반도체 기판 또는 다결정실리콘막 상부의 미세콘택 부위에 자기정렬실리사이드를 이용하여 도전층을 형성함으로써 콘택내부에 형성된 도전층으로 인하여 콘택과 접촉되는 반도체 기판 또는 다결정실리콘막사이의 콘택저항을 개선하여 소자의 전기적 특성 및 신뢰도를 향상시키는 이점이 있다.
Claims (9)
- 반도체 기판 상부에 절연막패턴을 구비하는 콘택홀을 형성하는 공정과,상기 절연막을 패턴 측벽에 절연 스페이서를 형성하는 공정과,상기 구조의 전표면에 전이금속막을 형성하는 공정과,열처리공정을 실시하여 상기 반도체 기판과 절연 스페이서 상호 접촉되는 부위에 도전층을 형성하는 공정과,전면 식각공정으로 상기 전이금속막을 제거하는 공정을 포함하는 것을 특징으로 하는 반도체 소자의 도전층 제조방법.
- 제 1 항에 있어서, 상기 열처리 공정은 800 ~ 900℃ 에서 실시하는 것을 특징으로 하는 반도체 소자의 도전층 제조방법.
- 제 1 항에 있어서, 상기 도전층은 자기정렬실리사이드를 이용하여 형성된 것을 특징으로 하는 반도체 소자의 도전층 제조 방법.
- 제 1 항에 있어서, 상기 도전층은 전이금속막으로 형성된 것을 특징으로 하는 반도체 소자의 도전층 제조방법.
- 제 1 항 또는 제 4 항에 있어서, 상기 도전층은 타이타늄막과, 타이실리사이드막, 코발트막, 니켈막 중의 어느 하나로 형성된 것을 특징으로 하는 반도체 소자의 도전층 제조방법.
- 반도체 기판 상부에 다결정실리콘막 형성하는 공정과,상기 다결정실리콘막 상부에 절연막패턴을 구비하는 콘택홀을 형성하는 공정과,상기 절연막패턴 측벽에 절연 스페이서를 형성하는 공정과,상기구조의 전표면에 전이금속막을 형성하는 공정과,열처리공정을 실시하여 상기 다결정실리콘막과 절연 스페이서가 상호 접촉되는 부위에 도전층을 형성하는 공정과,전면 식각공정으로 상기 전이금속막을 제거하는 공정을 포함하는 것을 특징으로 하는 반도체 소자의 도전층 제조 방법.
- 제 6 항에 있어서, 상기 도전층은 자기정렬실리사이드를 이용하여 형성된 것을 특징으로 하는 반도체 소자의 도전층 제조방법.
- 제 6 항에 있어서, 상기 도전층은 전이금속막으로 형성된 것을 특징으로 하는 반도체 소자의 도전층 제조방법.
- 제 6 항 또는 제 8항 있어서, 상기 도전층은 타이타늄막과, 타이실리사이드막, 코발트막, 니켈막 중의 어느 하나로 형성된 것을 특징으로 하는 반도체 소자의 도전층 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970030224A KR100268803B1 (ko) | 1997-06-30 | 1997-06-30 | 반도체 소자의 도전층 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970030224A KR100268803B1 (ko) | 1997-06-30 | 1997-06-30 | 반도체 소자의 도전층 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990006002A true KR19990006002A (ko) | 1999-01-25 |
KR100268803B1 KR100268803B1 (ko) | 2000-10-16 |
Family
ID=19512983
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970030224A KR100268803B1 (ko) | 1997-06-30 | 1997-06-30 | 반도체 소자의 도전층 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100268803B1 (ko) |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR960004087B1 (ko) * | 1992-12-30 | 1996-03-26 | 현대전자산업주식회사 | 자기 정렬된 실리사이드에 의한 콘택트홀 형성 방법 |
KR970007818B1 (en) * | 1993-10-12 | 1997-05-17 | Hyundai Electronics Ind | Forming method of titanium silicide contact in the semiconductor device |
JP3280803B2 (ja) * | 1994-08-18 | 2002-05-13 | 沖電気工業株式会社 | 半導体装置及びその製造方法 |
-
1997
- 1997-06-30 KR KR1019970030224A patent/KR100268803B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100268803B1 (ko) | 2000-10-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920004541B1 (ko) | 반도체 소자에서 식각베리어층을 사용한 콘택홀 형성방법 | |
KR20020002058A (ko) | 반도체 소자의 미세 패턴 형성방법 및 이를 이용한 게이트전극 형성방법 | |
KR100261684B1 (ko) | 반도체 소자의 제조방법 | |
KR19990006002A (ko) | 반도체 소자의 도전층 제조방법 | |
KR100284071B1 (ko) | 반도체소자의 콘택 제조방법 | |
KR960016236B1 (ko) | 반도체 장치의 자기 정렬형 콘택 제조방법 | |
KR0182176B1 (ko) | 반도체 소자의 접촉부 제조 공정 | |
KR100277905B1 (ko) | 반도체 메모리 소자의 제조 방법 | |
KR100191710B1 (ko) | 반도체 소자의 금속 배선 방법 | |
KR100281276B1 (ko) | 미세콘택 형성방법 | |
KR100365746B1 (ko) | 콘택저항개선을위한반도체소자제조방법 | |
KR100365748B1 (ko) | 반도체소자의콘택형성방법 | |
KR100224778B1 (ko) | 반도체 소자의 제조방법 | |
KR100310542B1 (ko) | 반도체소자의 제조방법 | |
KR0140726B1 (ko) | 반도체 소자의 제조방법 | |
KR100342394B1 (ko) | 반도체 소자의 제조 방법 | |
KR100329750B1 (ko) | 반도체소자제조방법 | |
KR0140729B1 (ko) | 미세콘택 형성방법 | |
KR0147716B1 (ko) | 자기정렬콘택 형성방법 | |
KR100257753B1 (ko) | 반도체 장치의 콘택 패드 형성방법 | |
KR100258368B1 (ko) | 반도체 소자의 콘택 형성방법 | |
KR950013791B1 (ko) | 매립 형태의 콘택 위에 게이트전극 형성방법 | |
JPH0481323B2 (ko) | ||
KR19990005977A (ko) | 반도체 소자의 콘택 제조방법 | |
KR19990055799A (ko) | 반도체 소자의 콘택 형성방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20090624 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |