KR19980061863A - 인터럽트 요구 신호 발생장치 - Google Patents

인터럽트 요구 신호 발생장치 Download PDF

Info

Publication number
KR19980061863A
KR19980061863A KR1019960081240A KR19960081240A KR19980061863A KR 19980061863 A KR19980061863 A KR 19980061863A KR 1019960081240 A KR1019960081240 A KR 1019960081240A KR 19960081240 A KR19960081240 A KR 19960081240A KR 19980061863 A KR19980061863 A KR 19980061863A
Authority
KR
South Korea
Prior art keywords
signal
state
interrupt request
request signal
state change
Prior art date
Application number
KR1019960081240A
Other languages
English (en)
Other versions
KR100229429B1 (ko
Inventor
권환우
Original Assignee
유기범
대우통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유기범, 대우통신 주식회사 filed Critical 유기범
Priority to KR1019960081240A priority Critical patent/KR100229429B1/ko
Publication of KR19980061863A publication Critical patent/KR19980061863A/ko
Application granted granted Critical
Publication of KR100229429B1 publication Critical patent/KR100229429B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • H04Q1/20Testing circuits or apparatus; Circuits or apparatus for detecting, indicating, or signalling faults or troubles
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • H04Q1/30Signalling arrangements; Manipulation of signalling currents

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Bus Control (AREA)

Abstract

본 발명은 시스템의 각 구성기기에 대한 여러가지 장애 발생 여부를 체크하여 인터럽트 수행을 위한 인터럽트 요구 신호를 발생하는 장치에 관한 것으로서, 이를 위하여 본 발명은 다수의 장애 소스에 대한 상태 신호를 클럭에 동기하여 비교한 후 상태 변화에 상응하는 상태 변화신호를 기설정된 클럭의 주기동안 발생하는 상태 감지부, 상태 감지부로부터 상태 변화신호를 제공받아 반전된 클럭에 동기하여 인터럽트 요구신호를 발생하는 신호 발생부를 포함한다.

Description

인터럽트 요구 신호 발생장치
본 발명은 인터럽트(interrupt) 발생 요구 장치에 관한 것으로서, 더욱 상세하게는 구성기기의 상태에 변화가 있을 때마다 장애 발생에 대한 인터럽트 요구 신호 발생장치에 관한 것이다.
일반적으로 장애 소스(source) 수집 장치나 자신이 관리하는 보드들의 이탈 신호를 수집하여 프로세서로 제공하는 경우에 대부분 소프트 웨어의 로드(load)를 감소시키고, 각각의 보드들을 실시간으로 감시하기 위해 장애 소스들을 이용하여 인터럽트 신호를 발생하므로서 각 구성기기의 동작을 제어하게 되는데, 이때 감시 소스의 상태 변화가 있을 경우 프로세서가 인터럽트 신호를 발생하기 위해서는 인터럽트 요구 신호를 발생해 프로세서에 제공하는 인터럽트 요구 신호 발생장치가 필요하게 된다.
도 1은 종래 기술에 따른 인터럽트 요구 신호 발생장치에 대한 일 예를 도시한 도면으로서, 도시 생략된 시스템 장착부에 장착된 각각의 보드 1과 보드 2의 이탈에 대한 신호를 제공받아 NOR 게이트(gate)(5)의 연산 결과에 따라 인터럽트 요구 신호를 출력하도록 구성한다.
그리고 도 2는 도 1에 도시된 종래 기술에 따른 인터럽트 요구 신호 발생장치의 일 예로부터 발생되는 신호파형을 도시한 도면으로서 도 1과 도 2를 참조하여 설명하면 다음과 같다.
보드 1이 도시 생략된 시스템의 장착부에서 이탈하므로서 보드 1에 대한 이탈 신호(도 2a)가 발생하면, NOR 게이트(5)의 출력, 즉 인터럽트 요구 신호(도 2c)는 'LOW'가 되어 하강에지 P1에 의한 인터럽트 요구 신호가 발생하게 되고, 이 후 보드 1이 이탈 상태에서 장착 상태로 복귀되면 하강에지 없이 상승에지 P2만 감지되어 인터럽트 요구 신호가 발생하지 않으므로 프로세서가 계속해서 인터럽트 요구 신호를 감지해야만 하는 문제점이 있다.
그리고, 보드 1이 다시 시스템 장착부로부터 이탈하여 하강에지 P3에서 인터럽트 요구 신호가 발생한 상태에서 보드 2 또한 시스템의 장착부로부터 이탈하게 되어 도 2a에 도시되 이탈신호가 발생하게 되면 보드 1에 대한 인터럽트 요구 신호가 이미 발생하였기 때문에 인터럽트 요구 신호에 변화가 생기지 않게 된다.
따라서, 도시 생략된 시스템내의 프로세서는 보드 2가 시스템 장착부로부터 이탈한 사실을 인식하지 못하고 최초의 보드 이탈에 대한 인터럽트만을 발생하는 문제점이 있다.
따라서, 본 발명은 상술한 종래 기술의 문제점을 해결하기 위한 것으로, 각 보드의 이탈은 물론 복구되는 시점에서도 인터럽트 요구 신호를 발생하여 프로세서가 인터럽트 요구 신호를 감시하기 위해 수행하는 소프트 웨어의 로드를 생략할 수 있으며, 두 이상의 구성기기로부터 에러가 발생하더라도 그에 따른 인터럽트 요구 신호를 발생할 수 있는 인터럽트 요구 신호 발생장치를 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위하여 본 발명은, 다수의 장애 소스에 대한 상태 신호를 클럭에 동기하여 비교한 후 상태 변화에 상응하는 상태 변화신호를 기설정된 클럭의 주기동안 발생하는 상태 감지부, 상태 감지부로부터 상태 변화신호를 제공받아 반전된 클럭에 동기하여 인터럽트 요구 신호를 발생하는 신호 발생부를 포함한 인터럽트 요구 신호 발생장치를 제공한다.
도 1은 종래 기술에 따른 인터럽트 요구 신호 발생장치에 대한 일 예를 도시한 도면.
도 2는 도 1에 도시된 종래 기술에 따른 인터럽트 요구 신호 발생장치의 일예로부터 발생되는 신호파형을 도시한 도면.
도 3은 본 발명의 바람직한 실시예에 따른 인터럽트 요구 신호 발생장치의 블록구성도.
도 4는 본 발명의 바람직한 실시예에 따른 인터럽트 요구 신호 발생장치에서 상태 감지부의 구성을 도시한 회로도.
도 5는 본 발명의 바람직한 실시예에 따른 인터럽트 요구 신호 발생장치의 입·출력 파형을 도시한 도면.
도 6은 본 발명의 또 다른 실시예에 따른 인터럽트 요구 신호 발생장치의 입·출력 파형을 도시한 도면.
*도면의 주요부분에 대한 부호의 설명*
10 : 상태 감지부20 : 신호 발생부
본 발명의 상기 및 기타 목적과 여러 가지 장점은 첨부된 도면을 참조하여 하기에 기술되는 본 발명의 바람직한 실시예로부터 더욱 명확하게 될 것이다.
이하 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 대하여 상세하게 설명한다.
도 3은 본 발명의 바람직한 실시예에 따른 인터럽트 요구 신호 발생장치의 블록구성도로서, 인버터(7)와 상태 감지부(10) 및 신호 발생부(20)를 포함한다.
상태 감지부(10)는 다수의 보드(1~n)를 감시하여 각 보드의 상태 변화가 발생할 때마다 클럭(CLK)에 동기되어 라인(L3)상에 상태 변화신호를 출력하게 되고, 신호 발생부(20)는 상태 감지부(10)로부터 제공된 상태 변화신호가 입력되면 클럭(CLK)의 한 주기 동안 하강에지에 의한 'LOW'레벨의 인터럽트 요구 신호를 라인(L5)을 통하여 도시 생략된 프로세서에 제공하게 된다.
도 4는 본 발명의 바람직한 살시예에 따른 인터럽트 요구 신호 발생장치에서 상태 감지부(10)의 상세 구성을 도시한 회로도로서, D 플립플롭(11, 12, 13, 14), XOR 게이트(15, 16), NOR 게이트(17)를 포함한다.
동도면에 도시된 바와 같이 보드 1과 보드 2의 이탈 신호는 2단으로 구성된 D 플립플롭에 제공되어 클럭의 상승에지에서 래치(latch)되며 제 1 D 플립플롭(11)과 제 2 플립플롭(12)의 출력 Q1과 Q2는 제 1 XOR 게이트(15)에 의해 그 값이 서로 다를 경우 클럭의 1주기 동안 'LOW'레벨의 상태 변화신호를 발생한다.
즉, 보드 1이나 보드 2의 상태가 HIGH → LOW나 LOW → HIGH로 변화되면 상태 감지부(10)로부터 발생된 상태 변화신호가 클럭의 1주기 동안 'LOW'로 유지된다.
한편, 신호 발생부(20)는 상태 감지부(10)의 NOR 게이트(17)로부터 반전된 신호를 제공받아 인터럽트 요구 신호를 발생하게 되는데, 도 5는 본 발명의 바람직한 실시예에 따른 인터럽트 요구 신호 발생장치의 상태 감지부(20)에서 입·출력 신호에 대한 파형을 도시한 도면으로서 동도면을 참조하여 인터럽트 신호 요구 장치의 동작을 설명하면 다음과 같다.
각각의 보드(1~n)가 정상적으로 장착된 상태에서 클럭(도 5a)에 동기되어 각 보드의 상태변화를 감시하는 상태 감지부(10)에 보드 1에 대한 이탈 신호(도 5b)가 상태 감지부(10)의 제 1 D 플립플롭(11)에 입력되면, 동 도면에 도시된 바와 같이 제 1 D 플립플롭(11)은 클럭의 상승에지에서 'HIGH'레벨의 신호(도 5c)를 제 2 D 플립플롭(12)과 제 1 XOR 게이트(15)의 입력단자로 출력하게 되고 제 2 D 플립플롭(12)은 클럭(도 5a)의 1 주기 후에 'HIGH'레벨의 신호(도 5d)를 제 1 XOR 게이트(15)의 또 다른 입력단자로 출력하게 된다.
그리고, 제 1 XOR 게이트(15)는 제 1 D 플립플롭(11)과 제 2 D 플립플롭(12)로부터 입력된 신호를 비교한다.
동도면에 도시된 바와 같이 입력된 두 신호가 다른 경우 클럭(도 5a)의 1주기 동안 'LOW'레벨의 신호를 출력하여 신호 발생부(20)에 상태 변화신호를 제공하게 되며, 신호 발생부(20)는 상태 감지부(10)로부터 상태 변화신호를 제공받은 후 인버터(7)를 통하여 반전된 클럭에 의거하여 클럭(도 5a)의 하강에지에서 'LOW'레벨의 인터럽트 요구 신호(도 5f)를 발생한다.
따라서, 도시 생략된 시스템의 프로세서는 신호 발생부(20)의 인터럽트 요구 신호에 응답하여 인터럽트 신호를 발생하게 된다.
그리고, 상태 감지부(10)는 'LOW'레벨의 상태 변화신호를 클럭의 1 주기 동안만 발생하므로 1 주기 후에는 다시 'HIGH'레벨의 정상적인 상태 변화신호(도 5e)를 출력하게 되고, 상태 감지부(10)는 보드 1이 이탈된 시점에 대한 상태 변화신호(T1)와 복구되는 시점에 대한 상태 변화신호(T2)를 발생하여 신호 발생부(20)에 제공하므로서 보드의 이탈은 물론 복구되는 시점에 대해서도 인터럽트 처리를 하게 된다.
마찬가지로, 각각의 보드 2 내지 보드 n의 경우에 있어서도 보드 1에 대한 처리동작과 동일한 과정이 수행된다.
한편, 상태 감지부(10)로부터 발생한 'LOW'레벨의 상태 변화신호에 따라 신호 발생부(20)가 인터럽트 요구 신호를 출력하는 시간을 클럭의 2 주기 동안으로 설정한 본 발명의 또 다른 실시예를 도 6을 참조하여 설명하면 다음과 같다.
상태 감지부(10)로부터 'LOW'레벨의 상태 변화신호(도 6b)가 입력되면 신호 발생부(20)는 클럭의 2 주기 동안 인터럽트 요구 신호(도 6c)를 발생하므로서 도시 생략된 프로세서는 인터럽트 신호를 발생하게 되는데, 도 6d에 도시된 바와 같이 인터럽트 요구 신호(도 6c)가 입력된 클럭의 처음 1 주기는 인터럽트 신호를 발생하고 다음 1 주기 동안은 대기 상태를 유지하도록 하여 2 주기 동안의 인터럽트 신호를 출력할 수 있다.
따라서, 신호 발생부(20)가 인터럽트 요구 신호를 발생하는 주기를 조정하므로서 인터럽트 발생시 원하는 시간만큼의 인터럽트 신호를 출력할 수 있게 된다.
상술한 본 발명의 실시예에서는 시스템내에 장착된 각 보드의 착탈에 따라 인터럽트 신호를 발생하는 경우에 대해 설명하였지만, 이러한 인터럽트 요구 신호 발생장치는 보드의 착탈은 물론 각 장애 소스들에 대한 장애 발생 여부도 동일한 과정을 거쳐 인터럽트 요구 신호를 나타낼 수가 있다.
이상 설명한 바와 같이 본 발명에 따르면, 시스템 내에서 장애 발생 뿐만 아니라 복구되는 경우에도 인터럽트 처리가 가능하므로서 소프트 웨어의 로드(load)없이 실시간으로 장애 소스의 상태 관리가 가능한 효과가 있으며, 여러 개의 장애 소스를 한 개의 인터럽트 발생장치가 관리할 수 있는 효과가 있다.

Claims (2)

  1. 다수의 장애 소스를 수집하거나 시스템내의 각 보드들의 착탈등을 감시하여 상태 변화에 따른 인터럽트 발생을 위한 인터럽트 요구 신호 발생장치에 있어서,
    상기 다수의 장애 소스에 대한 각각의 상태 신호를 클럭에 동기하여 비교한 후 상기 상태 변화에 상응하는 상태 변화신호를 기설정된 클럭의 주기동안 발생하는 상태 감지부,
    상기 상태 감지부로부터 상기 상태 변화신호를 제공받아 반전된 상기 클럭에 동기하여 인터럽트 요구신호를 발생하는 신호 발생부를 포함한 인터럽트 요구 신호 발생장치.
  2. 제1항에 있어서,
    상기 상태 감지부는 상기 상태 신호를 수신하는 제 1 D 플립플롭;
    상기 제 1 D 플립플롭의 출력신호를 수신하는 제 2 D 플립플롭;
    상기 제 1 및 제 2 D 플립플롭의 출력 신호를 XOR 게이트로 비교하여 각각의 제 1 및 제 2 플립플롭의 출력이 다른 경우 기설정된 클럭의 주기동안 'LOW'레벨로써 상기 상태 변화신호를 발생하는 것을 특징으로 하는 인터럽트 요구 신호 발생장치.
KR1019960081240A 1996-12-31 1996-12-31 인터럽트 요구 신호 발생장치 KR100229429B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960081240A KR100229429B1 (ko) 1996-12-31 1996-12-31 인터럽트 요구 신호 발생장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960081240A KR100229429B1 (ko) 1996-12-31 1996-12-31 인터럽트 요구 신호 발생장치

Publications (2)

Publication Number Publication Date
KR19980061863A true KR19980061863A (ko) 1998-10-07
KR100229429B1 KR100229429B1 (ko) 1999-11-01

Family

ID=19493875

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960081240A KR100229429B1 (ko) 1996-12-31 1996-12-31 인터럽트 요구 신호 발생장치

Country Status (1)

Country Link
KR (1) KR100229429B1 (ko)

Also Published As

Publication number Publication date
KR100229429B1 (ko) 1999-11-01

Similar Documents

Publication Publication Date Title
US4538273A (en) Dual input watchdog timer
US6545508B2 (en) Detection of clock signal period abnormalities
KR20010013491A (ko) 다수결(多數決)용 하드웨어 설계와, 다수결의 테스트 및유지관리
CN116054798B (zh) 一种多电压域上下电复位中时序亚稳态消除方法及装置
US5619509A (en) Apparatus and methods for testing transmission equipment and a self-test method
US6804793B2 (en) Manipulating an integrated circuit clock in response to early detection of an operation known to trigger an internal disturbance
KR20030024619A (ko) 클록 감시 장치
JP4819707B2 (ja) 冗長演算システムよび演算部
KR100229429B1 (ko) 인터럽트 요구 신호 발생장치
CN110795289B (zh) 一种多时钟自动切换方法
KR100186220B1 (ko) 하드웨어 모듈내의 보드 탈/실장 감시회로_
CN115877917B (zh) 信号处理系统
KR100208295B1 (ko) 클럭 감시장치
KR100291097B1 (ko) 이중화 구조를 갖는 프로세서보드에 있어서 리얼타임클럭관련장애검출장치
KR100221496B1 (ko) 동기상태 감시회로
KR960012981B1 (ko) 전송시스템의 장애 발생/해제 실시간 처리회로
JP3218152B2 (ja) パワーダウン制御方式
JPH0469720A (ja) クロック異常検出装置
SU1173415A1 (ru) Устройство дл статистического контрол логических блоков
KR0128714Y1 (ko) 키보드 접속장치
CN117411477A (zh) 直接数字频率合成器及其故障检测方法
JPH0667755A (ja) 回路基板挿抜検出方式
KR960010757B1 (ko) 클럭 감시 장치
JPS59165169A (ja) システム障害検出装置
KR20020017017A (ko) 교환 시스템의 클럭 모니터링 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee