KR102415812B1 - 발광 장치 및 발광 장치의 제조 방법 - Google Patents

발광 장치 및 발광 장치의 제조 방법 Download PDF

Info

Publication number
KR102415812B1
KR102415812B1 KR1020170122625A KR20170122625A KR102415812B1 KR 102415812 B1 KR102415812 B1 KR 102415812B1 KR 1020170122625 A KR1020170122625 A KR 1020170122625A KR 20170122625 A KR20170122625 A KR 20170122625A KR 102415812 B1 KR102415812 B1 KR 102415812B1
Authority
KR
South Korea
Prior art keywords
electrode
light emitting
emitting device
contact
substrate
Prior art date
Application number
KR1020170122625A
Other languages
English (en)
Other versions
KR20190034379A (ko
Inventor
우영걸
배철민
하헌식
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020170122625A priority Critical patent/KR102415812B1/ko
Priority to US15/927,678 priority patent/US10607968B2/en
Publication of KR20190034379A publication Critical patent/KR20190034379A/ko
Priority to US16/833,291 priority patent/US11094678B2/en
Priority to US17/404,943 priority patent/US11756938B2/en
Priority to KR1020220078878A priority patent/KR102620023B1/ko
Application granted granted Critical
Publication of KR102415812B1 publication Critical patent/KR102415812B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/96Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/951Supplying the plurality of semiconductor or solid-state bodies
    • H01L2224/95101Supplying the plurality of semiconductor or solid-state bodies in a liquid medium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/9512Aligning the plurality of semiconductor or solid-state bodies
    • H01L2224/95121Active alignment, i.e. by apparatus steering
    • H01L2224/95133Active alignment, i.e. by apparatus steering by applying an electromagnetic field
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • H01L2933/0066Processes relating to semiconductor body packages relating to arrangements for conducting electric current to or from the semiconductor body

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Led Device Packages (AREA)
  • Electroluminescent Light Sources (AREA)
  • Push-Button Switches (AREA)
  • Led Devices (AREA)

Abstract

발광 장치는 기판, 상기 기판 상에 위치하며, 서로 이격된 제1 전극 및 제2 전극, 상기 제1 전극과 상기 제2 전극 사이에 위치하며, 상기 제1 전극 및 상기 제2 전극에 연결된 발광 소자, 상기 제1 전극 상에 위치하며, 상기 제1 전극 및 상기 발광 소자의 제1 부분과 접촉하는 제1 접촉부, 그리고 상기 제2 전극 상에 위치하며, 상기 제2 전극 및 상기 발광 소자의 제2 부분과 접촉하는 제2 접촉부를 포함한다.

Description

발광 장치 및 발광 장치의 제조 방법{LIGHT EMITTING DIODE DEVICE AND METHOD OF MANUFACTURING FOR THE SAME}
본 기재는 발광 장치 및 발광 장치의 제조 방법에 관한 것이다.
일반적으로, 발광 소자(Light Emitting Diode, LED)는 양 단부에 연결된 전극을 통한 전기 신호에 대응하여 설정된 파장대의 빛을 발광하는 소자이다.
최근, 잉크젯 등의 분사 장치를 이용해 나노 사이즈(nano size)의 발광 소자들을 이웃하는 양 전극 상에 분사하고, 양 전극 사이에 전자기장을 형성하여 양 전극 상에 나노 사이즈의 발광 소자들을 정렬하는 발광 장치가 개발되었다.
일 실시예는, 발광 소자들이 정렬된 양 전극 사이가 의도치 않은 파티클(particle)에 의해 단락(short circuit)되는 것이 억제된 발광 장치 및 발광 장치의 제조 방법을 제공하고자 한다.
또한, 양 전극 사이에 배치되는 발광 소자들의 개수가 향상된 발광 장치 및 발광 장치의 제조 방법을 제공하고자 한다.
일 측면은 기판, 상기 기판 상에 위치하며, 서로 이격된 제1 전극 및 제2 전극, 상기 제1 전극과 상기 제2 전극 사이에 위치하며, 상기 제1 전극 및 상기 제2 전극에 연결된 발광 소자, 상기 제1 전극 상에 위치하며, 상기 제1 전극 및 상기 발광 소자의 제1 부분과 접촉하는 제1 접촉부, 그리고 상기 제2 전극 상에 위치하며, 상기 제2 전극 및 상기 발광 소자의 제2 부분과 접촉하는 제2 접촉부를 포함하는 발광 장치를 제공한다.
상기 제1 접촉부와 상기 제2 접촉부 사이에 위치하는 절연 패턴을 더 포함할 수 있다.
상기 절연 패턴은 상기 제1 접촉부, 상기 제2 접촉부, 그리고 상기 발광 소자와 접촉할 수 있다.
상기 절연 패턴은 단일층(single layer)일 수 있다.
상기 절연 패턴은 상기 제1 전극을 완전히 커버할 수 있다.
상기 절연 패턴은 상기 제1 전극의 일부만 커버할 수 있다.
상기 제1 접촉부의 모든 부분은 상기 제1 전극 또는 상기 발광 소자와 접촉할 수 있다.
상기 발광 소자는 복수의 발광 소자들을 포함하며, 상기 복수의 발광 소자들은 상기 제1 전극 및 상기 제2 전극에 연결될 수 있다.
상기 복수의 발광 소자들은 제1 발광 소자를 포함하며, 상기 제1 발광 소자의 일 단부 및 타 단부 중 적어도 하나의 단부는 상기 제1 전극 및 상기 제2 전극 중 적어도 하나의 전극 상에서 상기 적어도 하나의 전극과 접촉할 수 있다.
상기 복수의 발광 소자들은 제2 발광 소자를 포함하며, 상기 제2 발광 소자의 일 단부 및 타 단부는 상기 기판 상에서 상기 기판과 접촉할 수 있다.
상기 기판과 상기 제2 전극 사이에 위치하는 제1 돌출부를 더 포함할 수 있다.
상기 기판과 상기 제1 전극 사이에 위치하는 제2 돌출부를 더 포함할 수 있다.
또한, 일 측면은 기판 상에 서로 이격된 제1 전극 및 제2 전극 상에 복수의 발광 소자들을 도포하는 단계, 상기 제1 전극과 상기 제2 전극 사이에 전자기장을 형성하여 상기 제1 전극과 상기 제2 전극 사이에 상기 복수의 발광 소자들을 정렬하는 단계, 상기 제1 전극, 상기 제2 전극, 그리고 상기 복수의 발광 소자들을 커버하는 제1 접촉층을 형성하는 단계, 상기 제1 접촉층을 마스크를 이용해 식각하여 상기 제1 전극 및 상기 발광 소자의 제1 부분과 접촉하는 제1 접촉부를 형성하는 단계, 그리고 상기 제2 전극 상에 위치하며, 상기 제2 전극 및 상기 발광 소자의 제2 부분과 접촉하는 제2 접촉부를 형성하는 단계를 포함하는 발광 장치의 제조 방법을 제공한다.
상기 제1 접촉부와 상기 제2 접촉부 사이에 위치하는 절연 패턴을 형성하는 단계를 더 포함할 수 있다.
상기 제1 접촉부를 형성하는 단계는 상기 제1 접촉층과 접촉된 상기 기판 상의 파티클(particle)을 제거할 수 있다.
일 실시예에 따르면, 발광 소자들이 정렬된 양 전극 사이가 의도치 않은 파티클(particle)에 의해 단락(short circuit)되는 것이 억제된 발광 장치 및 발광 장치의 제조 방법이 제공된다.
또한, 양 전극 사이에 배치되는 발광 소자들의 개수가 향상된 발광 장치 및 발광 장치의 제조 방법이 제공된다.
도 1은 일 실시예에 따른 따른 발광 장치를 나타낸 평면도이다.
도 2는 도 1의 Ⅱ-Ⅱ를 따른 단면도이다.
도 3은 다른 실시예에 따른 발광 장치의 제조 방법을 나타낸 순서도이다.
도 4 내지 도 7은 다른 실시예에 따른 발광 장치의 제조 방법을 나타낸 단면도들이다.
도 8은 다른 실시예에 따른 발광 장치를 나타낸 단면도이다.
도 9는 다른 실시예에 따른 발광 장치를 나타낸 단면도이다.
도 10은 다른 실시예에 따른 발광 장치를 나타낸 단면도이다.
도 11은 다른 실시예에 따른 발광 장치를 나타낸 단면도이다.
도 12는 다른 실시예에 따른 발광 장치를 나타낸 단면도이다.
이하, 첨부한 도면을 참고로 하여 본 발명의 여러 실시예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예들에 한정되지 않는다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조 부호를 붙이도록 한다.
또한, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다. 도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 그리고 도면에서, 설명의 편의를 위해, 일부 층 및 영역의 두께를 과장되게 나타내었다.
또한, 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 또는 "상에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다. 또한, 기준이 되는 부분 "위에" 또는 "상에" 있다고 하는 것은 기준이 되는 부분의 위 또는 아래에 위치하는 것이고, 반드시 중력 반대 방향 쪽으로 "위에" 또는 "상에" 위치하는 것을 의미하는 것은 아니다.
또한, 명세서 전체에서, 어떤 부분이 어떤 구성요소를 "포함" 한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
이하, 도 1 및 도 2를 참조하여 일 실시예에 따른 발광 장치를 설명한다.
도 1은 일 실시예에 따른 따른 발광 장치를 나타낸 평면도이다. 도 2는 도 1의 Ⅱ-Ⅱ를 따른 단면도이다.
도 1 및 도 2를 참조하면, 일 실시예에 따른 발광 장치(1000)는 실질적으로 나노 사이즈(nano size)를 가지는 복수의 발광 소자들을 이용해 발광하는 장치이다.
발광 장치(1000)는 기판(100), 제1 전극(201), 제2 전극(202), 복수의 발광 소자들(300), 제1 돌출부(500), 제1 접촉부(600), 제2 접촉부(700), 절연 패턴(800)을 포함한다.
기판(100)은 유리, 유기 재료, 무기 재료, 금속 등 중 적어도 하나를 포함할 수 있다. 기판(100)은 플렉서블(flexible), 폴더블(foldable), 또는 벤더블(bendable)한 특성을 가질 수 있다. 기판(100)은 기판 본체부(110) 및 기판 본체부(110) 상에 위치하는 버퍼층(120)을 포함한다. 기판 본체부(110)는 상술한 유리, 유기 재료, 무기 재료, 금속 등 중 적어도 하나를 포함할 수 있다. 버퍼층(120)은 기판 본체부(110) 전체 표면에 위치할 수 있다. 버퍼층(120)은 유리, 유기 재료, 무기 재료 등 중 적어도 하나를 포함할 수 있다.
제1 전극(201)은 기판(100) 상에 위치하며, 제1 방향(X)으로 연장되어 제1 방향(X)과 교차하는 제2 방향(Y)으로 복수번 분기되어 연장된다.
제2 전극(202)은 기판(100) 상에 위치하며, 제1 전극(201)과 이격되어 있다. 제2 전극(202)은 제1 방향(X)으로 연장되어 제2 방향(Y)으로 복수번 분기되어 연장된다.
제1 전극(201)과 제2 전극(202)은 제1 방향(X)으로 교번하여 배치된다.
제1 전극(201)과 제2 전극(202)은 직선 형상을 가지나, 이에 한정되지 않고 곡선 형상을 가질 수 있다.
제1 전극(201)과 제2 전극(202)은 기판(100) 상에서 동일한 평면 상에 위치하나, 이에 한정되지 않고, 기판(100) 상에서 서로 다른 평면 상에 위치할 수 있다.
제1 전극(201)과 제2 전극(202)은 한 번의 공정에 의해 동시에 형성될 수 있으나, 이에 한정되지 않고 서로 다른 공정에 의해 순차적으로 형성될 수 있다.
복수의 발광 소자들(300)을 제1 전극(201)과 제2 전극(202) 사이에 위치한다. 복수의 발광 소자들(300)은 제1 전극(201)과 제2 전극(202)에 연결된다.
복수의 발광 소자들(300)은 실질적으로 나노 사이즈(nano size)를 가지고 있다.
복수의 발광 소자들(300)은 발광 장치(1000)에 포함되는 발광 소자라면 공지된 다양한 발광 소자가 이용될 수 있으나, 이에 한정되지 않고 표시 장치에 포함되는 발광 소자라면 공지된 다양한 발광 소자가 이용될 수 있다.
복수의 발광 소자들(300) 각각은 원기둥, 삼각 기둥, 사각 기둥, 다각 기둥, 원뿔 형상 등의 다양한 형상을 가질 수 있다.
복수의 발광 소자들(300)은 용액의 형태로 잉크젯 등의 도포 장치에 의해 제1 전극(201)과 제2 전극(202) 상에 도포된 후, 제1 전극(201)과 제2 전극(202) 사이에 형성되는 전자기장에 의해 제1 전극(201)과 제2 전극(202) 사이에 정렬될 수 있다.
여기서, 용액은 복수의 발광 소자들(300)이 용매에 혼합된 잉크 또는 페이스트 상태일 수 있다.
복수의 발광 소자들(300) 각각은 종횡비를 가지고 있으며, 제1 전극(201)과 제2 전극(202) 사이에서 다양한 방향으로 정렬된다.
복수의 발광 소자들(300)은 제1 발광 소자(301) 및 제2 발광 소자(302)를 포함한다.
제1 발광 소자(301)는 일 단부 및 타 단부 중 적어도 하나의 단부가 제1 전극(201) 및 제2 전극(202) 중 적어도 하나의 전극 상에서 적어도 하나의 전극과 접촉한다. 구체적으로, 제1 발광 소자(301)는 양 단부 중 적어도 하나가 제1 전극(201) 및 제2 전극(202) 중 적어도 하나 상에 위치하며, 제1 발광 소자(301)는 제1 전극(201) 및 제2 전극(202) 중 적어도 하나와 중첩한다.
제2 발광 소자(302)는 일 단부 및 타 단부가 기판(100) 상에서 기판(100)과 접촉한다. 구체적으로, 제2 발광 소자(302)는 양 단부가 기판(100)과 접촉하며, 제2 발광 소자(302)는 제1 전극(201) 및 제2 전극(202)과 비중첩한다.
제1 돌출부(500)는 기판(100)과 제2 전극(202) 사이에 위치한다. 제1 돌출부(500)는 기판(100)의 표면으로부터 상측 방향으로 돌출되어 있다. 제1 돌출부(500)의 표면에는 제1 돌출부(500)에 의해 상측 방향으로 돌출된 제2 전극(202)이 위치한다.
복수의 발광 소자들(300)로부터 발광되어 제1 돌출부(500) 방향으로 조사된 빛은 제1 돌출부(500)에 의해 돌출된 제2 전극(202)에 의해 상측 방향으로 반사될 수 있다. 이로 인해, 복수의 발광 소자들(300)로부터 발광된 빛의 효율이 향상된다.
제1 접촉부(600)는 제1 전극(201) 상에 위치하며, 제1 전극(201) 및 복수의 발광 소자들(300)의 제1 부분과 접촉한다. 제1 접촉부(600)는 투명 도전성 재료를 포함할 수 있으나, 이에 한정되지는 않는다. 여기서, 발광 소자(300)의 제1 부분은 발광 소자(300)의 일 단부일 수 있다.
제1 접촉부(600)의 모든 부분은 제1 전극(201) 또는 발광 소자(300)와 접촉한다.
제2 접촉부(700)는 제2 전극(202) 상에 위치하며, 제2 전극(202) 및 복수의 발광 소자들(300)의 제2 부분과 접촉한다. 제2 접촉부(700)는 투명 도전성 재료를 포함할 수 있으나, 이에 한정되지는 않는다. 여기서, 발광 소자(300)의 제2 부분은 발광 소자(300)의 타 단부일 수 있다.
제1 접촉부(600)의 일부와 제2 접촉부(700)의 일부는 복수의 발광 소자들(300) 상에서 중첩한다.
제1 접촉부(600)와 제2 접촉부(700)에 의해 제1 전극(201)과 제2 전극(202) 사이에 위치하는 복수의 발광 소자들(300)이 제1 전극(201)과 제2 전극(202)에 연결된다.
구체적으로, 복수의 발광 소자들(300) 중 제1 발광 소자(301)는 제1 전극(201) 및 제2 전극(202)과 접촉되어 제1 전극(201) 및 제2 전극(202)과 직접 연결된 상태이나, 제2 발광 소자(302)는 제1 전극(201) 및 제2 전극(202)과 이격되어 제1 전극(201) 및 제2 전극(202)과 직접 연결되지 않은 상태이다. 그러나, 제1 접촉부(600)가 제2 전극(202) 및 제2 발광 소자(302)의 제1 부분과 접촉하고, 제2 접촉부(700)가 제1 전극(201) 및 제2 발광 소자(302)의 제2 부분과 접촉함으로써, 제2 발광 소자(302)는 제1 전극(201) 및 제2 전극(202)과 연결될 수도 있다.
이와 같이, 제1 접촉부(600) 및 제2 접촉부(700)에 의해 복수의 발광 소자들(300)이 제1 전극(201)과 제2 전극(202)에 연결됨으로써, 제조 공정 중 복수의 발광 소자들(300) 중 일부의 발광 소자들이 제1 전극(201) 및 제2 전극(202)과 이격되어 정렬되어도, 복수의 발광 소자들(300)이 제1 전극(201)과 제2 전극(202)에 연결된다. 이로 인해, 제조 공정 중 제1 전극(201)과 제2 전극(202) 사이에 배치되는 발광 소자들(300) 중 일부의 발광 소자들이 제1 전극(201) 또는 제2 전극(202)과 이격되더라도, 제1 전극(201)과 제2 전극(202) 사이에 배치되는 발광 소자들(300) 전부가 발광한다.
제1 접촉부(600)와 제2 접촉부(700) 사이에는 하나의 절연 패턴(800)이 위치한다.
절연 패턴(800)은 복수의 발광 소자들(300) 상에 위치하며, 제1 접촉부(600)와 제2 접촉부(700) 사이에 위치한다.
절연 패턴(800)은 제1 접촉부(600), 제2 접촉부(700), 그리고 발광 소자들(300)과 접촉한다. 절연 패턴(800)은 제1 접촉부(600)와 제2 접촉부(700) 간의 단락을 방지한다.
절연 패턴(800)은 단일층(single layer)이며, 제1 전극(201)을 완전히 커버한다.
절연 패턴(800)은 유기 재료 및 무기 재료 중 선택된 재료를 포함한다.
이상과 같은 일 실시예에 따른 발광 장치(1000)는 제1 접촉부(600)가 제1 전극(201)과 발광 소자들(300) 사이를 직접 연결함으로써, 제조 공정 중 발광 소자들(300)이 기판(100)으로부터 분리되는 것이 억제된다.
즉, 제조 공정 중 복수의 발광 소자들(300)이 제1 전극(201)과 제2 전극(202) 사이로부터 분리되는 것이 억제됨으로써, 제1 전극(201)과 제2 전극(202) 사이에 배치되는 발광 소자들(300)의 개수가 향상된 발광 장치(1000)가 제공된다.
또한, 일 실시예에 따른 발광 장치(1000)는 복수의 발광 소자들(300)로부터 발광되어 제1 돌출부(500) 방향으로 조사된 빛이 제1 돌출부(500)에 의해 돌출된 제2 전극(202)에 의해 상측 방향으로 반사됨으로써, 복수의 발광 소자들(300)로부터 발광된 빛의 효율이 향상된다.
또한, 일 실시예에 따른 발광 장치(1000)는 제1 접촉부(600) 및 제2 접촉부(700)에 의해 복수의 발광 소자들(300)이 제1 전극(201)과 제2 전극(202)에 연결됨으로써, 제조 공정 중 복수의 발광 소자들(300) 중 일부의 발광 소자들이 제1 전극(201) 및 제2 전극(202)과 이격되어 정렬되어도, 복수의 발광 소자들(300)이 제1 전극(201)과 제2 전극(202)에 연결된다.
즉, 제조 공정 중 제1 전극(201)과 제2 전극(202) 사이에 배치되는 발광 소자들(300) 중 일부의 발광 소자들이 제1 전극(201) 또는 제2 전극(202)과 이격되더라도, 제1 전극(201)과 제2 전극(202) 사이에 배치되는 발광 소자들(300) 전부가 발광하는 발광 장치(1000)가 제공된다.
또한, 일 실시예에 따른 발광 장치(1000)는, 제1 접촉부(600)를 형성하는 공정에 의해, 발광 소자들(300)이 정렬된 제1 전극(201)과 제2 전극(202) 사이가 의도치 않은 파티클(particle)에 의해 단락(short circuit)되는 것이 억제된다.
이를 이하의 다른 실시예에 따른 발광 장치의 제조 방법을 이용해 보다 구체적으로 설명한다.
이하, 도 3 내지 도 7을 참조하여 다른 실시예에 따른 발광 장치의 제조 방법을 설명한다. 다른 실시예에 따른 발광 장치의 제조 방법을 이용해 상술한 일 실시예에 따른 발광 장치를 제조할 수 있으나, 이에 한정되지는 않는다.
도 3은 다른 실시예에 따른 발광 장치의 제조 방법을 나타낸 순서도이다.
도 4 내지 도 7은 다른 실시예에 따른 발광 장치의 제조 방법을 나타낸 단면도들이다.
우선, 도 3 및 도 4를 참조하면, 기판(100)의 제1 전극(201) 및 제2 전극(202) 상에 복수의 발광 소자들(300)을 도포한다(S100).
구체적으로, 기판(100) 상에 서로 이격되어 일 방향으로 연장된 제1 전극(201) 및 제2 전극(202) 상에 복수의 발광 소자들(300)을 도포한다.
버퍼층(120)이 형성된 기판 본체부(110) 상에 포토리소그래피 공정을 이용해 제1 돌출부(500)를 형성하고, 포토리소그래피 공정을 이용해 제1 전극(201)과 제2 전극(202)을 형성한다. 이때, 제2 전극(202)은 제1 돌출부(500)와 중첩하며, 제1 전극(201)은 이웃하는 제2 전극(202) 사이에 위치한다.
복수의 발광 소자들(300)은 용매에 혼합된 잉크 또는 페이스트 상태의 용액의 형태로 잉크젯 등의 도포 장치에 의해 제1 전극(201)과 제2 전극(202) 상에 도포된다. 그리고 용매를 증발시키면 제1 전극(201) 및 제2 전극(202) 상에 복수의 발광 소자들(300)이 배치된다. 이때, 의도치 않게 용매에 혼합되었거나, 제조 공정 중 유입된 파티클(particle)(10)이 복수의 발광 소자들(300), 제1 전극(201), 및 제2 전극(202) 중 적어도 하나의 상부에 위치된다.
다음, 제1 전극(201)과 제2 전극(202) 사이에 복수의 발광 소자들(300)을 정렬한다(S200).
구체적으로, 제1 전극(201) 및 제2 전극(202)에 전원을 인가하여 제1 전극(201)과 제2 전극(202) 사이에 전자기장을 형성한다. 제1 전극(201)과 제2 전극(202) 사이에 형성된 전자기장에 의해 제1 전극(201)과 제2 전극(202) 사이에 복수의 발광 소자들(300)이 정렬된다.
다음, 도 5를 참조하면, 제1 전극(201), 제2 전극(202), 그리고 복수의 발광 소자들(300)을 커버하는 제1 접촉층(601)을 형성한다(S300).
구체적으로, 기판(100) 전체에 걸쳐서 증착 공정 또는 도포 공정을 이용해 기판(100) 상에 제1 접촉층(601)을 형성한다. 제1 접촉층(601)은 제1 전극(201), 제2 전극(202), 그리고 복수의 발광 소자들(300)을 커버한다.
이때, 제1 접촉층(601)은 제1 전극(201), 제2 전극(202), 복수의 발광 소자들(300), 그리고 파티클(10)과 접촉하며, 파티클(10)은 제1 접촉층(601)의 내부에 위치될 수 있다.
다음, 도 6을 참조하면, 제1 접촉층(601)을 식각하여 제1 접촉부(600)를 형성한다(S400).
구체적으로, 제1 접촉층(601)을 포토 마스크(30)를 이용해 식각하여 제1 전극(201) 및 발광 소자(300)의 제1 부분과 접촉하는 제1 접촉부(600)를 형성한다.
제1 접촉층(601) 상에 포토레지스트층을 형성하고, 노광 마스크를 이용해 포토 레지스트층을 노광 및 현상하여 제1 접촉층(601) 상에 제1 전극(201) 및 발광 소자(300)의 제1 부분과 중첩하는 포토 마스크(30)를 형성한 후, 포토 마스크(30)를 이용해 제1 접촉층(601)을 건식 식각 또는 습식 식각하여 제1 전극(201) 및 발광 소자(300)의 제1 부분과 접촉하는 제1 접촉부(600)를 형성한다.
이때, 제1 접촉층(601)이 식각되면서, 제1 접촉층(601)과 접촉된 기판(100) 상의 파티클(10)이 제거된다.
또한, 기판(100)을 세척할 수 있다. 기판(100)의 세척에 의해 기판(100) 상의 파티클(10)이 제거될 수 있다.
기판(100)을 세척할 때, 제1 접촉부(600)가 제1 전극(201) 및 복수의 발광 소자들(300)과 접촉되어 있기 때문에, 복수의 발광 소자들(300)이 제1 전극(201)과 제2 전극(202) 사이로부터 분리되는 것이 억제된다.
또한, 기판(100) 상의 파티클(10)이 제거됨으로써, 파티클(10)에 의해 제1 전극(201)과 제2 전극(202) 사이가 단락(short circuit)되는 것이 억제된다.
다음, 도 7을 참조하면, 제1 접촉부(600)를 커버하는 절연 패턴(800)을 형성한다(S500).
구체적으로, 제1 접촉부(600) 상에 절연층을 형성하고, 포토리소그래피 공정을 이용해 절연층을 식각하여 절연 패턴(800)을 형성할 수 있다.
다음, 절연 패턴(800) 상에 제2 접촉부(700)를 형성한다(S600).
구체적으로, 절연 패턴(800) 상에 도전층을 형성하고, 포토리소그래피 공정을 이용해 도전층을 식각하여 제2 접촉부(700)를 형성할 수 있다.
이상과 같이, 다른 실시예에 따른 발광 장치의 제조 방법은 기판(100)을 세척할 때, 제1 접촉부(600)가 제1 전극(201) 및 복수의 발광 소자들(300)과 접촉함으로써, 복수의 발광 소자들(300)이 제1 전극(201)과 제2 전극(202) 사이에서 분리되는 것을 억제할 수 있다.
즉, 제조 공정 중 복수의 발광 소자들(300)이 제1 전극(201) 및 제2 전극(202) 사이로부터 분리되는 것이 억제됨으로써, 제1 전극(201)과 제2 전극(202) 사이에 배치되는 발광 소자들(300)의 개수가 향상된 발광 장치의 제조 방법이 제공된다.
또한, 다른 실시예에 따른 발광 장치의 제조 방법은 제1 접촉부(600)를 형성하는 것으로 기판(100) 상에 위치하는 파티클(10)을 제거함으로써, 파티클(10)에 의해 제1 전극(201)과 제2 전극(202) 사이가 단락(short circuit)되는 것을 억제할 수 있다.
또한, 다른 실시예에 따른 발광 장치의 제조 방법은 제1 돌출부(500)를 형성하는 포토리소그래피 공정에 이용되는 제1 마스크, 제1 전극(201) 및 제2 전극(202)을 형성하는 포토리소그래피 공정에 이용되는 제2 마스크, 제1 접촉부(600)를 형성하는 포토리소그래피 공정에 이용되는 제3 마스크, 절연 패턴(800)을 형성하는 포토리소그래피 공정에 이용되는 제4 마스크, 제2 접촉부(700)를 형성하는 포토리소그래피 공정에 이용되는 제5 마스크만을 사용함으로써, 전체적으로 5개의 마스크를 이용해 발광 장치를 제조할 수 있다.
이하, 도 8 내지 도 12을 참조하여 다른 실시예에 따른 발광 장치를 설명한다.
이하, 다른 실시예에 따른 발광 장치는 상술한 일 실시예에 따른 발광 장치와 다른 부분에 대해서 설명한다.
도 8은 다른 실시예에 따른 발광 장치를 나타낸 단면도이다.
도 8을 참조하면, 다른 실시예에 따른 발광 장치(1002)는 기판(100), 제1 전극(201), 제2 전극(202), 발광 소자(300), 제1 돌출부(500), 제1 접촉부(600), 제2 접촉부(700), 절연 패턴(800)을 포함한다.
발광 소자(300)는 제1 전극(201)과 제2 전극(202) 사이에 위치한다. 발광 소자(300)의 일 단부는 제1 전극(201) 상에 위치하며, 타 단부는 제2 전극(202) 상에 위치한다.
발광 소자(300)는 제1 전극(201) 및 제2 전극(202)에 의해 지지된다. 발광 소자(300)는 기판(100)으로부터 이격되어 있으며, 기판(100)의 전면(全面)으로부터 플로팅(floating)된다.
도 9는 다른 실시예에 따른 발광 장치를 나타낸 단면도이다.
도 9을 참조하면, 다른 실시예에 따른 발광 장치(1003)는 기판(100), 제1 전극(201), 제2 전극(202), 발광 소자(300), 제1 돌출부(500), 제1 접촉부(600), 제2 접촉부(700), 절연 패턴(800), 제2 돌출부(900)를 포함한다.
발광 소자(300)는 제1 전극(201)과 제2 전극(202) 사이에 위치한다. 발광 소자(300)는 기판(100)과 접촉한다. 발광 소자(300)는 제1 접촉부(600)에 접촉되어 제1 전극(201)과 연결되며, 제2 접촉부(700)에 연결되어 제2 전극(202)에 접촉된다.
제2 돌출부(900)는 기판(100)과 제1 전극(201) 사이에 위치한다. 제2 돌출부(900)에 의해 제1 전극(201)이 기판(100)의 상측으로 돌출된다.
발광 소자(300)로부터 발광되어 제1 돌출부(500) 및 제2 돌출부(900) 방향으로 조사된 빛은 제1 돌출부(500)에 의해 돌출된 제2 전극(202) 및 제2 돌출부(900)에 의해 돌출된 제1 전극(201)에 의해 상측 방향으로 반사될 수 있다. 이로 인해, 발광 소자(300)로부터 발광된 빛의 효율이 향상된다.
절연 패턴(800)은 발광 소자(300)로부터 제1 접촉부(600)를 지나 제1 전극(201)으로 연장된다.
절연 패턴(800)은 제1 접촉부(600) 및 제1 전극(201)을 완전히 커버한다.
도 10은 다른 실시예에 따른 발광 장치를 나타낸 단면도이다.
도 10을 참조하면, 다른 실시예에 따른 발광 장치(1004)는 기판(100), 제1 전극(201), 제2 전극(202), 발광 소자(300), 제1 돌출부(500), 제1 접촉부(600), 제2 접촉부(700), 절연 패턴(800), 제2 돌출부(900)를 포함한다.
발광 소자(300)는 제1 전극(201)과 제2 전극(202) 사이에 위치한다. 발광 소자(300)는 기판(100)과 접촉한다. 발광 소자(300)는 제1 접촉부(600)에 접촉되어 제1 전극(201)과 연결되며, 제2 접촉부(700)에 연결되어 제2 전극(202)에 접촉된다.
제2 돌출부(900)는 기판(100)과 제1 전극(201) 사이에 위치한다. 제2 돌출부(900)에 의해 제1 전극(201)이 기판(100)의 상측으로 돌출된다.
절연 패턴(800)은 발광 소자(300)로부터 제1 접촉부(600)의 일부로 연장된다.
절연 패턴(800)은 제1 접촉부(600)의 일부 및 제1 전극(201)의 일부만 커버한다.
도 11은 다른 실시예에 따른 발광 장치를 나타낸 단면도이다.
도 11을 참조하면, 다른 실시예에 따른 발광 장치(1005)는 기판(100), 제1 전극(201), 제2 전극(202), 발광 소자(300), 제1 돌출부(500), 제1 접촉부(600), 제2 접촉부(700), 절연 패턴(800), 제2 돌출부(900)를 포함한다.
발광 소자(300)는 제1 전극(201)과 제2 전극(202) 사이에 위치한다. 발광 소자(300)는 기판(100)과 접촉한다. 발광 소자(300)는 제1 접촉부(600)에 접촉되어 제1 전극(201)과 연결되며, 제2 접촉부(700)에 연결되어 제2 전극(202)에 접촉된다.
제2 돌출부(900)는 기판(100)과 제1 전극(201) 사이에 위치한다. 제2 돌출부(900)에 의해 제1 전극(201)이 기판(100)의 상측으로 돌출된다.
절연 패턴(800)은 발광 소자(300)로부터 제1 접촉부(600)를 지나 제1 전극(201)으로 연장된다.
절연 패턴(800)은 제1 접촉부(600) 및 제1 전극(201)을 완전히 커버한다.
발광 소자(300)는 제1 전극(201)과 제2 전극(202) 사이에 위치한다. 발광 소자(300)의 일 단부는 제1 전극(201) 상에 위치하며, 타 단부는 제2 전극(202) 상에 위치한다.
발광 소자(300)는 제1 전극(201) 및 제2 전극(202)에 의해 지지된다. 발광 소자(300)는 기판(100)으로부터 이격되어 있으며, 기판(100)의 전면으로부터 플로팅(floating)된다.
도 12는 다른 실시예에 따른 발광 장치를 나타낸 단면도이다.
도 12를 참조하면, 다른 실시예에 따른 발광 장치(1006)는 기판(100), 제1 전극(201), 제2 전극(202), 발광 소자(300), 제1 돌출부(500), 제1 접촉부(600), 제2 접촉부(700), 절연 패턴(800), 제2 돌출부(900)를 포함한다.
발광 소자(300)는 제1 전극(201)과 제2 전극(202) 사이에 위치한다. 발광 소자(300)는 기판(100)과 접촉한다. 발광 소자(300)는 제1 접촉부(600)에 접촉되어 제1 전극(201)과 연결되며, 제2 접촉부(700)에 연결되어 제2 전극(202)에 접촉된다.
제2 돌출부(900)는 기판(100)과 제1 전극(201) 사이에 위치한다. 제2 돌출부(900)에 의해 제1 전극(201)이 기판(100)의 상측으로 돌출된다.
절연 패턴(800)은 발광 소자(300)로부터 제1 접촉부(600)의 일부로 연장된다.
절연 패턴(800)은 제1 접촉부(600)의 일부 및 제1 전극(201)의 일부만 커버한다.
발광 소자(300)는 제1 전극(201)과 제2 전극(202) 사이에 위치한다. 발광 소자(300)의 일 단부는 제1 전극(201) 상에 위치하며, 타 단부는 제2 전극(202) 상에 위치한다.
발광 소자(300)는 제1 전극(201) 및 제2 전극(202)에 의해 지지된다. 발광 소자(300)는 기판(100)으로부터 이격되어 있으며, 기판(100)의 전면으로부터 플로팅(floating)된다.
이상에서 본 발명의 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
기판(100), 제1 전극(201), 제2 전극(202), 발광 소자(300), 제1 접촉부(600), 제2 접촉부(700)

Claims (16)

  1. 기판;
    상기 기판 상에 위치하며, 서로 이격된 제1 전극 및 제2 전극;
    상기 제1 전극 및 상기 제2 전극과 각각 전기적으로 연결된 제1 발광 소자;
    상기 제1 전극 상에 배치되며, 상기 제1 발광 소자의 제1 부분과 접촉하는 제1 접촉부; 및
    상기 제2 전극 상에 배치되며, 상기 제1 발광 소자의 제2 부분과 접촉하는 제2 접촉부를 포함하고,
    상기 제1 전극 및 상기 제2 전극은 상기 제1 발광 소자와 직접 접촉하지 않고,
    상기 제1 접촉부 및 상기 제2 접촉부의 적어도 일부분은 상기 제1 발광 소자 상에 배치된 발광 장치.
  2. 제1항에서,
    상기 제1 접촉부와 상기 제2 접촉부 사이에 위치하는 절연 패턴을 더 포함하는 발광 장치.
  3. 제2항에서,
    상기 절연 패턴은 상기 제1 접촉부, 상기 제2 접촉부, 그리고 상기 제1 발광 소자와 접촉하는 발광 장치.
  4. 제3항에서,
    상기 절연 패턴은 단일층(single layer)인 발광 장치.
  5. 제2항에서,
    상기 절연 패턴은 상기 제1 전극을 완전히 커버하는 발광 장치.
  6. 제2항에서,
    상기 절연 패턴은 상기 제1 전극의 일부만 커버하는 발광 장치.
  7. 제1항에서,
    상기 제1 접촉부의 모든 부분은 상기 제1 전극 또는 상기 제1 발광 소자와 접촉하는 발광 장치.
  8. 삭제
  9. 제1항에서,
    일 단부 및 타 단부 중 적어도 하나의 단부가 상기 제1 전극 및 상기 제2 전극 중 적어도 하나의 전극 상에서 상기 적어도 하나의 전극과 접촉하는 제2 발광 소자를 더 포함하는 발광 장치.
  10. 제1항에서,
    상기 제1 발광 소자의 일 단부 및 타 단부는 상기 기판 상에서 상기 기판과 접촉하는 발광 장치.
  11. 제1항에서,
    상기 기판과 상기 제2 전극 사이에 위치하는 제1 돌출부를 더 포함하는 발광 장치.
  12. 제11항에서,
    상기 기판과 상기 제1 전극 사이에 위치하는 제2 돌출부를 더 포함하는 발광 장치.
  13. 기판 상에 서로 이격된 제1 전극 및 제2 전극 상에 복수의 발광 소자들을 도포하는 단계;
    상기 제1 전극과 상기 제2 전극 사이에 전자기장을 형성하여 상기 제1 전극과 상기 제2 전극 사이에 상기 복수의 발광 소자들을 정렬하는 단계;
    상기 제1 전극, 상기 제2 전극, 그리고 상기 복수의 발광 소자들을 커버하는 제1 접촉층을 형성하는 단계;
    상기 제1 접촉층을 마스크를 이용해 식각하여 상기 제1 전극 및 상기 발광 소자의 제1 부분과 접촉하는 제1 접촉부를 형성하는 단계; 그리고
    상기 제2 전극 상에 위치하며, 상기 제2 전극 및 상기 발광 소자의 제2 부분과 접촉하는 제2 접촉부를 형성하는 단계
    를 포함하는 발광 장치의 제조 방법.
  14. 제13항에서,
    상기 제1 접촉부와 상기 제2 접촉부 사이에 위치하는 절연 패턴을 형성하는 단계를 더 포함하는 발광 장치의 제조 방법.
  15. 제13항에서,
    상기 제1 접촉부를 형성하는 단계는 상기 제1 접촉층과 접촉된 상기 기판 상의 파티클(particle)을 제거하는 발광 장치의 제조 방법.
  16. 제2항에서,
    상기 절연 패턴은 상기 제1 접촉부와 상기 제1 발광 소자의 일부분을 덮도록 배치되고,
    상기 제2 접촉부는 일부분이 상기 절연 패턴 상에 배치된 발광 장치.
KR1020170122625A 2017-09-22 2017-09-22 발광 장치 및 발광 장치의 제조 방법 KR102415812B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020170122625A KR102415812B1 (ko) 2017-09-22 2017-09-22 발광 장치 및 발광 장치의 제조 방법
US15/927,678 US10607968B2 (en) 2017-09-22 2018-03-21 Light emitting device having first and second electrodes
US16/833,291 US11094678B2 (en) 2017-09-22 2020-03-27 Light emitting device having insulation pattern
US17/404,943 US11756938B2 (en) 2017-09-22 2021-08-17 Display device having light emitting element on pair of electrodes
KR1020220078878A KR102620023B1 (ko) 2017-09-22 2022-06-28 발광 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170122625A KR102415812B1 (ko) 2017-09-22 2017-09-22 발광 장치 및 발광 장치의 제조 방법

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020220078878A Division KR102620023B1 (ko) 2017-09-22 2022-06-28 발광 장치

Publications (2)

Publication Number Publication Date
KR20190034379A KR20190034379A (ko) 2019-04-02
KR102415812B1 true KR102415812B1 (ko) 2022-07-01

Family

ID=65808388

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020170122625A KR102415812B1 (ko) 2017-09-22 2017-09-22 발광 장치 및 발광 장치의 제조 방법
KR1020220078878A KR102620023B1 (ko) 2017-09-22 2022-06-28 발광 장치

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020220078878A KR102620023B1 (ko) 2017-09-22 2022-06-28 발광 장치

Country Status (2)

Country Link
US (3) US10607968B2 (ko)
KR (2) KR102415812B1 (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102608419B1 (ko) 2016-07-12 2023-12-01 삼성디스플레이 주식회사 표시장치 및 표시장치의 제조방법
KR102415812B1 (ko) 2017-09-22 2022-07-01 삼성디스플레이 주식회사 발광 장치 및 발광 장치의 제조 방법
KR102513267B1 (ko) 2017-10-13 2023-03-23 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR102540894B1 (ko) * 2018-07-05 2023-06-09 삼성디스플레이 주식회사 발광장치 및 그의 제조방법
KR102604659B1 (ko) * 2018-07-13 2023-11-21 삼성디스플레이 주식회사 발광 장치 및 이의 제조 방법
KR102579915B1 (ko) * 2018-11-22 2023-09-18 삼성디스플레이 주식회사 표시 장치 및 그것의 제조 방법
KR20200121438A (ko) * 2019-04-15 2020-10-26 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법
KR20200129244A (ko) * 2019-05-07 2020-11-18 삼성디스플레이 주식회사 화소 및 이를 구비한 표시 장치
KR20200130606A (ko) * 2019-05-10 2020-11-19 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법
KR20200138479A (ko) * 2019-05-29 2020-12-10 삼성디스플레이 주식회사 표시 장치
KR20200145951A (ko) * 2019-06-21 2020-12-31 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법
KR20210029337A (ko) * 2019-09-05 2021-03-16 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법
KR20210055831A (ko) * 2019-11-07 2021-05-18 삼성디스플레이 주식회사 표시 장치
KR20220049102A (ko) 2020-10-13 2022-04-21 삼성디스플레이 주식회사 표시 장치 및 이를 포함하는 표시 시스템
KR20220069186A (ko) * 2020-11-19 2022-05-27 삼성디스플레이 주식회사 표시 장치

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080029780A1 (en) * 2006-08-03 2008-02-07 Toyoda Gosei Co., Ltd. Solid state device
JP2011205060A (ja) * 2010-03-05 2011-10-13 Sharp Corp 発光装置の製造方法
US20120012881A1 (en) 2011-05-04 2012-01-19 Lee Gun Kyo Light emitting device module and lighting system including the same
KR101436123B1 (ko) 2013-07-09 2014-11-03 피에스아이 주식회사 초소형 led를 포함하는 디스플레이 및 이의 제조방법
KR101711187B1 (ko) * 2017-01-20 2017-03-06 피에스아이 주식회사 초소형 led 전극어셈블리
KR101730927B1 (ko) * 2016-07-21 2017-04-27 피에스아이 주식회사 휘도가 향상된 초소형 led 전극어셈블리 및 그 제조방법

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4083866B2 (ja) * 1998-04-28 2008-04-30 シャープ株式会社 半導体レーザ素子
US7719099B2 (en) * 2005-10-21 2010-05-18 Advanced Optoelectronic Technology Inc. Package structure for solid-state lighting devices and method of fabricating the same
KR100753088B1 (ko) * 2006-02-20 2007-08-31 삼성전자주식회사 표시장치와 그 제조방법
KR100862343B1 (ko) * 2007-05-29 2008-10-13 삼성전기주식회사 조명용 led 모듈 및 그 제조방법
KR101476421B1 (ko) * 2008-03-31 2014-12-26 서울반도체 주식회사 백라이트 유닛
JP5343831B2 (ja) * 2009-04-16 2013-11-13 日亜化学工業株式会社 発光装置
JP4914929B2 (ja) 2009-10-15 2012-04-11 シャープ株式会社 発光装置およびその製造方法
JP5659519B2 (ja) * 2009-11-19 2015-01-28 豊田合成株式会社 発光装置、発光装置の製造方法、発光装置の実装方法及び光源装置
KR20130093115A (ko) * 2010-09-01 2013-08-21 샤프 가부시키가이샤 발광 소자 및 그 제조 방법, 발광 장치의 제조 방법, 조명 장치, 백라이트, 표시 장치 및 다이오드
KR20120092000A (ko) * 2011-02-09 2012-08-20 서울반도체 주식회사 파장변환층을 갖는 발광 소자
TWI508332B (zh) * 2011-11-09 2015-11-11 Au Optronics Corp 發光光源及其顯示面板
KR101905535B1 (ko) * 2011-11-16 2018-10-10 엘지이노텍 주식회사 발광 소자 패키지 및 이를 구비한 조명 장치
TWI641726B (zh) * 2012-01-16 2018-11-21 日立化成股份有限公司 Silver surface treatment agent and illuminating device
KR20130124856A (ko) * 2012-05-07 2013-11-15 삼성전자주식회사 반도체 소자 리드프레임 및 이를 이용한 반도체 소자 패키지
JP2015144147A (ja) * 2012-05-11 2015-08-06 シチズンホールディングス株式会社 Ledモジュール
TWI501377B (zh) * 2012-11-30 2015-09-21 Unistars 半導體結構、半導體單元及其製造方法
CN104124318A (zh) * 2013-04-24 2014-10-29 展晶科技(深圳)有限公司 发光二极管封装结构及其制造方法
JP6209949B2 (ja) * 2013-11-13 2017-10-11 日亜化学工業株式会社 発光装置及び発光装置の製造方法
KR101628345B1 (ko) 2014-07-08 2016-06-09 피에스아이 주식회사 초소형 led 전극어셈블리의 제조방법
CN104993041B (zh) * 2015-06-04 2019-06-11 陈建伟 一种led倒装芯片固晶导电粘接结构及其安装方法
KR101873501B1 (ko) 2015-12-17 2018-07-02 서울바이오시스 주식회사 소형 발광 다이오드 칩, 이를 포함하는 발광 장치 및 전자 장치
KR101730977B1 (ko) 2016-01-14 2017-04-28 피에스아이 주식회사 초소형 led 전극어셈블리
KR101987196B1 (ko) * 2016-06-14 2019-06-11 삼성디스플레이 주식회사 픽셀 구조체, 픽셀 구조체를 포함하는 표시장치 및 그 제조 방법
KR102415812B1 (ko) * 2017-09-22 2022-07-01 삼성디스플레이 주식회사 발광 장치 및 발광 장치의 제조 방법

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080029780A1 (en) * 2006-08-03 2008-02-07 Toyoda Gosei Co., Ltd. Solid state device
JP2011205060A (ja) * 2010-03-05 2011-10-13 Sharp Corp 発光装置の製造方法
US20120012881A1 (en) 2011-05-04 2012-01-19 Lee Gun Kyo Light emitting device module and lighting system including the same
KR101436123B1 (ko) 2013-07-09 2014-11-03 피에스아이 주식회사 초소형 led를 포함하는 디스플레이 및 이의 제조방법
KR101730927B1 (ko) * 2016-07-21 2017-04-27 피에스아이 주식회사 휘도가 향상된 초소형 led 전극어셈블리 및 그 제조방법
KR101711187B1 (ko) * 2017-01-20 2017-03-06 피에스아이 주식회사 초소형 led 전극어셈블리

Also Published As

Publication number Publication date
US10607968B2 (en) 2020-03-31
US20200227392A1 (en) 2020-07-16
US20210375836A1 (en) 2021-12-02
KR20190034379A (ko) 2019-04-02
KR102620023B1 (ko) 2024-01-02
US11756938B2 (en) 2023-09-12
KR20220100551A (ko) 2022-07-15
US11094678B2 (en) 2021-08-17
US20190096858A1 (en) 2019-03-28

Similar Documents

Publication Publication Date Title
KR102415812B1 (ko) 발광 장치 및 발광 장치의 제조 방법
KR102441566B1 (ko) 발광 장치 및 발광 장치의 제조 방법
US20190019930A1 (en) Ultra-small led electrode assembly
US7927901B2 (en) Method for fabricating LED chip comprising reduced mask count and lift-off processing
US20170278897A1 (en) Package substrate and manufacturing method thereof, and oled display device and manufacturing method thereof
WO2015173965A1 (ja) 発光装置
JP2005031645A5 (ko)
JP4379394B2 (ja) マスク及び有機el素子の製造方法
JP6207928B2 (ja) 発光装置の製造方法
JP2022088567A5 (ko)
WO2014162453A1 (ja) 接合構造および発光装置
US20160170295A1 (en) Photomask and method of forming fine pattern using the same
JP6164982B2 (ja) 発光装置
JP2014203525A (ja) 接合構造および発光装置
JP2006339418A5 (ko)
TW201440583A (zh) 具有對應焊墊結構設計之線路板
KR20070042641A (ko) 증착 마스크 및 이를 제조하는 방법
JP2017191784A (ja) 発光装置
KR20060033128A (ko) 유기전계 발광소자
WO2014162386A1 (ja) ワイヤの接続構造及び電気機器
WO2014162387A1 (ja) ワイヤの接続構造及び電気機器
JP2016152215A (ja) 光装置
JP2012134429A (ja) 配線パターン及びその形成方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant