KR102240785B1 - 디바이스 칩 패키지의 제조 방법 - Google Patents
디바이스 칩 패키지의 제조 방법 Download PDFInfo
- Publication number
- KR102240785B1 KR102240785B1 KR1020170150388A KR20170150388A KR102240785B1 KR 102240785 B1 KR102240785 B1 KR 102240785B1 KR 1020170150388 A KR1020170150388 A KR 1020170150388A KR 20170150388 A KR20170150388 A KR 20170150388A KR 102240785 B1 KR102240785 B1 KR 102240785B1
- Authority
- KR
- South Korea
- Prior art keywords
- cutting
- cutting groove
- device chip
- device wafer
- laser beam
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 15
- 238000005520 cutting process Methods 0.000 claims abstract description 102
- 229920005989 resin Polymers 0.000 claims abstract description 28
- 239000011347 resin Substances 0.000 claims abstract description 28
- 238000007789 sealing Methods 0.000 claims abstract description 20
- 238000001514 detection method Methods 0.000 claims abstract description 13
- 230000015572 biosynthetic process Effects 0.000 claims description 3
- 238000000034 method Methods 0.000 claims description 2
- 238000005538 encapsulation Methods 0.000 abstract description 5
- 230000001678 irradiating effect Effects 0.000 abstract description 4
- 238000010521 absorption reaction Methods 0.000 abstract 1
- 235000012431 wafers Nutrition 0.000 description 59
- 239000004065 semiconductor Substances 0.000 description 13
- 238000006073 displacement reaction Methods 0.000 description 4
- 238000003384 imaging method Methods 0.000 description 2
- 239000003822 epoxy resin Substances 0.000 description 1
- 238000003754 machining Methods 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B23—MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
- B23K—SOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
- B23K26/00—Working by laser beam, e.g. welding, cutting or boring
- B23K26/36—Removing material
- B23K26/38—Removing material by boring or cutting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/304—Mechanical treatment, e.g. grinding, polishing, cutting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/561—Batch processing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/565—Moulds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68721—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by edge clamping, e.g. clamping ring
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3114—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L21/6836—Wafer tapes, e.g. grinding or dicing support tapes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6838—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping with gripping and holding devices using a vacuum; Bernoulli devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68327—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/6834—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to protect an active side of a device or wafer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Mechanical Engineering (AREA)
- Plasma & Fusion (AREA)
- Optics & Photonics (AREA)
- Dicing (AREA)
- Laser Beam Processing (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
Abstract
(과제) 디바이스 칩의 표면 및 측면을 완전하게 수지 봉지 가능한 디바이스 칩 패키지의 제조 방법을 제공하는 것이다.
(해결 수단) 디바이스 칩 패키지의 제조 방법으로서, 교차하는 복수의 스트리트와 그 스트리트에 의해 구획된 각 영역에 각각 디바이스가 형성된 디바이스 웨이퍼를 표면으로부터 그 스트리트를 따라 절삭 블레이드로 절삭하여, 그 디바이스 칩의 마무리 두께에 이르는 깊이의 절삭 홈을 형성하는 절삭 스텝과, 그 절삭 홈의 경사 상태를 검출하는 절삭 홈 경사 상태 검출 스텝과, 그 디바이스 웨이퍼의 그 표면에 봉지 수지를 공급하여, 그 디바이스 웨이퍼의 그 표면과 그 절삭 홈을 피복하는 봉지 수지층을 형성하는 봉지 수지층 형성 스텝과, 그 척 테이블에 유지된 그 디바이스 웨이퍼의 그 절삭 홈을 따라 그 봉지 수지층에 대해 흡수성을 갖는 파장의 레이저 빔을 조사하여, 그 디바이스 웨이퍼를 개개의 칩으로 분할하여 디바이스 칩 패키지를 형성하는 레이저 가공 스텝을 포함한다. 그 레이저 가공 스텝에서는, 그 절삭 홈 경사 상태 검출 스텝에서 검출된 그 절삭 홈의 경사 상태에 기초하여, 그 척 테이블의 유지면과 그 레이저 빔을 상대적으로 기울여 그 절삭 홈에 대해 평행하게 레이저 빔을 조사한다.
(해결 수단) 디바이스 칩 패키지의 제조 방법으로서, 교차하는 복수의 스트리트와 그 스트리트에 의해 구획된 각 영역에 각각 디바이스가 형성된 디바이스 웨이퍼를 표면으로부터 그 스트리트를 따라 절삭 블레이드로 절삭하여, 그 디바이스 칩의 마무리 두께에 이르는 깊이의 절삭 홈을 형성하는 절삭 스텝과, 그 절삭 홈의 경사 상태를 검출하는 절삭 홈 경사 상태 검출 스텝과, 그 디바이스 웨이퍼의 그 표면에 봉지 수지를 공급하여, 그 디바이스 웨이퍼의 그 표면과 그 절삭 홈을 피복하는 봉지 수지층을 형성하는 봉지 수지층 형성 스텝과, 그 척 테이블에 유지된 그 디바이스 웨이퍼의 그 절삭 홈을 따라 그 봉지 수지층에 대해 흡수성을 갖는 파장의 레이저 빔을 조사하여, 그 디바이스 웨이퍼를 개개의 칩으로 분할하여 디바이스 칩 패키지를 형성하는 레이저 가공 스텝을 포함한다. 그 레이저 가공 스텝에서는, 그 절삭 홈 경사 상태 검출 스텝에서 검출된 그 절삭 홈의 경사 상태에 기초하여, 그 척 테이블의 유지면과 그 레이저 빔을 상대적으로 기울여 그 절삭 홈에 대해 평행하게 레이저 빔을 조사한다.
Description
본 발명은, 표면과 이면과 측면을 갖고, 그 표면에 디바이스가 형성된 디바이스 칩의 그 표면과 그 측면이 수지 봉지된 디바이스 칩 패키지의 제조 방법에 관한 것이다.
반도체 디바이스 제조 프로세스에 있어서는, 대략 원판 (圓板) 형상인 반도체 웨이퍼의 표면에 격자상으로 형성된 스트리트로 불리는 분할 예정 라인에 의해 복수의 영역이 구획되고, 이 구획된 영역에 IC, LSI 등의 디바이스를 형성한다. 그리고, 반도체 웨이퍼를 스트리트를 따라 절삭 장치로 절삭함으로써, 반도체 웨이퍼가 개개의 디바이스 칩으로 분할된다.
반도체 웨이퍼는, 최근 디바이스 칩의 취득 개수를 높이기 위해서 협스트리트화되고 있다. 이와 같이 협스트리트화된 반도체 웨이퍼를 하프 컷하여 절삭 홈을 형성하고, 이어서 반도체 웨이퍼의 표면에 봉지 수지를 공급하여, 반도체 웨이퍼의 표면과 절삭 홈을 수지 봉지하고, 이어서, 레이저 빔을 절삭 홈에 조사하여 반도체 웨이퍼를 개개의 디바이스 칩 패키지로 분할하는 방법이 알려져 있다.
그러나, 날 두께가 매우 얇은 절삭 블레이드로 반도체 웨이퍼를 하프 컷하면, 하프 컷시에 절삭 블레이드의 날끝이 구부러져, 하프 컷한 절삭 홈이 경사진다. 경사진 절삭 홈에 대해 레이저 빔을 조사하면, 하프 컷한 절삭 홈 측면에 레이저 빔이 조사되어 버려, 분할된 디바이스 칩의 측면에 수지 봉지되지 않는 지점이 생겨 버린다는 문제가 있다.
본 발명은 이와 같은 점을 감안하여 이루어진 것으로, 그 목적으로 하는 바는, 디바이스 칩의 표면 및 측면을 완전하게 수지 봉지 가능한 디바이스 칩 패키지의 제조 방법을 제공하는 것이다.
본 발명에 의하면, 표면과 이면과 측면을 갖고, 그 표면에 디바이스가 형성된 디바이스 칩의 그 표면과 그 측면이 수지 봉지된 디바이스 칩 패키지의 제조 방법으로서, 교차하는 복수의 스트리트와 그 스트리트에 의해 구획된 각 영역에 각각 디바이스가 형성된 표면을 갖는 디바이스 웨이퍼를 그 표면으로부터 그 스트리트를 따라 절삭 블레이드로 절삭하여, 그 디바이스 칩의 마무리 두께에 이르는 깊이의 절삭 홈을 형성하는 절삭 스텝과, 그 절삭 스텝의 실시 중 또는 그 절삭 스텝을 실시한 후, 그 절삭 홈의 경사 상태를 검출하는 절삭 홈 경사 상태 검출 스텝과, 그 절삭 스텝과 그 절삭 홈 경사 상태 검출 스텝을 실시한 후, 그 디바이스 웨이퍼의 그 표면에 봉지 수지를 공급하여, 그 디바이스 웨이퍼의 그 표면과 그 절삭 홈을 피복하는 봉지 수지층을 형성하는 봉지 수지층 형성 스텝과, 그 봉지 수지층 형성 스텝을 실시한 후, 그 디바이스 웨이퍼의 이면을 연삭하여 그 디바이스 웨이퍼를 그 디바이스 칩의 그 마무리 두께로 박화 (薄化) 하는 연삭 스텝과, 그 연삭 스텝을 실시한 후, 척 테이블의 유지면에서 그 디바이스 웨이퍼를 유지하고, 그 척 테이블에 유지된 그 디바이스 웨이퍼의 그 절삭 홈을 따라 그 봉지 수지층에 대해 흡수성을 갖는 파장의 레이저 빔을 조사하여, 그 디바이스 웨이퍼를 개개의 칩으로 분할하여 디바이스 칩 패키지를 형성하는 레이저 가공 스텝을 구비하고, 그 레이저 가공 스텝에서는, 그 절삭 홈 경사 상태 검출 스텝에서 검출된 그 절삭 홈의 경사 상태에 기초하여, 그 척 테이블의 그 유지면과 그 레이저 빔을 상대적으로 기울여 그 절삭 홈에 대해 평행하게 레이저 빔을 조사하는 것을 특징으로 하는 디바이스 칩 패키지의 제조 방법이 제공된다.
바람직하게는, 레이저 가공 스텝에서는, 척 테이블을 경사시킴으로써 절삭 홈에 대해 평행하게 레이저 빔을 조사하여 디바이스 웨이퍼를 개개의 칩으로 분할한다.
본 발명의 디바이스 칩 패키지의 제조 방법에 의하면, 절삭 홈 경사 상태 검출 스텝에서 검출된 절삭 홈의 경사 상태에 기초하여, 척 테이블의 유지면과 레이저 빔을 상대적으로 기울여 절삭 홈에 대해 평행하게 레이저 빔을 조사하기 때문에, 제조한 디바이스 칩 패키지의 측면에 수지 봉지되지 않는 지점이 생겨 버릴 우려를 방지할 수 있다.
도 1 은, 디바이스 웨이퍼 (반도체 웨이퍼) 의 사시도이다.
도 2 는, 디바이스 웨이퍼를 다이싱 테이프를 개재하여 환상 프레임으로 지지한 웨이퍼 유닛의 사시도이다.
도 3 은, 절삭 스텝을 나타내는 사시도이다.
도 4 는, 절삭 스텝 실시 후의 디바이스 웨이퍼의 단면도이다.
도 5 는, 절삭 홈 경사 상태 검출 스텝을 나타내는 단면도이다.
도 6 은, 봉지 수지층 형성 스텝 실시 후의 단면도이다.
도 7 은, 연삭 스텝을 나타내는 사시도이다.
도 8 은, 연삭 스텝 실시 후의 디바이스 웨이퍼의 단면도이다.
도 9 는, 척 테이블에서 웨이퍼 유닛을 유지한 상태의 일부 단면 측면도이다.
도 10 은, 레이저 가공 스텝을 나타내는 일부 단면 측면도이다.
도 2 는, 디바이스 웨이퍼를 다이싱 테이프를 개재하여 환상 프레임으로 지지한 웨이퍼 유닛의 사시도이다.
도 3 은, 절삭 스텝을 나타내는 사시도이다.
도 4 는, 절삭 스텝 실시 후의 디바이스 웨이퍼의 단면도이다.
도 5 는, 절삭 홈 경사 상태 검출 스텝을 나타내는 단면도이다.
도 6 은, 봉지 수지층 형성 스텝 실시 후의 단면도이다.
도 7 은, 연삭 스텝을 나타내는 사시도이다.
도 8 은, 연삭 스텝 실시 후의 디바이스 웨이퍼의 단면도이다.
도 9 는, 척 테이블에서 웨이퍼 유닛을 유지한 상태의 일부 단면 측면도이다.
도 10 은, 레이저 가공 스텝을 나타내는 일부 단면 측면도이다.
이하, 본 발명의 실시형태를 도면을 참조하여 상세하게 설명한다. 도 1 을 참조하면, 본 발명의 제조 방법의 가공 대상이 되는 디바이스 웨이퍼 (반도체 웨이퍼) (11) 의 사시도가 나타나 있다.
디바이스 웨이퍼 (11) 는 표면 (11a) 및 이면 (11b) 을 가지고 있고, 표면 (11a) 에는 복수의 스트리트 (분할 예정 라인) (13) 가 직교하여 형성되어 있고, 교차하는 스트리트 (13) 에 의해 구획된 각 영역에는 각각 디바이스 (15) 가 형성되어 있다. 각 디바이스 (15) 의 4 변에는 복수의 돌기상의 범프 (17) 가 형성되어 있다.
본 발명의 제조 방법을 실시함에 있어서, 디바이스 웨이퍼 (11) 의 이면을 다이싱 테이프 (T) 에 첩착 (貼着) 하고, 다이싱 테이프 (T) 의 외주를 환상 프레임 (F) 에 장착한 웨이퍼 유닛 (19) 의 형태로 절삭 장치에 투입된다.
본 실시형태의 디바이스 칩 패키지의 제조 방법에서는, 먼저, 교차하는 복수의 스트리트에 의해 구획된 각 영역에 각각 디바이스가 형성된 디바이스 웨이퍼를 스트리트를 따라 절삭 블레이드로 절삭하여, 디바이스 칩의 마무리 두께에 이르는 깊이의 절삭 홈을 형성하는 절삭 스텝을 실시한다.
이 절삭 스텝에서는, 도 3 에 나타내는 바와 같이, 웨이퍼 유닛 (19) 의 디바이스 웨이퍼 (11) 를 다이싱 테이프 (T) 를 개재하여 절삭 장치의 척 테이블 (12) 에서 흡인 유지하고, 환상 프레임 (F) 을 도시되지 않은 클램프로 클램프하여 고정시킨다.
절삭 장치의 절삭 유닛 (14) 은, 스핀들 하우징 (16) 중에 회전 가능하게 수용된 스핀들 (18) 과, 스핀들 (18) 의 선단부에 장착된 절삭 블레이드 (20) 를 포함하고 있다. 절삭 블레이드 (20) 는, 예를 들어 20 ㎛ 이하의 매우 얇은 절삭날을 가지고 있어, 협스트리트화된 디바이스 웨이퍼의 절삭에 적합한 것이다.
절삭 스텝에서는, 화살표 A 방향으로 고속 회전하는 절삭 블레이드 (20) 로, 제조하는 디바이스 칩의 마무리 두께에 이르는 깊이까지 디바이스 웨이퍼 (11) 의 스트리트 (13) 에 그 표면측으로부터 절입하고, 척 테이블 (12) 을 화살표 X1 방향으로 가공 이송함으로써, 디바이스 칩의 마무리 두께에 이르는 깊이의 절삭 홈 (21) 을 디바이스 웨이퍼 (11) 에 형성한다.
제 1 방향으로 신장되는 스트리트 (13) 를 따라 스트리트 (13) 의 피치씩 가공 이송 방향 X1 과 직교하는 방향으로 산출 이송하면서 동일한 절삭 홈 (21) 을 차례차례 형성한다. 이어서, 척 테이블 (12) 을 90°회전시키고 나서, 제 1 방향과 직교하는 제 2 방향으로 신장되는 모든 스트리트 (13) 를 따라 동일한 절삭 홈 (21) 을 형성한다.
절삭 스텝 실시 후의 디바이스 웨이퍼 (11) 의 확대 단면도가 도 4 에 나타나 있다. 절삭 스텝을 실시하는 절삭 블레이드 (20) 는 매우 날 두께가 얇은 날끝 (절삭날) 을 가지고 있기 때문에, 절삭 블레이드 (20) 를 사용한 디바이스 웨이퍼 (11) 의 하프 컷시에 절삭 블레이드 (20) 의 절삭날이 구부러져, 하프 컷 홈 (21) 이 디바이스 웨이퍼 (11) 의 표면 (11a) 에 대해 경사진다. 절삭 홈 (21) 의 경사 방향은, 모든 절삭 홈 (21) 에 대해 동일 방향이 되는 경향이 있다.
그래서, 본 실시형태의 디바이스 칩 패키지의 제조 방법에서는, 도 5 에 나타내는 바와 같이, 레이저 변위계 (24) 로부터 레이저 빔을 디바이스 웨이퍼 (11) 의 표면에 조사하고, 레이저 변위계 (24) 를 화살표 A 방향으로 이동시킴으로써 절삭 홈 (21) 의 경사 상태를 검출하여, 이 경사 상태를 예를 들어 레이저 변위계의 메모리에 격납한다. 레이저 변위계 대신에, 현미경 및 촬상 소자를 갖는 촬상 유닛의 초점 심도를 이용하여 절삭 홈 (21) 의 기울기를 검출하도록 해도 된다.
상기 서술한 절삭 스텝 및 절삭 홈 경사 상태 검출 스텝을 실시한 후, 도 6 에 나타내는 바와 같이, 디바이스 웨이퍼 (11) 의 표면에 봉지 수지를 공급하여, 디바이스 웨이퍼 (11) 의 표면 (11a) 과 절삭 홈 (21) 을 봉지 수지층 (23) 으로 피복하는 봉지 수지층 형성 스텝을 실시한다. 범프 (17) 가 다소 돌출되는 두께로 봉지 수지층 (23) 을 형성하는 것이 바람직하다. 봉지 수지층 (23) 은, 예를 들어 에폭시 수지 등으로 형성한다.
봉지 수지층 형성 스텝을 실시한 후, 디바이스 웨이퍼 (11) 의 이면 (11b) 을 연삭하여 디바이스 칩의 마무리 두께로 박화하는 연삭 스텝을 실시한다. 연삭 스텝을 실시하기 전에, 디바이스 웨이퍼 (11) 를 웨이퍼 유닛 (19) 의 다이싱 테이프 (T) 로부터 박리한 후, 디바이스 웨이퍼의 표면 (11a) 에 디바이스 (15) 를 보호하기 위해서 표면 보호 테이프 (25) 를 첩착한다. 그리고, 도 7 에 나타내는 바와 같이, 연삭 장치의 척 테이블 (28) 에서 표면 보호 테이프 (25) 측을 흡인 유지하고, 디바이스 웨이퍼 (11) 의 이면 (11b) 을 노출시킨다.
도 7 에 있어서, 연삭 장치의 연삭 유닛 (30) 은, 모터에 의해 회전 구동되는 스핀들 (32) 과, 스핀들 (32) 의 선단에 고정된 휠 마운트 (34) 와, 휠 마운트 (34) 에 복수의 나사 (38) 에 의해 착탈 가능하게 장착된 연삭 휠 (36) 을 포함하고 있다. 연삭 휠 (36) 은, 환상의 휠 기대 (基臺) (40) 와, 휠 기대 (40) 의 하단 외주에 고착된 복수의 연삭 지석 (42) 으로 구성된다.
연삭 스텝에서는, 척 테이블 (28) 을 화살표 a 방향으로 예를 들어 300 rpm 으로 회전시키면서, 연삭 휠 (36) 을 척 테이블 (28) 과 동일 방향으로, 즉 화살표 b 방향으로 예를 들어 6000 rpm 으로 회전시킴과 함께, 도시되지 않은 연삭 유닛 이송 기구를 구동시켜 연삭 휠 (36) 의 연삭 지석 (42) 을 디바이스 웨이퍼 (11) 의 이면 (11b) 에 접촉시킨다.
그리고, 연삭 휠 (36) 을 소정의 연삭 이송 속도로 하방으로 소정량 연삭 이송하면서, 디바이스 웨이퍼 (11) 의 이면 (11b) 을 연삭하여, 디바이스 웨이퍼 (11) 를 디바이스 칩의 마무리 두께로 박화한다. 연삭 스텝 실시 후의 디바이스 웨이퍼 (11) 의 단면도가 도 8 에 나타나 있다.
연삭 스텝을 실시한 후, 도 9 에 나타내는 바와 같이, 레이저 가공 장치의 척 테이블 (46) 의 흡인 유지부 (50) 에서 다이싱 테이프 (T) 를 개재하여 디바이스 웨이퍼 (11) 의 이면측을 흡인 유지하고, 웨이퍼 유닛 (19) 의 환상 프레임 (F) 을 클램프 (54) 로 클램프하여 고정시킨다. 도 9 에 있어서, 흡인 유지부 (50) 는 금속제의 프레임체 (48) 에 형성된 흡인로 (52) 를 개재하여 도시되지 않은 흡인원에 선택적으로 접속되어 있다.
디바이스 웨이퍼 (11) 를 척 테이블 (46) 에서 흡인 유지한 후, 절삭 홈 경사 상태 검출 스텝에서 검출된 절삭 홈 (21) 의 경사 상태에 기초하여, 척 테이블 (46) 의 유지면과 집광기 (56) 로부터 조사되는 레이저 빔 (LB) 을 상대적으로 기울여, 절삭 홈 (21) 에 대해 평행하게 레이저 빔 (LB) 을 조사하는 레이저 가공 스텝을 실시한다.
본 실시형태에서는, 예를 들어 일본 공개특허공보 2013-119123호에 개시된 기구 또는 일본 공개특허공보 2014-237210호에 개시된 기구를 사용하여, 도 10 에 나타내는 바와 같이, 절삭 홈 (21) 의 경사 상태에 기초하여, 레이저 빔 (LB) 이 절삭 홈 (21) 과 평행해지도록 경사시킨다. 그리고, 봉지 수지층 (23) 에 대해 흡수성을 갖는 파장 (예를 들어 355 nm) 의 레이저 빔 (LB) 을 절삭 홈 (21) 에 조사하여, 절삭 홈 (21) 중의 봉지 수지층 (23) 을 절단한다.
스트리트 (13) 의 피치씩, 척 테이블 (46) 을 Y 축 방향으로 산출 이송하여, 제 1 방향으로 신장되는 스트리트 (13) 를 따라 디바이스 웨이퍼 (11) 를 레이저 빔 (LB) 의 조사에 의해 완전 절단한다.
제 1 방향으로 신장되는 모든 스트리트 (13) 를 따른 절단이 완료된 후, 척 테이블 (46) 을 90°회전시키고 나서, 제 1 방향과 직교하는 제 2 방향으로 신장되는 모든 스트리트 (13) 를 따라 동일한 레이저 가공 스텝을 실시하여, 디바이스 웨이퍼 (11) 를 개개의 칩으로 분할하여 표면 및 측면이 봉지 수지층 (23) 으로 봉지된 디바이스 칩 패키지를 형성한다.
상기 서술한 실시형태에서는, 절삭 홈 경사 상태 검출 스텝에서 검출된 절삭 홈 (21) 의 경사 상태에 기초하여, 레이저 가공 스텝에서, 척 테이블 (46) 의 유지면과 레이저 빔 (LB) 을 상대적으로 기울여 절삭 홈 (21) 에 대해 평행하게 레이저 빔 (LB) 을 조사하기 때문에, 하프 컷된 절삭 홈 (21) 의 측면에 레이저 빔이 조사되어 버리는 것을 방지할 수 있어, 제조한 디바이스 칩 패키지의 측면에 수지 봉지되지 않는 지점이 생겨 버리는 것을 방지할 수 있다.
11 : 디바이스 웨이퍼 (반도체 웨이퍼)
13 : 스트리트 (분할 예정 라인)
15 : 디바이스
17 : 범프
19 : 웨이퍼 유닛
20 : 절삭 블레이드
21 : 절삭 홈
23 : 봉지 수지층
30 : 연삭 유닛
36 : 연삭 휠
46 : 척 테이블
56 : 집광기
13 : 스트리트 (분할 예정 라인)
15 : 디바이스
17 : 범프
19 : 웨이퍼 유닛
20 : 절삭 블레이드
21 : 절삭 홈
23 : 봉지 수지층
30 : 연삭 유닛
36 : 연삭 휠
46 : 척 테이블
56 : 집광기
Claims (2)
- 표면과 이면과 측면을 갖고, 그 표면에 디바이스가 형성된 디바이스 칩의 그 표면과 그 측면이 수지 봉지된 디바이스 칩 패키지의 제조 방법으로서,
교차하는 복수의 스트리트와 그 스트리트에 의해 구획된 각 영역에 각각 디바이스가 형성된 표면을 갖는 디바이스 웨이퍼를 그 표면으로부터 그 스트리트를 따라 절삭 블레이드로 절삭하여, 그 디바이스 칩의 마무리 두께에 이르는 깊이의 절삭 홈을 형성하는 절삭 스텝과,
그 절삭 스텝의 실시 중 또는 그 절삭 스텝을 실시한 후, 그 절삭 홈의 경사 상태를 검출하는 절삭 홈 경사 상태 검출 스텝과,
그 절삭 스텝과 그 절삭 홈 경사 상태 검출 스텝을 실시한 후, 그 디바이스 웨이퍼의 그 표면에 봉지 수지를 공급하여, 그 디바이스 웨이퍼의 그 표면과 그 절삭 홈을 피복하는 봉지 수지층을 형성하는 봉지 수지층 형성 스텝과,
그 봉지 수지층 형성 스텝을 실시한 후, 그 디바이스 웨이퍼의 이면을 연삭하여 그 디바이스 웨이퍼를 그 디바이스 칩의 그 마무리 두께로 박화하는 연삭 스텝과,
그 연삭 스텝을 실시한 후, 척 테이블의 유지면에서 그 디바이스 웨이퍼를 유지하고, 그 척 테이블에 유지된 그 디바이스 웨이퍼의 그 절삭 홈을 따라 그 봉지 수지층에 대해 흡수성을 갖는 파장의 레이저 빔을 조사하여, 그 디바이스 웨이퍼를 개개의 칩으로 분할하여 디바이스 칩 패키지를 형성하는 레이저 가공 스텝을 구비하고,
그 레이저 가공 스텝에서는, 그 절삭 홈 경사 상태 검출 스텝에서 검출된 그 절삭 홈의 경사 상태에 기초하여, 그 척 테이블의 그 유지면과 그 레이저 빔을 상대적으로 기울여 그 절삭 홈에 대해 평행하게 레이저 빔을 조사하는 것을 특징으로 하는 디바이스 칩 패키지의 제조 방법. - 제 1 항에 있어서,
그 레이저 가공 스텝에서는, 그 척 테이블을 경사시킴으로써 그 절삭 홈에 대해 평행하게 레이저 빔을 조사하는, 디바이스 칩 패키지의 제조 방법.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016225065A JP6746224B2 (ja) | 2016-11-18 | 2016-11-18 | デバイスチップパッケージの製造方法 |
JPJP-P-2016-225065 | 2016-11-18 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20180056381A KR20180056381A (ko) | 2018-05-28 |
KR102240785B1 true KR102240785B1 (ko) | 2021-04-14 |
Family
ID=62147219
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020170150388A KR102240785B1 (ko) | 2016-11-18 | 2017-11-13 | 디바이스 칩 패키지의 제조 방법 |
Country Status (5)
Country | Link |
---|---|
US (1) | US10431496B2 (ko) |
JP (1) | JP6746224B2 (ko) |
KR (1) | KR102240785B1 (ko) |
SG (1) | SG10201708957PA (ko) |
TW (1) | TWI717558B (ko) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11612965B2 (en) * | 2020-03-27 | 2023-03-28 | Integrated Silicon Solution Inc. | Method of forming package structure |
CN113732525A (zh) * | 2021-09-03 | 2021-12-03 | 湖北三维半导体集成创新中心有限责任公司 | 一种晶圆的切割方法 |
WO2023145610A1 (ja) * | 2022-01-28 | 2023-08-03 | リンテック株式会社 | 硬化性樹脂フィルム、複合シート、半導体チップ、及び半導体チップの製造方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000068401A (ja) | 1998-08-18 | 2000-03-03 | Oki Electric Ind Co Ltd | 半導体装置およびその製造方法 |
JP2000124164A (ja) | 1998-10-16 | 2000-04-28 | Mitsubishi Electric Corp | 半導体装置の製造方法及び実装方法 |
JP2007196326A (ja) | 2006-01-26 | 2007-08-09 | Disco Abrasive Syst Ltd | 切削ブレードの切り込み確認方法 |
JP2013086160A (ja) | 2011-10-21 | 2013-05-13 | Tdk Corp | シート体加工方法、表示器用部品製造方法およびシート体加工装置 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04290457A (ja) * | 1991-03-19 | 1992-10-15 | Seiko Epson Corp | リニアイメージセンサの製造方法 |
JP2001127206A (ja) * | 1999-08-13 | 2001-05-11 | Citizen Watch Co Ltd | チップスケールパッケージの製造方法及びicチップの製造方法 |
US6649445B1 (en) * | 2002-09-11 | 2003-11-18 | Motorola, Inc. | Wafer coating and singulation method |
JP2004260083A (ja) * | 2003-02-27 | 2004-09-16 | Nippon Sheet Glass Co Ltd | ウェハの切断方法および発光素子アレイチップ |
JP3842769B2 (ja) * | 2003-09-01 | 2006-11-08 | 株式会社東芝 | レーザ加工装置、レーザ加工方法、及び半導体装置の製造方法 |
JP4923874B2 (ja) * | 2005-11-16 | 2012-04-25 | 株式会社デンソー | 半導体ウェハ |
TWI340409B (en) * | 2007-04-17 | 2011-04-11 | Advanced Semiconductor Eng | Wafer sawing method |
JP5495624B2 (ja) * | 2008-06-23 | 2014-05-21 | キヤノン株式会社 | ダイシング方法、該ダイシング方法のプログラム及び記憶媒体 |
JP5995563B2 (ja) * | 2012-07-11 | 2016-09-21 | 株式会社ディスコ | 光デバイスの加工方法 |
JP6223801B2 (ja) * | 2013-12-05 | 2017-11-01 | 株式会社ディスコ | 光デバイスウェーハの加工方法 |
JP2016082162A (ja) * | 2014-10-21 | 2016-05-16 | 株式会社ディスコ | ウエーハの加工方法 |
DE102015002542B4 (de) * | 2015-02-27 | 2023-07-20 | Disco Corporation | Waferteilungsverfahren |
US9594021B2 (en) * | 2015-08-12 | 2017-03-14 | National Applied Research Laboratories | Apparatus of detecting transmittance of trench on infrared-transmittable material and method thereof |
JP2017054888A (ja) * | 2015-09-08 | 2017-03-16 | 株式会社ディスコ | ウエーハの加工方法 |
-
2016
- 2016-11-18 JP JP2016225065A patent/JP6746224B2/ja active Active
-
2017
- 2017-10-12 TW TW106134848A patent/TWI717558B/zh active
- 2017-10-31 SG SG10201708957PA patent/SG10201708957PA/en unknown
- 2017-11-02 US US15/801,520 patent/US10431496B2/en active Active
- 2017-11-13 KR KR1020170150388A patent/KR102240785B1/ko active IP Right Grant
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000068401A (ja) | 1998-08-18 | 2000-03-03 | Oki Electric Ind Co Ltd | 半導体装置およびその製造方法 |
JP2000124164A (ja) | 1998-10-16 | 2000-04-28 | Mitsubishi Electric Corp | 半導体装置の製造方法及び実装方法 |
JP2007196326A (ja) | 2006-01-26 | 2007-08-09 | Disco Abrasive Syst Ltd | 切削ブレードの切り込み確認方法 |
JP2013086160A (ja) | 2011-10-21 | 2013-05-13 | Tdk Corp | シート体加工方法、表示器用部品製造方法およびシート体加工装置 |
Also Published As
Publication number | Publication date |
---|---|
US20180144981A1 (en) | 2018-05-24 |
SG10201708957PA (en) | 2018-06-28 |
JP6746224B2 (ja) | 2020-08-26 |
TWI717558B (zh) | 2021-02-01 |
JP2018082116A (ja) | 2018-05-24 |
TW201830544A (zh) | 2018-08-16 |
US10431496B2 (en) | 2019-10-01 |
KR20180056381A (ko) | 2018-05-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102163441B1 (ko) | 웨이퍼의 가공 방법 | |
KR20170077029A (ko) | 웨이퍼의 가공 방법 | |
KR102240785B1 (ko) | 디바이스 칩 패키지의 제조 방법 | |
JP2015028980A (ja) | ウエーハの加工方法 | |
KR102631710B1 (ko) | 웨이퍼의 가공 방법 | |
JP2018125479A (ja) | ウェーハの加工方法 | |
JP5995616B2 (ja) | ウエーハの加工方法 | |
KR20190028321A (ko) | 웨이퍼의 가공 방법 | |
JP2015092525A (ja) | ウエーハの加工方法 | |
KR102581132B1 (ko) | 웨이퍼의 가공 방법 | |
JP2018129361A (ja) | ウェーハの加工方法 | |
JP2014053351A (ja) | ウエーハの加工方法 | |
KR20190028302A (ko) | 웨이퍼의 가공 방법 | |
KR102627958B1 (ko) | 웨이퍼의 가공 방법 | |
CN109473395B (zh) | 晶片的加工方法 | |
JP6625009B2 (ja) | パッケージデバイスチップの製造方法 | |
JP6558541B2 (ja) | ウエーハの加工方法 | |
KR20190028310A (ko) | 웨이퍼의 가공 방법 | |
JP7368110B2 (ja) | 切削ブレードの製造方法、及び切削ブレード | |
KR102631706B1 (ko) | 웨이퍼의 가공 방법 | |
JP2017107988A (ja) | ウエーハの加工方法 | |
KR20240136840A (ko) | 첩합 웨이퍼의 가공 방법 | |
KR20240138019A (ko) | 첩합 웨이퍼의 가공 방법 | |
KR20240135360A (ko) | 첩합 웨이퍼의 가공 방법 | |
JP2017107987A (ja) | ウエーハの加工方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |