KR102043574B1 - 스캐닝 구동 회로 및 상기 회로를 갖는 액정 디스플레이 장치 - Google Patents

스캐닝 구동 회로 및 상기 회로를 갖는 액정 디스플레이 장치 Download PDF

Info

Publication number
KR102043574B1
KR102043574B1 KR1020187011027A KR20187011027A KR102043574B1 KR 102043574 B1 KR102043574 B1 KR 102043574B1 KR 1020187011027 A KR1020187011027 A KR 1020187011027A KR 20187011027 A KR20187011027 A KR 20187011027A KR 102043574 B1 KR102043574 B1 KR 102043574B1
Authority
KR
South Korea
Prior art keywords
controllable switch
terminal
inverter
output
control
Prior art date
Application number
KR1020187011027A
Other languages
English (en)
Other versions
KR20180085383A (ko
Inventor
차이친 천
망 조우
Original Assignee
센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
우한 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드, 우한 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 filed Critical 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
Publication of KR20180085383A publication Critical patent/KR20180085383A/ko
Application granted granted Critical
Publication of KR102043574B1 publication Critical patent/KR102043574B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Abstract

스캐닝 구동 회로(1) 및 액정 디스플레이 장치에 있어서, 상기 스캐닝 구동 회로(1)는, 상위 레벨 제어 신호(Q(N-1)), 제1 클록 신호(CK1), 제2 클록 신호(XCK1) 및 리셋 신호(Reset)를 수신하여 제1 제어 신호(Q(N))를 획득하며 래치 및 출력하는 래치 모듈(100); 제1 제어 신호(Q(N)), 제2 제어 신호(Gas) 및 제3 클록 신호(CK2)를 로직 연산하여 로직 제어 신호를 출력하는 로직 처리 모듈(200), 아울러 단지 로직 제어 신호를 연산하여 스캐닝 구동 신호를 획득 및 출력하는 출력 모듈(300); 또는, 제1 제어 신호(Q(N)) 및 제3 클록 신호(CK2)를 로직 연산하여 로직 제어 신호를 출력하는 로직 처리 모듈(200), 아울러 로직 제어 신호 및 제2 제어 신호(Gas)를 연산하여 스캐닝 구동 신호를 획득 및 출력하는 출력 모듈(300); 출력 모듈(300)에 연결되어, 스캐닝 구동 신호를 픽셀 유닛에 전송하는 스캐닝 라인(Gate)을 포함함으로써, 모든 스캐닝 라인(Gate)의 오픈 기능을 실현한다.

Description

스캐닝 구동 회로 및 상기 회로를 갖는 액정 디스플레이 장치
본 발명은 디스플레이 기술분야에 관한 것으로서, 특히는 스캐닝 구동 회로 및 상기 회로를 갖는 액정 디스플레이 장치에 관한 것이다.
현재의 액정 디스플레이 장치는 스캐닝 구동 회로를 사용하는 바, 즉 기존의 박막 트랜지스터 액정 디스플레이 어레이 제조 공정을 이용하여 스캐닝 구동 회로를 어레이 기판에 제작하여, 순차 스캐닝에 대한 구동 방식을 실현한다. 기존의 스캐닝 구동 회로의 설계 기능은 단일하고, 모든 스캐닝 라인을 오픈하는 기능을 실현할 수 없기에, 액정 디스플레이 장치의 특수한 기능의 실현에 불리하다.
본 발명이 주요하게 해결하고자 하는 기술적 과제는 스캐닝 구동 회로 및 상기 회로를 갖는 액정 디스플레이 장치를 제공하여, 모든 스캐닝 라인을 오픈하는 기능을 실현하여, 액정 디스플레이 장치의 특수한 기능의 실현을 위한 것이다.
상기 기술적 과제를 해결하기 위해, 본 발명에서 사용하는 하나의 기술적 해결수단은 스캐닝 구동 회로를 제공하는 것인 바,
상위 레벨 제어 신호, 제1 및 제2 클록 신호 및 리셋 신호를 수신하고 상기 상위 레벨 제어 신호, 제1 및 제2 클록 신호 및 리셋 신호를 연산하여 제1 제어 신호를 획득하며 상기 제1 제어 신호를 래치 및 출력하기 위한 래치 모듈;
상기 래치 모듈이 출력한 제1 제어 신호를 수신하고 상기 제1 제어 신호, 제2 제어 신호 및 제3 클록 신호를 로직 연산하여 로직 제어 신호를 획득하며 상기 로직 제어 신호를 출력하기 위해, 상기 래치 모듈에 연결되는 로직 처리 모듈;
상기 로직 처리 모듈이 출력한 로직 제어 신호에 기초하여 스캐닝 구동 신호를 획득하며, 상기 스캐닝 구동 신호를 출력하기 위해, 상기 로직 처리 모듈에 연결되는 출력 모듈; 및
상기 출력 모듈이 출력한 스캐닝 구동 신호를 픽셀 유닛에 전송하기 위해, 상기 출력 모듈에 연결되는 스캐닝 라인을 포함한다.
여기서, 상기 래치 모듈은 제1 내지 제4 인버터 및 제1 제어 가능 스위치를 포함하고, 상기 제1 인버터의 입력단은 상기 제1 클록 신호에 연결되며, 상기 제1 인버터의 출력단은 상기 제2 인버터의 로우 레벨단, 상기 제2 클록 신호 및 상기 제3 인버터의 하이 레벨단에 연결되고, 상기 제2 인버터의 입력단은 상기 상위 레벨 제어 신호에 연결되며, 상기 제2 인버터의 하이 레벨단은 상기 제1 인버터의 입력단 및 상기 제3 인버터의 로우 레벨단에 연결되고, 상기 제2 인버터의 출력단은 상기 제3 인버터의 출력단에 연결되며, 상기 제3 인버터의 입력단은 본 레벨 제어 신호에 연결되고, 상기 제어 가능 스위치의 제어단은 상기 리셋 신호에 연결되며, 상기 제어 가능 스위치의 입력단은 오픈 전압 단자에 연결되고, 상기 제어 가능 스위치의 출력단은 상기 제2 인버터의 출력단 및 상기 제4 인버터의 입력단에 연결되며, 상기 제4 인버터의 출력단은 상기 제3 인버터의 입력단 및 상기 로직 처리 모듈에 연결된다.
여기서, 상기 로직 처리 모듈은 제2 내지 제7 제어 가능 스위치를 포함하고, 상기 제2 제어 가능 스위치의 제어단은 상기 제2 제어 신호 및 상기 제7 제어 가능 스위치의 제어단에 연결되며, 상기 제2 제어 가능 스위치의 입력단은 상기 오픈 전압 단자에 연결되고, 상기 제2 제어 가능 스위치의 출력단은 상기 제3 제어 가능 스위치 및 상기 제4 제어 가능 스위치의 입력단에 연결되며, 상기 제3 제어 가능 스위치의 제어단은 상기 제4 인버터의 출력단 및 상기 제5 제어 가능 스위치의 제어단에 연결되고, 상기 제3 제어 가능 스위치의 출력단은 상기 출력 모듈, 상기 제4 제어 가능 스위치의 출력단, 상기 제5 제어 가능 스위치 및 상기 제7 제어 가능 스위치의 출력단에 연결되며, 상기 제4 제어 가능 스위치의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제5 제어 가능 스위치의 입력단은 상기 제6 제어 가능 스위치의 출력단에 연결되며, 상기 제6 제어 가능 스위치의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제6 제어 가능 스위치의 입력단은 상기 오프 전압 단자 및 상기 제7 제어 가능 스위치의 입력단에 연결된다.
여기서, 상기 로직 처리 모듈은 제2 내지 제7 제어 가능 스위치를 포함하고, 상기 제2 제어 가능 스위치의 제어단은 상기 제4 인버터의 출력단 및 상기 제6 제어 가능 스위치의 제어단에 연결되고, 상기 제2 제어 가능 스위치의 입력단은 상기 제3 제어 가능 스위치의 입력단 및 상기 오픈 전압 단자에 연결되며, 상기 제2 제어 가능 스위치의 출력단은 상기 제3 제어 가능 스위치의 출력단 및 상기 제4 제어 가능 스위치의 입력단에 연결되고, 상기 제3 제어 가능 스위치의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제4 제어 가능 스위치의 제어단은 상기 제2 제어 신호 및 상기 제7 제어 가능 스위치의 제어단에 연결되며, 상기 제4 제어 가능 스위치의 출력단은 상기 출력 모듈 및 상기 제5 및 제7 제어 가능 스위치의 출력단에 연결되고, 상기 제5 제어 가능 스위치의 입력단은 상기 제6 제어 가능 스위치의 출력단에 연결되며, 상기 제6 제어 가능 스위치의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제6 제어 가능 스위치의 입력단은 상기 제7 제어 가능 스위치의 입력단 및 상기 오프 전압 단자에 연결된다.
여기서, 상기 로직 처리 모듈은 제2 내지 제7 제어 가능 스위치를 포함하고, 상기 제2 제어 가능 스위치의 제어단은 상기 제4 인버터의 출력단 및 상기 제6 제어 가능 스위치의 제어단에 연결되고, 상기 제2 제어 가능 스위치의 입력단은 상기 제3 제어 가능 스위치의 입력단 및 상기 오픈 전압 단자에 연결되며, 상기 제2 제어 가능 스위치의 출력단은 상기 제3 제어 가능 스위치의 출력단 및 상기 제4 제어 가능 스위치의 입력단에 연결되고, 상기 제3 제어 가능 스위치의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제4 제어 가능 스위치의 제어단은 상기 제2 제어 신호 및 상기 제7 제어 가능 스위치의 제어단에 연결되며, 상기 제4 제어 가능 스위치의 출력단은 상기 출력 모듈 및 상기 제5 및 제7 제어 가능 스위치의 출력단에 연결되고, 상기 제5 제어 가능 스위치의 입력단은 상기 제6 제어 가능 스위치의 출력단에 연결되며, 상기 제5 제어 가능 스위치의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제6 제어 가능 스위치의 입력단은 상기 제7 제어 가능 스위치의 입력단 및 상기 오프 전압 단자에 연결된다.
여기서, 상기 로직 처리 모듈은 제2 내지 제7 제어 가능 스위치를 포함하고, 상기 제2 제어 가능 스위치의 제어단은 상기 제2 제어 신호 및 상기 제7 제어 가능 스위치의 제어단에 연결되며, 상기 제2 제어 가능 스위치의 입력단은 상기 오픈 전압 단자에 연결되고, 상기 제2 제어 가능 스위치의 출력단은 상기 제3 및 제4 제어 가능 스위치의 입력단에 연결되며, 상기 제3 제어 가능 스위치의 제어단은 상기 제4 인버터의 출력단 및 상기 제6 제어 가능 스위치의 제어단에 연결되고, 상기 제3 제어 가능 스위치의 출력단은 상기 출력 모듈, 상기 제4 제어 가능 스위치의 출력단, 상기 제5 제어 가능 스위치 및 상기 제7 제어 가능 스위치의 출력단에 연결되며, 상기 제4 제어 가능 스위치의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제5 제어 가능 스위치의 입력단은 상기 제6 제어 가능 스위치의 출력단에 연결되며, 상기 제5 제어 가능 스위치의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제6 제어 가능 스위치의 입력단은 상기 오프 전압 단자 및 상기 제7 제어 가능 스위치의 입력단에 연결된다.
여기서, 상기 출력 모듈은 제5 내지 제7 인버터를 포함하고, 상기 제5 인버터의 입력단은 상기 제5 및 제7 제어 가능 스위치의 출력단에 연결되며, 상기 제5 인버터의 출력단은 상기 제6 인버터의 입력단에 연결되고, 상기 제6 인버터의 출력단은 상기 제7 인버터의 입력단에 연결되며, 상기 제7 인버터의 출력단은 상기 스캐닝 라인에 연결된다.
여기서, 상기 로직 처리 모듈은 제2 내지 제5 제어 가능 스위치를 포함하고, 상기 제2 제어 가능 스위치의 제어단은 상기 제4 인버터의 출력단 및 상기 제4 제어 가능 스위치의 제어단에 연결되고, 상기 제2 제어 가능 스위치의 입력단은 상기 제3 제어 가능 스위치의 입력단 및 상기 오픈 전압 단자에 연결되며, 상기 제2 제어 가능 스위치의 출력단은 상기 출력 모듈 및 상기 제3 제어 가능 스위치 및 상기 제4 제어 가능 스위치의 출력단에 연결되고, 상기 제3 제어 가능 스위치의 제어단은 상기 제3 클록 신호 및 상기 제5 제어 가능 스위치의 제어단에 연결되며, 상기 제4 제어 가능 스위치의 입력단은 상기 제5 제어 가능 스위치의 출력단에 연결되고, 상기 제5 제어 가능 스위치의 입력단은 상기 오프 전압 단자에 연결된다.
여기서, 상기 출력 모듈은 제5 및 제6 인버터 및 노오 게이트를 포함하고, 상기 제5 인버터의 입력단은 상기 제4 제어 가능 스위치의 출력단에 연결되며, 상기 제5 인버터의 출력단은 상기 노오 게이트의 제1 입력단에 연결되고, 상기 노오 게이트의 제2 입력단은 상기 제2 제어 신호에 연결되며, 상기 노오 게이트의 출력단은 상기 제6 인버터의 입력단에 연결되고, 상기 제6 인버터의 출력단은 상기 스캐닝 라인에 연결된다.
상기 기술적 과제를 해결하기 위해, 본 발명에서 사용하는 다른 한 기술적 해결수단은 액정 디스플레이 장치를 제공하는 것인 바, 상기와 같이 설명된 임의의 상기 스캐닝 구동 회로를 포함한다.
본 발명의 유익한 효과는 하기와 같다. 선행기술의 상황과 구별되게, 본 발명의 스캐닝 구동 회로는 로직 처리 모듈을 통해 래치 모듈이 출력한 제1 제어 신호와 제3 클록 신호를 로직 연산하여, 상기 제2 제어 신호의 작동 기간에, 상기 제1 제어 신호와 상기 제3 클록 신호의 전위가 어떻게 변화하든지, 상기 출력 모듈은 하이 레벨의 스캐닝 구동 신호를 모두 상기 스캐닝 라인에 출력함으로써, 모든 스캐닝 라인을 오픈하는 기능을 실현하여, 액정 디스플레이 장치의 특수한 기능의 실현에 유리하다.
도 1은 선행기술 중 스캐닝 구동 회로의 구조도이다.
도 2는 본 발명의 제1 실시예에 따른 스캐닝 구동 회로의 구조도이다.
도 3은 본 발명의 제2 실시예에 따른 스캐닝 구동 회로의 구조도이다.
도 4는 본 발명의 제3 실시예에 따른 스캐닝 구동 회로의 구조도이다.
도 5는 본 발명의 제4 실시예에 따른 스캐닝 구동 회로의 구조도이다.
도 6은 본 발명의 제5 실시예에 따른 스캐닝 구동 회로의 구조도이다.
도 7은 본 발명의 스캐닝 구동 회로의 파형도이다.
도 8은 본 발명의 액정 디스플레이 장치의 모식도이다.
도 1을 참조하면, 선행기술 중 스캐닝 구동 회로의 구조도이다. 도 1에 도시된 바와 같이, 선행기술 중의 스캐닝 구동 회로 중의 로직 처리 모듈(20)은 4개의 제어 가능 스위치를 포함하여 래치 모듈(10)이 출력한 제1 제어 신호를 수신하며 제3 클록 신호를 수신하고 이에 대해 연산한 후 하이 레벨 또는 로우 레벨의 로직 제어 신호를 출력 모듈(30)에 출력하며, 상기 출력 모듈(30)은 3개의 인버터를 포함하여 수신된 상기 로직 제어 신호를 연산한 후 하이 레벨 또는 로우 레벨의 스캐닝 구동 신호를 스캐닝 라인에 출력하고, 다시 말하면, 도 1에 있어서, 상기 래치 모듈(10)이 출력한 제1 제어 신호 및 상기 로직 처리 모듈(20)이 수신한 제3 클록 신호에 변화가 발생하면, 상기 출력 모듈(30)이 출력한 스캐닝 구동 신호에도 변화가 발생하기에, 모든 스캐닝 라인의 오픈 기능을 실현할 수 없으며, 액정 디스플레이 장치의 특수한 기능의 실현에 불리하다.
도 2를 참조하면, 본 발명의 제1 실시예에 따른 스캐닝 구동 회로의 구조도이다. 도 2에 도시된 바와 같이, 본 발명의 스캐닝 구동 회로(1)는, 상위 레벨 제어 신호, 제1 및 제2 클록 신호 및 리셋 신호를 수신하며 상기 상위 레벨 제어 신호, 제1 및 제2 클록 신호 및 리셋 신호를 연산하여 제1 제어 신호를 획득하며 상기 제1 제어 신호를 래치 및 출력하기 위한 래치 모듈(100); 상기 래치 모듈(100)이 출력한 제1 제어 신호를 수신하고 상기 제1 제어 신호, 제2 제어 신호 및 제3 클록 신호를 로직 연산하여 로직 제어 신호를 획득하며 상기 로직 제어 신호를 출력하기 위해, 상기 래치 모듈(100)에 연결되는 로직 처리 모듈(200); 상기 로직 처리 모듈(200)이 출력한 로직 제어 신호에 기초하여 스캐닝 구동 신호를 획득하여, 상기 스캐닝 구동 신호를 출력하기 위해 상기 로직 처리 모듈(200)에 연결되는 출력 모듈(300); 상기 출력 모듈(300)이 출력한 스캐닝 구동 신호를 픽셀 유닛에 전송하기 위해, 상기 출력 모듈(300)에 연결되는 스캐닝 라인을 포함한다.
상기 래치 모듈(100)은 제1 내지 제4 인버터(U1-U4) 및 제1 제어 가능 스위치(T1)를 포함하고, 상기 제1 인버터(U1)의 입력단은 상기 제1 클록 신호에 연결되며, 상기 제1 인버터(U1)의 출력단은 상기 제2 인버터(U2)의 로우 레벨단, 상기 제2 클록 신호 및 상기 제3 인버터(U3)의 하이 레벨단에 연결되고, 상기 제2 인버터(U2)의 입력단은 상기 상위 레벨 제어 신호에 연결되며, 상기 제2 인버터(U2)의 하이 레벨단은 상기 제1 인버터(U1)의 입력단 및 상기 제3 인버터(U3)의 로우 레벨단에 연결되고, 상기 제2 인버터(U2)의 출력단은 상기 제3 인버터(U3)의 출력단에 연결되며, 상기 제3 인버터(U3)의 입력단은 본 레벨 제어 신호에 연결되고, 상기 제어 가능 스위치(T1)의 제어단은 상기 리셋 신호에 연결되며, 상기 제어 가능 스위치(T1)의 입력단은 오픈 전압 단자(VGH)에 연결되고, 상기 제어 가능 스위치(T1)의 출력단은 상기 제2 인버터(U2)의 출력단 및 상기 제4 인버터(U4)의 입력단에 연결되며, 상기 제4 인버터(U4)의 출력단은 상기 제3 인버터(U3)의 입력단 및 상기 로직 처리 모듈(200)에 연결된다. 본 실시예에 있어서, 상기 제1 제어 가능 스위치(T1)는 PMOS형 박막 트랜지스터이다.
상기 로직 처리 모듈(200)은 제2 내지 제7 제어 가능 스위치(T2-T7)를 포함하고, 상기 제2 제어 가능 스위치(T2)의 제어단은 상기 제2 제어 신호 및 상기 제7 제어 가능 스위치(T7)의 제어단에 연결되며, 상기 제2 제어 가능 스위치(T2)의 입력단은 상기 오픈 전압 단자(VGH)에 연결되고, 상기 제2 제어 가능 스위치(T2)의 출력단은 상기 제3 제어 가능 스위치(T3) 및 상기 제4 제어 가능 스위치(T4)의 입력단에 연결되며, 상기 제3 제어 가능 스위치(T3)의 제어단은 상기 제4 인버터(U4)의 출력단 및 상기 제5 제어 가능 스위치(T5)의 제어단에 연결되고, 상기 제3 제어 가능 스위치(T3)의 출력단은 상기 출력 모듈(300), 상기 제4 제어 가능 스위치(T4)의 출력단, 상기 제5 제어 가능 스위치(T5) 및 상기 제7 제어 가능 스위치(T7)의 출력단에 연결되며, 상기 제4 제어 가능 스위치(T4)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제5 제어 가능 스위치(T5)의 입력단은 상기 제6 제어 가능 스위치(T6)의 출력단에 연결되며, 상기 제6 제어 가능 스위치(T6)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제6 제어 가능 스위치(T6)의 입력단은 상기 오프 전압 단자(VGL) 및 상기 제7 제어 가능 스위치(T7)의 입력단에 연결된다.
상기 출력 모듈(300)은 제5 내지 제7 인버터(U5-U7)를 포함하고, 상기 제5 인버터(U5)의 입력단은 상기 제5 및 제7 제어 가능 스위치(T5, T7)의 출력단에 연결되며, 상기 제5 인버터(U5)의 출력단은 상기 제6 인버터(U6)의 입력단에 연결되고, 상기 제6 인버터(U6)의 출력단은 상기 제7 인버터(U7)의 입력단에 연결되며, 상기 제7 인버터(U7)의 출력단은 상기 스캐닝 라인에 연결된다.
도 3을 참조하면, 본 발명의 제2 실시예의 스캐닝 구동 회로의 구조도이다. 도 3에 도시된 바와 같이, 상기 제2 실시예의 스캐닝 구동 회로와 상기 제1 실시예의 스캐닝 구동 회로의 구별점은 하기와 같다. 상기 로직 처리 모듈(200)은 제2 내지 제7 제어 가능 스위치(T2-T7)를 포함하고, 상기 제2 제어 가능 스위치(T2)의 제어단은 상기 제4 인버터(U4)의 출력단 및 상기 제6 제어 가능 스위치(T6)의 제어단에 연결되고, 상기 제2 제어 가능 스위치(T2)의 입력단은 상기 제3 제어 가능 스위치(T3)의 입력단 및 상기 오픈 전압 단자(VGH)에 연결되며, 상기 제2 제어 가능 스위치(T2)의 출력단은 상기 제3 제어 가능 스위치(T3)의 출력단 및 상기 제4 제어 가능 스위치(T4)의 입력단에 연결되고, 상기 제3 제어 가능 스위치(T3)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제4 제어 가능 스위치(T4)의 제어단은 상기 제2 제어 신호 및 상기 제7 제어 가능 스위치(T7)의 제어단에 연결되며, 상기 제4 제어 가능 스위치(T4)의 출력단은 상기 출력 모듈(300) 및 상기 제5 및 제7 제어 가능 스위치(T5, T7)의 출력단에 연결되고, 상기 제5 제어 가능 스위치(T5)의 입력단은 상기 제6 제어 가능 스위치(T6)의 출력단에 연결되며, 상기 제6 제어 가능 스위치(T6)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제6 제어 가능 스위치(T6)의 입력단은 상기 제7 제어 가능 스위치(T7)의 입력단 및 상기 오프 전압 단자(VGL)에 연결된다.
도 4를 참조하면, 본 발명의 제3 실시예의 스캐닝 구동 회로의 구조도이다. 도 4에 도시된 바와 같이, 상기 제3 실시예의 스캐닝 구동 회로와 상기 제1 실시예의 스캐닝 구동 회로의 구별점은 하기와 같다. 상기 로직 처리 모듈(200)은 제2 내지 제7 제어 가능 스위치(T2-T7)를 포함하고, 상기 제2 제어 가능 스위치(T2)의 제어단은 상기 제4 인버터(U4)의 출력단 및 상기 제6 제어 가능 스위치(T6)의 제어단에 연결되고, 상기 제2 제어 가능 스위치(T2)의 입력단은 상기 제3 제어 가능 스위치(T3)의 입력단 및 상기 오픈 전압 단자(VGH)에 연결되며, 상기 제2 제어 가능 스위치(T2)의 출력단은 상기 제3 제어 가능 스위치(T3)의 출력단 및 상기 제4 제어 가능 스위치(T4)의 입력단에 연결되고, 상기 제3 제어 가능 스위치(T3)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제4 제어 가능 스위치(T4)의 제어단은 상기 제2 제어 신호 및 상기 제7 제어 가능 스위치(T7)의 제어단에 연결되며, 상기 제4 제어 가능 스위치(T4)의 출력단은 상기 출력 모듈(300) 및 상기 제5 및 제7 제어 가능 스위치(T5, T7)의 출력단에 연결되고, 상기 제5 제어 가능 스위치(T5)의 입력단은 상기 제6 제어 가능 스위치(T6)의 출력단에 연결되며, 상기 제5 제어 가능 스위치(T5)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제6 제어 가능 스위치(T6)의 입력단은 상기 제7 제어 가능 스위치(T7)의 입력단 및 상기 오프 전압 단자(VGL)에 연결된다.
도 5를 참조하면, 본 발명의 제4 실시예의 스캐닝 구동 회로의 구조도이다. 도 5에 도시된 바와 같이, 상기 제4 실시예의 스캐닝 구동 회로와 상기 제1 실시예의 스캐닝 구동 회로의 구별점은 하기와 같다. 상기 로직 처리 모듈(200)은 제2 내지 제7 제어 가능 스위치(T2-T7)를 포함하고, 상기 제2 제어 가능 스위치(T2)의 제어단은 상기 제2 제어 신호 및 상기 제7 제어 가능 스위치(T7)의 제어단에 연결되며, 상기 제2 제어 가능 스위치(T2)의 입력단은 상기 오픈 전압 단자(VGH)에 연결되고, 상기 제2 제어 가능 스위치(T2)의 출력단은 상기 제3 및 제4 제어 가능 스위치(T3, T4)의 입력단에 연결되며, 상기 제3 제어 가능 스위치(T3)의 제어단은 상기 제4 인버터(U4)의 출력단 및 상기 제6 제어 가능 스위치(T6)의 제어단에 연결되고, 상기 제3 제어 가능 스위치(T3)의 출력단은 상기 출력 모듈(300), 상기 제4 제어 가능 스위치(T4)의 출력단, 상기 제5 제어 가능 스위치(T5) 및 상기 제7 제어 가능 스위치(T7)의 출력단에 연결되며, 상기 제4 제어 가능 스위치(T4)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제5 제어 가능 스위치(T5)의 입력단은 상기 제6 제어 가능 스위치(T6)의 출력단에 연결되며, 상기 제5 제어 가능 스위치(T5)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제6 제어 가능 스위치(T6)입력단은 상기 오프 전압 단자(VGL) 및 상기 제7 제어 가능 스위치(T7)의 입력단에 연결된다.
상기 제1 내지 제4 실시예에 있어서, 상기 제2 내지 제4 제어 가능 스위치(T2-T4)는 모두 PMOS형 박막 트랜지스터이고, 상기 제5 내지 제7 제어 가능 스위치는 모두 NMOS형 박막 트랜지스터이다.
상기 제1 내지 제4 실시예의 상기 스캐닝 구동 회로(1)의 작동 원리는 하기와 같다.
상기 래치 모듈(100)이 수신한 제1 클록 신호, 상기 제2 클록 신호 및 상기 리셋 신호의 전위가 어떠하든지, 또한 상기 래치 모듈(100)이 출력한 제1 제어 신호의 전위가 어떠하든지, 또한 상기 로직 처리 모듈(200)이 수신한 제3 클록 신호의 전위가 어떠하든지, 상기 제2 제어 신호가 하이 레벨 신호일 경우, 상기 제7 제어 가능 스위치(T7)는 도통되고, 상기 제7 제어 가능 스위치(T7)의 입력이 상기 오프 전압 단자(VGL)에 연결되기에, 즉 저전위이기에, 따라서 상기 제7 제어 가능 스위치(T7)의 출력단은 로우 레벨 신호를 상기 출력 모듈(300)에 출력하고, 상기 출력 모듈(300)은 수신된 로우 레벨 신호를 상기 제5 내지 제7 인버터를 거쳐 연산한 후 하이 레벨의 스캐닝 구동 신호를 상기 스캐닝 라인에 출력함으로써, 모든 스캐닝 라인이 전부 오픈 기능을 실현할 수 있도록 한다.
도 6을 참조하면, 본 발명의 제5 실시예의 스캐닝 구동 회로의 구조도이다. 도 6에 도시된 바와 같이, 상기 제5 실시예의 스캐닝 구동 회로와 상기 제1 실시예의 스캐닝 구동 회로의 구별점은 하기와 같다. 상기 로직 처리 모듈(200)은 제2 내지 제5 제어 가능 스위치(T2-T5)를 포함하고, 상기 제2 제어 가능 스위치(T2)의 제어단은 상기 제4 인버터(U4)의 출력단 및 상기 제4 제어 가능 스위치(T4)의 제어단에 연결되고, 상기 제2 제어 가능 스위치(T2)의 입력단은 상기 제3 제어 가능 스위치(T3)의 입력단 및 상기 오픈 전압 단자(VGH)에 연결되며, 상기 제2 제어 가능 스위치(T2)의 출력단은 상기 출력 모듈(300) 및 상기 제3 제어 가능 스위치(T3) 및 상기 제4 제어 가능 스위치(T4)의 출력단에 연결되고, 상기 제3 제어 가능 스위치(T3)의 제어단은 상기 제3 클록 신호 및 상기 제5 제어 가능 스위치(T5)의 제어단에 연결되며, 상기 제4 제어 가능 스위치(T4)의 입력단은 상기 제5 제어 가능 스위치(T5)의 출력단에 연결되고, 상기 제5 제어 가능 스위치(T5)의 입력단은 상기 오프 전압 단자(VGL)에 연결된다. 본 실시예에 있어서, 상기 제2 및 제3 제어 가능 스위치 T2 및 T3은 PMOS형 박막 트랜지스터이고, 상기 제4 및 제5 제어 가능 스위치 T4 및 T5는 NMOS형 박막 트랜지스터이다.
상기 출력 모듈(300)은 제5 및 제6 인버터(U5, U6) 및 노오 게이트(Y1)를 포함하고, 상기 제5 인버터(U5)의 입력단은 상기 제4 제어 가능 스위치(T4)의 출력단에 연결되며, 상기 제5 인버터(U5)의 출력단은 상기 노오 게이트(Y1)의 제1 입력단에 연결되고, 상기 노오 게이트(Y1)의 제2 입력단은 상기 제2 제어 신호에 연결되며, 상기 노오 게이트(Y1)의 출력단은 상기 제6 인버터(U6)의 입력단에 연결되고, 상기 제6 인버터(U6)의 출력단은 상기 스캐닝 라인에 연결된다.
상기 제5 실시예의 상기 스캐닝 구동 회로(1)의 작동 원리는 하기와 같다.
상기 래치 모듈(100)이 수신한 제1 클록 신호, 상기 제2 클록 신호 및 상기 리셋 신호의 전위가 어떠하든지, 또한 상기 래치 모듈(100)이 출력한 제1 제어 신호의 전위가 어떠하든지, 또한 상기 로직 처리 모듈(200)이 수신한 제3 클록 신호의 전위가 어떠하든지, 상기 로직 처리 모듈(200)이 하이 레벨 신호를 출력한다면, 상기 하이 레벨 신호는 상기 출력 모듈(300)의 제5 인버터(U5)를 거친 후 로우 레벨 신호를 상기 노오 게이트(Y1)의 제1 입력단에 출력하고, 상기 제2 제어 신호는 하이 레벨 신호를 상기 노오 게이트(Y1)의 제2 입력단에 출력하며, 상기 노오 게이트(Y1)는 NOR 연산을 거친 후 로우 레벨 신호를 상기 제6 인버터(U6)의 입력단에 출력하고, 상기 인버터(U6)는 하이 레벨의 스캐닝 구동 신호를 상기 스캐닝 라인에 출력함으로써, 모든 스캐닝 라인이 오픈 기능을 전부 실현하도록 하며; 상기 로직 처리 모듈(200)이 로우 레벨 신호를 출력한다면, 상기 로우 레벨 신호는 상기 출력 모듈(300)의 제5 인버터(U5)를 거친 후 하이 레벨 신호를 상기 노오 게이트(Y1)의 제1 입력단에 출력하고, 상기 제2 제어 신호(Gas)는 하이 레벨 신호를 상기 노오 게이트(Y1)의 제2 입력단에 출력하며, 상기 노오 게이트(Y1)는 NOR 연산을 거친 후 로우 레벨 신호를 상기 제6 인버터(U6)의 입력단에 출력하고, 상기 인버터(U6)는 하이 레벨의 스캐닝 구동 신호를 상기 스캐닝 라인에 출력함으로써, 모든 스캐닝 라인이 오픈 기능을 전부 실현하도록 한다.
도 7을 참조하면, 도 7은 본 발명의 스캐닝 구동 회로(1)의 파형도이다. 도 7의 분석으로부터 알 수 있는 바, 상기 제2 제어 신호의 작동 기간에, 즉 상기 제2 제어 신호는 하이 레벨 상태를 유지하고, 이때 상기 래치 모듈(100)이 출력한 제1 제어 신호 및 상기 제3 클록 신호에 어떠한 변화가 발생할지라도, 상기 출력 모듈(300)은 하이 레벨의 스캐닝 구동 신호를 모두 출력함으로써, 모든 스캐닝 라인이 전부 오픈 기능을 실현하도록 하며, 상기 제2 제어 신호가 로우 레벨 신호로 변한 후, 상기 스캐닝 구동 회로(1)는 정상적으로 작동한다.
상기 제1 내지 제5 실시예는 단지 하나의 스캐닝 구동 회로를 예로 들어 설명하였고, 여기서, 상기 상위 레벨 제어 신호는 상위 레벨 제어 신호(Q(N-1))이고, 상기 제1 제어 신호는 제1 제어 신호(Q(N))이며, 상기 제1 클록 신호는 제1 클록 신호(CK1)이고, 상기 제2 클록 신호는 제2 클록 신호(XCK1)이며, 상기 리셋 신호는 리셋 신호(Reset)이고, 상기 제3 클록 신호는 제3 클록 신호(CK2)이며, 상기 제2 제어 신호는 제2 제어 신호(Gas)이고, 상기 스캐닝 라인은 스캐닝 라인(Gate)이다.
도 8을 참조하면, 본 발명의 액정 디스플레이 장치의 모식도이다. 상기 액정 디스플레이 장치는 전술한 스캐닝 구동 회로(1)를 포함하고, 상기 스캐닝 구동 회로(1)는 상기 액정 디스플레이 장치의 양단에 설치된다.
본 발명의 스캐닝 구동 회로(1)는 로직 처리 모듈을 통해 래치 모듈이 출력한 제1 제어 신호와 제3 클록 신호를 로직 연산하고, 상기 제2 제어 신호의 작동 기간에, 상기 제1 제어 신호와 상기 제3 클록 신호의 전위가 어떻게 변화하든지, 상기 출력 모듈은 하이 레벨의 스캐닝 구동 신호를 모두 상기 스캐닝 라인에 출력함으로써, 모든 스캐닝 라인을 오픈하는 기능을 실현하여, 액정 디스플레이 장치의 특수한 기능의 실현에 유리하다.
상기 내용은 단지 본 발명의 실시방식으로서, 본 발명의 특허범위를 한정하기 위한 것이 아니며, 본 발명의 명세서 및 도면의 내용을 이용한 동등한 구조 또는 동등한 흐름의 변환, 또는 기타 관련 기술분야에서의 직접적이거나 간접적인 응용은 모두 본 발명의 특허호보범위에 속한다.

Claims (20)

  1. 상위 레벨 제어 신호, 제1 및 제2 클록 신호 및 리셋 신호를 수신하고 상기 상위 레벨 제어 신호, 제1 및 제2 클록 신호 및 리셋 신호를 연산하여 제1 제어 신호를 획득하며 상기 제1 제어 신호를 래치 및 출력하기 위한 래치 모듈(100);
    상기 래치 모듈(100)이 출력한 제1 제어 신호를 수신하고 상기 제1 제어 신호, 제2 제어 신호 및 제3 클록 신호를 로직 연산하여 로직 제어 신호를 획득하며 상기 로직 제어 신호를 출력하기 위해, 상기 래치 모듈(100)에 연결되는 로직 처리 모듈(200);
    상기 로직 처리 모듈(200)이 출력한 로직 제어 신호에 기초하여 스캐닝 구동 신호를 획득하며, 상기 스캐닝 구동 신호를 출력하기 위해, 상기 로직 처리 모듈(200)에 연결되는 출력 모듈(300); 및
    상기 출력 모듈(300)이 출력한 스캐닝 구동 신호를 픽셀 유닛에 전송하기 위해, 상기 출력 모듈(300)에 연결되는 스캐닝 라인; 을 포함하고,
    상기 로직 처리 모듈(200)은 제2 내지 제5 제어 가능 스위치(T2-T5)를 포함하는 것을 특징으로 하는 스캐닝 구동 회로.
  2. 제 1항에 있어서,
    상기 래치 모듈(100)은 제1 내지 제4 인버터(U1-U4) 및 제1 제어 가능 스위치(T1)를 포함하고, 상기 제1 인버터(U1)의 입력단은 상기 제1 클록 신호에 연결되며, 상기 제1 인버터(U1)의 출력단은 상기 제2 인버터(U2)의 로우 레벨단, 상기 제2 클록 신호 및 상기 제3 인버터(U3)의 하이 레벨단에 연결되고, 상기 제2 인버터(U2)의 입력단은 상기 상위 레벨 제어 신호에 연결되며, 상기 제2 인버터(U2)의 하이 레벨단은 상기 제1 인버터(U1)의 입력단 및 상기 제3 인버터(U3)의 로우 레벨단에 연결되고, 상기 제2 인버터(U2)의 출력단은 상기 제3 인버터(U3)의 출력단에 연결되며, 상기 제3 인버터(U3)의 입력단은 본 레벨 제어 신호에 연결되고, 상기 제어 가능 스위치(T1)의 제어단은 상기 리셋 신호에 연결되며, 상기 제어 가능 스위치(T1)의 입력단은 오픈 전압 단자(VGH)에 연결되고, 상기 제어 가능 스위치(T1)의 출력단은 상기 제2 인버터(U2)의 출력단 및 상기 제4 인버터(U4)의 입력단에 연결되며, 상기 제4 인버터(U4)의 출력단은 상기 제3 인버터(U3)의 입력단 및 상기 로직 처리 모듈(200)에 연결되는 것을 특징으로 하는 스캐닝 구동 회로.
  3. 제 2항에 있어서,
    상기 로직 처리 모듈(200)은 제6 내지 제7 제어 가능 스위치(T6-T7)를 더 포함하고, 상기 제2 제어 가능 스위치(T2)의 제어단은 상기 제2 제어 신호 및 상기 제7 제어 가능 스위치(T7)의 제어단에 연결되며, 상기 제2 제어 가능 스위치(T2)의 입력단은 상기 오픈 전압 단자(VGH)에 연결되고, 상기 제2 제어 가능 스위치(T2)의 출력단은 상기 제3 제어 가능 스위치(T3) 및 상기 제4 제어 가능 스위치(T4)의 입력단에 연결되며, 상기 제3 제어 가능 스위치(T3)의 제어단은 상기 제4 인버터(U4)의 출력단 및 상기 제5 제어 가능 스위치(T5)의 제어단에 연결되고, 상기 제3 제어 가능 스위치(T3)의 출력단은 상기 출력 모듈(300), 상기 제4 제어 가능 스위치(T4)의 출력단, 상기 제5 제어 가능 스위치(T5) 및 상기 제7 제어 가능 스위치(T7)의 출력단에 연결되며, 상기 제4 제어 가능 스위치(T4)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제5 제어 가능 스위치(T5)의 입력단은 상기 제6 제어 가능 스위치(T6)의 출력단에 연결되며, 상기 제6 제어 가능 스위치(T6)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제6 제어 가능 스위치(T6)의 입력단은 오프 전압 단자(VGL) 및 상기 제7 제어 가능 스위치(T7)의 입력단에 연결되는 것을 특징으로 하는 스캐닝 구동 회로.
  4. 제 2항에 있어서,
    상기 로직 처리 모듈(200)은 제6 내지 제7 제어 가능 스위치(T6-T7)를 더 포함하고, 상기 제2 제어 가능 스위치(T2)의 제어단은 상기 제4 인버터(U4)의 출력단 및 상기 제6 제어 가능 스위치(T6)의 제어단에 연결되고, 상기 제2 제어 가능 스위치(T2)의 입력단은 상기 제3 제어 가능 스위치(T3)의 입력단 및 상기 오픈 전압 단자(VGH)에 연결되며, 상기 제2 제어 가능 스위치(T2)의 출력단은 상기 제3 제어 가능 스위치(T3)의 출력단 및 상기 제4 제어 가능 스위치(T4)의 입력단에 연결되고, 상기 제3 제어 가능 스위치(T3)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제4 제어 가능 스위치(T4)의 제어단은 상기 제2 제어 신호 및 상기 제7 제어 가능 스위치(T7)의 제어단에 연결되며, 상기 제4 제어 가능 스위치(T4)의 출력단은 상기 출력 모듈(300) 및 상기 제5 및 제7 제어 가능 스위치(T5, T7)의 출력단에 연결되고, 상기 제5 제어 가능 스위치(T5)의 입력단은 상기 제6 제어 가능 스위치(T6)의 출력단에 연결되며, 상기 제6 제어 가능 스위치(T6)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제6 제어 가능 스위치(T6)의 입력단은 상기 제7 제어 가능 스위치(T7)의 입력단 및 오프 전압 단자(VGL)에 연결되는 것을 특징으로 하는 스캐닝 구동 회로.
  5. 제 4항에 있어서,
    상기 출력 모듈(300)은 제5 내지 제7 인버터(U5-U7)를 포함하고, 상기 제5 인버터(U5)의 입력단은 상기 제5 및 제7 제어 가능 스위치(T5, T7)의 출력단에 연결되며, 상기 제5 인버터(U5)의 출력단은 상기 제6 인버터(U6)의 입력단에 연결되고, 상기 제6 인버터(U6)의 출력단은 상기 제7 인버터(U7)의 입력단에 연결되며, 상기 제7 인버터(U7)의 출력단은 상기 스캐닝 라인에 연결되는 것을 특징으로 하는 스캐닝 구동 회로.
  6. 제 2항에 있어서,
    상기 로직 처리 모듈(200)은 제6 내지 제7 제어 가능 스위치(T6-T7)를 더 포함하고, 상기 제2 제어 가능 스위치(T2)의 제어단은 상기 제4 인버터(U4)의 출력단 및 상기 제6 제어 가능 스위치(T6)의 제어단에 연결되고, 상기 제2 제어 가능 스위치(T2)의 입력단은 상기 제3 제어 가능 스위치(T3)의 입력단 및 상기 오픈 전압 단자(VGH)에 연결되며, 상기 제2 제어 가능 스위치(T2)의 출력단은 상기 제3 제어 가능 스위치(T3)의 출력단 및 상기 제4 제어 가능 스위치(T4)의 입력단에 연결되고, 상기 제3 제어 가능 스위치(T3)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제4 제어 가능 스위치(T4)의 제어단은 상기 제2 제어 신호 및 상기 제7 제어 가능 스위치(T7)의 제어단에 연결되며, 상기 제4 제어 가능 스위치(T4)의 출력단은 상기 출력 모듈(300) 및 상기 제5 및 제7 제어 가능 스위치(T5, T7)의 출력단에 연결되고, 상기 제5 제어 가능 스위치(T5)의 입력단은 상기 제6 제어 가능 스위치(T6)의 출력단에 연결되며, 상기 제5 제어 가능 스위치(T5)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제6 제어 가능 스위치(T6)의 입력단은 상기 제7 제어 가능 스위치(T7)의 입력단 및 오프 전압 단자(VGL)에 연결되는 것을 특징으로 하는 스캐닝 구동 회로.
  7. 제 6항에 있어서,
    상기 출력 모듈(300)은 제5 내지 제7 인버터(U5-U7)를 포함하고, 상기 제5 인버터(U5)의 입력단은 상기 제5 및 제7 제어 가능 스위치(T5, T7)의 출력단에 연결되며, 상기 제5 인버터(U5)의 출력단은 상기 제6 인버터(U6)의 입력단에 연결되고, 상기 제6 인버터(U6)의 출력단은 상기 제7 인버터(U7)의 입력단에 연결되며, 상기 제7 인버터(U7)의 출력단은 상기 스캐닝 라인에 연결되는 것을 특징으로 하는 스캐닝 구동 회로.
  8. 제 2항에 있어서,
    상기 로직 처리 모듈(200)은 제6 내지 제7 제어 가능 스위치(T6-T7)를 더 포함하고, 상기 제2 제어 가능 스위치(T2)의 제어단은 상기 제2 제어 신호 및 상기 제7 제어 가능 스위치(T7)의 제어단에 연결되며, 상기 제2 제어 가능 스위치(T2)의 입력단은 상기 오픈 전압 단자(VGH)에 연결되고, 상기 제2 제어 가능 스위치(T2)의 출력단은 상기 제3 및 제4 제어 가능 스위치(T3, T4)의 입력단에 연결되며, 상기 제3 제어 가능 스위치(T3)의 제어단은 상기 제4 인버터(U4)의 출력단 및 상기 제6 제어 가능 스위치(T6)의 제어단에 연결되고, 상기 제3 제어 가능 스위치(T3)의 출력단은 상기 출력 모듈(300), 상기 제4 제어 가능 스위치(T4)의 출력단, 상기 제5 제어 가능 스위치(T5) 및 상기 제7 제어 가능 스위치(T7)의 출력단에 연결되며, 상기 제4 제어 가능 스위치(T4)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제5 제어 가능 스위치(T5)의 입력단은 상기 제6 제어 가능 스위치(T6)의 출력단에 연결되며, 상기 제5 제어 가능 스위치(T5)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제6 제어 가능 스위치(T6)입력단은 오프 전압 단자(VGL) 및 상기 제7 제어 가능 스위치(T7)의 입력단에 연결되는 것을 특징으로 하는 스캐닝 구동 회로.
  9. 제 8항에 있어서,
    상기 출력 모듈(300)은 제5 내지 제7 인버터(U5-U7)를 포함하고, 상기 제5 인버터(U5)의 입력단은 상기 제5 및 제7 제어 가능 스위치(T5, T7)의 출력단에 연결되며, 상기 제5 인버터(U5)의 출력단은 상기 제6 인버터(U6)의 입력단에 연결되고, 상기 제6 인버터(U6)의 출력단은 상기 제7 인버터(U7)의 입력단에 연결되며, 상기 제7 인버터(U7)의 출력단은 상기 스캐닝 라인에 연결되는 것을 특징으로 하는 스캐닝 구동 회로.
  10. 제 2항에 있어서,
    상기 제2 제어 가능 스위치(T2)의 제어단은 상기 제4 인버터(U4)의 출력단 및 상기 제4 제어 가능 스위치(T4)의 제어단에 연결되고, 상기 제2 제어 가능 스위치(T2)의 입력단은 상기 제3 제어 가능 스위치(T3)의 입력단 및 상기 오픈 전압 단자(VGH)에 연결되며, 상기 제2 제어 가능 스위치(T2)의 출력단은 상기 출력 모듈(300) 및 상기 제3 제어 가능 스위치(T3) 및 상기 제4 제어 가능 스위치(T4)의 출력단에 연결되고, 상기 제3 제어 가능 스위치(T3)의 제어단은 상기 제3 클록 신호 및 상기 제5 제어 가능 스위치(T5)의 제어단에 연결되며, 상기 제4 제어 가능 스위치(T4)의 입력단은 상기 제5 제어 가능 스위치(T5)의 출력단에 연결되고, 상기 제5 제어 가능 스위치(T5)의 입력단은 오프 전압 단자(VGL)에 연결되는 것을 특징으로 하는 스캐닝 구동 회로.
  11. 제 10항에 있어서,
    상기 출력 모듈(300)은 제5 및 제6 인버터(U5, U6) 및 노오 게이트(Y1)를 포함하고, 상기 제5 인버터(U5)의 입력단은 상기 제4 제어 가능 스위치(T4)의 출력단에 연결되며, 상기 제5 인버터(U5)의 출력단은 상기 노오 게이트(Y1)의 제1 입력단에 연결되고, 상기 노오 게이트(Y1)의 제2 입력단은 상기 제2 제어 신호에 연결되며, 상기 노오 게이트(Y1)의 출력단은 상기 제6 인버터(U6)의 입력단에 연결되고, 상기 제6 인버터(U6)의 출력단은 상기 스캐닝 라인에 연결되는 것을 특징으로 하는 스캐닝 구동 회로.
  12. 스캐닝 구동 회로를 포함하는 액정 디스플레이 장치에 있어서,
    상기 스캐닝 구동 회로는,
    상위 레벨 제어 신호, 제1 및 제2 클록 신호 및 리셋 신호를 수신하고 상기 상위 레벨 제어 신호, 제1 및 제2 클록 신호 및 리셋 신호를 연산하여 제1 제어 신호를 획득하며 상기 제1 제어 신호를 래치 및 출력하기 위한 래치 모듈(100);
    상기 래치 모듈(100)이 출력한 제1 제어 신호를 수신하고 상기 제1 제어 신호, 제2 제어 신호 및 제3 클록 신호를 로직 연산하여 로직 제어 신호를 획득하며 상기 로직 제어 신호를 출력하기 위해, 상기 래치 모듈(100)에 연결되는 로직 처리 모듈(200);
    상기 로직 처리 모듈(200)이 출력한 로직 제어 신호에 기초하여 스캐닝 구동 신호를 획득하며, 상기 스캐닝 구동 신호를 출력하기 위해, 상기 로직 처리 모듈(200)에 연결되는 출력 모듈(300); 및
    상기 출력 모듈(300)이 출력한 스캐닝 구동 신호를 픽셀 유닛에 전송하기 위해, 상기 출력 모듈(300)에 연결되는 스캐닝 라인; 을 포함하고,
    상기 로직 처리 모듈(200)은 제2 내지 제5 제어 가능 스위치(T2-T5)를 포함하는 것을 특징으로 하는 액정 디스플레이 장치.
  13. 제 12항에 있어서,
    상기 래치 모듈(100)은 제1 내지 제4 인버터(U1-U4) 및 제1 제어 가능 스위치(T1)를 포함하고, 상기 제1 인버터(U1)의 입력단은 상기 제1 클록 신호에 연결되며, 상기 제1 인버터(U1)의 출력단은 상기 제2 인버터(U2)의 로우 레벨단, 상기 제2 클록 신호 및 상기 제3 인버터(U3)의 하이 레벨단에 연결되고, 상기 제2 인버터(U2)의 입력단은 상기 상위 레벨 제어 신호에 연결되며, 상기 제2 인버터(U2)의 하이 레벨단은 상기 제1 인버터(U1)의 입력단 및 상기 제3 인버터(U3)의 로우 레벨단에 연결되고, 상기 제2 인버터(U2)의 출력단은 상기 제3 인버터(U3)의 출력단에 연결되며, 상기 제3 인버터(U3)의 입력단은 본 레벨 제어 신호에 연결되고, 상기 제어 가능 스위치(T1)의 제어단은 상기 리셋 신호에 연결되며, 상기 제어 가능 스위치(T1)의 입력단은 오픈 전압 단자(VGH)에 연결되고, 상기 제어 가능 스위치(T1)의 출력단은 상기 제2 인버터(U2)의 출력단 및 상기 제4 인버터(U4)의 입력단에 연결되며, 상기 제4 인버터(U4)의 출력단은 상기 제3 인버터(U3)의 입력단 및 상기 로직 처리 모듈(200)에 연결되는 것을 특징으로 하는 액정 디스플레이 장치.
  14. 제 13항에 있어서,
    상기 로직 처리 모듈(200)은 제6 내지 제7 제어 가능 스위치(T6-T7)를 더 포함하고, 상기 제2 제어 가능 스위치(T2)의 제어단은 상기 제2 제어 신호 및 상기 제7 제어 가능 스위치(T7)의 제어단에 연결되며, 상기 제2 제어 가능 스위치(T2)의 입력단은 상기 오픈 전압 단자(VGH)에 연결되고, 상기 제2 제어 가능 스위치(T2)의 출력단은 상기 제3 제어 가능 스위치(T3) 및 상기 제4 제어 가능 스위치(T4)의 입력단에 연결되며, 상기 제3 제어 가능 스위치(T3)의 제어단은 상기 제4 인버터(U4)의 출력단 및 상기 제5 제어 가능 스위치(T5)의 제어단에 연결되고, 상기 제3 제어 가능 스위치(T3)의 출력단은 상기 출력 모듈(300), 상기 제4 제어 가능 스위치(T4)의 출력단, 상기 제5 제어 가능 스위치(T5) 및 상기 제7 제어 가능 스위치(T7)의 출력단에 연결되며, 상기 제4 제어 가능 스위치(T4)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제5 제어 가능 스위치(T5)의 입력단은 상기 제6 제어 가능 스위치(T6)의 출력단에 연결되며, 상기 제6 제어 가능 스위치(T6)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제6 제어 가능 스위치(T6)의 입력단은 오프 전압 단자(VGL) 및 상기 제7 제어 가능 스위치(T7)의 입력단에 연결되는 것을 특징으로 하는 액정 디스플레이 장치.
  15. 제 13항에 있어서,
    상기 로직 처리 모듈(200)은 제6 내지 제7 제어 가능 스위치(T6-T7)를 더 포함하고, 상기 제2 제어 가능 스위치(T2)의 제어단은 상기 제4 인버터(U4)의 출력단 및 상기 제6 제어 가능 스위치(T6)의 제어단에 연결되고, 상기 제2 제어 가능 스위치(T2)의 입력단은 상기 제3 제어 가능 스위치(T3)의 입력단 및 상기 오픈 전압 단자(VGH)에 연결되며, 상기 제2 제어 가능 스위치(T2)의 출력단은 상기 제3 제어 가능 스위치(T3)의 출력단 및 상기 제4 제어 가능 스위치(T4)의 입력단에 연결되고, 상기 제3 제어 가능 스위치(T3)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제4 제어 가능 스위치(T4)의 제어단은 상기 제2 제어 신호 및 상기 제7 제어 가능 스위치(T7)의 제어단에 연결되며, 상기 제4 제어 가능 스위치(T4)의 출력단은 상기 출력 모듈(300) 및 상기 제5 및 제7 제어 가능 스위치(T5, T7)의 출력단에 연결되고, 상기 제5 제어 가능 스위치(T5)의 입력단은 상기 제6 제어 가능 스위치(T6)의 출력단에 연결되며, 상기 제6 제어 가능 스위치(T6)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제6 제어 가능 스위치(T6)의 입력단은 상기 제7 제어 가능 스위치(T7)의 입력단 및 오프 전압 단자(VGL)에 연결되는 것을 특징으로 하는 액정 디스플레이 장치.
  16. 제 13항에 있어서,
    상기 로직 처리 모듈(200)은 제6 내지 제7 제어 가능 스위치(T6-T7)를 더 포함하고, 상기 제2 제어 가능 스위치(T2)의 제어단은 상기 제4 인버터(U4)의 출력단 및 상기 제6 제어 가능 스위치(T6)의 제어단에 연결되고, 상기 제2 제어 가능 스위치(T2)의 입력단은 상기 제3 제어 가능 스위치(T3)의 입력단 및 상기 오픈 전압 단자(VGH)에 연결되며, 상기 제2 제어 가능 스위치(T2)의 출력단은 상기 제3 제어 가능 스위치(T3)의 출력단 및 상기 제4 제어 가능 스위치(T4)의 입력단에 연결되고, 상기 제3 제어 가능 스위치(T3)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제4 제어 가능 스위치(T4)의 제어단은 상기 제2 제어 신호 및 상기 제7 제어 가능 스위치(T7)의 제어단에 연결되며, 상기 제4 제어 가능 스위치(T4)의 출력단은 상기 출력 모듈(300) 및 상기 제5 및 제7 제어 가능 스위치(T5, T7)의 출력단에 연결되고, 상기 제5 제어 가능 스위치(T5)의 입력단은 상기 제6 제어 가능 스위치(T6)의 출력단에 연결되며, 상기 제5 제어 가능 스위치(T5)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제6 제어 가능 스위치(T6)의 입력단은 상기 제7 제어 가능 스위치(T7)의 입력단 및 오프 전압 단자(VGL)에 연결되는 것을 특징으로 하는 액정 디스플레이 장치.
  17. 제 13항에 있어서,
    상기 로직 처리 모듈(200)은 제6 내지 제7 제어 가능 스위치(T6-T7)를 더 포함하고, 상기 제2 제어 가능 스위치(T2)의 제어단은 상기 제2 제어 신호 및 상기 제7 제어 가능 스위치(T7)의 제어단에 연결되며, 상기 제2 제어 가능 스위치(T2)의 입력단은 상기 오픈 전압 단자(VGH)에 연결되고, 상기 제2 제어 가능 스위치(T2)의 출력단은 상기 제3 및 제4 제어 가능 스위치(T3, T4)의 입력단에 연결되며, 상기 제3 제어 가능 스위치(T3)의 제어단은 상기 제4 인버터(U4)의 출력단 및 상기 제6 제어 가능 스위치(T6)의 제어단에 연결되고, 상기 제3 제어 가능 스위치(T3)의 출력단은 상기 출력 모듈(300), 상기 제4 제어 가능 스위치(T4)의 출력단, 상기 제5 제어 가능 스위치(T5) 및 상기 제7 제어 가능 스위치(T7)의 출력단에 연결되며, 상기 제4 제어 가능 스위치(T4)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제5 제어 가능 스위치(T5)의 입력단은 상기 제6 제어 가능 스위치(T6)의 출력단에 연결되며, 상기 제5 제어 가능 스위치(T5)의 제어단은 상기 제3 클록 신호에 연결되고, 상기 제6 제어 가능 스위치(T6)입력단은 오프 전압 단자(VGL) 및 상기 제7 제어 가능 스위치(T7)의 입력단에 연결되는 것을 특징으로 하는 액정 디스플레이 장치.
  18. 제 17항에 있어서,
    상기 출력 모듈(300)은 제5 내지 제7 인버터(U5-U7)를 포함하고, 상기 제5 인버터(U5)의 입력단은 상기 제5 및 제7 제어 가능 스위치(T5, T7)의 출력단에 연결되며, 상기 제5 인버터(U5)의 출력단은 상기 제6 인버터(U6)의 입력단에 연결되고, 상기 제6 인버터(U6)의 출력단은 상기 제7 인버터(U7)의 입력단에 연결되며, 상기 제7 인버터(U7)의 출력단은 상기 스캐닝 라인에 연결되는 것을 특징으로 하는 액정 디스플레이 장치.
  19. 제 13항에 있어서,
    상기 제2 제어 가능 스위치(T2)의 제어단은 상기 제4 인버터(U4)의 출력단 및 상기 제4 제어 가능 스위치(T4)의 제어단에 연결되고, 상기 제2 제어 가능 스위치(T2)의 입력단은 상기 제3 제어 가능 스위치(T3)의 입력단 및 상기 오픈 전압 단자(VGH)에 연결되며, 상기 제2 제어 가능 스위치(T2)의 출력단은 상기 출력 모듈(300) 및 상기 제3 제어 가능 스위치(T3) 및 상기 제4 제어 가능 스위치(T4)의 출력단에 연결되고, 상기 제3 제어 가능 스위치(T3)의 제어단은 상기 제3 클록 신호 및 상기 제5 제어 가능 스위치(T5)의 제어단에 연결되며, 상기 제4 제어 가능 스위치(T4)의 입력단은 상기 제5 제어 가능 스위치(T5)의 출력단에 연결되고, 상기 제5 제어 가능 스위치(T5)의 입력단은 오프 전압 단자(VGL)에 연결되는 것을 특징으로 하는 액정 디스플레이 장치.
  20. 제 19항에 있어서,
    상기 출력 모듈(300)은 제5 및 제6 인버터(U5, U6) 및 노오 게이트(Y1)를 포함하고, 상기 제5 인버터(U5)의 입력단은 상기 제4 제어 가능 스위치(T4)의 출력단에 연결되며, 상기 제5 인버터(U5)의 출력단은 상기 노오 게이트(Y1)의 제1 입력단에 연결되고, 상기 노오 게이트(Y1)의 제2 입력단은 상기 제2 제어 신호에 연결되며, 상기 노오 게이트(Y1)의 출력단은 상기 제6 인버터(U6)의 입력단에 연결되고, 상기 제6 인버터(U6)의 출력단은 상기 스캐닝 라인에 연결되는 것을 특징으로 하는 액정 디스플레이 장치.
KR1020187011027A 2015-09-23 2015-09-29 스캐닝 구동 회로 및 상기 회로를 갖는 액정 디스플레이 장치 KR102043574B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201510613607.1A CN105118466B (zh) 2015-09-23 2015-09-23 扫描驱动电路及具有该电路的液晶显示装置
CN201510613607.1 2015-09-23
PCT/CN2015/091070 WO2017049661A1 (zh) 2015-09-23 2015-09-29 扫描驱动电路及具有该电路的液晶显示装置

Publications (2)

Publication Number Publication Date
KR20180085383A KR20180085383A (ko) 2018-07-26
KR102043574B1 true KR102043574B1 (ko) 2019-11-11

Family

ID=54666429

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020187011027A KR102043574B1 (ko) 2015-09-23 2015-09-29 스캐닝 구동 회로 및 상기 회로를 갖는 액정 디스플레이 장치

Country Status (5)

Country Link
US (1) US9818358B2 (ko)
KR (1) KR102043574B1 (ko)
CN (1) CN105118466B (ko)
GB (1) GB2557552B8 (ko)
WO (1) WO2017049661A1 (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105096900B (zh) 2015-09-23 2019-01-25 深圳市华星光电技术有限公司 扫描驱动电路及具有该电路的液晶显示装置
CN105427821B (zh) 2015-12-25 2018-05-01 武汉华星光电技术有限公司 适用于In Cell型触控显示面板的GOA电路
CN105702223B (zh) 2016-04-21 2018-01-30 武汉华星光电技术有限公司 减小时钟信号负载的cmos goa电路
CN105741739B (zh) * 2016-04-22 2018-11-16 京东方科技集团股份有限公司 栅极驱动电路及显示装置
CN106486079A (zh) * 2016-12-30 2017-03-08 武汉华星光电技术有限公司 阵列基板栅极驱动电路
CN106548758B (zh) * 2017-01-10 2019-02-19 武汉华星光电技术有限公司 Cmos goa电路
CN107564459B (zh) * 2017-10-31 2021-01-05 合肥京东方光电科技有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN108109667B (zh) * 2017-12-15 2021-01-15 京东方科技集团股份有限公司 移位寄存器单元、扫描驱动电路、显示装置、驱动方法
CN110310604B (zh) * 2019-06-29 2022-07-12 合肥视涯技术有限公司 一种扫描驱动电路、显示面板和显示面板的驱动方法
CN110299111B (zh) * 2019-06-29 2020-11-27 合肥视涯技术有限公司 一种扫描驱动电路、显示面板和显示面板的驱动方法
CN112289252A (zh) * 2019-07-12 2021-01-29 成都辰显光电有限公司 驱动电路、显示面板和显示装置
CN110689839B (zh) * 2019-12-10 2020-04-17 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN113870764A (zh) * 2020-06-11 2021-12-31 成都辰显光电有限公司 像素电路和显示面板
KR20220100779A (ko) * 2021-01-08 2022-07-18 삼성디스플레이 주식회사 표시 구동 회로, 이를 포함하는 표시 장치, 및 표시 장치의 구동 방법
CN113299243B (zh) * 2021-06-18 2022-09-02 合肥京东方卓印科技有限公司 一种像素电路及其驱动方法、显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000352957A (ja) 1999-06-11 2000-12-19 Matsushita Electric Ind Co Ltd シフトレジスタおよびデータラッチ回路と液晶表示装置
CN104681000A (zh) * 2015-03-20 2015-06-03 厦门天马微电子有限公司 移位寄存器、栅极控制电路、阵列基板和显示面板

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100492986B1 (ko) * 1997-08-28 2005-08-05 삼성전자주식회사 박막트랜지스터액정표시소자게이트구동회로
KR100344830B1 (ko) * 1999-12-27 2002-07-20 주식회사 하이닉스반도체 전압 스위치
JP2005070673A (ja) * 2003-08-27 2005-03-17 Renesas Technology Corp 半導体回路
TWI246086B (en) * 2004-07-23 2005-12-21 Au Optronics Corp Single clock driven shift register utilized in display driving circuit
TWI406222B (zh) * 2009-05-26 2013-08-21 Chunghwa Picture Tubes Ltd 具有輸出致能控制電路之閘極驅動器
EP2444954A1 (en) * 2009-06-17 2012-04-25 Sharp Kabushiki Kaisha Display driving circuit, display device and display driving method
JP5419762B2 (ja) * 2010-03-18 2014-02-19 三菱電機株式会社 シフトレジスタ回路
JP5491319B2 (ja) * 2010-08-16 2014-05-14 ルネサスエレクトロニクス株式会社 表示ドライバ回路
CN102160553A (zh) * 2011-02-24 2011-08-24 中国农业科学院烟草研究所 一种抗植物病毒病Ba制剂及其应用
JP2014057298A (ja) * 2012-08-10 2014-03-27 Semiconductor Energy Lab Co Ltd 半導体装置の駆動方法
CN103236272B (zh) * 2013-03-29 2016-03-16 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动装置与显示装置
CN104269145B (zh) * 2014-09-05 2016-07-06 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及显示装置
CN104361875B (zh) 2014-12-02 2017-01-18 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN104732939A (zh) * 2015-03-27 2015-06-24 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示装置及栅极驱动方法
CN104793801B (zh) * 2015-05-08 2018-02-23 厦门天马微电子有限公司 一种内嵌式触摸显示装置和触摸显示屏
CN105096891B (zh) * 2015-09-02 2017-03-29 深圳市华星光电技术有限公司 Cmos goa电路
CN105070263B (zh) * 2015-09-02 2017-06-27 深圳市华星光电技术有限公司 Cmos goa电路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000352957A (ja) 1999-06-11 2000-12-19 Matsushita Electric Ind Co Ltd シフトレジスタおよびデータラッチ回路と液晶表示装置
CN104681000A (zh) * 2015-03-20 2015-06-03 厦门天马微电子有限公司 移位寄存器、栅极控制电路、阵列基板和显示面板

Also Published As

Publication number Publication date
KR20180085383A (ko) 2018-07-26
CN105118466B (zh) 2018-02-09
WO2017049661A1 (zh) 2017-03-30
US9818358B2 (en) 2017-11-14
GB2557552B (en) 2022-03-09
US20170169781A1 (en) 2017-06-15
GB201806442D0 (en) 2018-06-06
GB2557552A8 (en) 2022-05-11
GB2557552B8 (en) 2022-05-11
GB2557552A (en) 2018-06-20
CN105118466A (zh) 2015-12-02

Similar Documents

Publication Publication Date Title
KR102043574B1 (ko) 스캐닝 구동 회로 및 상기 회로를 갖는 액정 디스플레이 장치
US9007294B2 (en) Shifting register, gate driving apparatus and display apparatus
KR101937963B1 (ko) 주사 구동 회로
KR102190083B1 (ko) Goa 구동 회로 및 액정 디스플레이 장치
US9779646B2 (en) Shift register, method and system for operating shift register
US10140910B2 (en) Shift register, a gate line driving circuit, an array substrate and a display apparatus
US10453369B2 (en) Shift register unit, driving method thereof, gate driver on array and display apparatus
US20160180788A1 (en) Scan driving circuit
US9881542B2 (en) Gate driver on array (GOA) circuit cell, driver circuit and display panel
US9792845B2 (en) Scan driving circuit
US20150228354A1 (en) Shift register unit and driving method thereof, gate driver and display device
US9799295B2 (en) Scan driving circuit and liquid crystal display device having the circuit
US10339870B2 (en) GOA circuit
WO2017202124A1 (zh) 一种栅极驱动电路及显示面板
CN105702297B (zh) 移位寄存器及驱动方法、驱动电路、阵列基板及显示装置
US10319324B2 (en) Shift registers, driving methods, gate driving circuits and display apparatuses with reduced shift register output signal voltage switching time
US20200372873A1 (en) Gate drive unit circuit, gate drive circuit, and display device
KR102301545B1 (ko) 평면 디스플레이 장치 및 이의 스캔 구동 회로
US20160378242A1 (en) Touch driving unit, touch panel and display device
US11170696B2 (en) Gate drive circuit and display panel
US10249246B2 (en) GOA circuit
US20190385558A1 (en) Scan driving circuit and apparatus thereof
US10665192B2 (en) Scan driving circuit and apparatus thereof
US10650767B2 (en) Scan-driving circuit and a display device
WO2016106870A1 (zh) 一种液晶显示器驱动电路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant