CN105702297B - 移位寄存器及驱动方法、驱动电路、阵列基板及显示装置 - Google Patents
移位寄存器及驱动方法、驱动电路、阵列基板及显示装置 Download PDFInfo
- Publication number
- CN105702297B CN105702297B CN201610231547.1A CN201610231547A CN105702297B CN 105702297 B CN105702297 B CN 105702297B CN 201610231547 A CN201610231547 A CN 201610231547A CN 105702297 B CN105702297 B CN 105702297B
- Authority
- CN
- China
- Prior art keywords
- pull
- module
- control
- transistor
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Nonlinear Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Shift Register Type Memory (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明的实施例提供移位寄存器及驱动方法、驱动电路、阵列基板以及显示装置。移位寄存器包括:上拉控制模块、上拉模块、下拉控制模块、下拉模块、复位模块、反向模块和输出端。上拉控制模块被配置为控制上拉模块对于输出端的电平的上拉。上拉模块被配置为对于输出端的电平进行上拉。下拉控制模块被配置为控制下拉模块对于输出端的电平的下拉。下拉模块被配置为对于输出端的电平进行下拉。复位模块被配置为对于输出端的电平进行复位。反向模块被配置为使输入到上拉模块的时钟信号的相位反向。根据本发明的实施例,对于电路结构进行了简化,可以应用于窄边框或者超高分辨率的屏幕中。
Description
技术领域
本发明涉及显示技术,尤其涉及移位寄存器及驱动方法、驱动电路、阵列基板以及显示装置。
背景技术
液晶显示器中采用M*N点排列的像素阵列进行显示,为了驱动像素阵列,薄膜晶体管-液晶显示器(TFT-LCD)包括栅极驱动电路和数据驱动电路,栅极驱动电路基于时钟信号,通过移位寄存器对于像素阵列的多条栅线分别输出栅极驱动信号。
在液晶显示器的栅极驱动电路中,多个移位寄存器级联工作,一级移位寄存器与一条栅线连接,以对于像素阵列进行逐行扫描。在显示面板中,栅级驱动电路可以使用将芯片固定于柔性线路板(COF)或者将芯片固定于玻璃(COG)的封装方式,也可以用TFT构成集成电路单元,以直接在显示面板中形成栅极驱动电路(GOA)。对于液晶显示器,栅极驱动器GOA设计可以使得产品成本下降,也可以减去一道工序,提高产能。但是,传统GOA设计需要使用多个时钟信号来实现,电路以及面板设计相对复杂。
发明内容
本发明的实施例提供了移位寄存器及驱动方法、驱动电路、阵列基板以及显示装置,对于电路结构进行了简化,可以应用于窄边框或者超高分辨率的屏幕中。
根据本发明的第一个方面,提供了一种移位寄存器,包括:上拉控制模块、上拉模块、下拉控制模块、下拉模块、复位模块、反向模块和输出端。上拉控制模块与上拉模块连接,上拉控制模块被配置为控制上拉模块对于输出端的电平的上拉。上拉模块与输出端连接,上拉模块被配置为对于输出端的电平进行上拉。下拉控制模块与下拉模块连接,下拉控制模块被配置为控制下拉模块对于输出端的电平的下拉。下拉模块与输出端连接,下拉模块被配置为对于输出端的电平进行下拉。复位模块与输出端连接,复位模块被配置为对于输出端的电平进行复位。反向模块与上拉模块连接,反向模块被配置为使输入到上拉模块的时钟信号的相位反向。
在本发明的实施例中,上拉控制模块包括控制端、第一端和第二端。上拉模块包括控制端、第一端和第二端。下拉控制模块包括控制端、第一端、第二端和第三端。下拉模块包括控制端、第一端、第二端和第三端。复位模块包括控制端、第一端、第二端和第三端。反向模块包括控制端、第一端、第二端和第三端。上拉控制模块的控制端和第一端与输入端连接,第二端与上拉模块的控制端连接。上拉模块的第一端与反向模块的第三端连接,第二端与输出端连接。下拉控制模块的控制端与上拉控制模块的第二端连接,第一端与第一电压端连接,第二端与第二电压端连接,第三端与下拉模块的控制端连接。下拉模块的第一端与第一电压端连接,第二端与上拉模块的控制端连接,第三端与输出端连接。复位模块的控制端与复位端连接,第一端与第一电压端连接,第二端与上拉模块的控制端连接,第三端与输出端连接。反向模块的控制端与时钟信号端连接,第一端与第一电压端连接,第二端与第二电压端连接。
在本发明的实施例中,上拉控制模块包括第一晶体管。第一晶体管的控制端是上拉控制模块的控制端,第一晶体管的第一端是上拉控制模块的第一端,第一晶体管的第二端是上拉控制模块的第二端。
在本发明的实施例中,上拉模块包括第二晶体管和第一电容。第二晶体管的控制端是上拉模块的控制端,第二晶体管的第一端是上拉模块的第一端,第二晶体管的第二端是上拉模块的第二端。第一电容连接在第二晶体管的控制端和第二端之间。
在本发明的实施例中,下拉控制模块包括第三晶体管和第四晶体管。第三晶体管的控制端是下拉控制模块的控制端,第三晶体管的第一端是下拉控制模块的第一端,第三晶体管的第二端是下拉控制模块的第三端,第四晶体管的控制端和第一端连接的连接点是下拉控制模块的第二端;第四晶体管的第二端与第三晶体管的第二端连接。
在本发明的实施例中,下拉模块包括第五晶体管和第六晶体管。第五晶体管的控制端和第六晶体管的控制端连接的连接点是下拉模块的控制端,第五晶体管的第一端和第六晶体管的第一端连接的连接点是下拉模块的第一端。第五晶体管的第二端是下拉模块的第二端。第六晶体管的第二端是下拉模块的第三端。
在本发明的实施例中,复位模块包括第七晶体管和第八晶体管。第七晶体管的控制端和第八晶体管的控制端连接的连接点是复位模块的控制端,第七晶体管的第一端和第八晶体管的第一端连接的连接点是复位模块的第一端。第七晶体管的第二端是复位模块的第二端。第八晶体管的第二端是复位模块的第三端。
在本发明的实施例中,反向模块包括第九晶体管和第十晶体管,第九晶体管的控制端是反向模块的控制端,第一端是反向模块的第一端,第二端是反向模块的第三端。第十晶体管的控制端和第一端连接的连接点是反向模块的第二端,第十晶体管的第二端与第九晶体管的第二端连接。
根据本发明的第二个方面,提供了一种栅极驱动电路,包括多个第一移位寄存器和多个第二移位寄存器,第一移位寄存器与第二移位寄存器级联。第一移位寄存器包括:上拉控制模块、上拉模块、下拉控制模块、下拉模块、复位模块和输出端。第二移位寄存器包括:上拉控制模块、上拉模块、下拉控制模块、下拉模块、复位模块、反向模块和输出端。上拉控制模块与上拉模块连接,上拉控制模块被配置为控制上拉模块对于输出端的电平的上拉。上拉模块与输出端连接,上拉模块被配置为对于输出端的电平进行上拉。下拉控制模块与下拉模块连接,下拉控制模块被配置为控制下拉模块对于输出端的电平的下拉。下拉模块与输出端连接,下拉模块被配置为对于输出端的电平进行下拉。复位模块与输出端连接,复位模块被配置为对于输出端的电平进行复位。反向模块与上拉模块连接,被配置为使输入到上拉模块的时钟信号的相位反向。输出端被配置为向像素电路提供栅极驱动信号。一级的移位寄存器的输出端与下一级的移位寄存器的上拉控制模块连接,一级的移位寄存器的输出端与上一级的移位寄存器的复位模块连接。其中,多个第一移位寄存器和多个第二移位寄存器的时钟信号相同。
根据本发明的第三个方面,提供了一种阵列基板,包括上述的栅极驱动电路。
根据本发明的第四个方面,提供了一种显示装置,包括上述的阵列基板。
根据本发明的第五个方面,提供了一种移位寄存器的驱动方法,用于驱动上述的移位寄存器,包括:
第一阶段,上拉准备阶段。使得上拉控制模块导通,上拉模块导通,下拉控制模块导通,下拉模块截止,复位模块截止。输出端输出低电平。
第二阶段,上拉阶段。使得上拉控制模块截止,上拉模块导通,下拉控制模块导通,下拉模块截止,复位模块截止。输出端输出高电平。
第三阶段,复位阶段。使得上拉控制模块截止,上拉模块截止,下拉控制模块截止,下拉模块导通,复位模块导通。输出端输出低电平;
第四阶段,下拉阶段。使得上拉控制模块截止,上拉模块截止,下拉控制模块截止,下拉模块导通,复位模块截止。输出端输出低电平。
根据本发明的实施例的移位寄存器及驱动方法、驱动电路、阵列基板以及显示装置,对于电路结构进行了简化,可以实现窄边框或者超高分辨率的屏幕。
附图说明
为了更清楚地说明本发明的实施例的技术方案,下面将对实施例的附图进行简要说明,应当知道,以下描述的附图仅仅涉及本发明的一些实施例,而非对本发明的限制,其中:
图1是根据本发明的第一实施例提供的移位寄存器的结构框图;
图2是图1所示的移位寄存器的示意性的电路图;
图3是根据本发明的第二实施例提供的栅极驱动电路的结构框图;
图4是图3中的第一移位寄存器的示意性的电路图;
图5是图3所示的移位寄存器的示意性的时序图。
具体实施方式
为了使本发明的实施例的目的、技术方案和优点更加清楚,下面将结合附图,对本发明的实施例的技术方案进行清楚、完整的描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于所描述的本发明的实施例,本领域技术人员在无需创造性劳动的前提下所获得的所有其他实施例,也都属于本发明保护的范围。
图1是根据本发明的第一实施例提供的移位寄存器的结构框图。在本发明的实施例中,移位寄存器10包括:上拉控制模块1、上拉模块2、下拉控制模块3、下拉模块4、复位模块5、反向模块6和输出端OP。上拉控制模块1与上拉模块2连接,上拉控制模块1被配置为控制上拉模块2对于输出端OP的电平的上拉。上拉模块2与输出端OP连接,上拉模块2被配置为对于输出端OP的电平进行上拉。下拉控制模块3与下拉模块4连接,下拉控制模块3被配置为控制下拉模块4对于输出端OP的电平的下拉。下拉模块4与输出端OP连接,下拉模块4被配置为对于输出端OP的电平进行下拉。复位模块5与输出端OP连接,复位模块5被配置为对于输出端OP的电平进行复位。反向模块6与上拉模块2连接,反向模块6被配置为使输入到上拉模块2的时钟信号的相位反向。PU表示上拉控制模块1与上拉模块2连接的上拉节点。PD表示下拉控制模块3和下拉模块4连接的下拉节点PD。
通过增加反向模块6,可以在移位寄存器10中对于时钟信号进行调整,而不需要在外部增加时钟信号源或者时钟信号调整电路。
图2是图1所示的移位寄存器的示意性的电路图。在本发明的实施例中,上拉控制模块1包括控制端、第一端和第二端。上拉模块2包括控制端、第一端和第二端。下拉控制模块3包括控制端、第一端、第二端和第三端。下拉模块4包括控制端、第一端、第二端和第三端。复位模块5包括控制端、第一端、第二端和第三端。反向模块6包括控制端、第一端、第二端和第三端。上拉控制模块1的控制端和第一端与输入端IP连接,第二端与上拉模块2的控制端连接。上拉模块2的第一端与反向模块6的第三端连接,第二端与输出端OP连接。下拉控制模块3的控制端与上拉控制模块1的第二端连接,第一端与第一电压端VGL连接,第二端与第二电压端VGH连接,第三端与下拉模块4的控制端连接。下拉模块4的第一端与第一电压端VGL连接,第二端与上拉模块2的控制端连接,第三端与输出端OP连接。复位模块5的控制端与复位端RS连接,第一端与第一电压端VGL连接,第二端与上拉模块2的控制端连接,第三端与输出端OP连接。反向模块6的控制端与时钟信号端CLK连接,第一端与第一电压端VGL连接,第二端与第二电压端VGH连接。
在本发明的实施例中,上拉控制模块1包括第一晶体管M1。第一晶体管M1的控制端是上拉控制模块1的控制端,第一晶体管M1的第一端是上拉控制模块1的第一端,第一晶体管M1的第二端是上拉控制模块1的第二端。
上拉模块2包括第二晶体管M2和第一电容C1。第二晶体管M2的控制端是上拉模块2的控制端,第二晶体管M2的第一端是上拉模块2的第一端,第二晶体管M2的第二端是上拉模块2的第二端。第一电容C1连接在第二晶体管M2的控制端和第二端之间。
下拉控制模块3包括第三晶体管M3和第四晶体管M4。第三晶体管M3的控制端是下拉控制模块3的控制端,第三晶体管M3的第一端是下拉控制模块3的第一端,第三晶体管M3的第二端是下拉控制模块3的第三端,第四晶体管M4的控制端和第一端连接的连接点是下拉控制模块3的第二端;第四晶体管M4的第二端与第三晶体管M3的第二端连接。
下拉模块4包括第五晶体管M5和第六晶体管M6。第五晶体管M5的控制端和第六晶体管M6的控制端连接的连接点是下拉模块4的控制端,第五晶体管M5的第一端和第六晶体管M6的第一端连接的连接点是下拉模块4的第一端。第五晶体管M5的第二端是下拉模块4的第二端。第六晶体管M6的第二端是下拉模块4的第三端。
复位模块5包括第七晶体管M7和第八晶体管M8。第七晶体管M7的控制端和第八晶体管M8的控制端连接的连接点是复位模块5的控制端,第七晶体管M7的第一端和第八晶体管M8的第一端连接的连接点是复位模块5的第一端。第七晶体管M7的第二端是复位模块5的第二端。第八晶体管M8的第二端是复位模块5的第三端。
反向模块6包括第九晶体管M9和第十晶体管M10,第九晶体管M9的控制端是反向模块6的控制端,第一端是反向模块6的第一端,第二端是反向模块6的第三端。第十晶体管M10的控制端和第一端连接的连接点是反向模块6的第二端,第十晶体管M10的第二端与第九晶体管M9的第二端连接。
反向模块6中,第九晶体管M9和第十晶体管M10构成了反向器对于时钟信号反向,结构简单,并且,反向后的信号来源于第一电压端VGL和第二电压端VGH,信号稳定性好。
下拉控制模块3中,第三晶体管M3和第四晶体管M4构成了反向器,使得下拉控制模块3对于下拉模块4输出状态稳定的控制信号,能够防止下拉模块4的误动作。
图3是根据本发明的第二实施例提供的栅极驱动电路的结构框图。
在本发明的实施例中,提供了一种栅极驱动电路,包括多个第一移位寄存器A和多个第二移位寄存器B,第一移位寄存器A与第二移位寄存器B级联。第一移位寄存器A包括:上拉控制模块1、上拉模块2、下拉控制模块3、下拉模块4、复位模块5和输出端OP。第二移位寄存器B包括:上拉控制模块1、上拉模块2、下拉控制模块3、下拉模块4、复位模块5、反向模块6和输出端OP。上拉控制模块1与上拉模块2连接,上拉控制模块1被配置为控制上拉模块2对于输出端OP的电平的上拉。上拉模块2与输出端OP连接,上拉模块2被配置为对于输出端OP的电平进行上拉。下拉控制模块3与下拉模块4连接,下拉控制模块3被配置为控制下拉模块4对于输出端OP的电平的下拉。下拉模块4与输出端OP连接,下拉模块4被配置为对于输出端OP的电平进行下拉。复位模块5与输出端OP连接,复位模块5被配置为对于输出端OP的电平进行复位。反向模块6与上拉模块2连接,被配置为使输入到上拉模块2的时钟信号的相位反向。输出端OP被配置为向像素电路提供栅极驱动信号。一级的移位寄存器的输出端OP与下一级的移位寄存器的上拉控制模块1连接,一级的移位寄存器的输出端OP与上一级的移位寄存器的复位模块5连接。其中,多个第一移位寄存器A和多个第二移位寄存器B的时钟信号相同,均由时钟信号端CLK提供。
通过在第二移位寄存器B中增加反向模块6,可以在移位寄存器中对于时钟信号进行调整,而不需要在外部增加时钟信号源或者时钟信号调整电路。在本发明的实施例中,以简洁的方法实现了只使用单个时钟信号端CLK即可驱动的液晶显示器栅极驱动电路。
图4是图3中的第一移位寄存器的示意性的电路图。在本发明的实施例中,除了不包含反向模块6,第一移位寄存器A的其它结构与第二移位寄存器B的结构可以完全一致。这样,进一步的简化了电路结构。
根据本发明的第三实施例,提供了一种阵列基板,包括上述的栅极驱动电路。
根据本发明的第四实施例,提供了一种显示装置,包括上述的阵列基板。所述显示装置可以为:液晶面板、电子纸、OLED面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
图5是图3所示的移位寄存器的示意性的时序图。根据本发明的第五实施例,提供了一种移位寄存器的驱动方法,用于驱动上述的移位寄存器,此处,以第一移位寄存器A以及与之级联的图2所示的第二移位寄存器B为例进行说明,并且,以该第一移位寄存器A为第n级移位寄存器G(n)、以该第二移位寄存器B为第n+1级移位寄存器G(n+1)为例进行说明,n是任一自然数。
驱动方法包括:第一阶段,上拉准备阶段。第二阶段,上拉阶段。第三阶段,复位阶段。第四阶段,下拉阶段。
第一阶段,上拉准备阶段。使得上拉控制模块1导通,上拉模块2导通,下拉控制模块3导通,下拉模块4截止,复位模块5截止。输出端OP输出低电平。
在第一阶段中,n级的第一移位寄存器A的输入端IP(即第n-1级的移位寄存器的输出端OP_G(n-1))的电压为高电平,使得第一晶体管M1管导通。
此处,以晶体管为N型晶体管为例进行说明,当晶体管的控制端施加高电平的电压时,晶体管导通。相应的,第一电压端VGL的电压为低电平,第二电压端VGH的电压为高电平。
由于本实施例中的晶体管均是作为开关工作的开关晶体管,因此,也可以使用P型晶体管,此时,电路结构无需改变,仅仅需要改变施加到晶体管的控制端的电压的电平,即可以实现完全相同的功能。
n级的第一移位寄存器A中,输入端IP的高电平的电压对第一电容C1进行充电,使得上拉节点PU的电位被拉高。此时时钟信号端CLK的电压为低电平,即使第二晶体管M2导通,输出端OP的电压也仍然是低电平。由于上拉节点PU的高电平也会使得第六晶体管M3导通,使得下拉节点PD的电压为低电平,第五晶体管M5、第六晶体管M6截止,不会对于输出端OP进行下拉,从而保证输出端OP在下一时刻输出高电平的信号时的稳定性输出。
第二阶段,上拉阶段。使得上拉控制模块1截止,上拉模块2导通,下拉控制模块3导通,下拉模块4截止,复位模块5截止。输出端OP输出高电平。
在第二阶段中,n级的第一移位寄存器A的输入端IP的电压是低电平,第一晶体管M1截止,上拉节点PU继续保持高电平,第二晶体管M2保持导通状态。此时,时钟信号输入端CLK的电压为高电平,输出端OP的电压为高电平,由于第一电容C12自举效应(Bootstrapping),上拉节点PU的电压进一步升高,保证第二晶体管M2的稳定导通,最终向输出端OP传输驱动信号。上拉节点PU点为高电平,第三晶体管M3仍处于开启状态,对下拉结点PD进行放电,从而第五晶体管M5和第六晶体管M6继续截止,从而保证输出端OP的驱动信号的稳定输出,不会被下拉。
与此同时,n+1级的第二移位寄存器B进入第一阶段,其输入端IP接收n级的第一移位寄存器A的输出端OP_G(n)输出的高电平的电压。在n+1级的第二移位寄存器B中,第一晶体管M1管导通。输入端IP的高电平的电压给第一电容C1进行充电,使得上拉节点PU的电压被拉高,此时时钟信号端CLK的电压为高电平,由于反向模块6中的第九晶体管M9和第十晶体管M10的作用,反向模块6的第三端X(n)的电压是低电平,第二晶体管M2导通,但是此时输出端OP的电压仍为低电平,同时由于上拉节点PU的电压为高电平,使得第三晶体管M3导通,使得这个阶段下拉节点PD的电位为低电位,第五晶体管M5和第六晶体管M6截止,从而保证输出端OP的稳定输出。
第三阶段,复位阶段。使得上拉控制模块1截止,上拉模块2截止,下拉控制模块3截止,下拉模块4导通,复位模块5导通。输出端OP输出低电平;
n+1级的第二移位寄存器B进入第二阶段,上拉节点PU继续保持高电平,第二晶体管M2保持导通状态。此时,时钟信号输入端CLK的电压为低电平,由于反向模块6中的第九晶体管M9和第十晶体管M10的作用,反向模块6的第三端X(n)的电压是高电平,输出端OP的电压为高电平,由于第一电容C12自举效应(Bootstrapping),上拉节点PU的电压进一步升高,保证第二晶体管M2的稳定导通,最终向输出端OP传输驱动信号。上拉节点PU点为高电平,第三晶体管M3仍处于开启状态,对下拉结点PD进行放电,从而第五晶体管M5和第六晶体管M6继续截止,从而保证输出端OP的驱动信号的稳定输出,不会被下拉。即n+1级的第二移位寄存器B的输出端OP(OP_G(n+1))的电压为高电平。
由于n级的第一移位寄存器A的复位端RS与n+1级的第二移位寄存器B的输出端OP连接,因此,复位模块5的第七晶体管M7和第八晶体管M8导通,对于上拉节点PU和输出端OP进行复位。n级的第一移位寄存器A的输出端OP的电压为低电平。
第四阶段,下拉阶段。使得上拉控制模块1截止,上拉模块2截止,下拉控制模块3截止,下拉模块4导通,复位模块5截止。输出端OP输出低电平。
n级的第一移位寄存器A被复位后,上拉节点PU的电压为低电平,下拉控制模块3的第三晶体管M3截止,第四晶体管M4导通,第二电压端VGH的高电平的电压被施加到下拉节点PD。下拉节点PD的电压维持在高电平,下拉模块4的第五晶体管M5和第六晶体管M6导通,对于上拉节点PU和输出端OP继续持续的下拉。
持续的下拉使得时钟信号端CLK的时钟信号产生的耦合(Coupling)噪声电压得以消除,从而保证低电平电压的稳定输出,保证信号输出的稳定性。根据上述方法,在一级的移位寄存器中,只要上拉节点PU的电压为高电平,下拉节点PD的电压就是低电平。只要上拉PU的电压为低电平,下拉节点PD的电压一直就是高电平,下拉模块4的第五晶体管M5和第六晶体管M6就一直导通,对上拉节点PU及输出端OP进行下拉,以消除噪声电压。
下拉状态持续到下一帧到来,当进行下一帧的扫描时,输入端IP施加高电平的电压,移位寄存器重新开始第一阶段。
根据本发明的实施例,通过单个的时钟信号端CLK即实现了栅极移位寄存器的功能。反向模块6中的第九晶体管M9和第十晶体管M10的增加使时钟信号实现了反相,从而替代了传统GOA电路中需要的第二个时钟信号。
根据本发明的实施例,可以应用于液晶显示器,提供低噪音高信赖性的栅极扫描驱动电路。
需要说明的是,在上述描述中,高电平、低电平仅仅用于区分电压是否能够使得晶体管导通、指示逻辑上的高低或者完成其它功能,并没有限制电压的值。例如,低电平可以是指接地的电平,也可以是负电平。根据本发明的原理,本领域技术人员能够在不付出创造性劳动的情况下,对于晶体管的类型做出适当的选择和调整,这些选择和调整也视为本发明的保护范围。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。
Claims (11)
1.一种移位寄存器,包括:上拉控制模块、上拉模块、下拉控制模块、下拉模块、复位模块、反向模块和输出端;
所述上拉控制模块与所述上拉模块连接,所述上拉控制模块被配置为控制所述上拉模块对于所述输出端的电平的上拉;
所述上拉模块与所述输出端连接,所述上拉模块被配置为对于所述输出端的电平进行上拉;
所述下拉控制模块与所述下拉模块连接,所述下拉控制模块被配置为控制所述下拉模块对于所述输出端的电平的下拉;
所述下拉模块与所述输出端连接,所述下拉模块被配置为对于所述输出端的电平进行下拉;
所述复位模块与所述输出端连接,所述复位模块被配置为对于所述输出端的电平进行复位;
所述反向模块与所述上拉模块连接,所述反向模块被配置为使输入到所述上拉模块的时钟信号的相位反向;
其中,所述上拉控制模块包括控制端、第一端和第二端;所述上拉模块包括控制端、第一端和第二端;所述下拉控制模块包括控制端、第一端、第二端和第三端;所述下拉模块包括控制端、第一端、第二端和第三端;所述复位模块包括控制端、第一端、第二端和第三端;所述反向模块包括控制端、第一端、第二端和第三端;
所述上拉控制模块的控制端和第一端与输入端连接,第二端与所述上拉模块的控制端连接;
所述上拉模块的第一端与所述反向模块的第三端连接,第二端与所述输出端连接;
所述下拉控制模块的控制端与所述上拉控制模块的第二端连接,第一端与第一电压端连接,第二端与第二电压端连接,第三端与所述下拉模块的控制端连接;
所述下拉模块的第一端与第一电压端连接,第二端与所述上拉模块的控制端连接,第三端与所述输出端连接;
所述反向模块的控制端与时钟信号端连接,第一端与第一电压端连接,第二端与第二电压端连接;
所述复位模块的控制端与复位端连接,第一端与第一电压端连接,第二端与所述上拉模块的控制端连接,第三端与所述输出端连接。
2.根据权利要求1所述的移位寄存器,其中,所述上拉控制模块包括第一晶体管;所述第一晶体管的控制端是所述上拉控制模块的控制端,所述第一晶体管的第一端是所述上拉控制模块的第一端,所述第一晶体管的第二端是所述上拉控制模块的第二端。
3.根据权利要求1所述的移位寄存器,其中,所述上拉模块包括第二晶体管和第一电容;所述第二晶体管的控制端是所述上拉模块的控制端,所述第二晶体管的第一端是所述上拉模块的第一端,所述第二晶体管的第二端是所述上拉模块的第二端;所述第一电容连接在所述第二晶体管的控制端和第二端之间。
4.根据权利要求1所述的移位寄存器,其中,所述下拉控制模块包括第三晶体管和第四晶体管;所述第三晶体管的控制端是所述下拉控制模块的控制端,所述第三晶体管的第一端是所述下拉控制模块的第一端,所述第三晶体管的第二端是所述下拉控制模块的第三端,所述第四晶体管的控制端和第一端连接的连接点是所述下拉控制模块的第二端;所述第四晶体管的第二端与所述第三晶体管的第二端连接。
5.根据权利要求1所述的移位寄存器,其中,所述下拉模块包括第五晶体管和第六晶体管;所述第五晶体管的控制端和所述第六晶体管的控制端连接的连接点是所述下拉模块的控制端,所述第五晶体管的第一端和所述第六晶体管的第一端连接的连接点是所述下拉模块的第一端;所述第五晶体管的第二端是所述下拉模块的第二端;所述第六晶体管的第二端是所述下拉模块的第三端。
6.根据权利要求1所述的移位寄存器,其中,所述复位模块包括第七晶体管和第八晶体管;所述第七晶体管的控制端和所述第八晶体管的控制端连接的连接点是所述复位模块的控制端,所述第七晶体管的第一端和所述第八晶体管的第一端连接的连接点是所述复位模块的第一端;所述第七晶体管的第二端是所述复位模块的第二端;所述第八晶体管的第二端是所述复位模块的第三端。
7.根据权利要求1所述的移位寄存器,其中,所述反向模块包括第九晶体管和第十晶体管,所述第九晶体管的控制端是所述反向模块的控制端,所述第九晶体管的第一端是所述反向模块的第一端,所述第九晶体管的第二端是所述反向模块的第三端;所述第十晶体管的控制端和第一端连接的连接点是所述反向模块的第二端,所述第十晶体管的第二端与所述第九晶体管的第二端连接。
8.一种栅极驱动电路装置,包括多个第一移位寄存器和多个第二移位寄存器,所述第一移位寄存器与所述第二移位寄存器级联;所述第一移位寄存器包括:上拉控制模块、上拉模块、下拉控制模块、下拉模块、复位模块和输出端;
所述第二移位寄存器包括:上拉控制模块、上拉模块、下拉控制模块、下拉模块、复位模块、反向模块和输出端;
所述上拉控制模块与所述上拉模块连接,所述上拉控制模块被配置为控制所述上拉模块对于所述输出端的电平的上拉;
所述上拉模块与所述输出端连接,所述上拉模块被配置为对于所述输出端的电平进行上拉;
所述下拉控制模块与所述下拉模块连接,所述下拉控制模块被配置为控制所述下拉模块对于所述输出端的电平的下拉;
所述下拉模块与所述输出端连接,所述下拉模块被配置为对于所述输出端的电平进行下拉;
所述复位模块与所述输出端连接,所述复位模块被配置为对于所述输出端的电平进行复位;
所述反向模块与所述上拉模块连接,被配置为使输入到所述上拉模块的时钟信号的相位反向;
所述输出端被配置为向像素电路提供栅极驱动信号;
一级的所述移位寄存器的所述输出端与下一级的所述移位寄存器的所述上拉控制模块连接,一级的所述移位寄存器的所述输出端与上一级的所述移位寄存器的所述复位模块连接;
其中,所述多个第一移位寄存器和所述多个第二移位寄存器的时钟信号相同;
其中,所述上拉控制模块包括控制端、第一端和第二端;所述上拉模块包括控制端、第一端和第二端;所述下拉控制模块包括控制端、第一端、第二端和第三端;所述下拉模块包括控制端、第一端、第二端和第三端;所述复位模块包括控制端、第一端、第二端和第三端;所述反向模块包括控制端、第一端、第二端和第三端;
所述上拉控制模块的控制端和第一端与输入端连接,第二端与所述上拉模块的控制端连接;
所述上拉模块的第一端与所述反向模块的第三端连接,第二端与所述输出端连接;
所述下拉控制模块的控制端与所述上拉控制模块的第二端连接,第一端与第一电压端连接,第二端与第二电压端连接,第三端与所述下拉模块的控制端连接;
所述下拉模块的第一端与第一电压端连接,第二端与所述上拉模块的控制端连接,第三端与所述输出端连接;
所述反向模块的控制端与时钟信号端连接,第一端与第一电压端连接,第二端与第二电压端连接;
所述复位模块的控制端与复位端连接,第一端与第一电压端连接,第二端与所述上拉模块的控制端连接,第三端与所述输出端连接。
9.一种阵列基板,包括如权利要求8所述的栅极驱动电路装置。
10.一种显示装置,包括如权利要求9所述的阵列基板。
11.一种移位寄存器的驱动方法,用于驱动如权利要求1至7中任一项所述的移位寄存器,包括:
第一阶段,上拉准备阶段;使得上拉控制模块导通,上拉模块导通,下拉控制模块导通,下拉模块截止,复位模块截止;输出端输出低电平;
第二阶段,上拉阶段;使得上拉控制模块截止,上拉模块导通,下拉控制模块导通,下拉模块截止,复位模块截止;输出端输出高电平;
第三阶段,复位阶段;使得上拉控制模块截止,上拉模块截止,下拉控制模块截止,下拉模块导通,复位模块导通;输出端输出低电平;
第四阶段,下拉阶段;使得上拉控制模块截止,上拉模块截止,下拉控制模块截止,下拉模块导通,复位模块截止;输出端输出低电平。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610231547.1A CN105702297B (zh) | 2016-04-15 | 2016-04-15 | 移位寄存器及驱动方法、驱动电路、阵列基板及显示装置 |
PCT/CN2016/101748 WO2017177632A1 (zh) | 2016-04-15 | 2016-10-11 | 移位寄存器及驱动方法、驱动电路、阵列基板及显示装置 |
US15/526,380 US10199120B2 (en) | 2016-04-15 | 2016-10-11 | Shift register and driving method thereof, driving circuit, array substrate and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610231547.1A CN105702297B (zh) | 2016-04-15 | 2016-04-15 | 移位寄存器及驱动方法、驱动电路、阵列基板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105702297A CN105702297A (zh) | 2016-06-22 |
CN105702297B true CN105702297B (zh) | 2019-12-31 |
Family
ID=56216881
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610231547.1A Active CN105702297B (zh) | 2016-04-15 | 2016-04-15 | 移位寄存器及驱动方法、驱动电路、阵列基板及显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10199120B2 (zh) |
CN (1) | CN105702297B (zh) |
WO (1) | WO2017177632A1 (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105702297B (zh) | 2016-04-15 | 2019-12-31 | 京东方科技集团股份有限公司 | 移位寄存器及驱动方法、驱动电路、阵列基板及显示装置 |
CN106328084A (zh) * | 2016-10-18 | 2017-01-11 | 深圳市华星光电技术有限公司 | Goa驱动电路及液晶显示装置 |
CN107274856A (zh) * | 2017-08-22 | 2017-10-20 | 京东方科技集团股份有限公司 | 一种移位寄存器及其驱动方法、栅极驱动电路 |
CN108447438B (zh) * | 2018-04-10 | 2020-12-08 | 京东方科技集团股份有限公司 | 显示装置、栅极驱动电路、移位寄存器及其控制方法 |
CN108399906B (zh) | 2018-05-25 | 2021-01-26 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路和显示装置 |
CN108806628B (zh) * | 2018-06-21 | 2021-01-22 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 |
CN111091791B (zh) * | 2019-11-15 | 2021-08-24 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、栅极驱动电路 |
CN114783341B (zh) * | 2022-04-14 | 2024-06-11 | Tcl华星光电技术有限公司 | Goa电路及显示面板 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102867543A (zh) * | 2012-09-29 | 2013-01-09 | 合肥京东方光电科技有限公司 | 移位寄存器、栅极驱动器及显示装置 |
CN104392704A (zh) * | 2014-12-15 | 2015-03-04 | 合肥京东方光电科技有限公司 | 移位寄存器单元及其驱动方法、移位寄存器和显示装置 |
CN104464645A (zh) * | 2012-07-30 | 2015-03-25 | 京东方科技集团股份有限公司 | 移位寄存器和显示装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101275248B1 (ko) * | 2006-06-12 | 2013-06-14 | 삼성디스플레이 주식회사 | 게이트 구동회로 및 이를 갖는 표시장치 |
US8174478B2 (en) * | 2006-06-12 | 2012-05-08 | Samsung Electronics Co., Ltd. | Gate driving circuit and display apparatus having the same |
CN101335050B (zh) | 2007-06-26 | 2011-02-09 | 上海天马微电子有限公司 | 移位寄存器及使用该移位寄存器的液晶显示器 |
CN103280200B (zh) | 2013-04-22 | 2015-01-21 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路与显示器件 |
CN103426414B (zh) | 2013-07-16 | 2015-12-09 | 北京京东方光电科技有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 |
CN104700769B (zh) | 2015-04-09 | 2017-03-15 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动装置以及显示装置 |
CN205050536U (zh) * | 2015-10-23 | 2016-02-24 | 京东方科技集团股份有限公司 | 移位寄存器单元、移位寄存器和显示装置 |
CN105702297B (zh) * | 2016-04-15 | 2019-12-31 | 京东方科技集团股份有限公司 | 移位寄存器及驱动方法、驱动电路、阵列基板及显示装置 |
-
2016
- 2016-04-15 CN CN201610231547.1A patent/CN105702297B/zh active Active
- 2016-10-11 US US15/526,380 patent/US10199120B2/en active Active
- 2016-10-11 WO PCT/CN2016/101748 patent/WO2017177632A1/zh active Application Filing
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104464645A (zh) * | 2012-07-30 | 2015-03-25 | 京东方科技集团股份有限公司 | 移位寄存器和显示装置 |
CN102867543A (zh) * | 2012-09-29 | 2013-01-09 | 合肥京东方光电科技有限公司 | 移位寄存器、栅极驱动器及显示装置 |
CN104392704A (zh) * | 2014-12-15 | 2015-03-04 | 合肥京东方光电科技有限公司 | 移位寄存器单元及其驱动方法、移位寄存器和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2017177632A1 (zh) | 2017-10-19 |
US10199120B2 (en) | 2019-02-05 |
US20180174659A1 (en) | 2018-06-21 |
CN105702297A (zh) | 2016-06-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105702297B (zh) | 移位寄存器及驱动方法、驱动电路、阵列基板及显示装置 | |
US10943554B2 (en) | Anti-leakage circuit for shift register unit, method of driving shift register unit, gate driver on array circuit and touch display device | |
US10210791B2 (en) | Shift register unit, driving method, gate driver on array and display device | |
US9747854B2 (en) | Shift register, gate driving circuit, method for driving display panel and display device | |
US9721674B2 (en) | GOA unit and method for driving the same, GOA circuit and display device | |
US10186221B2 (en) | Shift register, driving method thereof, gate driving circuit and display device | |
US9847067B2 (en) | Shift register, gate driving circuit, display panel, driving method thereof and display device | |
US10127875B2 (en) | Shift register unit, related gate driver and display apparatus, and method for driving the same | |
EP3499488B1 (en) | Goa circuit | |
US10453369B2 (en) | Shift register unit, driving method thereof, gate driver on array and display apparatus | |
US10593415B2 (en) | Shift register unit and driving method thereof, gate driving circuit | |
US10283030B2 (en) | Shift register, gate driver, display panel and driving method | |
US9779680B2 (en) | Shift register unit, gate driving circuit and display apparatus | |
US10204694B2 (en) | Shift register, gate driving circuit and display apparatus | |
US7406146B2 (en) | Shift register circuit | |
KR20190035855A (ko) | Goa 회로 | |
WO2017045346A1 (zh) | 移位寄存器单元及其驱动方法、栅极驱动装置以及显示装置 | |
US11170696B2 (en) | Gate drive circuit and display panel | |
WO2016206240A1 (zh) | 移位寄存器单元及其驱动方法、移位寄存器和显示装置 | |
US10403188B2 (en) | Shift register unit, gate driving circuit and display device | |
US10319324B2 (en) | Shift registers, driving methods, gate driving circuits and display apparatuses with reduced shift register output signal voltage switching time | |
CN104821159A (zh) | 一种栅极驱动电路、显示面板及触控显示装置 | |
US10559242B2 (en) | Shift register, driving method thereof, gate line integrated driving circuit and display device | |
US10403210B2 (en) | Shift register and driving method, driving circuit, array substrate and display device | |
CN107093414B (zh) | 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |