KR101990568B1 - 주사 구동 장치 및 이를 이용한 유기발광표시장치 - Google Patents

주사 구동 장치 및 이를 이용한 유기발광표시장치 Download PDF

Info

Publication number
KR101990568B1
KR101990568B1 KR1020130087505A KR20130087505A KR101990568B1 KR 101990568 B1 KR101990568 B1 KR 101990568B1 KR 1020130087505 A KR1020130087505 A KR 1020130087505A KR 20130087505 A KR20130087505 A KR 20130087505A KR 101990568 B1 KR101990568 B1 KR 101990568B1
Authority
KR
South Korea
Prior art keywords
transistor
node
scan
signal
electrode
Prior art date
Application number
KR1020130087505A
Other languages
English (en)
Other versions
KR20150012095A (ko
Inventor
송화영
이승규
엄기명
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020130087505A priority Critical patent/KR101990568B1/ko
Priority to US14/147,123 priority patent/US9087480B2/en
Priority to JP2014033913A priority patent/JP6389043B2/ja
Priority to TW103108852A priority patent/TWI602169B/zh
Publication of KR20150012095A publication Critical patent/KR20150012095A/ko
Application granted granted Critical
Publication of KR101990568B1 publication Critical patent/KR101990568B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Shift Register Type Memory (AREA)

Abstract

본 발명은 주사 구동 장치 및 이를 이용한 유기 발광 표시 장치에 관한 것이다. 본 발명은 프레임 시작 신호 또는 이전 단의 출력 신호가 입력되는 제1 입력 단자, 제1 및 제2 클럭 신호가 전달되는 제2 및 제3 입력 단자, 주사 신호가 출력되는 출력 단자를 포함하는 복수의 주사 구동 블록을 포함하고, 복수의 주사 구동 블록 각각은 제1 클럭 신호에 따라 프레임 시작 신호 또는 이전 단의 출력 신호를 제1 노드에 전달하는 제1 트랜지스터, 제1 노드의 전압 레벨에 따라 제2 클럭 신호를 주사 신호로 출력하는 제2 트랜지스터, 및 제1 노드의 전압에 대응하는 제1 트랜지스터의 바이어스 전압을 온 저항 값에 따라 제한하는 제3 트랜지스터를 포함한다.

Description

주사 구동 장치 및 이를 이용한 유기발광표시장치{SCAN DRIVER AND ORGANIC EMMITING DISPLAY DEVICE USING THE SAME}
본 발명은 주사 구동 장치 및 이를 이용한 유기 발광 표시 장치에 관한 것이다.
표시장치는 퍼스널 컴퓨터, 휴대전화기, PDA 등의 휴대 정보단말기 등의 표시장치나 각종 정보기기의 모니터로서 사용되고 있으며, 액정 패널을 이용한 LCD, 유기 발광 소자를 이용한 유기 전계 발광 표시장치, 플라즈마 패널을 이용한 PDP 등이 알려져 있다. 최근에 음극선관과 비교하여 무게와 부피가 작은 각종 발광 표시장치들이 개발되고 있으며 특히 발광효율, 휘도 및 시야각이 뛰어나며 응답속도가 빠른 유기 전계 발광 표시장치가 주목받고 있다.
유기 전계 발광 표시 장치는 화소의 구동방식에 따라 패시브(Passive) 매트릭스형 발광 표시장치와 액티브(Active) 매트릭스형 발광 표시장치로 구분된다. 이 중 해상도, 콘트라스트, 동작속도의 관점에서 단위 화소 마다 선택하여 점등하는 액티브 매트릭스형이 주류가 되고 있다.
표시장치는 매트릭스 형태로 배열된 복수의 화소로 구성된 표시 패널을 포함한다. 표시 패널은 행 방향으로 형성된 복수의 주사선 및 열 방향으로 형성된 복수의 데이터 선을 포함하고, 복수의 주사선 및 복수의 데이터 선은 교차하면서 배열되어 있다. 복수의 화소 각각은 대응하는 주사선 및 데이터 선으로부터 전달되는 주사 신호 및 데이터 신호에 의해 구동된다. 여기서, 주사신호를 생성하는 주사 구동부는 복수의 스테이지를 포함하며, 각 스테이지에서 하나의 주사신호를 생성한다.
본 발명의 실시 예는 프레임 시작 신호 또는 이전 단의 출력 신호를 전달하는 트랜지스터에 전원 전압 이상의 바이어스 전압이 인가되지 않도록 방지함으로써 트랜지스터의 특성 변화 및 누설 전류 발생을 방지할 수 있는 주사 구동 장치 및 이를 이용한 유기 전계 발광 표시 장치를 제공한다.
본 발명의 실시 예에 따른 주사 구동 장치는 프레임 시작 신호 또는 이전 단의 출력 신호가 입력되는 제1 입력 단자, 제1 및 제2 클럭 신호가 전달되는 제2 및 제3 입력 단자, 주사 신호가 출력되는 출력 단자를 포함하는 복수의 주사 구동 블록을 포함하고, 상기 복수의 주사 구동 블록 각각은 상기 제1 클럭 신호에 따라 상기 프레임 시작 신호 또는 상기 이전 단의 출력 신호를 제1 노드에 전달하는 제1 트랜지스터; 상기 제1 노드의 전압 레벨에 따라 상기 제2 클럭 신호를 상기 주사 신호로 출력하는 제2 트랜지스터; 및 상기 제1 노드의 전압에 대응하는 상기 제1 트랜지스터의 바이어스 전압을 온 저항 값에 따라 제한하는 제3 트랜지스터를 포함하는 것을 특징으로 한다.
여기서, 상기 제3 트랜지스터는 상기 제1 트랜지스터와 상기 제1 노드 사이에 연결되어 턴 온 상태를 유지하는 것을 특징으로 한다. 그리고, 상기 복수의 주사 구동 블록 각각은 상기 제1 클럭 신호가 전달되는 게이트 전극, 제2 노드에 연결된 제1 전극 및 제1 전원 전압이 전달되는 제2 전극을 포함하는 제4 트랜지스터; 상기 제1 노드에 연결된 게이트 전극, 상기 제2 노드에 연결된 제1 전극 및 상기 제4 트랜지스터의 게이트 전극에 연결된 제2 전극을 포함하는 제5 트랜지스터; 상기 제2 노드에 연결된 게이트 전극, 제2 전원 전압이 전달되는 제1 전극 및 상기 출력 단자에 연결된 제2 전극을 포함하는 제6 트랜지스터; 상기 제2 노드에 연결된 게이트 전극, 상기 제2 전원 전압이 전달되는 제1 전극을 포함하는 제7 트랜지스터; 및 상기 제2 클럭 신호가 전달되는 게이트 전극, 상기 제7 트랜지스터의 제2 전극에 연결된 제1 전극 및 상기 제1 노드에 연결된 제2 전극을 포함하는 제8 트랜지스터를 더 포함하는 것을 특징으로 한다.
그리고, 상기 제1 내지 제8 트랜지스터는 PMOS 트랜지스터를 포함하는 것을 특징으로 한다. 또한, 상기 복수의 주사 구동 블록 각각은 상기 제2 전원 전압이 전달되는 제1 단자 및 상기 제2 노드에 연결된 제2 단자를 포함하는 제1 커패시터; 및 상기 제1 노드에 연결된 제1 단자 및 상기 출력 단자에 연결된 제2 단자를 포함하는 제2 커패시터를 더 포함하는 것을 특징으로 한다. 그리고, 상기 제1 및 제2 클럭 신호는 서로 위상이 반대이고, 일정 기간 동일한 위상으로 중첩되는 것을 특징으로 한다.
또한, 상기 복수의 주사 구동 블록 각각은 상기 프레임 시작 신호 또는 이전 단의 출력 신호가 논리 하이 레벨에서 논리 로우 레벨의 전압으로 변동되는 구간 동안 상기 제1 클럭 신호에 동기되어 상기 제2 트랜지스터가 턴 온되고, 상기 제2 클럭 신호의 전압 레벨을 상기 주사 신호로 출력하는 것을 특징으로 한다.
그리고, 본 발명의 실시 예에 따른 유기 발광 표시 장치는 복수의 데이터 선, 복수의 주사 선, 및 대응하는 데이터 선, 대응하는 주사 선에 연결된 복수의 화소를 포함하는 표시부; 상기 복수의 주사 선에 복수의 주사 신호를 순차적으로 출력하는 복수의 주사 구동 블록을 포함하는 주사 구동부; 및 상기 복수의 데이터 선에 복수의 데이터 신호를 출력하는 데이터 구동부를 포함하고, 상기 복수의 주사 구동 블록은 프레임 시작 신호 또는 이전 단의 출력 신호가 입력되는 제1 입력 단자; 제1 및 제2 클럭 신호가 전달되는 제2 및 제3 입력 단자; 상기 주사 신호가 출력되는 출력 단자; 상기 제1 클럭 신호에 따라 상기 프레임 시작 신호 또는 상기 이전 단의 출력 신호를 제1 노드에 전달하는 제1 트랜지스터; 상기 제1 노드의 전압 레벨에 따라 상기 제2 클럭 신호를 상기 주사 신호로 출력하는 제2 트랜지스터; 및 상기 제1 노드의 전압에 대응하는 상기 제1 트랜지스터의 바이어스 전압을 온 저항 값에 따라 제한하는 제3 트랜지스터를 포함하는 것을 특징으로 한다.
그리고, 상기 제3 트랜지스터는 상기 제1 트랜지스터와 상기 제1 노드 사이에 연결되어 턴 온 상태를 유지하는 것을 특징으로 한다. 또한, 상기 복수의 주사 구동 블록 각각은 상기 제1 클럭 신호가 전달되는 게이트 전극, 제2 노드에 연결된 제1 전극 및 제1 전원 전압이 전달되는 제2 전극을 포함하는 제4 트랜지스터; 상기 제1 노드에 연결된 게이트 전극, 상기 제2 노드에 연결된 제1 전극 및 상기 제4 트랜지스터의 게이트 전극에 연결된 제2 전극을 포함하는 제5 트랜지스터; 상기 제2 노드에 연결된 게이트 전극, 제2 전원 전압이 전달되는 제1 전극 및 상기 출력 단자에 연결된 제2 전극을 포함하는 제6 트랜지스터; 상기 제2 노드에 연결된 게이트 전극, 상기 제2 전원 전압이 전달되는 제1 전극을 포함하는 제7 트랜지스터; 및 상기 제2 클럭 신호가 전달되는 게이트 전극, 상기 제7 트랜지스터의 제2 전극에 연결된 제1 전극 및 상기 제1 노드에 연결된 제2 전극을 포함하는 제8 트랜지스터를 더 포함하는 것을 특징으로 한다.
그리고, 상기 제1 내지 제8 트랜지스터는 PMOS 트랜지스터를 포함하는 것을 특징으로 한다. 또한, 상기 복수의 주사 구동 블록 각각은 상기 제2 전원 전압이 전달되는 제1 단자 및 상기 제2 노드에 연결된 제2 단자를 포함하는 제1 커패시터; 및 상기 제1 노드에 연결된 제1 단자 및 상기 출력 단자에 연결된 제2 단자를 포함하는 제2 커패시터를 더 포함하는 것을 특징으로 한다.
그리고, 상기 제1 및 제2 클럭 신호는 서로 위상이 반대이고, 일정 기간 동일한 위상으로 중첩되는 것을 특징으로 한다. 또한, 상기 복수의 주사 구동 블록 각각은 상기 프레임 시작 신호 또는 이전 단의 출력 신호가 논리 하이 레벨에서 논리 로우 레벨의 전압으로 변동되는 구간 동안 상기 제1 클럭 신호에 동기되어 상기 제2 트랜지스터가 턴 온되고, 상기 제2 클럭 신호의 전압 레벨을 상기 주사 신호로 출력하는 것을 특징으로 한다.
본 발명은 주사 구동 장치 및 이를 이용한 유기 전계 발광 표시 장치에 관한 것으로, 턴 온 상태를 유지하는 트랜지스터의 온 저항 값을 이용하여 프레임 시작 신호 또는 이전 단의 출력 신호를 전달하는 트랜지스터에 전원 전압 이상의 바이어스 전압이 인가되지 않도록 방지함으로써 트랜지스터의 특성 변화 및 누설 전류 발생을 방지할 수 있다.
도 1은 본 발명의 실시 예에 따른 유기 전계 발광 표시 장치를 도시한 도면.
도 2는 본 발명의 실시 예에 따른 화소(PX)의 등가 회로도.
도 3은 도 1에 도시된 주사 구동부(200)의 상세 블록도.
도 4는 도 3에 도시된 주사 구동 블록(ST1)의 일 실시 예를 도시한 회로도.
도 5는 도 4에 도시된 주사 구동 블록(ST1)의 동작을 설명하기 위해 도시한 타이밍도.
도 6은 도 3에 도시된 주사 구동 블록(ST1)의 다른 실시 예를 도시한 회로도.
도 7은 도 6에 도시된 주사 구동 블록(ST1)의 동작을 설명하기 위해 도시한 타이밍도.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시 예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시 예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 유사한 도면 부호를 붙였다.
명세서 전체에서, 어떤 부분이 다른 부분과 "연결"되어 있다고 할 때, 이는 "직접적으로 연결"되어 있는 경우뿐 아니라 그 중간에 다른 소자를 사이에 두고 "전기적으로 연결"되어 있는 경우도 포함한다. 또한, 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
이하, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있는 실시 예를 첨부된 도면을 참조로 하여 상세히 설명한다.
이하, 도면을 참조하여 본 발명의 실시 예를 상세히 설명한다.
도 1은 본 발명의 실시 예에 따른 유기 전계 발광 표시 장치를 도시한 도면이다.
도 1을 참조하면, 본 발명의 실시 예에 따른 유기 전계 발광 표시 장치(1)는 표시부(100), 주사 구동부(200), 데이터 구동부(300) 및 신호 제어부(400)를 포함한다. 표시부(100)는 복수의 화소(PX)를 포함하는 표시 영역이며, 복수의 주사 신호(S[1]~S[n])를 전달하는 복수의 주사선(SL[1]~SL[n]) 및 복수의 데이터 신호(D[1]~D[m])를 전달하는 복수의 데이터 선(DL[1]~DL[m])이 형성된다. 또한, 표시부(100)에는 제1 구동 전압(ELVDD) 인가선(미도시) 및 제2 구동 전압(ELVSS) 인가선(미도시)이 형성된다.
여기서, 복수의 화소(PX) 각각은 복수의 데이터 선(DL[1]~DL[m]) 중 대응하는 데이터 선과, 복수의 주사선(SL[1]~SL[n]) 중 대응하는 주사선에 연결되어 있다.
주사 구동부(200)는 복수의 주사 선(SL[1]~SL[n])에 연결되고, 주사 제어 신호(CONT2)에 따라 복수의 주사 신호(S[1]~S[n])를 생성한다. 주사 구동부(200)는 복수의 주사 선(SL[1]~SL[n])에 복수의 주사 신호(S[1]~S[n])를 순차적으로 전달한다. 여기서, 복수의 주사 신호(S[1]~S[n])는 복수의 화소(PX) 각각에 대응하는 데이터 신호를 전달하기 위한 신호이다. 복수의 주사 신호(S[1]~S[n]) 각각은 스위칭 트랜지스터(도 2의 TR1 참조)를 턴 온 시키는 게이트 온 전압(Von)과 턴 오프시키는 게이트 오프 전압(Voff) 레벨의 조합으로 이루어진다.
그리고, 데이터 구동부(300)는 복수의 데이터 선(DL[1]~DL[m])에 연결되고, 데이터 제어 신호(CONT1)에 따라 영상 데이터 신호(GD)를 샘플링 및 홀딩하여 복수의 데이터 신호(D[1]~D[m])를 생성한다. 데이터 구동부(300)는 복수의 데이터 선 각각에 복수의 데이터 신호(D[1]~D[m])를 전달한다. 여기서, 복수의 데이터 신호(D[1]~D[m])는 외부 영상 신호(IND)에 대한 휘도 보정 등의 영상 처리 과정을 거쳐 생성된 신호이다.
신호 제어부(400)는 외부 영상 신호(IND) 및 동기 신호를 입력 받아 영상 신호(IND)를 영상 데이터 신호(GD)로 변환하고, 표시 장치의 각 구성의 기능과 구동을 제어한다. 여기서, 동기 신호는 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 및 메인 클록 신호(MCLK)를 포함한다. 구체적으로, 신호 제어부(400)는 수직 동기 신호(Vsync)에 따라 프레임 단위로 영상 신호(IND)를 구분하고, 수평 동기 신호(Hsync)에 따라 주사 선 단위로 영상 신호(IND)를 구분하여 영상 데이터 신호(GD)를 생성한다.
도 2는 본 발명의 실시 예에 따른 화소(PX)의 등가 회로도이다.
도 2를 참조하면, i번째 주사선(SL[i]) 및 j번째 데이터 선(DL[j])에 연결된 화소(PXij)는 스위칭 트랜지스터(TR1), 구동 트랜지스터(TR2), 커패시터(C), 및 유기발광다이오드(OLED)를 포함한다. 스위칭 트랜지스터(TR1)는 주사선(SL[i])에 연결되어 있는 게이트 전극, 데이터 선(DL[j])에 연결되어 있는 소스 전극, 및 구동 트랜지스터(TR2)의 게이트 전극에 연결되어 있는 드레인 전극을 포함한다.
구동 트랜지스터(TR2)는 제1 구동 전압(ELVDD)이 전달되는 소스 전극, 유기발광다이오드(OLED)의 애노드 전극에 연결되어 있는 드레인 전극, 및 스위칭 트랜지스터(TR1)가 턴 온 되어 있는 기간 동안 데이터 신호(D[j])가 전달되는 게이트 전극을 포함한다.
커패시터(C)는 구동 트랜지스터(TR2)의 게이트 전극 및 소스 전극 사이에 연결되어 있다. 유기발광다이오드(OLED)의 캐소드 전극은 제2 구동 전압(ELVSS)을 전달받는다. 이와 같은 구성을 갖는 화소(PXij)는 게이트 온 전압(Von) 레벨의 주사신호(S[i])에 의해 스위칭 트랜지스터(TR1)가 턴 온 되면, 데이터 신호(D[j])가 구동 트랜지스터(TR2)의 게이트 전극에 전달된다. 구동 트랜지스터(TR2)의 게이트 전극과 소스 전극의 전압차는 커패시터(C)에 의해 유지되고, 구동 트랜지스터(TR2)에는 구동 전류가 흐른다. 구동 전류에 따라 유기발광다이오드(OLED)가 발광한다.
한편, 본 발명의 실시 예는 이에 한정되지 않으며, 도 2에 도시한 화소(PX)는 표시장치의 화소의 한 예이며, 다른 형태의 화소가 사용될 수 있다.
도 3은 도 1에 도시된 주사 구동부(200)의 상세 블록도이다.
도 3을 참조하면, 본 발명의 실시 예에 따른 주사 구동부(200)는 종속 접속된 복수의 주사 구동 블럭(ST1~STn)를 포함한다. 복수의 주사 구동 블록(ST1~STn) 각각은 입력 신호를 입력 받아 복수의 주사 선(SL[1]~SL[n]) 각각에 전달되는 복수의 주사 신호(S[1]~S[n])를 생성한다.
복수의 주사 구동 블록(ST1~STn) 각각은 제1 클럭 신호(CLK1) 입력 단자, 제2 클럭 신호(CLK2) 입력 단자, 프레임 시작 신호(FLM) 또는 인접한 주사 구동 블록의 출력 신호가 입력되는 입력 단자(IN) 및 대응하는 주사 신호(S[1]~S[n])가 출력되는 출력 단자(OUT)을 포함한다.
복수의 주사 구동 블록(ST1~STn) 중 제1 주사 구동 블록(ST1)은 프레임 시작 신호(FLM)를 입력 받아 제1 주사 신호(S[1])를 생성하고, 제1 주사 신호(S[1])를 제1 주사 선(SL[1]) 및 제2 주사 구동 블록(ST2)에 전달한다. 제2 주사 구동 블록(ST2)은 제1 주사 신호(S[1])를 입력 받아 제2 주사 신호(S[2])를 생성하고, 제2 주사 신호(S[2])를 제2 주사 선(SL[2]) 및 제3 주사 구동 블록(ST3)에 전달한다. 이와 같이, 복수의 주사 구동 블록(ST1~STn) 각각으로부터 순차적으로 주사 신호가 생성되어 복수의 주사 선(SL[1]~SL[n])에 전달된다.
도 4는 도 3에 도시된 주사 구동 블록(ST1)의 일 실시 예를 도시한 회로도이다.
도 4를 참조하면, 주사 구동 블록(ST1)은 제1 내지 제7 트랜지스터(T1~T7), 제1 및 제2 커패시터(C1, C2)를 포함한다. 도 4는 복수의 주사 구동 블록(ST1~STn) 중 주사 구동 블록(ST1)을 도시한 회로도로서, 나머지 주사 구동 블록(ST2~STn)은 프레임 시작 신호(FLM) 대신에 인접한 주사 구동 블록으로부터 출력된 주사 신호(S[1]~S[n-1])를 전달받는 것이 차이가 있다.
제1 트랜지스터(T1)는 제1 클럭 신호(CLK1)가 전달되는 게이트 전극, 프레임 시작 신호(FLM)가 전달되는 제1 전극 및 제1 노드(N1)에 연결되어 있는 제2 전극을 포함한다. 제2 트랜지스터(T2)는 제1 전원 전압(VGH)이 전달되는 소스 전극 및 제2 노드(N2)에 연결되어 있는 게이트 전극을 포함한다.
제3 트랜지스터(T3)는 제2 클럭 신호(CLK2)가 전달되는 게이트 전극, 제2 트랜지스터(T2)의 드레인 전극에 연결되어 있는 제1 전극 및 제1 노드(N1)에 연결되어 있는 제2 전극을 포함한다. 제4 트랜지스터(T4)는 제1 노드(N1)에 연결되어 있는 게이트 전극, 제2 노드(N2)에 연결되어 있는 제1 전극 및 제1 트랜지스터(T1)의 게이트 전극에 연결되어 있는 제2 전극을 포함한다.
제5 트랜지스터(T5)는 제1 클럭 신호(CLK1)가 전달되는 게이트 전극, 제2 노드(N2)에 연결되어 있는 소스 전극 및 제2 전원 전압(VGL)이 전달되는 드레인 전극을 포함한다. 제6 트랜지스터(T6)는 제1 전원 전압(VGH)이 전달되는 소스 전극, 제2 노드(N2)에 연결되어 있는 게이트 전극 및 제3 노드(N3)에 연결되어 있는 드레인 전극을 포함한다.
제7 트랜지스터(T7)는 제1 노드(N1)에 연결되어 있는 게이트 전극, 제3 노드(N3)에 연결되어 있는 제1 전극 및 제2 클럭 신호(CLK2)가 전달되는 제2 전극을 포함한다. 제1 커패시터(C1)는 제1 전원 전압(VGH)이 전달되는 제1 단자 및 제2 노드(N2)에 연결되어 있는 제2 단자를 포함한다. 제2 커패시터(C2)는 제7 트랜지스터(T7)의 게이트 단자에 연결되어 있는 제1 단자 및 제3 노드(N3)에 연결되어 있는 제2 단자를 포함한다. 여기서, 제1 전원 전압(VGH)은 논리 하이 레벨의 전압이고, 제2 전원 전압(VGL)은 논리 로우 레벨의 전압이다. 제3 노드(N3)를 통해 제1 주사 신호(S[1])가 출력된다.
제1 내지 제7 트랜지스터(T1~T7)는 p-채널 전계 효과 트랜지스터이다. 제1 내지 제7 트랜지스터(T1~T7)는 논리 로우 레벨의 전압에 의해 턴 온되고, 논리 하이 레벨의 전압에 의해 턴 오프된다. 제1 내지 제7 트랜지스터(T1~T7) 중 적어도 어느 하나는 n-채널 전계 효과 트랜지스터일 수 있다. 그리고, 제1 전극 및 제2 전극 중 적어도 어느 하나는 소스 전극일 수 있다.
도 5는 도 4에 도시된 주사 구동 블록(ST1)의 동작을 설명하기 위해 도시한 타이밍도이다.
도 5를 참조하면, t1 시점에 프레임 시작 신호(FLM)는 논리 하이 레벨의 전압으로 전달되고, 제1 클럭 신호(CLK1)가 논리 로우 레벨의 전압으로 변동한다. 이때, 제2 클럭 신호(CLK2)가 논리 하이 레벨의 전압을 유지한다. 이하의 설명에서는 프레임 시작 신호(FLM), 제1 및 제2 클럭 신호(CLK1, CLK2)의 논리 하이 레벨이 제1 전원 전압(VGH) 레벨과 동일하고, 논리 로우 레벨이 제2 전원 전압(VGL) 레벨과 동일한 경우를 예를 들어 설명한다. 그러면, 제1 트랜지스터(T1)가 턴 온되고, 제1 노드(N1)의 전압(VQ)이 제1 전원 전압(VGH) 레벨이 된다. 이에, 제7 트랜지스터(T7)는 턴 오프 상태를 유지한다.
동시에, 제5 트랜지스터(T5)가 턴 온되고, 제2 노드(N2)의 전압(VQB)이 제2 전원 전압(VGL) 레벨이 된다. 그러면, 제6 트랜지스터(T6)는 턴 온되고, 제1 주사 신호(S[1])는 제1 전원 전압(VGH) 레벨로 출력된다. 그 다음, t2 시점에 제1 클럭 신호(CLK1)가 논리 하이 레벨의 전압으로 변동하면, 제1 및 제5 트랜지스터(T1, T5)는 턴 오프된다.
이 상태에서 t3 시점에 프레임 시작 신호(FLM)가 논리 로우 레벨의 전압으로 변동하고, 제1 클럭 신호(CLK1)가 논리 로우 레벨의 전압으로 변동한다. 이때, 제2 클럭 신호(CLK2)는 논리 하이 레벨을 유지한다.
그러면, 제1 및 제5 트랜지스터(T1, T5)가 턴 온되어 제1 노드(N1)의 전압(VQ) 및 제2 노드(N2)의 전압(VQB)은 제2 전원 전압(VGL) 레벨이 된다. 이에 따라, 제7 트랜지스터(T7)가 턴 온된다.
그 다음, t4 시점에 제1 클럭 신호(CLK1)가 논리 하이 레벨의 전압으로 변동한다. 그러면, 제2 노드(N2)의 전압(VQB)이 제1 전원 전압(VGH) 레벨이 되고, 제6 트랜지스터(T6)가 턴 오프된다. 이때, 제1 주사 신호(S[1])는 제1 전원 전압(VGH) 레벨을 유지한다.
그 다음, t5 시점에 제2 클럭 신호(CLK2)가 논리 로우 레벨로 변동하면 제3 트랜지스터(T3)가 턴 온된다. 그리고, 제1 주사 신호(S[1])는 제2 전원 전압(VGL) 레벨로 출력된다. 이 상태에서 t6 시점에 제2 클럭 신호(CLK2)가 논리 하이 레벨로 변동하면 제1 주사 신호(S[1])는 제1 전원 전압(VGH) 레벨로 출력된다.
이와 같은 동작에 따른 각 구간(P1~P3) 별 프레임 시작 신호(FLM), 제1 및 제2 노드(N1, N2)의 전압(VQ, VQB), 제1 주사 신호(S[1])의 전압 레벨은 [표 1]과 같이 나타낼 수 있다. [표 1]은 제1 전원 전압(VGH)이 5.2V, 제2 전원 전압(VGL)이 -7V, 제1 내지 제7 트랜지스터(T1~T7) 각각의 문턱 전압(Vth)이 -2V인 경우로 가정하여 시뮬레이션 한 결과를 나타낸다.
P1 P2 P3
FLM 5.2 -7 5.2
VQ 5.2 -5 -17.2
VQB -5 -5 5.2
S[1] 5.2 5.2 -7
위의 [표 1]과 같이, P3 구간 동안 제1 노드(N1)의 전압(VQ)이 제2 커패시터(C2)에 의해 부스팅되어 ΔV만큼 더 낮아진다. 이때, ΔV는 'VGH-((VGL-Vth)+VGL)' 레벨에 대응한다.
그리고, [표 2]는 각 구간(P1~P3) 별 제1 트랜지스터(T1)의 드레인-소스 전압(Vds) 및 게이트-소스 전압(Vgs)을 나타낸다.
P1 P2 P3
T1
Vds 0 0 22.4
Vgs 0 -2 0
상기 [표 2]와 같이 P3 구간에서 제1 트랜지스터(T1)의 드레인-소스 전압(Vds)이 22.4V로 나타난다. 즉, 제1 노드(N1)의 전압(VQ)이 제2 전원 전압(VGL) 보다 더 낮아지기 때문에, 제1 트랜지스터(T1)의 구동 바이어스 전압이 제1 및 제2 전원 전압(VGH, VGL) 간의 차이보다 더 커진다.
이 경우 제1 트랜지스터(T1)에 스트레스가 인가되어 소자 특성 변화가 발생할 수 있고, 제1 노드(N1)로부터 누설 전류 경로가 발생하여 구동 회로의 효율을 저하시킬 수 있다.
도 6은 도 3에 도시된 주사 구동 블록(ST1)의 다른 실시 예를 도시한 회로도이다.
도 6을 참조하면, 본 발명의 실시 예에 따른 주사 구동 블록(ST1)은 제1 내지 제8 트랜지스터(T11~T18), 제1 및 제2 커패시터(C11, C12)를 포함한다. 도 5는 복수의 주사 구동 블록(ST1~STn) 중 주사 구동 블록(ST1)을 도시한 회로도로서, 나머지 주사 구동 블록(ST2~STn)은 프레임 시작 신호(FLM) 대신에 인접한 주사 구동 블록으로부터 출력된 주사 신호(S[1]~S[n-1])를 전달받는 것이 차이가 있고, 다른 구성은 동일하여 자세한 설명은 생략한다.
제1 트랜지스터(T11)는 제1 클럭 신호(CLK1)가 전달되는 게이트 전극, 프레임 시작 신호(FLM)가 전달되는 제1 전극 및 제1 노드(N11)에 연결되어 있는 제2 전극을 포함한다. 제1 트랜지스터(T11)는 제1 클럭 신호(CLK1)에 의해 턴 온되어 프레임 시작 신호(FLM)를 제1 노드(N11)로 전달한다.
제2 트랜지스터(T12)는 제2 전원 전압(VGL)이 전달되는 게이트 전극, 제1 노드(N11)에 연결되어 있는 제1 전극 및 제2 노드(N12)에 연결되어 있는 제2 전극을 포함한다. 제2 트랜지스터(T12)는 턴 온 상태를 유지하고, 제2 트랜지스터(T12)의 온 저항 값에 따라 제1 트랜지스터(T11)의 드레인-소스 전압(Vds) 레벨을 제한한다.
제3 트랜지스터(T13)는 제2 클럭 신호(CLK2)가 전달되는 게이트 전극, 제4 트랜지스터(T14)의 드레인 전극에 연결되어 있는 제1 전극 및 제2 노드(N12)에 연결되어 있는 제2 전극을 포함한다. 제4 트랜지스터(T14)는 제2 노드(N12)에 연결되어 있는 게이트 전극, 제3 노드(N13)에 연결되어 있는 제1 전극 및 제1 트랜지스터(T11)의 게이트 전극에 연결되어 있는 제2 전극을 포함한다.
제5 트랜지스터(T15)는 제1 클럭 신호(CLK1)가 전달되는 게이트 전극, 제3 노드(N13)에 연결되어 있는 소스 전극 및 제2 전원 전압(VGL)이 전달되는 드레인 전극을 포함한다. 제6 트랜지스터(T16)는 제1 전원 전압(VGH)이 전달되는 소스 전극, 제3 노드(N13)에 연결되어 있는 게이트 전극 및 제4 노드(N14)에 연결되어 있는 드레인 전극을 포함한다.
제7 트랜지스터(T17)는 제3 노드(N13)에 연결되어 있는 게이트 전극, 제1 전원 전압(VGH)이 전달되는 소스 전극을 포함한다. 제8 트랜지스터(T18)는 제2 노드(N12)에 연결되어 있는 게이트 전극, 제4 노드(N14)에 연결되어 있는 제1 전극 및 제2 클럭 신호(CLK2)가 전달되는 제2 전극을 포함한다.
제1 커패시터(C11)는 제1 전원 전압(VGH)이 전달되는 제1 단자 및 제3 노드(N3)에 연결되어 있는 제2 단자를 포함한다. 제2 커패시터(C12)는 제8 트랜지스터(T18)의 게이트 단자에 연결되어 있는 제1 단자 및 제4 노드(N14)에 연결되어 있는 제2 단자를 포함한다. 여기서, 제1 전원 전압(VGH)은 논리 하이 레벨의 전압이고, 제2 전원 전압(VGL)은 논리 로우 레벨의 전압이다. 제4 노드(N14)를 통해 제1 주사 신호(S[1])가 출력된다.
제1 내지 제8 트랜지스터(T11~T18)는 p-채널 전계 효과 트랜지스터이다. 제1 내지 제8 트랜지스터(T11~T18)는 논리 로우 레벨의 전압에 의해 턴 온되고, 논리 하이 레벨의 전압에 의해 턴 오프된다. 제1 내지 제7 트랜지스터(T11~T18) 중 적어도 어느 하나는 n-채널 전계 효과 트랜지스터일 수 있다.
도 7은 도 6에 도시된 주사 구동 블록(ST1)의 동작을 설명하기 위해 도시한 타이밍도이다.
도 7을 참조하면, t11 시점에 프레임 시작 신호(FLM)가 논리 하이 레벨의 전압으로 전달되고, 제1 클럭 신호(CLK1)가 논리 로우 레벨의 전압으로 변동한다. 이때, 제2 클럭 신호(CLK2)는 논리 하이 레벨의 전압을 유지한다. 그러면, 제1 트랜지스터(T11)가 턴 온된다. 이때, 제2 트랜지스터(T12)는 턴 온 상태이므로 제2 노드(N12)의 전압(VQ')이 제1 전원 전압(VGH) 레벨이 된다. 이에, 제8 트랜지스터(T18)는 턴 오프 상태를 유지한다.
동시에, 제5 트랜지스터(T15)가 턴 온되고, 제3 노드(N13)의 전압(VQB')이 제2 전원 전압(VGL) 레벨이 된다. 그러면, 제6 트랜지스터(T16)는 턴 온되고, 제1 주사 신호(S[1])는 제1 전원 전압(VGH) 레벨로 출력된다. 그 다음, t12 시점에 제1 클럭 신호(CLK1)가 논리 하이 레벨의 전압으로 변동하면, 제1 및 제5 트랜지스터(T11, T15)는 턴 오프된다.
이 상태에서 t13 시점에 프레임 시작 신호(FLM)가 논리 로우 레벨의 전압으로 변동하고, 제1 클럭 신호(CLK1)가 논리 로우 레벨의 전압으로 변동한다. 이때, 제2 클럭 신호(CLK2)는 논리 하이 레벨을 유지한다.
그러면, 제1 및 제5 트랜지스터(T11, T15)가 턴 온되어 제2 노드(N12)의 전압(VQ') 및 제3 노드(N13)의 전압(VQB')은 제2 전원 전압(VGL) 레벨이 된다. 이에 따라, 제8 트랜지스터(T18)가 턴 온된다.
그 다음, t14 시점에 제1 클럭 신호(CLK1)가 논리 하이 레벨의 전압으로 변동한다. 그러면, 제3 노드(N13)의 전압(VQB')이 제1 전원 전압(VGH) 레벨이 되고, 제6 트랜지스터(T16)가 턴 오프된다. 이때, 제1 주사 신호(S[1])는 제1 전원 전압(VGH) 레벨을 유지한다.
그 다음, t15 시점에 제2 클럭 신호(CLK2)가 논리 로우 레벨로 변동하면 제3 트랜지스터(T13)가 턴 온된다. 그리고, 제1 주사 신호(S[1])는 제2 전원 전압(VGL) 레벨로 출력된다. 이때, 제2 노드(N12)의 전압(VQ')이 제2 커패시터(C12)에 의해 부스팅되어 ΔV만큼 더 낮아진다.
이 상태에서 t16 시점에 제2 클럭 신호(CLK2)가 논리 하이 레벨로 변동하면 제1 주사 신호(S[1])는 제1 전원 전압(VGH) 레벨로 출력된다.
이와 같은 동작에 따른 각 구간(P11~P13) 별 프레임 시작 신호(FLM), 제1 내지 제3 노드(N11~N13)의 전압(V11, VQ', VQB'), 제1 주사 신호(S[1])의 전압 레벨은 [표 3]과 같이 나타낼 수 있다.
P11 P12 P13
FLM 5.2 -7 5.2
V11 5.2 -5 -5
VQ' 5.2 -5 -17.2
VQB' -5 -5 5.2
S[1] 5.2 5.2 -7
이 때, 각 구간(P11~P13) 별 제1 및 제2 트랜지스터(T11, T12) 각각의 드레인-소스 전압(Vds) 및 게이트-소스 전압(Vgs)은 [표 4]와 같다.
P11 P12 P13
T11 Vds 0 2 10.2
Vgs 0 2 -10.2
T12 Vds 0 0 12.2
Vgs -12.2 -2 -2
즉, 제2 트랜지스터(T12)의 온 저항 값에 의해 제2 노드(VQ')의 전압이 제1 및 제2 트랜지스터(T11, T12)로 분배된다. 이로 인해, 제2 노드(VQ')의 전압이 제2 전원 전압(VGL) 보다 낮아지더라도 제1 트랜지스터(T11)의 드레인-소스 전압(Vds)은 제2 전원 전압(VGL) 보다 낮아지지 않는다. 따라서, 제1 트랜지스터(T11)의 바이어스 전압이 'VGH-(VGL-Vth)'의 전압 레벨이 되어 누설 전류 방지 및 안정적인 동작이 가능하다.
이상에서 본 발명의 실시 예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
100: 표시부
200: 주사 구동부
300: 데이터 구동부
400: 신호 제어부

Claims (14)

  1. 프레임 시작 신호 또는 이전 단의 출력 신호가 입력되는 제1 입력 단자, 제1 및 제2 클럭 신호가 전달되는 제2 및 제3 입력 단자, 주사 신호가 출력되는 출력 단자를 포함하는 복수의 주사 구동 블록을 포함하고,
    상기 복수의 주사 구동 블록 각각은
    상기 제1 클럭 신호에 따라 상기 프레임 시작 신호 또는 상기 이전 단의 출력 신호를 제1 노드에 전달하는 제1 트랜지스터;
    상기 제1 노드의 전압 레벨에 따라 상기 제2 클럭 신호를 상기 주사 신호로 출력하는 제2 트랜지스터;
    상기 제1 노드의 전압에 대응하는 상기 제1 트랜지스터의 바이어스 전압을 온 저항 값에 따라 제한하는 제3 트랜지스터;
    상기 제1 클럭 신호가 전달되는 게이트 전극, 제2 노드에 연결된 제1 전극 및 제1 전원 전압이 전달되는 제2 전극을 포함하는 제4 트랜지스터; 및
    상기 제2 노드에 연결된 게이트 전극, 제2 전원 전압이 전달되는 제1 전극 및 상기 출력 단자에 연결된 제2 전극을 포함하는 제6 트랜지스터
    를 포함하는 것을 특징으로 하는 주사 구동 장치.
  2. 제1 항에 있어서,
    상기 제3 트랜지스터는
    상기 제1 트랜지스터와 상기 제1 노드 사이에 연결되어 턴 온 상태를 유지하는 것을 특징으로 하는 주사 구동 장치.
  3. 제1 항에 있어서,
    상기 복수의 주사 구동 블록 각각은,
    상기 제1 노드에 연결된 게이트 전극, 상기 제2 노드에 연결된 제1 전극 및 상기 제4 트랜지스터의 게이트 전극에 연결된 제2 전극을 포함하는 제5 트랜지스터;
    상기 제2 노드에 연결된 게이트 전극, 상기 제2 전원 전압이 전달되는 제1 전극을 포함하는 제7 트랜지스터; 및
    상기 제2 클럭 신호가 전달되는 게이트 전극, 상기 제7 트랜지스터의 제2 전극에 연결된 제1 전극 및 상기 제1 노드에 연결된 제2 전극을 포함하는 제8 트랜지스터
    를 더 포함하는 것을 특징으로 하는 주사 구동 장치.
  4. 제3 항에 있어서,
    상기 제1 내지 제8 트랜지스터는 PMOS 트랜지스터를 포함하는 것을 특징으로 하는 주사 구동 장치.
  5. 제3 항에 있어서,
    상기 복수의 주사 구동 블록 각각은
    상기 제2 전원 전압이 전달되는 제1 단자 및 상기 제2 노드에 연결된 제2 단자를 포함하는 제1 커패시터; 및
    상기 제1 노드에 연결된 제1 단자 및 상기 출력 단자에 연결된 제2 단자를 포함하는 제2 커패시터
    를 더 포함하는 것을 특징으로 하는 주사 구동 장치.
  6. 제1 항에 있어서,
    상기 제1 및 제2 클럭 신호는 서로 위상이 반대이고, 일정 기간 동일한 위상으로 중첩되는 것을 특징으로 하는 주사 구동 장치.
  7. 제6 항에 있어서,
    상기 복수의 주사 구동 블록 각각은
    상기 프레임 시작 신호 또는 이전 단의 출력 신호가 논리 하이 레벨에서 논리 로우 레벨의 전압으로 변동되는 구간 동안 상기 제1 클럭 신호에 동기되어 상기 제2 트랜지스터가 턴 온되고, 상기 제2 클럭 신호의 전압 레벨을 상기 주사 신호로 출력하는 것을 특징으로 하는 주사 구동 장치.
  8. 복수의 데이터 선, 복수의 주사 선, 및 대응하는 데이터 선, 대응하는 주사 선에 연결된 복수의 화소를 포함하는 표시부;
    상기 복수의 주사 선에 복수의 주사 신호를 순차적으로 출력하는 복수의 주사 구동 블록을 포함하는 주사 구동부; 및
    상기 복수의 데이터 선에 복수의 데이터 신호를 출력하는 데이터 구동부를 포함하고,
    상기 복수의 주사 구동 블럭은
    프레임 시작 신호 또는 이전 단의 출력 신호가 입력되는 제1 입력 단자;
    제1 및 제2 클럭 신호가 전달되는 제2 및 제3 입력 단자;
    상기 주사 신호가 출력되는 출력 단자;
    상기 제1 클럭 신호에 따라 상기 프레임 시작 신호 또는 상기 이전 단의 출력 신호를 제1 노드에 전달하는 제1 트랜지스터;
    상기 제1 노드의 전압 레벨에 따라 상기 제2 클럭 신호를 상기 주사 신호로 출력하는 제2 트랜지스터; 및
    상기 제1 노드의 전압에 대응하는 상기 제1 트랜지스터의 바이어스 전압을 온 저항 값에 따라 제한하는 제3 트랜지스터;
    상기 제1 클럭 신호가 전달되는 게이트 전극, 제2 노드에 연결된 제1 전극 및 제1 전원 전압이 전달되는 제2 전극을 포함하는 제4 트랜지스터; 및
    상기 제2 노드에 연결된 게이트 전극, 제2 전원 전압이 전달되는 제1 전극 및 상기 출력 단자에 연결된 제2 전극을 포함하는 제6 트랜지스터;
    를 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  9. 제8 항에 있어서,
    상기 제3 트랜지스터는 상기 제1 트랜지스터와 상기 제1 노드 사이에 연결되어 턴 온 상태를 유지하는 것을 특징으로 하는 유기 발광 표시 장치.
  10. 제8 항에 있어서,
    상기 복수의 주사 구동 블록 각각은,
    상기 제1 노드에 연결된 게이트 전극, 상기 제2 노드에 연결된 제1 전극 및 상기 제4 트랜지스터의 게이트 전극에 연결된 제2 전극을 포함하는 제5 트랜지스터;
    상기 제2 노드에 연결된 게이트 전극, 상기 제2 전원 전압이 전달되는 제1 전극을 포함하는 제7 트랜지스터; 및
    상기 제2 클럭 신호가 전달되는 게이트 전극, 상기 제7 트랜지스터의 제2 전극에 연결된 제1 전극 및 상기 제1 노드에 연결된 제2 전극을 포함하는 제8 트랜지스터
    를 더 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  11. 제10 항에 있어서,
    상기 제1 내지 제8 트랜지스터는 PMOS 트랜지스터를 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  12. 제10 항에 있어서,
    상기 복수의 주사 구동 블록 각각은
    상기 제2 전원 전압이 전달되는 제1 단자 및 상기 제2 노드에 연결된 제2 단자를 포함하는 제1 커패시터; 및
    상기 제1 노드에 연결된 제1 단자 및 상기 출력 단자에 연결된 제2 단자를 포함하는 제2 커패시터
    를 더 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  13. 제8 항에 있어서,
    상기 제1 및 제2 클럭 신호는 서로 위상이 반대이고, 일정 기간 동일한 위상으로 중첩되는 것을 특징으로 하는 유기 발광 표시 장치.
  14. 제13 항에 있어서,
    상기 복수의 주사 구동 블록 각각은
    상기 프레임 시작 신호 또는 이전 단의 출력 신호가 논리 하이 레벨에서 논리 로우 레벨의 전압으로 변동되는 구간 동안 상기 제1 클럭 신호에 동기되어 상기 제2 트랜지스터가 턴 온되고, 상기 제2 클럭 신호의 전압 레벨을 상기 주사 신호로 출력하는 것을 특징으로 하는 유기 발광 표시 장치.
KR1020130087505A 2013-07-24 2013-07-24 주사 구동 장치 및 이를 이용한 유기발광표시장치 KR101990568B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020130087505A KR101990568B1 (ko) 2013-07-24 2013-07-24 주사 구동 장치 및 이를 이용한 유기발광표시장치
US14/147,123 US9087480B2 (en) 2013-07-24 2014-01-03 Scan lines driver and organic light emmiting display device using the same
JP2014033913A JP6389043B2 (ja) 2013-07-24 2014-02-25 走査駆動装置、および有機発光表示装置
TW103108852A TWI602169B (zh) 2013-07-24 2014-03-13 掃描驅動器及使用其之有機發光二極體顯示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130087505A KR101990568B1 (ko) 2013-07-24 2013-07-24 주사 구동 장치 및 이를 이용한 유기발광표시장치

Publications (2)

Publication Number Publication Date
KR20150012095A KR20150012095A (ko) 2015-02-03
KR101990568B1 true KR101990568B1 (ko) 2019-06-19

Family

ID=52390087

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130087505A KR101990568B1 (ko) 2013-07-24 2013-07-24 주사 구동 장치 및 이를 이용한 유기발광표시장치

Country Status (4)

Country Link
US (1) US9087480B2 (ko)
JP (1) JP6389043B2 (ko)
KR (1) KR101990568B1 (ko)
TW (1) TWI602169B (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102052065B1 (ko) * 2013-08-12 2020-01-09 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 주사 구동부
CN104464656B (zh) * 2014-11-03 2017-02-15 深圳市华星光电技术有限公司 基于低温多晶硅半导体薄膜晶体管的goa电路
CN104537992B (zh) * 2014-12-30 2017-01-18 深圳市华星光电技术有限公司 用于液晶显示装置的goa电路
US9626928B2 (en) * 2014-12-31 2017-04-18 Shenzhen China Star Optoelectronics Technology Co., Ltd. Liquid crystal display device comprising gate driver on array circuit
US10431159B2 (en) * 2015-08-25 2019-10-01 Joled Inc. Register circuit, driver circuit, and display unit
TWI604429B (zh) * 2015-10-16 2017-11-01 瑞鼎科技股份有限公司 閘極驅動電路
CN105321490B (zh) * 2015-11-11 2018-04-17 信利(惠州)智能显示有限公司 阵列基板行驱动电路、阵列基板及液晶显示器件
KR102477012B1 (ko) * 2016-04-27 2022-12-14 삼성디스플레이 주식회사 스캔 드라이버 및 스캔 드라이버를 포함하는 표시 장치
CN106297697B (zh) * 2016-08-29 2017-09-15 京东方科技集团股份有限公司 移位寄存器及其操作方法
CN108417183B (zh) * 2017-02-10 2020-07-03 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
US10665192B2 (en) 2017-07-31 2020-05-26 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Scan driving circuit and apparatus thereof
CN107358927B (zh) * 2017-07-31 2019-07-23 武汉华星光电半导体显示技术有限公司 一种扫描驱动电路及装置
KR102575564B1 (ko) * 2018-03-26 2023-09-08 삼성디스플레이 주식회사 주사 구동부
KR102415379B1 (ko) * 2018-03-29 2022-07-01 삼성디스플레이 주식회사 발광 구동부 및 이를 포함하는 유기 발광 표시 장치
KR102566690B1 (ko) * 2018-04-02 2023-08-16 삼성디스플레이 주식회사 스캔 구동부 및 이를 포함하는 표시 장치
KR102508450B1 (ko) 2018-05-08 2023-03-10 삼성디스플레이 주식회사 스캔 드라이버 및 이를 포함하는 표시 장치
KR20200097382A (ko) * 2019-02-07 2020-08-19 삼성디스플레이 주식회사 주사 구동부 및 이를 포함하는 표시 장치
CN112927643B (zh) * 2021-01-29 2022-04-12 合肥维信诺科技有限公司 栅极驱动电路、栅极驱动电路的驱动方法和显示面板

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013048425A (ja) * 2012-09-13 2013-03-07 Sony Corp ブートストラップ回路

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3911923B2 (ja) * 1999-09-27 2007-05-09 カシオ計算機株式会社 シフトレジスタ及び電子装置
KR100719665B1 (ko) * 2006-03-14 2007-05-17 삼성에스디아이 주식회사 데이터 구동회로와 이를 이용한 유기 전계발광 표시장치
KR100748360B1 (ko) 2006-08-08 2007-08-09 삼성에스디아이 주식회사 논리 게이트 및 이를 이용한 주사 구동부와 유기전계발광표시장치
KR100846966B1 (ko) * 2007-07-27 2008-07-17 삼성에스디아이 주식회사 레벨 쉬프터 및 이를 이용한 평판 표시장치
JP5538890B2 (ja) * 2007-09-12 2014-07-02 シャープ株式会社 シフトレジスタ
KR101022173B1 (ko) * 2009-01-13 2011-03-17 삼성모바일디스플레이주식회사 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치
KR101676780B1 (ko) * 2010-09-29 2016-11-18 삼성디스플레이 주식회사 화소 및 이를 이용한 유기 전계발광 표시장치
KR101296910B1 (ko) * 2010-10-20 2013-08-14 엘지디스플레이 주식회사 게이트 드라이버 및 이를 포함한 유기발광다이오드 표시장치
KR101871425B1 (ko) * 2011-06-30 2018-06-28 삼성디스플레이 주식회사 주사구동부 및 이를 이용한 유기전계발광 표시장치
KR20130070206A (ko) * 2011-12-19 2013-06-27 삼성디스플레이 주식회사 유기 전계 발광 표시 장치
KR101962432B1 (ko) * 2012-09-20 2019-03-27 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 유기전계발광 표시장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013048425A (ja) * 2012-09-13 2013-03-07 Sony Corp ブートストラップ回路

Also Published As

Publication number Publication date
JP6389043B2 (ja) 2018-09-12
TW201505011A (zh) 2015-02-01
US20150029169A1 (en) 2015-01-29
US9087480B2 (en) 2015-07-21
JP2015026051A (ja) 2015-02-05
KR20150012095A (ko) 2015-02-03
TWI602169B (zh) 2017-10-11

Similar Documents

Publication Publication Date Title
KR101990568B1 (ko) 주사 구동 장치 및 이를 이용한 유기발광표시장치
US9886891B2 (en) Sensing driving circuit and display device including the same
CN109509433B (zh) 像素电路、显示装置和像素驱动方法
US10565933B2 (en) Pixel circuit, driving method thereof, array substrate, display device
KR102519822B1 (ko) 유기발광다이오드 표시장치
US9262966B2 (en) Pixel circuit, display panel and display apparatus
US8582715B2 (en) Stage circuit and scan driver using the same
CN108269536B (zh) 有机发光显示面板和包括该显示面板的有机发光显示装置
US10242624B2 (en) Display device
US10089925B2 (en) Organic light emitting display device for preventing erroneous light emission
US20100188381A1 (en) Emission control driver and organic light emitting display device using the same
CN110176215B (zh) 显示面板和显示装置
KR20160101824A (ko) 주사 구동회로 및 이를 이용한 주사 구동회로의 구동방법
US11749204B1 (en) Display panel and drive circuit of the same
US20210183317A1 (en) Gate driver on array circuit, pixel circuit of an amoled display panel, amoled display panel, and method of driving pixel circuit of amoled display panel
KR20150037438A (ko) 유기 발광 다이오드 표시장치와 그 구동방법
KR20190032959A (ko) 시프트레지스터 및 이를 포함하는 유기발광 표시장치
US20210201794A1 (en) Pixel driving circuit and driving method
KR102565388B1 (ko) 스캔 구동부 및 이를 포함하는 표시 장치
US11942035B2 (en) Display panel, method for driving display panel, and display device
KR20210085077A (ko) 게이트 구동회로 및 이를 이용한 전계 발광 표시 장치
US7965273B2 (en) Buffer and organic light emitting display using the buffer
KR20200081870A (ko) 유기발광 표시장치
TWI780635B (zh) 顯示面板以及畫素電路
KR102332423B1 (ko) 시프트레지스터 및 이를 포함하는 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant