KR101497697B1 - 반도체 장치 및 그 제조 방법 - Google Patents
반도체 장치 및 그 제조 방법 Download PDFInfo
- Publication number
- KR101497697B1 KR101497697B1 KR1020080042039A KR20080042039A KR101497697B1 KR 101497697 B1 KR101497697 B1 KR 101497697B1 KR 1020080042039 A KR1020080042039 A KR 1020080042039A KR 20080042039 A KR20080042039 A KR 20080042039A KR 101497697 B1 KR101497697 B1 KR 101497697B1
- Authority
- KR
- South Korea
- Prior art keywords
- wafer
- organic material
- ubm
- layer
- bump
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 32
- 238000000034 method Methods 0.000 title claims description 58
- 239000011368 organic material Substances 0.000 claims abstract description 47
- 238000004519 manufacturing process Methods 0.000 claims description 47
- 238000001465 metallisation Methods 0.000 claims description 16
- 238000000151 deposition Methods 0.000 claims description 15
- 229910052751 metal Inorganic materials 0.000 claims description 14
- 239000002184 metal Substances 0.000 claims description 14
- 239000000463 material Substances 0.000 claims description 12
- 238000000059 patterning Methods 0.000 claims description 10
- 238000005520 cutting process Methods 0.000 claims description 7
- 229910000679 solder Inorganic materials 0.000 claims description 7
- 238000004891 communication Methods 0.000 claims description 5
- 239000004642 Polyimide Substances 0.000 claims description 4
- 229920001721 polyimide Polymers 0.000 claims description 4
- UMIVXZPTRXBADB-UHFFFAOYSA-N benzocyclobutene Chemical compound C1=CC=C2CCC2=C1 UMIVXZPTRXBADB-UHFFFAOYSA-N 0.000 claims description 3
- 230000008018 melting Effects 0.000 claims description 3
- 238000002844 melting Methods 0.000 claims description 3
- 238000004528 spin coating Methods 0.000 claims description 3
- 239000011810 insulating material Substances 0.000 claims 6
- 239000004925 Acrylic resin Substances 0.000 claims 1
- 229920000178 Acrylic resin Polymers 0.000 claims 1
- 229910001092 metal group alloy Inorganic materials 0.000 claims 1
- 235000012431 wafers Nutrition 0.000 description 66
- 239000010931 gold Substances 0.000 description 16
- 239000010949 copper Substances 0.000 description 12
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 8
- 229910052737 gold Inorganic materials 0.000 description 8
- 238000005192 partition Methods 0.000 description 8
- PXHVJJICTQNCMI-UHFFFAOYSA-N nickel Substances [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 7
- 238000004806 packaging method and process Methods 0.000 description 7
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 6
- 229910052802 copper Inorganic materials 0.000 description 6
- 229920002120 photoresistant polymer Polymers 0.000 description 6
- 239000000758 substrate Substances 0.000 description 6
- 239000011248 coating agent Substances 0.000 description 5
- 238000000576 coating method Methods 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 239000010408 film Substances 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 239000003870 refractory metal Substances 0.000 description 3
- 239000004593 Epoxy Substances 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 229910045601 alloy Inorganic materials 0.000 description 2
- 239000000956 alloy Substances 0.000 description 2
- 239000000919 ceramic Substances 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- -1 for example Substances 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 238000001459 lithography Methods 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 239000010936 titanium Substances 0.000 description 2
- 229910000521 B alloy Inorganic materials 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000008020 evaporation Effects 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 125000004435 hydrogen atom Chemical class [H]* 0.000 description 1
- 239000002648 laminated material Substances 0.000 description 1
- 238000003698 laser cutting Methods 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000005240 physical vapour deposition Methods 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 238000005476 soldering Methods 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- 238000007736 thin film deposition technique Methods 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/568—Temporary substrate used as encapsulation process aid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L21/6836—Wafer tapes, e.g. grinding or dicing support tapes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/03—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/96—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68327—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68359—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during manufacture of interconnect decals or build up layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0237—Disposition of the redistribution layers
- H01L2224/02379—Fan-out arrangement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05541—Structure
- H01L2224/05548—Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
- H01L2224/113—Manufacturing methods by local deposition of the material of the bump connector
- H01L2224/1133—Manufacturing methods by local deposition of the material of the bump connector in solid form
- H01L2224/1134—Stud bumping, i.e. using a wire-bonding apparatus
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/12105—Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13147—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/14—Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
- H01L2224/141—Disposition
- H01L2224/1412—Layout
- H01L2224/1413—Square or rectangular array
- H01L2224/14131—Square or rectangular array being uniform, i.e. having a uniform pitch across the array
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/20—Structure, shape, material or disposition of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/96—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3114—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3157—Partial encapsulation or coating
- H01L23/3185—Partial encapsulation or coating the coating covering also the sidewalls of the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/11—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/14—Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01002—Helium [He]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01015—Phosphorus [P]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01022—Titanium [Ti]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01074—Tungsten [W]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01075—Rhenium [Re]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/095—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
- H01L2924/097—Glass-ceramics, e.g. devitrified glass
- H01L2924/09701—Low temperature co-fired ceramic [LTCC]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12042—LASER
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1517—Multilayer substrate
- H01L2924/15172—Fan-out arrangement of the internal vias
- H01L2924/15173—Fan-out arrangement of the internal vias in a single layer of the multilayer substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/156—Material
- H01L2924/15786—Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
- H01L2924/15787—Ceramics, e.g. crystalline carbides, nitrides or oxides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/30105—Capacitance
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Dicing (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
- Wire Bonding (AREA)
Abstract
반도체 장치는, 먼저 웨이퍼를 제공하고, 톱니형 스트리트 가이드에 의해 지정되고, 웨이퍼의 활성 표면상에 본드 패드를 갖는 것에 의해 제조된다. 웨이퍼는 다이싱 테이프로 감싸진다. 웨이퍼는 복수의 다이들 각각 사이에 복수의 간격들을 갖는 복수의 다이들에서 톱니형 스트리트 가이드를 따라 단일화된다. 다이싱 테이프는 미리 지정된 거리까지 복수의 간격들을 확장하기 위해 신장된다. 유기물질은 복수의 간격들 각각에 용착된다. 유기물질의 상면은 복수의 다이들에서 제 1 다이의 상면과 실질적으로 동일평면이다. 재배선 층은 유기물질 부분의 상단에 패턴화된다. 범프 하의 금속화층(UBM)은 전기적 통신 되게 유기물질의 상단에, 재배선 층을 통하고, 본드 패드와 용착된다.
본드 패드, 재배선층(RDL), 범프, 범프 하의 금속화층(UBM), 웨이퍼
Description
본 발명은 반도체 장치에 관한 것으로, 더욱 상세하게는, 확장된 재배선 층들을 갖는 범프 웨이퍼에 관한 것이다.
웨이퍼 다이싱 이후에 각 유닛의 패키지를 어셈블리하는 통상적인 공정 대신에, 웨이퍼 레벨 패키징(WLP)은 웨이퍼 레벨에 집적 회로를 패키징하는 기술이라고 부른다. 패키지 결과가 다이로서 실제로 동일한 크기를 갖는 것 이후로, 웨이퍼 레벨 패키징은 본래 전형적인 칩 스케일 패키징(CSP) 기술이다. 웨이퍼 레벨 패키징은 장치 상호연결과 장치 보호 공정을 포함하기 위해 웨이퍼 제조 공정들을 확장하는 것으로 구성된다. 여려 예에서, 재배선 층과 범프 기술은 패키징을 용이하게 하기 위해 사용된다.
범프 기술을 사용한 웨이퍼 레벨 패키지들은, 웨이퍼 상 각각 장치에 상호 연결 시스템 그리고 리루팅(rerouting)된 얇은 필름 금속의 복수 층을 용착하는, 추가 단계로 통상의 웨이퍼 제조("fab") 공정을 확장한다. 상호 연결 시스템은 동일한 표준 포토리소그래피와 장치 제조 자체 내에 수행되는 얇은 필름 용착 기술을 사용하면서 달성된다.
상호 연결의 추가 레벨은 각 칩의 주위 본딩 패드들을 범프 하의 금속화층(UBM) 패드들의 배열 영역에 재배선하고, 패드들은 칩의 면 상에 고르게 배치된다. 응용 회로 기판에 장치를 접속하는데 이용되는 솔더 볼들 또는 범프들은 후속적으로 UBM 패드들의 상단에 배치된다. 외부 연결의 WLP's 수단을 제공하는 것 외에, 재배선 층과 범프 기술의 사용은 또한 상호 연결을 위한 더 크고 더 많은 강한 볼들의 이용을 허용하여 각 칩의 신뢰성을 개선하고, 반도체 장치의 입력/출력(I/O) 시스템의 더 양호한 열 처리의 결과를 낳는다.
범프 다이 구성은, 개별적으로 WLP 기술을 포함하고, 특정한 범위마다 더 많은 I/O 용량 부를 용착하기 위해 증가하는 압력에 직면한다. 그렇지만, 일반적으로 범프들을 용착하는 특정한 범위 일반적으로 제한되어 왔다.
상기와 같은 문제를 해결하기 위한 것으로, 본 발명의 목적은, 특정한 범위마다 I/O가 증가할 수 있기 위해, WLP와 같은 응용물의 이용을 위한, 범프 다이의 상면의 범위를 증가하기 위한 방법을 제공하는 것이다.
따라서, 제 1 실시예에 따르면, 본 발명은, 상면, 저면, 그리고 둘레 면을 갖는 다이와; 상기 상면에 형성되는 본드 패드와; 제 1 다이와 접속되고 상기 다이의 상기 둘레면 주위에 배치되는 유기물질과; 상기 유기물질의 상단에 형성되는 범프 하의 금속화 층(UBM); 상기 범프 하의 금속화 층과 상기 본드 패드를 접속하는 재배선층(RDL); 을 포함하는 것을 특징으로 하는 반도체 장치에 관한 것이다.
제 2 실시예에 따르면, 본 발명은 웨이퍼를 제공하는 단계와; 톱니형 스트리트 가이드에 의해 지정되는 단계와; 웨이퍼의 활성면 상에 형성되는 본드 패드를 구비하는 단계와; 다이싱 테이프로 상기 웨이퍼를 테이핑하는 단계와; 복수의 다이들 각각 사이에 복수의 간격들을 갖는 복수의 다이들에서 상기 톱니형 스트리트 가이드를 따라 상기 웨이퍼를 단일화하는 단계와; 미리 지정된 거리까지 복수의 간격들을 확장하기 위해 다이싱 테이프를 신장하는 단계와; 유기물질의 상면이 복수의 다이들의 제 1 다이의 상면과 실질적으로 동일평면이고, 상기 복수의 간격들 각각에 유기물질을 용착하는 단계와; 상기 유기물질 부분의 상단에 재배선 층을 패턴화하는 단계와; 상기 본드 패드와, 재배선 층을 통해, 전기 통신 되게 상기 유기물질 의 상단에 범프 하의 금속화 층(UBM)을 용착하는 단계를; 포함하는 것을 특징으로 하는 반도체 장치의 제조 방법에 관한 것이다.
제 2 실시예에 있어서, 본 발명은 웨이퍼를 제공하는 단계와; 톱니형 스트리트 가이드로 지정되는 단계와; 상기 웨이퍼의 활성면 상단에 형성되는 본드 패드를 구비하는 단계와; 제 1 다이싱 테이프로 상기 웨이퍼를 테이핑하는 단계와; 복수의 다이들 각각 사이에 복수의 제 1 간격들을 구비하는 복수의 다이들에서 톱니형 스트리트 가이드를 따라 웨이퍼를 단일화하는 단계와; 제 1 다이싱 테이프에서 복수의 다이들을 피킹하는 단계와; 복수의 다이들 각각의 사이에 미리 지정된 폭의 복수의 제 2 간격들을 획득하기 위해 제 1 웨이퍼 지지 시스템상에 복수의 다이들을 배치하는 단계와; 리코트된 웨이퍼를 위해 복수의 간격들 각각에 유기물질을 용착하는 단계와; 유기물질의 상면은 복수의 다이들의 제 1 다이들의 상면과 실질적으로 동일평면이고; 상기 리코트된 웨이퍼를 제 2 웨이퍼 지지 시스템상으로 이송하는 단계와; 상기 유기물질 부분의 상단에 재배선 층을 패턴화하는 단계와; 상기 본드 패드와 전기 통신 되게, 재배선 층을 통해, 유기물질 상단에 범프 하의 금속화 층(UBM) 용착하는 단계를; 포함하는 것을 특징으로 하는 반도체 장치의 제조 방법에 관한 것이다.
제 2 실시예에 있어서, 본 발명은 제공하는 상면, 저면, 그리고 둘레 면을 구비하는 다이를 제공하는 단계와; 상기 상면에 본드 패드를 제공하는 단계와; 상기 제 1 다이에 접속하고 상기 다이의 둘레면 주위에 배치되는 유기물질을 제공하는 단계와; 상기 유기물질의 상단에 형성되는 범프 하의 금속화 층(UBM)을 제공하 는 단계와; 상기 범프 하의 금속화 층에 본드 패드를 접속하는 재배선층(RDL) 제공하는 단계를; 포함하는 것을 특징으로 하는 반도체 제조 장치의 제조 방법에 관한 것이다.
본 발명의 하나의 또는 그 이상의 실시예들이 상세하게 기술되면서, 상기 실시예들의 변형물과 응용물이 본 발명의 범위를 벗어남이 없이 첨부된 특허청구범위의 설명에서 제조되는 것으로 당업자는 해석할 수 있을 것이다.
동일 또는 유사한 구성요소를 표현하는 도면부호를 포함하는 도면을 참조하여 후술하면서 본 발명은 하나 또는 그 이상의 실시예로 설명된다. 본 발명의 목적을 달성하기 위한 최적의 방안에 의해 본 발명이 설명되면서, 후술하는 명세서와 도면에 의해 뒷받침되면서 첨부된 특허청구범위와 특허청구범위의 균등물에 의해 정의되는 발명의 범위와 정신의 안에서 내포 가능한 대안물, 변형물과 균등물을 포함하는 것으로 의도되는 본 발명의 구성요소들의 기능에 의해 본 발명은 해석될 것이다.
도 1은 웨이퍼 레벨 칩 스케일 패키지(wafer level chip scale package)의 종래 제조 방법의 예(100)를 나타내는 도면이다. 복수의 칩들(chips)(102)은 웨이퍼(wafer)에서 절삭된다. 각 칩(102)은 칩(102)의 활성 표면(active surface) 상에 위치되는 복수의 돌출된 본딩 패드들(bonding pads)(104)을 갖는다.
상기 복수의 칩들(102)은 신축형 필름(retractable film)(106)의 상면에 배 치된다. 상기 신축형 필름(106) 프레임(frame)(108)에 의해 고정된다. 상기 프레임(108)은 픽스쳐(fixture)(110)에 의해 고정되고 신축형 필름(106)은 작업 플랫폼(work platform)(112) 상에 배치되고 특정한 거리까지 신장 된다. 상기 플랫폼(112)은 상기 픽스쳐(110)에 상대하여 상승할 수 있다. 상기 웨이퍼는 복수의 칩들(102)로 커터기(cutter)에 의해 절삭된다. 즉, 도시된 바와 같이 상기 복수의 칩들(102)은 반도체 패키지(semiconductor package)로 인캡슐화되고(encapsulated) 다음으로, 커터기(118)에 의해 절삭(sawn)된다. 샤프트(114)는 픽스쳐(110)에 상대하여 플랫폼(112)을 들어올리기 위해 상향으로 이동한다.
본 발명은 추가 범프들을 수용하기 위해 넓어지는 상면을 제공하는 범프 웨이퍼 반도체 장치(bumped wafer semiconductor device)의 종래 제조 방법(100)을 개선한다. 상기 추가 범프들은 웨이퍼 수율(yields)에 영향을 줄 수 있는 추가 웨이퍼 재료의 사용 없이 각 칩의 보다 큰 입력/출력 (I/O) 용량을 초래한다.
도 2a는 확장된 재배선층(RDL) 범프 웨이퍼(exteded redistribution layer bumped wafer)의 제 1 실시예를 나타내는 평면도이다. 본 발명(200)은 병합된 다이(die)를 갖는다. 범프들(204)은 다양한 솔더(solder)들과 금(Au)과 같은 전도성의 금속으로 제조된다.
본 발명(200)은 반도체 다이(202)의 활성 면(active side) 상에 용착되는 복수의 본드 패드들(206)을 포함한다. 상기 본딩 패드(bonding pads)(206)들은 도금 공정 또는 다른 공정에 의해 상기 다이(202)의 전극 단자들 상에 용착될 수 있다. 또한, 범프들(204)처럼, 본딩 패드들(206)의 재료들은 알루미늄(Al)과 같은 전도성 금속으로 제조될 수 있다. 본딩 패드들(206)은 솔더링(soldering) 공정에 의해 기판에 접합 될 수 있다.
일련의 금속 트레이스(trace)들은, 더욱 상세히 기술하면, 도 2b에 도시된 바와 같이 범프 하의 금속화 층(UBM)(802)을 경유하여 범프들(204)까지 전기적으로 본드 패드들(206)을 연결한다.
본 발명의 목적을 위해서 "유기물질"로서 언급되는 주위 물질(surrounding material)(208)은 도시된 바와 같이 다이(202)의 둘레면(peripheral surface)(214) 주위에 용착된다. 상기 유기물질은, 후술하는 바와 같이, 종래 기술의 유기물질을 기초로 하고 개선된다. 상기 유기물질은 벤조사이클로부텐계(BCB), 폴리이미드(PI) 재료 또는 유사한 재료와 같은 재료들을 포함할 수 있다.
도시된 바와 같이, 몇몇의 범프들(204)은 열(rows)을 따라 조직화되고 상기 유기물질(208) 상에 형성된다. 본 발명(200)에 따르면, 상기 범프들(204)은 각각의 유기 물질(208)에서 상기 다이(202)의 각 면(216,218,220,222) 상에 형성된다.
도 2b는 도 2a에 도시된 본 발명(200)의 제 1 실시예를 나타내는 측면도이다. 더욱 상세하게는, 다이(202)는 유기물질(208)에 의해 좌측면(216)과 우측면(220)으로 도시된 바와 같이 둘러싸인다. 범프들(204)은 다이(202)의 활성면(active surface)(212) 상에 배치된다. 일련의 재배선층(redistribution layers)(RDL)(210)은 도시된 바와 같이 UBMs(802)을 경유하여 본드 패드들(204)을 전기적으로 연결한다.
도 2c 는 범프(204)와 본드 패드(206) 사이에 전기적으로 통신 되는 재배선 트레이스들(224)을 병합하는 재배선 층(210)의 부분 확대도이다. 재배선 트레이스들(224)는 통상의 기술들을 사용하여 재배선 층(210)에서 집적된다.
도 3a 및 도 3b 는 확장된 재배선층 범프 웨이퍼의 제조 방법에 따른 제 1 실시예의 제 1단계를 나타내는 측면도와 평면도이다. 웨이퍼(300)는 일련의 톱니형 스트리트 가이드(saw street guide)(302)에 의해 지정되면서 제공된다. 본드 패드(206) 도시된 바와 같이 상기 웨이퍼(300)의 상면(304) 내에서 집적된다.
도 4a 및 도 4b는 상기 제조 방법의 제 1 실시예에 따른 제 2단계를 나타내는 측면도와 평면도이다. 웨이퍼(300)는 다이싱 테이프(dicing tape)(404)에 부착된다. 웨이퍼(300)는 커팅 소스(cutting source)(402)에 의해 제 1 단계 동안 도시된 바와 같은 제조물들(400)로 단일화(singulate)된다. 커팅 소스(402)는 톱 또는 레이저 절삭 도구를 포함할 수 있다.
단일화에 앞서, 웨이퍼(300)는 단일화 처리 동안 제자리에서 다양한 분할물들(400)을 보유하는 다이싱 테이프(404) 상에 배치된다. 단일화 처리에 후속하여, 일련의 간격들(406)이 도시된 바와 같이 각각의 분할물들(400) 사이에 형성된다.
도 5a 및 도 5b는 상기 제조 방법의 제 1 실시예에 따른 웨이퍼 분할물들의 확장 방향을 표시하는 제 3단계를 나타낸다. 웨이퍼(300)는 도시된 각각의 분할물들에서 확장 과정을 거친다. 다이싱 테이프(404)는 미리 지정된 거리(504)를 구비하는 일련의 간격들(502)을 위해 다양한 기술(예, 확장 테이블의 사용)로 신장할 수 있다. 도시된 열(506)은 웨이퍼 확장 과정에 의해 거치게 되는 다양한 확장 방향들을 표시한다.
도 6a 및 도 6b는 상기 제조 방법의 제 1 실시예에 따른 복수의 간격들에 유기물질의 증착하는 제 4단계를 나타낸다. 도 5a 및 도 5b에 도시된 바와 같은 다양한 간격들(502)은 (여기서 유기물질(602)로 지정되는) 전술한 유기물질(208)로 채워진다. 채워진 분할물들(600)의 상면과 일치하는 면(604)은 유기물질(602)의 상면에 일치하는 면(606)과 실질적으로 동일평면이다.
유기물질(602)응용(application)은 스핀 코팅(spin-coating) ,니들 디스펜싱 (needle dispensing) 또는 유사한 응용에 의해 수행될 수 있다.
도 7a 및 도 7b는 상기 제조 방법의 제 1 실시예에 따른 재배선 층들(702)에서 패턴화되는 제 5 단계(700)를 나타낸다. 유연한 요소의 형상으로 웨이퍼(300) 상에서 액티브 스트럭쳐(active structure)와 결합한 본드 패드(206) 사이에 전기적 연결을 실현하는 재배선 층(702)의 제작은, 복수의 포토리소그래픽(photolithographic) 공정 단계를 요구할 수 있다. 본 발명에 있어서, 웨이퍼 분할물(300)은 먼저, 충분히 노출되고 개량되어야 하는, 포토레지스트(photoresist)와 같이 코팅되어야 한다. 상기 포토레지스트 단계는 금속 층과 같이 코팅되면서 수행되고, 이후에 상기 포토레지스트는 직선형이 된다. 상기 포토레지스트의 단계와 금속 코팅 처리 단계들은 요구되는 층의 결과가 얻어질 때까지 반복 된다.
본 발명에 있어서, 층들(702)의 패턴화는 통상의 리소그래픽(lithographic) 공정에 의해 실현된다. 재배선층(702) 상에 위치되는 시드 층(seed layer)과 Cu/Ni 층의 증착은 다음 단계에서 수행된다. 금(Au)은 전체 재배선층 상에 용착될 수 있 다. 본 발명에 있어서 실제 전기적 전도체는, 가장 작은 전기 저항을 갖는, 구리(Cu)로 구성된다. 구리는 도 2c에 도시된 트레이싱(224)에서 해석되는 실시예과 유사한 금속 트레이싱(metal tracings)으로 형성될 수 있다.
상기 층(702)의 형성과 패턴화의 상기 설명된 방법은 후술하는 개략적인 설명으로 나타낼 수 있다. (a) 시드 층의 용착 단계, (b) EPR 1(제 1 에폭시 포토레지스트)을 코팅화와 패턴화(리소그래피 제 1 단계) 하는 단계, (c) 시드 층 상에 Cu/Ni층 결과물의 산출물을 리루트 플래이팅(reroute plating)하는 단계, (d) Au로 리루트 트레이스(reroute trace)를 코팅하는 단계, (e) EPR 2(제 2 에폭시 포토레지스트 )를 코팅화와 패턴화(리소그래피 제 2 단계) 하는 단계, (f) (요구되는 바와 같이) Au층에 선택적인 에칭(etching)하는 단계(습식 에칭, CPM, 또는 제거/스트리핑(stripping)).
상기 설명된 실시예의 제조 방법에 있어서, 니켈(Ni)층은 구리(Cu)층을 위해 부착층으로서 작용한다. 이번에는 구리(Cu)층이 금(Au) 덮개 층을 위해 부착층으로서 작용한다. 금(Au) 층은 산화될 수 없으므로, 한편으로 금 층은 솔더 재료를 위해 안전한 부착층으로서 작용한다. 구리(Cu)(전도성의)층이 금(Au) 층에 의해 부식되는 것에서 대부분 보호된다.
그러나 본 발명의 기능으로 평가될 수 있는 것으로서, 재배선 층(702)을 형성한 다른 방법들 그리고 관련된 재료들이 응용 주문을 위해 이용될 수 있다. 사용된 방식과 이용된 재료에 관계없이, 층들(702)의 목적은 본드 패드들(206)에서 범프들(204)로 후술하는 바와 같이 전기적 접속을 제공하는 것이다.
도 8a 및 도 8b는 상기 제조 방법의 제 1 실시예에 따른 몇몇은 유기물질 상에 형성되는 복수의 범프 하의 금속화 층(802)(UMMs)을 성형하는 제 6 단계(800)를 나타내는 도면이다. UBM층은 범프 칩과 패키징 기판을 접속하는 범프와 기판상의 패드 사이에서 구성요소들이 확산하는 것을 막는 차단벽으로서 활성화할 수 있다. 또한, UBM층은 기판상의 패드와 범프 사이의 부착력을 개선한다.
또한, UBM층은 솔더에 기반한 범프와 상기 UBM 층 사이에 개량된 칩 접합 특성을 확보하는 습식 층으로서 활성화할 수 있다. 상기와 같은 이점은, A는 예를 들어 금 또는 니켈과 같이 저융점금속(non-refractory metal)이고 B--C는 티타늄/텅스텐(Ti/W)과 같이 쌍을 이루는 합금인, A/B--C의 두개층 구조에 응용되거나, A는 저고융점금속이고 B와 C는 고융점금속인 A/B/C의 세개층 구조에 응용된다.
RDL층(702)의 형성과 같이, UBM(802) 구성요소들의 형성은 다양한 방법론으로 일관하여 수행할 수 있다. UBM(802) 용착은 물리적 증착(예, 스퍼터링(sputtering), 증발), 화학 기상 증착, 또는 다른 유사한 방법들과 같은 여러 방법을 통해 이루어진다. 일례로, UBM(802)는 한가지 금속 또는 적어도 하나의 고융점금속을 포함하는 합금으로 구성된다. 또한, UBM(802)는 단일 고융점금속 또는 합금 층 또는 다수의 층들로 구성될 수 있다. 제조방법의 일례에 있어서, UBM(802)은 수소(H) 열처리 공정에 영향을 받을 수 있다.
도 9a 및 9b는 상기 제조방법의 제 1 실시예에 따른 상기 범프 하의 금속화 층(802) 상단에 복수의 범프들(902)의 형성을 포함하는 제 7 단계(900)를 나타낸다. 범프들(902)은 여러 기술로 한결같이 형성될 수 있다. 일례로, 범프 전극 들(902)은 포토리소그래피의 전자 부품상에 미리 지정된 레지스트 패턴(resist pattern)을 형성하는 단계를 포함하고, 금속 와이어(wire)에서 금속 볼(ball)을 형성하는 볼(ball) 범프 방법에 의하거나, 솔더, 또는 금(Au) 또는 구리와 같은 금속을 이용하면서 미리 지정된 두께까지 성장되는 레지스트 패턴을 갖는 전해동 도금(electrolytic plating) 방법을 이용하여 형성된다. 또한, 어떤 방법으로라도, 여러 제조방법은 범프들(902)을 제조하는 것으로 이행될 수 있다.
도 10a 및 10b 는 상기 제조방법의 제 1 실시예에 따른 제 2 웨이퍼 단일화 단계를 도시하는 제 8 단계(902)를 나타낸다. 웨이퍼 어셈블리(wafer assembly)(300)는 폼 갭(form gap)(904)으로 커팅 소스(402)에 의해 제 2 단계 동안 단일화된다. 상기 방법을 겪는 동안, 도 10a 및 도 10b에 도시된 바와 같은 다양한 다이들(200)과 전술한 예들은 개개의 웨이퍼(300)에서 생산되는 칩 전체의 더 작은 부분(portion)을 나타낸다. 따라서, 후술하는 제 2 단일화 단계의 결과, 다수의 다이들(200)은, 유기물질이 완전히 다이(202)의 둘레 면을 감싸고 범프들(204)이 전술한 바와 같이 다의 각 옆면을 따라 열을 지어 형성되는, 도 2a 및 도 2b 에 도시된 실시예처럼 된다.
제 1 실시예에 있어서, 도 10a 및 도 10b에 도시된 후술하는 단일화 단계에서, 개개의 다이들(200)은 다이싱 테이프(404)에서 각 다이(202)를 제거하기 위한 다이 픽 앤 플레이스 공정(die pick and place process)에 의해 제거된다.
도 11a 및 도 11b는 도 2a 및 도 2b에서 각각 측면도와 평면도로 도시된 확장된 재배선 층들 범프 웨이퍼 장치(200) 제조방법의 제 2 실시예에 따른 제 3단계 를 나타낸다. 도시된 바와 같이 제 2 실시예는 전술한 제 1 실시예의 상기 첫 번째 두 단계(예, 웨이퍼를 제공하는 단계와 다이싱 테이프(404) 상 각각의 분할물로 단일화하는 단계)가 할당된다. 또한, 다양한 특징(feature)들이 다시 재현된다.
다음 단계로서, 웨이퍼(300) 분할물(500)들은 다이싱 테이프(404)에서 취득되고 도시된 바와 같이 이른바 "웨이퍼 지지 시스템"(wafer support system)(405) 상에 배치된다. 웨이퍼 지지 시스템은 논리적으로 제 2 다이싱 테이프(405)를 포함할 수 있다. 그렇지만, 웨이퍼 지지 시스템은 또한 유리, 세라믹, 라미네이트(laminate), 또는 실리콘(Si) 기판과 같은 일시적인 웨이퍼 지지 시스템이 될 수 있다. 본 발명에서, 톱니형 다이들(202)은 다이싱 테이프(404)에서 취득되고 통상적인 픽 앤 플레이스(pick and place) 기계들을 이용하여 웨이퍼 지지 시스템(405) 상에 배치된다. 픽 앤 플레이스 공정은 각각의 분할물(550)사이에 미리 지정된 폭과 거리(412)를 갖는 갭(gap)(406)이 되게 한다.
도 12a 및 도 12b는 도 2a 및 도 2b에 도시된 확장된 재배선 층들 범프 웨이퍼 장치(200)의 제조방법의 제 2 실시예에 따른 제 4단계를 나타낸다. 유기물질(602)은 분할물들(650)에 유사한 스핀 코팅, 니들 디스펜싱, 또는 전술한 다른 방식으로 다시 응용된다. 분할물(650)의 면(642)은 유기물질(602)의 면(654)과 실질적으로 동일 평면이다.
다음으로, 도 13a 및 도 13b는 도 2a 및 도 2b에 도시된 장치(200)의 제조방법의 제 2 실시예에 따른 제 5단계를 나타낸다. 리코티드 웨이퍼(recoated wafer)(300)는 제 2 웨이퍼 지지 시스템(408) 상으로 이송된다. 제 2 웨이퍼 지지 시스템은 다시 유리, 실리콘(Si) 기판 재료들, 세라믹, 그리고 라미네이트 재료들을 포함할 수 있다.
도 14a 및 도 14b는 각각 측면도와 평면도인 2a 및 도 2b에 도시된 장치(200)의 제조방법의 제 2 실시예에 따른 제 6단계를 나타낸다. 도 7a 및 도 7b에 도시된 단계와 유사한 단계(750)에 있어서, 재배선 층들(702)은 본드 패드들(206)과 일치하기 위해 유기물질(602) 부분 상단에 형성된다.
도 15a 및 도 15b는 장치(200)의 제조방법의 제 2 실시예에 따른 제 7 단계(850)를 나타낸다. 단계(850)는 UBM(802) 용착 공정인 도 8a 및 도 8b에 도시된 단계와 또한 유사하다.
도 16a 및 도 16b는 장치(200)의 제조방법의 제 2 실시예에 따른 제 8 단계(950)를 나타낸다. 일련의 범프들(902)은 도 9a 및 도 9b에 도시된 것과 유사한 공정에서 UBMs(802) 상단에 용착된다.
도 17a 및 도 17b는 장치(200)의 제조방법의 제 2 실시예에 따른 제 9 단계(960)를 나타낸다. 도 18a 및 도 18b는 장치들의 제조방법의 제 2 실시예에 따른 일련의 단일화된 다이들(202)을 위해 제 2 단일화 공정인 제 10 단계(970)를 나타낸다. 도 18a 및 도 18b에 도시된 바와 같이, 웨이퍼(300)는 추가 다이싱 테이프(410) 상으로 이송된다. 픽 앤 플레이스 공정은 다음으로 다이싱 테이프(410)에서 복수의 단일화된 다이들(202)을 제거하기 위해 이용된다.
범프 웨이퍼 응용을 위한 확장된 재배선 층을 구체화하는 장치(200)와 같은, 반도체 장치들은 여러 응용물에서 다양한 기능(functionality)과 가요 성(flexibility)을 제공할 수 있다. 유기물질(602)의 사용은, 정해진 표면 면적 안에서 추가 입력/출력(I/O) 처리량을 허용하는, 다이(202) 외 측에 범프들(902)의 배치를 가능하게 한다. 또한, 웨이퍼(300) 재료 대신에 유기물질(602)의 사용에 의해, 각각의 웨이퍼마다 산출은 증가 된다. 유기물질(602)은 다수의 실행에서 다양한 다이들을 수용하기에 필요한 만큼 두껍게 형성될 수 있다.
본 발명의 하나의 또는 그 이상의 실시예들이 상세하게 기술되면서, 상기 실시예들의 변형물과 응용물이 본 발명의 범위를 벗어남이 없이 첨부된 특허청구범위의 설명에서 제조되는 것으로 당업자는 해석할 수 있을 것이다.
도 1은 웨이퍼 레벨 칩 스케일 패키지(wafer level chip scale package)의 종래 제조 방법의 예(100)를 나타내는 도면이다.
도 2a는 확장된 재배선층(RDL) 범프 웨이퍼(exteded redistribution layer bumped wafer)의 제 1 실시예를 나타내는 평면도이다.
도 2b는 도 2a에 도시된 본 발명(200)의 제 1 실시예를 나타내는 측면도이다.
도 2c 는 범프(204)와 본드 패드(206) 사이에 전기적으로 통신 되는 재배선 트레이스들(224)을 병합하는 재배선 층(210)의 부분 확대도이다.
도 3a 및 도 3b 는 확장된 재배선층 범프 웨이퍼의 제조 방법에 따른 제 1 실시예의 제 1단계를 나타내는 측면도와 평면도이다.
도 4a 및 도 4b는 상기 제조 방법의 제 1 실시예에 따른 제 2단계를 나타내는 측면도와 평면도이다.
도 5a 및 도 5b는 상기 제조 방법의 제 1 실시예에 따른 웨이퍼 분할물들의 확장 방향을 표시하는 제 3단계를 나타낸다.
도 6a 및 도 6b는 상기 제조 방법의 제 1 실시예에 따른 복수의 간격들에 유기물질의 증착하는 제 4단계를 나타낸다.
도 7a 및 도 7b는 상기 제조 방법의 제 1 실시예에 따른 재배선 층들(702)에서 패턴화되는 제 5 단계(700)를 나타낸다.
도 8a 및 도 8b는 상기 제조 방법의 제 1 실시예에 따른 몇몇은 유기물질 상 에 형성되는 복수의 범프 하의 금속화 층(802)(UMMs)을 성형하는 제 6 단계(800)를 나타내는 도면이다.
도 9a 및 9b는 상기 제조방법의 제 1 실시예에 따른 상기 범프 하의 금속화 층(802) 상단에 복수의 범프들(902)의 형성을 포함하는 제 7 단계(900)를 나타낸다.
도 10a 및 10b 는 상기 제조방법의 제 1 실시예에 따른 제 2 웨이퍼 단일화 단계를 도시하는 제 8 단계(902)를 나타낸다.
도 11a 및 도 11b는 도 2a 및 도 2b에서 각각 측면도와 평면도로 도시된 확장된 재배선 층들 범프 웨이퍼 장치(200) 제조방법의 제 2 실시예에 따른 제 3단계를 나타낸다.
도 12a 및 도 12b는 도 2a 및 도 2b에 도시된 확장된 재배선 층들 범프 웨이퍼 장치(200)의 제조방법의 제 2 실시예에 따른 제 4단계를 나타낸다.
도 13a 및 도 13b는 도 2a 및 도 2b에 도시된 장치(200)의 제조방법의 제 2 실시예에 따른 제 5단계를 나타낸다.
도 14a 및 도 14b는 각각 측면도와 평면도인 2a 및 도 2b에 도시된 장치(200)의 제조방법의 제 2 실시예에 따른 제 6단계를 나타낸다.
도 15a 및 도 15b는 장치(200)의 제조방법의 제 2 실시예에 따른 제 7 단계(850)를 나타낸다.
도 16a 및 도 16b는 장치(200)의 제조방법의 제 2 실시예에 따른 제 8 단계(950)를 나타낸다.
도 17a 및 도 17b는 장치(200)의 제조방법의 제 2 실시예에 따른 제 9 단계(960)를 나타낸다.
도 18a 및 도 18b는 장치들의 제조방법의 제 2 실시예에 따른 일련의 단일화된 다이들(202)을 위해 제 2 단일화 공정인 제 10 단계(970)를 나타낸다.
Claims (32)
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 웨이퍼를 제공하는 단계;다이싱 테이프로 상기 웨이퍼를 테이핑하는 단계;복수의 반도체 다이들 각각 사이에 복수의 간격들을 포함하는 상기 복수의 반도체 다이들에서 상기 웨이퍼를 단일화하는 단계;상기 복수의 간격들을 확장하기 위해 상기 다이싱 테이프를 신장하는 단계;절연물질의 표면이 상기 복수의 반도체 다이들에서 제 1 반도체 다이의 표면과 동일한 평면인 상기 절연물질을 상기 복수의 간격들 각각에 용착하는 단계;상기 절연물질 부분의 위에 재배선 층을 패턴화하는 단계; 및상기 절연물질의 위에 범프 하의 금속화 층(UBM)을 용착하는 단계;를 포함하는 반도체 장치 제조 방법.
- 제 8항에 있어서,상기 범프 하의 금속화 층(UBM)의 위에 솔더 범프를 형성하는 단계를 더 포함하는 것을 특징으로 하는 반도체 장치 제조 방법.
- 제 9항에 있어서,복수의 확장된 반도체 다이들을 위해 상기 절연물질 부분의 절삭에 의해 상기 웨이퍼를 재단일화하는 단계를 더 포함하는 반도체 장치 제조 방법.
- 삭제
- 제 8항에 있어서,상기 절연물질은 스핀 코팅 처리 또는 니들 디스펜싱 처리를 이용하여 적용되는 것을 특징으로 하는 반도체 장치 제조 방법.
- 제 8항에 있어서,상기 복수의 간격들을 확장하기 위해 상기 다이싱 테이프를 신장하는 단계는 확장 테이블을 이용하여 실행되는 것을 특징으로 하는 반도체 장치 제조 방법.
- 삭제
- 반도체 장치 제조 방법에 있어서,톱니형 스트리트 가이드 및 웨이퍼의 표면 상에 형성되는 본드 패드를 포함하는 상기 웨이퍼를 제공하는 단계;제 1 다이싱 테이프로 상기 웨이퍼를 테이핑하는 단계;복수의 반도체 다이들 각각 사이에 복수의 제 1 간격들을 포함하는 상기 복수의 반도체 다이들에서 상기 톱니형 스트리트 가이드를 따라 상기 웨이퍼를 단일화되는 단계;상기 제 1 다이싱 테이프에서 상기 복수의 반도체 다이들을 피킹하는 단계;상기 복수의 반도체 다이들 각각 사이에 미리 지정된 폭의 복수의 제 2 간격들을 얻기 위해 제 1 웨이퍼 지지 시스템 상에 상기 복수의 반도체 다이들을 배치하는 단계;재코팅 된 웨이퍼를 위해 유기물질의 표면이 상기 복수의 반도체 다이들에서 제 1 반도체 다이의 표면과 동일한 평면인 상기 유기물질을 상기 복수의 간격들 각각에 용착하는 단계;제 2 웨이퍼 지지 시스템 상으로 상기 재코팅 된 웨이퍼를 이송하는 단계;상기 유기물질 부분 상에 재배선 층을 패턴화하는 단계; 및상기 유기물질 위에, 그리고 상기 본드 패드와 전기통신 되게, 범프 하의 금속화 층(UBM)을 용착하는 단계;를 포함하는 반도체 장치 제조 방법.
- 제 15항에 있어서,상기 범프 하의 금속화 층(UBM)의 위에 솔더 범프를 형성하는 단계를 더 포함하는 반도체 장치 제조 방법.
- 제 16항에 있어서,복수의 확장된 반도체 다이들을 위해 상기 유기물질 부분의 절삭에 의해 상기 웨이퍼를 재단일화하는 단계를 더 포함하는 반도체 장치 제조 방법.
- 제 17항에 있어서,상기 제 2 웨이퍼 지지 시스템에서 상기 복수의 확장된 반도체 다이들 각각 피킹하는 단계를 더 포함하는 반도체 장치 제조 방법.
- 삭제
- 삭제
- 제 15항에 있어서,상기 유기물질은 벤조사이클로부텐계(BCB), 폴리이미드(PI) 또는 아크릴 수지 재료를 포함하는 것을 특징으로 하는 반도체 장치 제조 방법.
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 반도체 장치에 있어서,반도체 다이;상기 반도체 다이의 표면 위에 형성된 본드 패드;상기 반도체 다이의 둘레면 주위에 용착되고, 상기 반도체 다이의 표면과 동일 평면인 유기물질;상기 유기물질과 접촉되게 형성된 제 1 범프 하의 금속화 층(제 1 UBM); 및상기 유기물질 위에 형성된 전도성 층;을 포함하는 반도체 장치.
- 제 28항에 있어서,상기 제 1 UBM의 일부는 상기 반도체 다이의 상단에 형성되는 것을 특징으로 하는 반도체 장치.
- 제 28항에 있어서,상기 전도성 층은 상기 제 1 UBM 및 상기 본드 패드로부터 전기 접속되는 것을 특징으로 하는 반도체 장치.
- 제 28항에 있어서,상기 전도성 층은 재배선 층인 것을 특징으로 하는 반도체 장치.
- 제 28항에 있어서,상기 제 1 UBM은 저융점금속 및 이원 금속 합금을 포함하는 반도체 장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/744,743 US7687318B2 (en) | 2007-05-04 | 2007-05-04 | Extended redistribution layers bumped wafer |
US11/744,743 | 2007-05-04 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20080098335A KR20080098335A (ko) | 2008-11-07 |
KR101497697B1 true KR101497697B1 (ko) | 2015-03-02 |
Family
ID=39938940
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020080042039A KR101497697B1 (ko) | 2007-05-04 | 2008-05-06 | 반도체 장치 및 그 제조 방법 |
Country Status (4)
Country | Link |
---|---|
US (3) | US7687318B2 (ko) |
KR (1) | KR101497697B1 (ko) |
SG (3) | SG147384A1 (ko) |
TW (1) | TWI425583B (ko) |
Families Citing this family (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8445325B2 (en) | 2007-05-04 | 2013-05-21 | Stats Chippac, Ltd. | Package-in-package using through-hole via die on saw streets |
US7829998B2 (en) | 2007-05-04 | 2010-11-09 | Stats Chippac, Ltd. | Semiconductor wafer having through-hole vias on saw streets with backside redistribution layer |
US7723159B2 (en) * | 2007-05-04 | 2010-05-25 | Stats Chippac, Ltd. | Package-on-package using through-hole via die on saw streets |
TWI387014B (zh) * | 2008-06-05 | 2013-02-21 | Chipmos Technologies Inc | 具有犧牲基板之晶粒重新配置結構及其封裝方法 |
US8021907B2 (en) | 2008-06-09 | 2011-09-20 | Stats Chippac, Ltd. | Method and apparatus for thermally enhanced semiconductor package |
US8298917B2 (en) * | 2009-04-14 | 2012-10-30 | International Business Machines Corporation | Process for wet singulation using a dicing singulation structure |
US8420554B2 (en) * | 2010-05-03 | 2013-04-16 | Memc Electronic Materials, Inc. | Wafer support ring |
JP5594661B2 (ja) * | 2010-06-15 | 2014-09-24 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP5539077B2 (ja) | 2010-07-09 | 2014-07-02 | ローム株式会社 | 半導体装置 |
US9324659B2 (en) * | 2011-08-01 | 2016-04-26 | Stats Chippac, Ltd. | Semiconductor device and method of forming POP with stacked semiconductor die and bumps formed directly on the lower die |
US8617927B1 (en) | 2011-11-29 | 2013-12-31 | Hrl Laboratories, Llc | Method of mounting electronic chips |
KR101411813B1 (ko) | 2012-11-09 | 2014-06-27 | 앰코 테크놀로지 코리아 주식회사 | 반도체 디바이스 및 그 제조 방법 |
US10079160B1 (en) | 2013-06-21 | 2018-09-18 | Hrl Laboratories, Llc | Surface mount package for semiconductor devices with embedded heat spreaders |
TWI566339B (zh) * | 2014-11-11 | 2017-01-11 | 矽品精密工業股份有限公司 | 電子封裝件及其製法 |
US10515939B2 (en) * | 2015-02-17 | 2019-12-24 | Mediatek Inc. | Wafer-level package having multiple dies arranged in side-by-side fashion and associated yield improvement method |
US10037293B2 (en) | 2015-02-17 | 2018-07-31 | Nephos (Hefei) Co. Ltd. | Wafer-level package having asynchronous FIFO buffer used to deal with data transfer between different dies and associated method |
US9385083B1 (en) | 2015-05-22 | 2016-07-05 | Hrl Laboratories, Llc | Wafer-level die to package and die to die interconnects suspended over integrated heat sinks |
US10026672B1 (en) | 2015-10-21 | 2018-07-17 | Hrl Laboratories, Llc | Recursive metal embedded chip assembly |
US9508652B1 (en) | 2015-11-24 | 2016-11-29 | Hrl Laboratories, Llc | Direct IC-to-package wafer level packaging with integrated thermal heat spreaders |
US9698108B1 (en) * | 2015-12-23 | 2017-07-04 | Intel Corporation | Structures to mitigate contamination on a back side of a semiconductor substrate |
US9985040B2 (en) * | 2016-01-14 | 2018-05-29 | Micron Technology, Inc. | Integrated circuitry and 3D memory |
US10483239B2 (en) * | 2016-12-20 | 2019-11-19 | Sandisk Semiconductor (Shanghai) Co. Ltd. | Semiconductor device including dual pad wire bond interconnection |
US10566268B1 (en) * | 2018-09-26 | 2020-02-18 | Nxp Usa, Inc. | Package to die connection system and method therefor |
US10950562B1 (en) | 2018-11-30 | 2021-03-16 | Hrl Laboratories, Llc | Impedance-matched through-wafer transition using integrated heat-spreader technology |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20060134195A (ko) * | 2004-04-02 | 2006-12-27 | 어드밴스드 마이크로 디바이시즈, 인코포레이티드 | 메모리 셀 형성을 위한 인-시투 표면 처리 |
US7208344B2 (en) * | 2004-03-31 | 2007-04-24 | Aptos Corporation | Wafer level mounting frame for ball grid array packaging, and method of making and using the same |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0011418A1 (en) * | 1978-11-20 | 1980-05-28 | THE GENERAL ELECTRIC COMPANY, p.l.c. | Manufacture of electroluminescent display devices |
JPH01280340A (ja) * | 1988-05-06 | 1989-11-10 | Nec Corp | 半導体装置の製造方法 |
US6511901B1 (en) * | 1999-11-05 | 2003-01-28 | Atmel Corporation | Metal redistribution layer having solderable pads and wire bondable pads |
TW451436B (en) * | 2000-02-21 | 2001-08-21 | Advanced Semiconductor Eng | Manufacturing method for wafer-scale semiconductor packaging structure |
TW502344B (en) * | 2000-12-07 | 2002-09-11 | Advanced Semiconductor Eng | Chip scale package structure and its manufacturing method |
JP3848080B2 (ja) * | 2000-12-19 | 2006-11-22 | 富士通株式会社 | 半導体装置の製造方法 |
KR20020091327A (ko) * | 2001-05-31 | 2002-12-06 | 삼성전자 주식회사 | 측면 몸체부가 형성되어 있는 웨이퍼 레벨 패키지 및 그제조 방법 |
US6787895B1 (en) * | 2001-12-07 | 2004-09-07 | Skyworks Solutions, Inc. | Leadless chip carrier for reduced thermal resistance |
TW544882B (en) * | 2001-12-31 | 2003-08-01 | Megic Corp | Chip package structure and process thereof |
JP2005322858A (ja) * | 2004-05-11 | 2005-11-17 | Shinko Electric Ind Co Ltd | 半導体装置の製造方法 |
KR20060115095A (ko) * | 2005-05-04 | 2006-11-08 | 삼성전기주식회사 | 기밀특성이 우수한 표면탄성파 소자 패키지 |
US7208345B2 (en) * | 2005-05-11 | 2007-04-24 | Infineon Technologies Ag | Method of manufacturing a semiconductor device comprising stacked chips and a corresponding semiconductor device |
US7728437B2 (en) * | 2005-11-23 | 2010-06-01 | Fairchild Korea Semiconductor, Ltd. | Semiconductor package form within an encapsulation |
US7750452B2 (en) * | 2007-05-04 | 2010-07-06 | Stats Chippac, Ltd. | Same size die stacked package having through-hole vias formed in organic material |
US8390107B2 (en) * | 2007-09-28 | 2013-03-05 | Intel Mobile Communications GmbH | Semiconductor device and methods of manufacturing semiconductor devices |
SG152086A1 (en) * | 2007-10-23 | 2009-05-29 | Micron Technology Inc | Packaged semiconductor assemblies and associated systems and methods |
US8030136B2 (en) * | 2008-05-15 | 2011-10-04 | Stats Chippac, Ltd. | Semiconductor device and method of conforming conductive vias between insulating layers in saw streets |
US8093151B2 (en) * | 2009-03-13 | 2012-01-10 | Stats Chippac, Ltd. | Semiconductor die and method of forming noise absorbing regions between THVS in peripheral region of the die |
-
2007
- 2007-05-04 US US11/744,743 patent/US7687318B2/en active Active
-
2008
- 2008-04-02 TW TW097111945A patent/TWI425583B/zh active
- 2008-04-14 SG SG200802844-1A patent/SG147384A1/en unknown
- 2008-04-14 SG SG2013070099A patent/SG194354A1/en unknown
- 2008-04-14 SG SG201004169-7A patent/SG162789A1/en unknown
- 2008-05-06 KR KR1020080042039A patent/KR101497697B1/ko active IP Right Grant
-
2010
- 2010-02-11 US US12/704,345 patent/US8716853B2/en active Active
-
2014
- 2014-03-14 US US14/214,120 patent/US9406647B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7208344B2 (en) * | 2004-03-31 | 2007-04-24 | Aptos Corporation | Wafer level mounting frame for ball grid array packaging, and method of making and using the same |
KR20060134195A (ko) * | 2004-04-02 | 2006-12-27 | 어드밴스드 마이크로 디바이시즈, 인코포레이티드 | 메모리 셀 형성을 위한 인-시투 표면 처리 |
Also Published As
Publication number | Publication date |
---|---|
SG147384A1 (en) | 2008-11-28 |
US7687318B2 (en) | 2010-03-30 |
US20140197540A1 (en) | 2014-07-17 |
US20080272368A1 (en) | 2008-11-06 |
KR20080098335A (ko) | 2008-11-07 |
US8716853B2 (en) | 2014-05-06 |
SG162789A1 (en) | 2010-07-29 |
SG194354A1 (en) | 2013-11-29 |
US9406647B2 (en) | 2016-08-02 |
US20100140799A1 (en) | 2010-06-10 |
TWI425583B (zh) | 2014-02-01 |
TW200903677A (en) | 2009-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101497697B1 (ko) | 반도체 장치 및 그 제조 방법 | |
KR102024472B1 (ko) | 반도체 디바이스 및 그 제조 방법 | |
KR101523383B1 (ko) | 반도체 소자 및 그 제조 방법 | |
TWI656581B (zh) | 使用具有微柱的半導體晶粒來形成直接晶片接合平面柵格陣列封裝之半導體裝置及方法 | |
US10043768B2 (en) | Semiconductor device and method of manufacture thereof | |
US6562647B2 (en) | Chip scale surface mount package for semiconductor device and process of fabricating the same | |
US20200118993A1 (en) | Semiconductor package and method of manufacturing the semiconductor package | |
US20180130769A1 (en) | Substrate Based Fan-Out Wafer Level Packaging | |
US20150228594A1 (en) | Via under the interconnect structures for semiconductor devices | |
KR101235498B1 (ko) | 집적 수동 컴포넌트를 구비한 집적 회로를 패키징하기 위한 방법 및 시스템 | |
US20070246826A1 (en) | Wafer level semiconductor module and method for manufacturing the same | |
US7704792B2 (en) | Semiconductor device and method of manufacturing the same | |
US9040408B1 (en) | Techniques for wafer-level processing of QFN packages | |
US8048776B2 (en) | Semiconductor device and method of supporting a wafer during backgrinding and reflow of solder bumps | |
KR101758999B1 (ko) | 반도체 디바이스 및 그 제조 방법 | |
CN104425419B (zh) | 半导体器件及其制造方法 | |
JP2005150578A (ja) | 半導体装置及びその製造方法 | |
KR100927749B1 (ko) | 반도체 디바이스 및 그 제조 방법 | |
JP2007095894A (ja) | 半導体装置及びその製造方法 | |
JP2000091339A (ja) | 半導体装置およびその製造方法 | |
US20240203919A1 (en) | Integrated circuit having exposed leads | |
US11824033B2 (en) | Semiconductor package and method of manufacturing the semiconductor package | |
US20180130720A1 (en) | Substrate Based Fan-Out Wafer Level Packaging | |
US20220189900A1 (en) | Electronic package and fabrication method thereof | |
TW202312399A (zh) | 晶粒與凸塊下金屬之間的分離重新分布層連接 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20180208 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20190212 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20200214 Year of fee payment: 6 |