KR100717184B1 - 액정 디스플레이 패널 - Google Patents

액정 디스플레이 패널 Download PDF

Info

Publication number
KR100717184B1
KR100717184B1 KR1020030053492A KR20030053492A KR100717184B1 KR 100717184 B1 KR100717184 B1 KR 100717184B1 KR 1020030053492 A KR1020030053492 A KR 1020030053492A KR 20030053492 A KR20030053492 A KR 20030053492A KR 100717184 B1 KR100717184 B1 KR 100717184B1
Authority
KR
South Korea
Prior art keywords
pad
data
liquid crystal
display panel
crystal display
Prior art date
Application number
KR1020030053492A
Other languages
English (en)
Other versions
KR20050015034A (ko
Inventor
고영익
박상진
Original Assignee
비오이 하이디스 테크놀로지 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 비오이 하이디스 테크놀로지 주식회사 filed Critical 비오이 하이디스 테크놀로지 주식회사
Priority to KR1020030053492A priority Critical patent/KR100717184B1/ko
Priority to TW093116086A priority patent/TWI280539B/zh
Priority to US10/862,839 priority patent/US7079199B2/en
Priority to JP2004185572A priority patent/JP4532180B2/ja
Priority to CNB2004100634431A priority patent/CN100345052C/zh
Publication of KR20050015034A publication Critical patent/KR20050015034A/ko
Application granted granted Critical
Publication of KR100717184B1 publication Critical patent/KR100717184B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 액정 디스플레이 패널을 개시한다. 개시된 본 발명의 액정 디스플레이 패널은, 복수의 게이트 라인과 데이터 라인이 교차 배치되어 상기 데이터 라인에 인가되는 화상 데이터를 디스플레이하는 액티브 영역과, 상기 액티브 영역 외측에 형성되며 상기 각 게이트 라인과 연결된 복수의 게이트 패드와, 상기 액티브 영역 외측에 형성되며 상기 각 데이터 라인과 연결된 복수의 데이터 패드와, 상기 각 게이트 패드 및 데이터 패드에 한 쌍씩 형성되어 인너 ESD 및 아우터 ESD로 기능하며 해당 패드에서 발생된 정전기를 이웃하는 패드로 전달하는 정전기 보호용 박막트랜지스터를 포함하는 것을 특징으로 한다. 본 발명에 따르면, 각 패드에 정전기 방지를 위한 박막트랜지스터를 형성함으로써 별도의 ESD 형성 공간이 필요치 않아 ESD가 차지하는 공간을 최소화할 수 있으며, 이에 따라, 액정 디스플레이 패널의 공간을 극대화시킬 수 있다.

Description

액정 디스플레이 패널{Liquid crystal display panel}
도 1은 종래 기술에 따른 액정 디스플레이 패널의 구성도.
도 2는 본 발명의 액정 디스플레이 패널에 따른 데이터 패드의 구성도.
도 3은 도 2의 등가회로도.
*도면의 주요부분에 대한 부호의 설명*
1 : 게이트 인너 ESD 3 : 데이터 인너 ESD
5 : 쇼팅 바 7 : 리페어 라인
9 : 게이트 패드 11 : 데이터 패드
13 : 게이트 아우터 ESD 15 : 데이터 아우터 ESD
100 : 박막트랜지스터 어레이 기판
본 발명은 액정 디스플레이 패널에 관한 것으로서, 특히, 패널을 제조하는 도중에 발생할 수 있는 정전기(ESD: Electro Static Discharge)를 방지하기 위해 정전기 방지회로를 구성함에 있어서 그 크기를 최소화하여 실제로 패널의 공간을 극대화하는데 적당한 액정 디스플레이 패널에 관한 것이다.
일반적으로, 액정 디스플레이 패널은 두 장의 유리 기판과 그 사이에 봉입된 액정층으로 구성되는 평판형 디스플레이 장치로서, 하부 기판에는 화소영역을 정의하는 게이트 라인과 데이터 라인이 상호 교차 배치되고, 각 화소영역에는 화소전극과 상기 게이트 라인의 구동신호에 의해 스위칭되어 데이터 라인의 신호를 화소 전극으로 인가하는 박막트랜지스터(Thin Film Transistor)가 배치되며, 상부 기판에는 화소 전극을 제외한 영역으로 빛이 투과되는 것을 차단하기 위한 블랙매트릭스가 배치되고, 각 화소영역마다 컬러필터층이 배치되며, 전면에는 공통전극이 배치된다.
이와 같은 액정 디스플레이 패널은 크게 복수의 게이트 라인과 데이터 라인이 교차 배치되고 각 게이트 라인과 데이터 라인이 교차하는 부위에 박막트랜지스터가 배치되어 화상을 디스플레이 하는 액정패널과, 상기 액정패널의 게이트 라인 및 데이터 라인 각각에 구동전압을 인가하는 게이트 드라이브 IC 및 소스 드라이브 IC로 구성된다.
한편, 이러한 액정 디스플레이 패널은 증착(Deposition), 식각(Etching) 및 셀 제조 공정을 거치는 거의 모든 공정에서 공통적으로 정전기가 발생하며, 이러한 정전기는 소자의 파괴, 절연막의 파괴 등을 초래하여 제품의 불량 나아가서는 수율을 감소시키는 주요한 요인으로 작용한다.
따라서, 통상적으로 생산라인에는 도전성 척이라든지 정전기방지 카세트를 포함하는 정전기 방지가 가능한 설계를 갖게 되고, 또한, 패널에 정전기가 충전되는 경우를 대비하여 정전기가 발생되어도 박막트랜지스터 소자나 배선의 특성이 변 하지 않고 방전이 이루어지도록 화소를 설계한다.
예컨데, 액정 디스플레이 패널에서는 정전기 불량을 방지하기 위해 배선 전체를 저항으로 연결하여 전하를 분산시켜 방전이 서서히 일어나도록 유도하는 방법과 절단선(scribe line)의 외측 배선에서 방전이 이루어지도록 하는 방법이 적용되고 있으며, 여기서, 전자의 방법은 주로 TFT-LCD에 적용되고 있고, 후자의 방법은 주로 수동 매트릭스(Passive matrix) 액정 디스플레이 패널에 적용되고 있다.
즉, TFT-LCD에서는 기판에 쇼팅 바(Shorting bar; 또는 Shorting ring)를 형성하여 정전기에 의한 불량을 방지한다.
도 1은 종래 기술에 따른 액정 디스플레이 패널의 구성도이다.
도 1에 도시된 바와 같이, 종래 액정 디스플레이 패널은 정전기로부터 디스플레이 패널을 보호하기 위한 게이트 ESD(1) 및 데이터 ESD(3)가 쇼팅 바(5)로 묶여져 있다. 상기 쇼팅 바(5)에는 통상 공통 신호가 인가된다. 여기서, 상기 게이트 ESD(1) 및 데이터 ESD(3)는 이후에서 설명되어질 아우터(Outer) ESD의 반대 개념으로 인너(Inner) ESD라고 한다.
상기 쇼팅 바(5)의 바깥쪽에는 "ㄷ"자 또는 "역ㄷ"자 형상의 리페어 라인(7)이 설치되며, 박막트랜지스터 어레이 기판(100)의 외곽에는 상기 디스플레이 패널의 게이트 라인으로 구동신호를 인가하는 복수의 게이트 패드(9)와, 상기 디스플레이 패널의 데이터 라인으로 구동신호를 인가하는 데이터 패드(11)가 형성된다.
이와 같은 종래의 액정 디스플레이 패널은 패널 외부에서 발생되어 내부로 유입되는 정전기가 게이트 패드(9) 및 데이터 패드(11)의 바깥쪽에 형성된 게이트 아우터 ESD(13)와 데이터 아우터 ESD(15)를 통해 쇼팅 바(5)로 유입되고, 상기 쇼팅 바(5)로 유입된 정전기는 쇼팅 바(5)에 의해 배분되어 패널 전체에 균일하게 퍼지게 된다.
이로 인해, 패널의 내부와 외부간의 전압차가 최소화되고, 따라서 갑작스럽게 정전기가 발생하더라도 그 정전기로 인한 불량을 방지할 수가 있으며, 또한 패널 내부에서 공정을 진행하는 도중에 발생되는 정전기도 앞에서 말한 경로를 통해 패널 외부로 배출되어 정전기에 의한 영향을 최소화하게 된다.
그러나 상기와 같은 종래의 액정 디스플레이 패널은 다음과 같은 문제점이 있다.
패널에 형성되는 ESD의 크기는 크게는 수 십 마이크로에서 수 백 마이크로의 공간을 차지하게 되며, 이는 액정 디스플레이 패널이 소형화 또는 대형화되어짐에 따라 상기 ESD 이외에도 액정 디스플레이 패널을 이루는 여러 패턴들의 형성에 큰 제약으로 작용하며, 이러한 제약은 디자인(Design)된 액정 디스플레이 패널에서 여러 가지 불량을 야기시키는 요인이 된다.
따라서, 본 발명은 상기한 바와 같은 종래 기술의 문제점을 해결하기 위해 안출한 것으로서, 각 패드의 상하에 정전기 방지를 위한 박막트랜지스터를 형성함으로써 별도의 ESD 형성 공간이 필요치 않아 ESD가 차지하는 공간을 최소화할 수 있고, 이에 따라, 여유 공간을 확보하는데 적당한 액정 디스플레이 패널을 제공함에 그 목적이 있다.
상기의 목적을 달성하기 위하여, 본 발명은, 복수의 게이트 라인과 데이터 라인이 교차 배치되어 상기 데이터 라인에 인가되는 화상 데이터를 디스플레이하는 액티브 영역과, 상기 액티브 영역 외측에 형성되며 상기 각 게이트 라인과 연결된 복수의 게이트 패드와, 상기 액티브 영역 외측에 형성되며 상기 각 데이터 라인과 연결된 복수의 데이터 패드와, 상기 각 게이트 패드 및 데이터 패드에 한 쌍씩 형성되어 인너 ESD 및 아우터 ESD로 기능하며 해당 패드에서 발생된 정전기를 이웃하는 패드로 전달하는 정전기 방지용 박막트랜지스터를 포함하는 것을 특징으로 하는 액정 디스플레이 패널을 제공한다.
여기서, 상기 각 패드에 형성된 한 쌍의 박막트랜지스터는 서로 다른 방향에 이웃하는 박막트랜지스터와 연결되어 형성 위치에 따라 서로 반대의 패드로 정전기를 전달하는 것을 특징으로 한다.
(실시예)
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명하도록 한다.
도 2는 본 발명의 액정 디스플레이 패널에 따른 데이터 패드를 도시한 것이고, 도 3은 도 2에 대한 등가회로를 도시한 것이다.
먼저, 도 2에서 데이터 패드의 상단과 하단 각각에 정전기 방지를 위한 박막트랜지스터가 형성된 것을 볼 수 있는데, 이와 같은 박막트랜지스터는 게이트 패드에서도 동일하게 적용됨은 자명하다.
즉, 본 발명의 액정 디스플레이 패널은 게이트 패드 및 데이터 패드에 한 쌍씩의 정전기 방지용 박막트랜지스터를 형성하며, 이를 통해, 정전기가 게이트 라인 전체 또는 데이터 라인 전체로 전달되도록 함으로써 결국은 패널 전체에 정전기가 전달되도록 한다. 이때, 각 패드에 형성된 한 쌍의 정전기 방지용 박막트랜지스터는 그 형성 위치에 따라 인더 ESD 및 아우터 ESD가 된다.
패드 구조를 보다 자세하게 살펴보면 다음과 같다.
도 2에 도시한 바와 같이, 일정간격을 두고 복수의 데이터 패드(D1, D2, D3, ..., Dn)가 형성되고, 각 데이터 패드의 상단부와 하단부에는 각각 인접하는 데이터 패드와 전기적으로 연결되는 박막트랜지스터(T1a, T2a, T3a,...,Tna)가 형성된다.
일예로, 첫 번째 데이터 패드(D1)의 상단부에 형성된 박막트랜지스터(T1a)의 소스 단자는 두 번째 데이터 패드(D2)의 상단부에 형성된 박막트랜지스터(T2a)의 드레인(Drain) 단자와 콘택홀을 통해서 연결되고, 상기 박막트랜지스터(T2a)의 소스 단자는 다시 세 번째 데이터 패드(D3)의 상단부에 형성된 박막트랜지스터(T3a)의 드레인 단자와 콘택홀을 통해서 연결되며, 이런 식으로 모든 데이터 패드의 상단부에는 이웃하는 데이터 패드를 연결하여 정전기를 모든 데이터 라인으로 인가하기 위한 박막트랜지스터(T1a, T2a, T3a, ..., Tna)들이 형성된다.
또한, 도 2에서 네 번째 데이터 패드(D4)의 하단부에 형성된 박막트랜지스터 (T4b)의 소스 단자는 세 번째 데이터 패드(D3)의 하단부에 형성된 박막트랜지스터 (T3b)의 드레인 단자와 콘택홀을 통해서 연결되고, 상기 박막트랜지스터(T3b)의 소스 단자는 다시 두 번째 데이터 패드(D2)의 하단부에 형성된 박막트랜지스터(T2b)의 드레인 단자와 콘택홀을 통해서 연결되며, 이런 식으로 모든 데이터 패드의 하단부에는 이웃하는 데이터 패드를 연결하여 정전기를 모든 데이터 라인으로 전달하기 위한 박막트랜지스터(T1b, T2b, T3b,...,Tnb)들이 형성된다.
이하에서는 상기와 같이 구성된 본 발명의 액정 디스플레이 패널에 따른 ESD의 동작을 설명하기로 한다.
도 2에서 두 번째 데이터 패드(D2)에 정전기가 발생하였을 경우, 상기 데이터 패드(D2)의 하단부쪽 즉, C영역의 박막트랜지스터(T2b)가 온(ON)되고, 그로 인해 상기 박막트랜지스터(T2b)의 소스 단자를 통해서 첫 번째 데이터 패드(D1)로 정전기가 전달된다.
그리고 상기 두 번째 데이터 패드(D2)의 상단부쪽 즉, A영역의 박막트랜지스터(T1a)가 온(ON)되고, 그로 인해서 상기 박막트랜지스터(T2a)의 소스 단자를 통해서 세 번째 데이터 패드(D3)로 정전기가 전달된다.
이와 같이, 두 번째 데이터 패드(D2)에서 발생된 정전기는 각 데이터 패드의 상단부와 하단부에 형성된 박막트랜지스터들을 통해서 이웃하는 데이터 패드로 전달되고, 이런 식으로 모든 데이터 패드에 정전기가 전달된다.
일예로, 상기 세 번째 데이터 패드(D3)로 전달된 정전기는 상기 세 번째 데이터 패드(D3)의 상단부쪽 즉, B영역의 박막트랜지스터(T3a)가 온(ON)됨으로 인하여 상기 박막트랜지스터(T3a)의 소스 단자를 통해서 이웃하는 네 번째 데이터 패드(D4)로 정전기가 전달된다.
따라서, 데이터 패드 중 어느 한 곳에서 정전기가 발생할 경우, 각 데이터 패드의 상단부와 하단부에 형성된 박막트랜지스터들을 통해서 이웃하는 데이터 패드로 정전기가 전달되고, 결국은 모든 데이터 패드에 정전기가 전달되어 패널의 외부와 내부의 전압차가 최소화되어 정전기로 인한 피해를 방지할 수가 있다.
참고로, 본 실시예에서는 데이터 패드를 예로 들어 설명하였으나, 게이트 패드의 상단부와 하단부에도 데이터 패드와 마찬가지로 이웃하는 게이트 패드로 정전기를 전달하는 박막트랜지스터가 형성됨은 자명하다.
이상에서와 같이, 본 발명은 각 데이터 패드 및 게이트 패드의 상단부와 하단부에 각각 인너 ESD 및 아우터 ESD의 역할을 수행하는 정전기 방지용 박막트랜지스터를 형성해 줌으로, ESD가 차지하는 공간을 최소화하여 공간 미확보로 인해 발생할 수 있는 제품의 불량을 미연에 방지할 수 있다.
기타, 본 발명은 그 요지가 일탈하지 않는 범위에서 다양하게 변경하여 실시할 수 있다.

Claims (4)

  1. 삭제
  2. 삭제
  3. 액정 디스플레이 패널에 있어서,
    다수의 평행한 게이트 라인들과 다수의 평행한 데이터 라인들이 서로 교차 되도록 형성되는 상면을 갖는 액티브 영역;
    상기 액티브 영역 외측의 제 1 영역에 형성되며 상기 각각의 게이트 라인들과 연결되는 다수의 게이트 패드들;
    상기 액티브 영역 외측의 제 2 영역에 형성되며 상기 각각의 데이터 라인들과 연결되는 다수의 데이터 패드들; 및
    상기 각 게이트 패드의 제 1 및 제 2 단부들 및 상기 각 데이터 패드의 제 1 및 제 2 단부들에 형성되는 한 쌍의 정전기 방지용 박막트랜지스터(TFT);를 구비하고,
    상기 각 게이트 패드 및 각 데이터 패드는 상기 한 쌍의 TFT의 게이트 단자로서의 역할을 수행하며,
    각 패드의 제 1 단부에 위치되는 하나의 TFT의 제 1 단자는 그 패드의 상기 제 1 단부 및 하나의 근접한 패드의 제 1 단부에 위치되는 TFT의 제 2 단자에 접속되고, 각 패드의 제 2 단부에 위치되는 다른 하나의 TFT의 제 1 단자는 그 패드의 상기 제 2 단부 및 다른 하나의 근접한 패드의 제 2 단부에 위치되는 TFT의 제 2 단자에 접속되어, 각 패드로부터 발생되는 정전기가 근접한 패드들로 전달될 수 있는 것을 특징으로 하는 액정 디스플레이 패널.
  4. 제 3 항에 있어서,
    각 패드의 제 1 단부에 위치되는 하나의 TFT의 제 1 단자가 하나의 방향에서 정전기를 전달하고, 각 패드의 제 2 단부에 위치되는 다른 하나의 TFT의 제 1 단자는 상기 하나의 방향과 반대되는 다른 하나의 방향에서 정전기를 전달하는 것을 특징으로 하는 액정 디스플레이 패널.
KR1020030053492A 2003-08-01 2003-08-01 액정 디스플레이 패널 KR100717184B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020030053492A KR100717184B1 (ko) 2003-08-01 2003-08-01 액정 디스플레이 패널
TW093116086A TWI280539B (en) 2003-08-01 2004-06-04 Liquid crystal display panel
US10/862,839 US7079199B2 (en) 2003-08-01 2004-06-07 Liquid crystal display panel
JP2004185572A JP4532180B2 (ja) 2003-08-01 2004-06-23 液晶ディスプレイパネル
CNB2004100634431A CN100345052C (zh) 2003-08-01 2004-07-06 液晶显示板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030053492A KR100717184B1 (ko) 2003-08-01 2003-08-01 액정 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20050015034A KR20050015034A (ko) 2005-02-21
KR100717184B1 true KR100717184B1 (ko) 2007-05-11

Family

ID=33308405

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030053492A KR100717184B1 (ko) 2003-08-01 2003-08-01 액정 디스플레이 패널

Country Status (5)

Country Link
US (1) US7079199B2 (ko)
JP (1) JP4532180B2 (ko)
KR (1) KR100717184B1 (ko)
CN (1) CN100345052C (ko)
TW (1) TWI280539B (ko)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100945354B1 (ko) * 2004-06-29 2010-03-08 엘지디스플레이 주식회사 화소영역외곽부에 블랙매트릭스가 형성된 cot구조액정표시장치
TWI263084B (en) * 2005-01-07 2006-10-01 Chunghwa Picture Tubes Ltd A liquid crystal display device
KR101159318B1 (ko) * 2005-05-31 2012-06-22 엘지디스플레이 주식회사 액정 표시 장치
CN100454554C (zh) * 2005-11-07 2009-01-21 中华映管股份有限公司 静电放电保护结构及包括其的薄膜晶体管基板
KR101404542B1 (ko) * 2006-05-25 2014-06-09 삼성디스플레이 주식회사 액정 표시 장치
US20080024427A1 (en) * 2006-07-26 2008-01-31 Prime View International Co., Ltd. Electronic ink display panel
TWI834568B (zh) 2006-09-29 2024-03-01 日商半導體能源研究所股份有限公司 半導體裝置
TWI352963B (en) 2006-11-08 2011-11-21 Chunghwa Picture Tubes Ltd Active device array substrate having electrostatic
JP4723654B2 (ja) * 2006-12-22 2011-07-13 シャープ株式会社 アクティブマトリクス基板及びそれを備えた表示パネル
TWI356960B (en) * 2007-01-09 2012-01-21 Chunghwa Picture Tubes Ltd Active device array substrate
KR101252004B1 (ko) 2007-01-25 2013-04-08 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
TWI361484B (en) * 2007-10-30 2012-04-01 Hannstar Display Corp Display device
KR101330421B1 (ko) * 2009-12-08 2013-11-15 엘지디스플레이 주식회사 게이트 인 패널 구조의 액정표시장치
TWM396960U (en) 2010-07-29 2011-01-21 Chunghwa Picture Tubes Ltd Display device having repair and detect structure
CN102157443B (zh) * 2011-01-18 2013-04-17 江苏康众数字医疗设备有限公司 图像传感器的阵列单元的保护电路制作方法
CN102331644B (zh) * 2011-06-17 2013-05-15 深圳市华星光电技术有限公司 液晶显示器的静电放电保护装置
CN102929051B (zh) * 2012-11-02 2016-06-22 京东方科技集团股份有限公司 一种防静电液晶显示屏及其制造方法
CN104238218A (zh) * 2014-09-11 2014-12-24 京东方科技集团股份有限公司 一种显示面板及其制作方法
CN104392990B (zh) * 2014-11-25 2018-07-13 合肥鑫晟光电科技有限公司 一种阵列基板及显示装置
KR20200115750A (ko) * 2019-03-25 2020-10-08 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 검사 방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100228520B1 (ko) * 1992-08-13 1999-11-01 가시오 가즈오 박막트렌지스터 어레이 및 박막트렌지스터 어레이를 이용한 액정표시장치

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08179359A (ja) * 1994-12-20 1996-07-12 Casio Comput Co Ltd アクティブマトリックスパネル
JPH09146111A (ja) * 1995-11-28 1997-06-06 Toshiba Corp 表示装置用アレイ基板及びその製造方法及び液晶表示装置
JPH10161142A (ja) * 1996-11-28 1998-06-19 Sharp Corp 液晶表示装置
JP3147849B2 (ja) * 1998-03-06 2001-03-19 日本電気株式会社 半導体集積回路装置の保護回路
KR100658526B1 (ko) * 2000-08-08 2006-12-15 엘지.필립스 엘시디 주식회사 액정 표시장치의 정전 손상 보호장치
KR100363095B1 (ko) * 2000-12-06 2002-12-05 삼성전자 주식회사 정전기 방전 보호를 위한 액정 표시 장치 드라이버 회로
KR100443835B1 (ko) * 2002-04-17 2004-08-11 엘지.필립스 엘시디 주식회사 정전기 방지를 위한 박막트랜지스터 어레이 기판 및 그 제조방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100228520B1 (ko) * 1992-08-13 1999-11-01 가시오 가즈오 박막트렌지스터 어레이 및 박막트렌지스터 어레이를 이용한 액정표시장치

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1002285200000 *

Also Published As

Publication number Publication date
CN1580918A (zh) 2005-02-16
CN100345052C (zh) 2007-10-24
JP4532180B2 (ja) 2010-08-25
US20040218108A1 (en) 2004-11-04
US7079199B2 (en) 2006-07-18
TW200506786A (en) 2005-02-16
KR20050015034A (ko) 2005-02-21
JP2005055871A (ja) 2005-03-03
TWI280539B (en) 2007-05-01

Similar Documents

Publication Publication Date Title
KR100717184B1 (ko) 액정 디스플레이 패널
US7724314B2 (en) Method for repairing a short in a substrate for a display and display repaired according to that method
US10718964B2 (en) Array substrate for display device
KR0160062B1 (ko) 플랫패널 표시장치용 어레이기판
US6980264B2 (en) Repair method for defects in data lines and flat panel display incorporating the same
KR101346921B1 (ko) 평판 표시 장치 및 그 제조방법
US9768068B2 (en) Display device
US5677745A (en) LCD with electrostatic discharge projections
US7968881B2 (en) Thin film transistor substrate and display device having electrode plates on storage capacitors
JP2016057344A (ja) 表示装置
KR100726090B1 (ko) 박막 트랜지스터 어레이 기판 및 그 제조 방법
US6384878B1 (en) Liquid crystal display having an electrostatic protection circuit
US6829029B2 (en) Liquid crystal display panel of line on glass type and method of fabricating the same
JP3006584B2 (ja) 薄膜トランジスタアレイ
US7403193B2 (en) Image display device
KR19990037226A (ko) 액티브 매트릭스 액정 표시 장치
KR0151296B1 (ko) 정전기방지구조를 갖춘 액정표시장치 및 그 제조방법
US6661490B2 (en) Electro-optical device and electronic apparatus
JP4018913B2 (ja) 液晶表示装置の製造方法
KR100843478B1 (ko) 라인 온 글래스형 액정패널 및 그 제조방법
KR20010058156A (ko) 더미 배선을 이용한 정전기 방지 구조를 갖는 액정디스플레이 및 제조방법
KR20070016602A (ko) 표시 장치
KR100711215B1 (ko) 액정표시장치의 정전기방지구조
KR100674230B1 (ko) 비접촉방식의 정전기 방지 방법
KR20020057030A (ko) 액정표시소자의 정전기 방지방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130417

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140421

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150416

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160418

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20170417

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20180424

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20190502

Year of fee payment: 13