KR100711215B1 - 액정표시장치의 정전기방지구조 - Google Patents

액정표시장치의 정전기방지구조 Download PDF

Info

Publication number
KR100711215B1
KR100711215B1 KR1020000086080A KR20000086080A KR100711215B1 KR 100711215 B1 KR100711215 B1 KR 100711215B1 KR 1020000086080 A KR1020000086080 A KR 1020000086080A KR 20000086080 A KR20000086080 A KR 20000086080A KR 100711215 B1 KR100711215 B1 KR 100711215B1
Authority
KR
South Korea
Prior art keywords
graphic signal
antistatic
panel
liquid crystal
crystal display
Prior art date
Application number
KR1020000086080A
Other languages
English (en)
Other versions
KR20020056678A (ko
Inventor
한종근
유봉렬
Original Assignee
비오이 하이디스 테크놀로지 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 비오이 하이디스 테크놀로지 주식회사 filed Critical 비오이 하이디스 테크놀로지 주식회사
Priority to KR1020000086080A priority Critical patent/KR100711215B1/ko
Publication of KR20020056678A publication Critical patent/KR20020056678A/ko
Application granted granted Critical
Publication of KR100711215B1 publication Critical patent/KR100711215B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 액정표시패널의 내부와 외부로부터 발생되는 정전기에 대해 인접한 두 개의 그래픽신호라인들에 대해 단일의 정전기방지소자를 배치하여 정전기에 대한 대비가 가능하면서 고정세 패널설계가 가능하도록 하기 위한 액정표시장치의 정전기방지구조를 개시한다. 개시된 본 발명에 따른 액정표시장치의 정전기방지구조는, 어레이패널상에 형성되는 픽셀에 대해 대응적으로 제공되는 그래픽신호라인과, 상기 패널의 전체를 가로질러 형성되는 쇼트 링(short ring)과, 상기 쇼트 링의 외측에 설치되어 패널의 내부와 외부에서 발생되는 정전기를 방전시키도록 기능하며, 상기 그래픽신호라인 및 쇼트 링과 접속된 정전기방전소자를 포함하며, 상기 정전기방전소자는 인접한 두 개의 그래픽신호라인들 사이에 하나가 배치되어 상기 인접한 두 개의 그래픽신호라인들이 단일의 정전기방지소자를 공유하도록 구성된 것을 특징으로 한다.

Description

액정표시장치의 정전기방지구조{ELECTRO STATIC DISCHARGE STRUCTURE FOR LIQUID CRYSTAL DISPLAY PANEL}
도 1은 종래의 일예에 따른 액정표시장치의 정전기방지구조를 설명하는 도면,
도 2는 본 발명에 따른 액정표시장치의 정전기방지구조의 개념을 설명하는 도면,
도 3은 본 발명에 따른 액정표시장치의 정전기방지구조의 적용예를 설명하는 도면,
도 4는 본 발명에 따른 액정표시장치의 정전기방지구조의 다른 적용예를 설명하는 도면이다.
*도면의 주요부분에 대한 부호의 설명*
10: 그래픽신호라인, 12: 쇼트 링(short ring),
14: 정전기방지소자, 20: 그래픽신호라인,
22: 정전기방지소자, 24: 쇼트 링.
본 발명은 액정표시장치의 정전기방지구조에 관한 것으로, 보다 상세하게는 박막트랜지스터-액정표시장치(TFT-LCD)에서 인접한 그래픽신호라인에 대해 단일의 정전기방전(Electro static discharge)소자를 공유하도록 해서 고정세(高精細) 설계에 대응하도록 하기 위한 액정표시장치의 정전기방지구조에 관한 것이다.
현재, 저전압에 의해 구동이 가능하면서 우수한 표시특성 및 양산의 가능성을 갖는 박막트랜지스터-액정표시장치(TFT-LCD)가 노트북 컴퓨터라든지 LCD텔레비전을 포함하는 다양한 형태의 전자제품에 디스플레이수단으로서 채용되고 있다.
그러한 TFT-LCD 패널은 픽셀(Pixel)단위의 신호를 인가하는 스위칭소자들을 형성하는 TFT어레이공정과, 색상을 구현하기 위한 컬러R/G/B어레이를 형성하는 컬러필터고정 및, TFT기판과 컬러필터기판 사이에서 액정셀을 형성하는 액정공정을 통해 제조된다.
여기서, LCD의 제조공정에서 예컨대 스위칭소자들을 형성하기 위한 TFT기판으로서의 글래스기판에 대해 예컨대 반송이라든지 러빙(Rubbing) 등의 처리를 행하는 경우에 글래스기판에는 정전기가 축적되기 쉽고, 글래스기판에 축전된 정전기에 의해 악영향을 받게 된다.
따라서, 통상적으로 LCD의 제조를 위한 생산라인은 예컨대 도전성 척이라든지 정전기방지 카세트를 포함하는 정전기 방지가 가능한 설계를 갖게 되고, 설령 LCD에 정전기가 충전되는 경우를 대비하여 정전기가 발생되어도 TFT소자나 배선의 특성이 변하지 않고 방전이 이루어지도록 화소를 설계해주게 된다.
LCD에서 정전기 불량을 방지하기 위해서는 배선 전체를 저항으로 연결하여 전하를 분산시켜 방전이 서서히 일어나도록 유도하는 방법과, 절단선(scribe lin)의 외측 배선에서 방전이 이루어지도록 하는 방법이 적용되는 바, 후자의 방법은 주로 수동 매트릭스(Passive matrix)LCD에 적용되고, 전자는 주로 TFT-LCD에 적용된다.
즉, TFT-LCD패널에서는 기판에 쇼팅 바(Shorting bar; 또는 Shorting ring)을 형성하여 정전기에 의한 불량을 방지하게 된다.
도 1은 종래의 일예에 따른 TFT-LCD패널을 위한 정전기방지구조를 설명하는 도면으로, 기판에 형성되는 다수의 그래픽신호라인(10)에 대해 패널 전체를 가로질러 연설된 쇼팅 링(12)의 외측(즉, 패드부)에서 각 그래픽신호라인(10)마다 개별적으로 정전기방지소자(14)가 설치된다.
따라서, 도 1에 도시된 TFT-LCD의 정전기방지구조에서는 패널 외부에서 발생해서 내부로 유입되는 정전기는 그래픽신호라인(10)을 통해 상기 정전기방지소자(14)로 흘러서 그 정전기방지소자(14)의 종단에 형성된 상기 쇼트 링(12)에 유입되어 그 쇼트 링(12)에 의해 배분되어 패널 전체에 균일하게 퍼지게 되며, 그러한 작용에 의해 패널의 내부와 외부의 전압차가 최소화되어 갑작스럽게 정전기가 발생되어도 그 정전기에 의한 불량을 방지할 수 있게 되며, 또한 패널 내부에서 공정의 진행중에 발생되는 정전기도 상기한 경로를 통해 패널 외부로 배출되어 정전기에 의한 악영향을 최소화시킬 수 있게 된다.
그런데, 도 1에 도시된 정전기방지구조에서는 LCD패널에서 발생되는 정전기 는 불규칙적임에도 불구하고 각 그래픽신호라인(10)에 대해 개별적으로 정전기방지소자(12)가 제공됨으로 말미암아 패널에서 그 정전기방지소자(12)의 설계를 위해 상당한 정도의 영역을 할당해야만 되고, 그러한 점에서 LCD패널에 대한 고정세 설계에 상당히 불리한 요인으로 된다.
따라서, 본 발명은 상기한 종래 기술을 감안하여 이루어진 것으로, LCD패널에서 인접한 복수의 그래픽신호라인이 단일의 정전기방지소자를 공유하도록 함으로써 고정세 설계가 가능하도록 하기 위한 액정표시장치의 정전기방지구조를 제공함에 그 목적이 있다.
상기한 목적을 달성하기 위해, 본 발명의 바람직한 실시예에 따르면, 어레이패널상에 형성되는 픽셀에 대해 대응적으로 제공되는 그래픽신호라인; 상기 패널의 전체를 가로질러 형성되는 쇼트 링(short ring); 및 상기 쇼트 링의 외측에 설치되어 패널의 내부와 외부에서 발생되는 정전기를 방전시키도록 기능하며, 상기 그래픽신호라인 및 쇼트 링과 접속된 정전기방전소자;를 포함하며, 상기 정전기방전소자는 인접한 두 개의 그래픽신호라인들 사이에 하나가 배치되어 상기 인접한 두 개의 그래픽신호라인들이 단일의 정전기방지소자를 공유하도록 구성된 것을 특징으로 하는 액정표시장치의 정전기방지구조가 제공된다.
바람직하게, 상기 정전기방지소자는 상기 인접한 그래픽신호라인의 기준피치로 배치되어 그 일단이 상기 인접한 그래픽신호라인에 접속되고 그 타단은 상기 쇼트 링에 공통적으로 접속된다.
그에 대해, 상기 정전기방지소자는 상기 인접한 그래픽신호라인의 확장 피치 로 배치되어 그 일단이 상기 인접한 그래픽신호라인에 접속되고 그 타단은 상기 쇼트 링에 공통적으로 접속된다.
상기한 본 발명에 따른 액정표시장치의 정전기방지구조에 의하면, 패널의 내부와 외부에서 발생되는 정전기를 효과적으로 방지하기 위해 단일의 정전기방지소자가 인접한 픽셀의 그래픽신호라인에 대해 공통적으로 접속되도록 하여 인접한 그래픽신호라인상의 정전기성분이 그 단일의 정전기방지소자에 의해 배출될 수 있게 된다.
(실시예)
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명하도록 한다.
도 2는 본 발명에 따른 액정표시장치의 정전기방지구조의 개념을 설명하는 도면으로, 본 발명에서는 인접한 두 개의 그래픽신호라인들(20) 사이에 하나의 정정기방지소자(22)가 배치되며, 이때, 단일 정전기방지소자(22)의 일단이 공통적으로 각 그래픽신호라인들(20)에 접속되고, 그 정전기방지소자(22)의 타단은 해당하는 패널 전체에 걸쳐 형성되는 쇼트 링(24)에 연결된다.
따라서, 도 2에 도시된 본 발명에 따른 액정표시장치의 정전기방지구조에서는 패널 외부에서 발생해서 내부로 유입되는 정전기는 어느 일측 또는 양측의 그래픽신호라인(20)을 통해 상기 정전기방지소자(22)로 흐르고 그 정전기방지소자(22)의 타단을 경유하여 상기 쇼트 링(24)으로 유입되어 그 쇼트 링(24)에 의해 배분되어 패널 전체에 균일하게 퍼지게 된다.
따라서, 그러한 정전기 배분기능에 의해 해당하는 패널의 내부와 외부의 전압차가 최소화되어 갑작스럽게 정전기가 발생되는 경우에도 그 정전기에 의한 불량을 방지할 수 있게 된다.
또, 본 발명에 따르면 도 2에 도시된 본 발명에 따른 정전기방지구조에 의해서는 패널 내부에서 공정의 진행중에 발생되는 정전기도 상기한 경로를 통해 패널 외부로 배출되어 정전기에 의한 악영향을 최소화시킬 수 있게 된다.
도 3은 도 2를 참조하여 설명한 본 발명에 따른 정전기방지구조가 기존의 픽셀 및 그래픽신호라인을 유지(즉, 기준 피치)하는 상태에서 구현된 경우를 설명하는 도면으로, 그 경우에는 도 1에서 설명한 경우에 비해서는 작기는 하지만 다소 손실영역이 발생됨에도 불구하고 패널 내부에서 발생된 정전기에 대해서는 동시적인 배출이 가능하여 효과적으로 정전기에 대비할 수 있게 된다.
그에 대해, 도 4는 도 2를 참조하여 설명한 본 발명에 따른 정전기방지구조가 인접한 픽셀의 그래픽신호라인을 양측으로 확장(즉, 2도트 피치)하고서 그 인접한 그래픽신호라인에 대해 단일의 정전기방지소자(22)를 공유하도록 배치한 구조로서, 도 4에 도시된 구조는 상기 정전기방지소자(22)의 형성을 위한 공간을 충분히 확보하면서 고정세 패널설계에 보다 유리한 형태를 갖게 된다.
상기한 바와 같이, 본 발명에 따른 액정표시장치의 정전기방지구조에 의하면, 인접한 픽셀의 그래픽신호라인에 대해 단일의 정전기방지소자가 공유되도록 설계하여 패널의 외부 및/또는 내부에서 발생되는 정전기에 대해서도 적절하게 대처할 수 있으면서 고정세의 패널 설계가 가능하게 된다.

Claims (3)

  1. 어레이패널상에 형성되는 픽셀에 대해 대응적으로 제공되는 그래픽신호라인;
    상기 패널의 전체를 가로질러 형성되는 쇼트 링(short ring); 및
    상기 쇼트 링의 외측에 설치되어 패널의 내부와 외부에서 발생되는 정전기를 방전시키도록 기능하며, 상기 그래픽신호라인 및 쇼트 링과 접속된 정전기방전소자;를 포함하며,
    상기 정전기방전소자는 인접한 두 개의 그래픽신호라인들 사이에 하나가 배치되어 상기 인접한 두 개의 그래픽신호라인들이 단일의 정전기방지소자를 공유하도록 구성된 것을 특징으로 하는 액정표시장치의 정전기방지구조.
  2. 제 1항에 있어서, 상기 정전기방지소자는 상기 인접한 그래픽신호라인의 기준피치로 배치되어 그 일단이 상기 인접한 그래픽신호라인에 접속되고 그 타단은 상기 쇼트 링에 공통적으로 접속된 것을 특징으로 하는 액정표시장치의 정전기방지구조.
  3. 제 1항에 있어서, 상기 정전기방지소자는 상기 인접한 그래픽신호라인의 확장 피치로 배치되어 그 일단이 상기 인접한 그래픽신호라인에 접속되고 그 타단은 상기 쇼트 링에 공통적으로 접속된 것을 특징으로 하는 액정표시장치의 정전기방지구조.
KR1020000086080A 2000-12-29 2000-12-29 액정표시장치의 정전기방지구조 KR100711215B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000086080A KR100711215B1 (ko) 2000-12-29 2000-12-29 액정표시장치의 정전기방지구조

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000086080A KR100711215B1 (ko) 2000-12-29 2000-12-29 액정표시장치의 정전기방지구조

Publications (2)

Publication Number Publication Date
KR20020056678A KR20020056678A (ko) 2002-07-10
KR100711215B1 true KR100711215B1 (ko) 2007-04-25

Family

ID=27689177

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000086080A KR100711215B1 (ko) 2000-12-29 2000-12-29 액정표시장치의 정전기방지구조

Country Status (1)

Country Link
KR (1) KR100711215B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100911313B1 (ko) * 2002-11-04 2009-08-12 엘지디스플레이 주식회사 액정 표시 패널

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100891999B1 (ko) * 2002-10-10 2009-04-07 하이디스 테크놀로지 주식회사 액정표시장치용 정전기 방지 장치
KR20060077853A (ko) * 2004-12-31 2006-07-05 엘지.필립스 엘시디 주식회사 액정표시장치 제조방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08179367A (ja) * 1994-12-26 1996-07-12 Sharp Corp アクティブマトリックス型液晶パネル
JPH0961850A (ja) * 1995-08-25 1997-03-07 Sharp Corp アクティブマトリクス型液晶表示装置及びその製造方法
JPH09197376A (ja) * 1996-01-11 1997-07-31 Casio Comput Co Ltd 半導体素子静電対策構造
KR19990081110A (ko) * 1998-04-25 1999-11-15 구본준, 론 위라하디락사 Cog 실장용 액정표시장치의 정전기 방지 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08179367A (ja) * 1994-12-26 1996-07-12 Sharp Corp アクティブマトリックス型液晶パネル
JPH0961850A (ja) * 1995-08-25 1997-03-07 Sharp Corp アクティブマトリクス型液晶表示装置及びその製造方法
JPH09197376A (ja) * 1996-01-11 1997-07-31 Casio Comput Co Ltd 半導体素子静電対策構造
KR19990081110A (ko) * 1998-04-25 1999-11-15 구본준, 론 위라하디락사 Cog 실장용 액정표시장치의 정전기 방지 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100911313B1 (ko) * 2002-11-04 2009-08-12 엘지디스플레이 주식회사 액정 표시 패널

Also Published As

Publication number Publication date
KR20020056678A (ko) 2002-07-10

Similar Documents

Publication Publication Date Title
KR100628254B1 (ko) 액정 표시 장치
KR101443380B1 (ko) 액정표시장치
US20090231532A1 (en) Display device
JP4532180B2 (ja) 液晶ディスプレイパネル
JP2004053702A (ja) 液晶表示装置
US6829029B2 (en) Liquid crystal display panel of line on glass type and method of fabricating the same
KR101275905B1 (ko) 액정표시장치
KR101008790B1 (ko) 테스트패드가 구비된 액정표시장치
KR100711215B1 (ko) 액정표시장치의 정전기방지구조
KR101182302B1 (ko) 액정표시장치 및 이의 제조방법
KR101021747B1 (ko) 액정표시장치
KR100487433B1 (ko) 액정 표시 장치의 어레이 기판
KR20070077989A (ko) 박막 트랜지스터 기판 및 이를 포함한 액정 표시 패널
KR100983753B1 (ko) 액정표시장치
KR100928492B1 (ko) 액정 표시 장치
KR100542309B1 (ko) 액정표시소자
KR100674230B1 (ko) 비접촉방식의 정전기 방지 방법
KR20020039471A (ko) 액정표시장치의 정전기 방지구조
KR100999082B1 (ko) 박막트랜지스터 기판
KR20020057030A (ko) 액정표시소자의 정전기 방지방법
KR20030095904A (ko) 라인 온 글래스형 액정패널 및 그 제조방법
KR100891999B1 (ko) 액정표시장치용 정전기 방지 장치
KR100487431B1 (ko) 액정 표시 장치
KR20020070595A (ko) 비접촉방식을 이용한 정전기 보호방법
KR20030058085A (ko) 박막 어레이 기판 및 그 제조방법

Legal Events

Date Code Title Description
N231 Notification of change of applicant
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130315

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140318

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160323

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20170321

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20180316

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20190326

Year of fee payment: 13