KR20020039471A - 액정표시장치의 정전기 방지구조 - Google Patents
액정표시장치의 정전기 방지구조 Download PDFInfo
- Publication number
- KR20020039471A KR20020039471A KR1020000069297A KR20000069297A KR20020039471A KR 20020039471 A KR20020039471 A KR 20020039471A KR 1020000069297 A KR1020000069297 A KR 1020000069297A KR 20000069297 A KR20000069297 A KR 20000069297A KR 20020039471 A KR20020039471 A KR 20020039471A
- Authority
- KR
- South Korea
- Prior art keywords
- liquid crystal
- crystal display
- electrostatic discharge
- esd circuit
- signal lines
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136204—Arrangements to prevent high voltage or static electricity failures
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
Abstract
본 발명은 2-그래픽 신호 라인에 1 정전기 방지구조(ESD: Electrostatic Discharge) 회로 모드를 구현하여 기존의 정전기 방지 목적에 부합하도록 된 액정표시장치의 정전기 방지구조에 관한 것으로, 정전기에 의한 영향을 줄이기 위한 ESD회로를 적용하되, 상기 ESD 회로를 두 개의 그래픽 신호 라인사이에 대해 한 개만 형성한 것을 특징으로 하고, 또한, 상기 ESD 회로를 쇼트 링 라인위에 형성한 것을 특징으로 하여 이렇게 형성된 두 개의 그래픽 신호 라인에 1개의 ESD회로를 공유함으로써 효율적으로 정전기에 대처가능한 효과가 있고, ESD회로를 형성함에 있어서 주 회로부를 쇼트 링 라인상에 형성함으로서 ESD회로가 차지하는 영역을 줄일 수 있는 효과를 가진다.
Description
본 발명은 액정표시장치의 정전기 방지구조에 관한 것으로, 보다 상세하게는 2-그래픽 신호 라인에 1 정전기 방지구조(ESD: Electrostatic Discharge) 회로 모드를 구현하여 기존의 정전기 방지 목적에 부합하도록 된 액정표시장치의 정전기 방지구조에 관한 것이다.
통상적으로 LCD(Liquid Crystal Display)의 제조를 위한 생산라인은 예컨대도전성 척이라든지 정전기방지 카세트를 포함하는 정전기 방지가 가능한 설계를 갖게 되고, 설령 LCD에 정전기가 충전되는 경우를 대비하여 정전기가 발생되어도 TFT(Thin Film Transistor)소자나 배선의 특성이 변하지 않고 방전이 이루어지도록 화소를 설계한다.
LCD에서 정전기 불량을 방지하기 위해서는 배선 전체를 저항으로 연결하여 전하를 분산시켜 방전이 서서히 일어나도록 유도하는 방법과, 절단선(scribe line)의 외측 배선에서 방전이 이루어지도록 하는 방법이 적용되는 바, 후자의 방법은 주로 수동 매트릭스(Passive matrix)LCD에 적용되고, 전자는 주로 TFT-LCD에 적용된다.
즉, TFT-LCD패널에서는 기판에 쇼팅 바(Shorting bar; 또는 Shorting ring)을 형성하여 정전기에 의한 불량을 방지하게 된다.
도 1은 종래의 일예에 따른 액정표시소자의 정전기 방지구조를 설명하는 도면으로, 기판에 형성되는 다수의 그래픽신호라인(2)에 대해 패널 전체를 가로질러 연설된 쇼트 링(10)의 외측(즉, 패드부)에서 각 그래픽 신호라인(2)마다 개별적으로 정전기방지소자(4)가 설치된다.
따라서, 도 1에 도시된 액정 표시소자의 정전기 방지구조에서는 패널 외부에서 발생해서 내부로 유입되는 정전기는 그래픽 신호라인(2)을 통해 상기 정전기방지소자(4)로 흘러서 그 정전기방지소자(4)의 종단에 형성된 상기 쇼트 링(10)에 유입되어 그 쇼트 링(10)에 의해 배분되어 패널 전체에 균일하게 퍼지게 되며, 그러한 작용에 의해 패널의 내부와 외부의 전압차가 최소화되어 갑작스럽게 정전기가발생되어도 그 정전기에 의한 불량을 방지할 수 있게 되며, 또한 패널 내부에서 공정의 진행중에 발생되는 정전기도 상기한 경로를 통해 패널 외부로 배출되어 정전기에 의한 악영향을 최소화시킬 수 있다.
그러나, 기존의 정전기 방지모드는 정전기 발생이 불규칙적으로 발생함에도 불구하고 패널내에 일정한 영역을 차지하며 또한 1개의 신호라인에 개별적으로 형성하여 향후 개발될 고정세 패널의 목적에 부합하지 못하는 문제점이 있었다.
본 발명의 목적은 상기한 바와 같은 종래 액정표시장치에서의 하기 위해 안출한 것으로, 기존의 TFT-LCD 소자의 그래픽 신호 라인은 각각의 라인에 개별적으로 ESD회로를 형성시켜 각각의 라인을 따로 정전기로부터 보호하였지만, 본 발명에서는 두 개의 그래픽 신호 라인사이에 한 개의 ESD회로를 공유시킴으로써 고정세 제품에 대응하고자 하는 것이다.
도 1 은 종래 액정표시장치의 정전기 방지 구조를 설명하는 도면.
도 2 는 본 발명에 따른 액정표시장치의 정전기 방지 구조를 설명하는 도면.
도 3 은 본 발명에 따른 액정표시장치의 정전기 방지 구조를 설명하는 도 2와 유사한 도면이다.
<도면의 주요부분에 대한 부호의 설명>
2 : 신호 라인 10 : 쇼트 링(short ring)
20 : 정전기 방지구조
상기한 바와 같은 목적을 달성하기 위한 본 발명의 바람직한 일실시예에 따르면, 정전기에 의한 영향을 줄이기 위한 ESD회로를 적용하되, 상기 ESD 회로를 두 개의 그래픽 신호 라인사이에 대해 한 개만 형성한 것을 특징으로 하는 액정표시소자의 정전기 방지구조가 제공된다.
또한 본 발명에 있어서, 상기 ESD 회로를 쇼트 링 라인위에 형성한 것을 특징으로 한다.
또한 본 발명에 있어서, 상기 쇼트 링 라인은 게이트 금속으로 형성된 것을특징으로 한다.
또한 본 발명에 있어서, 상기 ESD 회로를 구현하기 위하여 두 화소의 그래픽 신호 라인을 첫 번째 화소의 좌측에 두 번째 화소의 우측에 서로 개별적으로 형성한 것을 특징으로 한다.
또한 본 발명에 있어서, 상기 ESD회로를 두 개의 화소가 공유하고 있는 특징으로 한다.
또한 본 발명에 있어서, 쇼트 링 라인(Short Ring Line)을 활용하여 면적의 효율적 이용이 가능하게 하였다.
이하, 본 발명에 따른 액정표시장치의 정전기 방지구조에 관하여 첨부도면을 참조하여 상세하게 설명한다.
본 발명은 기존의 1 그래픽 신호 라인 및 1 ESD 회로 모드를 2 그래픽 신호 라인 및 1 ESD 회로로 구현방식을 바꿈으로써 향후 개발될 고정세 패널에 효율적으로 대응할 수 있도록 하였다.
본 발명은 2개의 신호라인 당 1개의 ESD회로를 적용함으로써 작은 도트 피치에도 적용할 수 있도록 하였다.
ESD회로를 구성함에 있어서 패널 전체에 형성되어있는 쇼트 링 라인을 적극 활용한다는 것이 본 발명의 특징이다.
본 발명의 TFT-LCD 소자의 고정세 패널 대응가능한 새로운 ESD회로 구현 방식에 대한 설명이다.
구현 개념도를 보면 패널 외부에서 발생하여 패널내부로 들어오는 정전기로형성되어 있는 데이터 라인을 통해 ESD 회로를 통과하여 흐른 후 EDS 회로 끝단에 형성되어 있는 패널 전체에 가로질러 연결되어있는 쇼트링으로 인해 배분되어 패널 전체에 균일하게 퍼지며 이렇게 퍼진 정전기는 패널 내외부의 전압차가 최소화되어 갑작스럽게 발생하더라도 정전기에 의한 불량을 막을 수 있으며 또한 패널 내부에서 공전진행중에 발생되는 정전기에도 똑 같은 경로를 통해서 패널외부로 빠져나가 정전기 영향을 최소화시킬 수 있다.
그리고 주 ESD회로를 쇼트링으로 형성된 배선위에 형성하여 면적의 효율적 이용을 구현하려 하였다.
도 2 는 본 발명에 따른 액정표시장치의 정전기 방지 구조를 설명하는 도면이고, 구현예에서는 두 개의 화소의 그래픽 신호 라인을 양쪽을 배분하여 형성함으로써 ESD 회로가 형성될 수 있는 공간을 충분히 확보하였으며 이는 고정세 패널로 갈 수록 유리할 것으로 판단된다.
도 2 에 도시한 바와 같이 두 개의 그래픽 신호 라인에 1개의 ESD회로를 공유함으로 효율적으로 정전기에 대처가능하다고 판단되며, 상기 ESD회로(20)에서 한쪽 신호라인(2)에는 패드부에서 연결되고, 다른 쪽 신호라인(2)에는 픽셀부에 연결된 상태를 나타낸다.
도 3 은 본 발명에 따른 액정표시장치의 정전기 방지 구조를 설명하는 도 2와 유사한 도면으로서, 이에 도시한 바와 같이, 역시 두 개의 그래픽 신호 라인에 1개의 ESD회로(20)를 공유함으로 효율적으로 정전기에 대처가능하다고 판단되며, 상기 ESD회로(20)는 패드부에서 양 신호라인에 연결된 상태이다.
따라서, 상기한 본 발명에 따른 액정표시장치의 정전기 방지구조에 의하면, 두 개의 그래픽 신호 라인에 한 개의 ESD 회로를 공유함으로써 정전기 발생시 정전기가 두 개의 라인으로 나뉘어져 감으로써 좀 더 효과적으로 대응가능 한 효과가 있다.
실제 구현에서는 화소의 그래픽 신호 라인을 양쪽으로 배분하여 형성함으로써 ESD회로가 형성될 수 있는 공간을 충분히 확보하였으며 고정세 패널로 갈수록 유리할 것으로 판단되며 이렇게 형성된 두 개의 그래픽 신호 라인에 1개의 ESD회로를 공유함으로써 효율적으로 정전기에 대처가능한 효과가 있다.
ESD회로를 형성함에 있어서 주 회로부를 쇼트 링 라인상에 형성함으로서 ESD회로가 차지하는 영역을 줄일 수 있는 효과를 가진다.
Claims (5)
- 정전기에 의한 영향을 줄이기 위한 ESD회로를 적용하되, 상기 ESD 회로를 두 개의 그래픽 신호 라인사이에 대해 한 개만 형성한 것을 특징으로 하는 액정표시소자의 정전기 방지구조.
- 제 1 항에 있어서, 상기 ESD 회로를 쇼트 링 라인위에 형성한 것을 특징으로 하는 액정표시소자의 정전기 방지구조.
- 제 2 항에 있어서, 상기 쇼트 링 라인은 게이트 금속으로 형성된 것을 특징으로 하는 액정표시소자의 정전기 방지구조.
- 제 1 항에 있어서, 상기 ESD 회로를 구현하기 위하여 두 화소의 그래픽 신호 라인을 첫 번째 화소의 좌측에 두 번째 화소의 우측에 서로 개별적으로 형성한 것을 특징으로 하는 액정표시소자의 정전기 방지구조.
- 제 4 항에 있어서, 상기 ESD회로를 두 개의 화소가 공유하고 있는 특징으로 하는 액정표시소자의 정전기 방지구조.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000069297A KR20020039471A (ko) | 2000-11-21 | 2000-11-21 | 액정표시장치의 정전기 방지구조 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000069297A KR20020039471A (ko) | 2000-11-21 | 2000-11-21 | 액정표시장치의 정전기 방지구조 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20020039471A true KR20020039471A (ko) | 2002-05-27 |
Family
ID=19700327
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000069297A KR20020039471A (ko) | 2000-11-21 | 2000-11-21 | 액정표시장치의 정전기 방지구조 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20020039471A (ko) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09329796A (ja) * | 1996-06-10 | 1997-12-22 | Hitachi Ltd | 液晶表示基板 |
JPH11119256A (ja) * | 1997-10-20 | 1999-04-30 | Nec Corp | アクティブマトリクス液晶表示装置 |
KR100237670B1 (ko) * | 1992-12-28 | 2000-01-15 | 윤종용 | 정전기 방지 기능을 구비한 액정 디스플레이 판넬의 신호라인 배선 구조체 및 이를 사용한 검사방법 |
JP2000267137A (ja) * | 1999-03-18 | 2000-09-29 | Toshiba Corp | 液晶表示装置 |
-
2000
- 2000-11-21 KR KR1020000069297A patent/KR20020039471A/ko not_active Application Discontinuation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100237670B1 (ko) * | 1992-12-28 | 2000-01-15 | 윤종용 | 정전기 방지 기능을 구비한 액정 디스플레이 판넬의 신호라인 배선 구조체 및 이를 사용한 검사방법 |
JPH09329796A (ja) * | 1996-06-10 | 1997-12-22 | Hitachi Ltd | 液晶表示基板 |
JPH11119256A (ja) * | 1997-10-20 | 1999-04-30 | Nec Corp | アクティブマトリクス液晶表示装置 |
JP2000267137A (ja) * | 1999-03-18 | 2000-09-29 | Toshiba Corp | 液晶表示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6924853B2 (en) | Liquid crystal display with electrostatic protection | |
US20060002045A1 (en) | Semiconductor device, display device, and electronic apparatus | |
US5684546A (en) | Electrostatic discharge protective circuit in a liquid crystal display | |
US6690433B2 (en) | Electrostatic damage preventing apparatus for liquid crystal display | |
CN101285974B (zh) | 一种tft lcd面板静电放电保护电路及液晶显示器 | |
US7079199B2 (en) | Liquid crystal display panel | |
US20090231532A1 (en) | Display device | |
US20130056761A1 (en) | Pixel array substrate | |
KR20010017528A (ko) | 수리선을 가지는 액정 표시 장치용 박막 트랜지스터 기판 | |
US10332440B2 (en) | Display device | |
KR20010030241A (ko) | 액티브 매트릭스형 액정 표시 소자 및 그 제조 방법 | |
US6384878B1 (en) | Liquid crystal display having an electrostatic protection circuit | |
US20180033806A1 (en) | Array substrate and display panel | |
WO2017008346A1 (zh) | 显示面板及薄膜晶体管阵列基板 | |
KR101148163B1 (ko) | 어레이 기판 및 이를 갖는 표시장치 | |
KR20100075304A (ko) | 액정표시장치 | |
US9735143B2 (en) | Display substrate | |
KR100711215B1 (ko) | 액정표시장치의 정전기방지구조 | |
KR20020039471A (ko) | 액정표시장치의 정전기 방지구조 | |
JP2008216997A (ja) | 液晶表示装置 | |
US10288961B2 (en) | Array substrate and display apparatus | |
KR100891999B1 (ko) | 액정표시장치용 정전기 방지 장치 | |
KR100674230B1 (ko) | 비접촉방식의 정전기 방지 방법 | |
KR20020057030A (ko) | 액정표시소자의 정전기 방지방법 | |
KR20070084806A (ko) | 어레이 기판 및 이를 구비한 표시 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |