KR100418472B1 - 교환 시스템의 멀티 씨 피 유 장애 복구장치 및 방법 - Google Patents

교환 시스템의 멀티 씨 피 유 장애 복구장치 및 방법 Download PDF

Info

Publication number
KR100418472B1
KR100418472B1 KR10-1999-0058319A KR19990058319A KR100418472B1 KR 100418472 B1 KR100418472 B1 KR 100418472B1 KR 19990058319 A KR19990058319 A KR 19990058319A KR 100418472 B1 KR100418472 B1 KR 100418472B1
Authority
KR
South Korea
Prior art keywords
block
slave
communication path
failure
communication
Prior art date
Application number
KR10-1999-0058319A
Other languages
English (en)
Other versions
KR20010056730A (ko
Inventor
김영호
김형철
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-1999-0058319A priority Critical patent/KR100418472B1/ko
Publication of KR20010056730A publication Critical patent/KR20010056730A/ko
Application granted granted Critical
Publication of KR100418472B1 publication Critical patent/KR100418472B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/18Automatic or semi-automatic exchanges with means for reducing interference or noise; with means for reducing effects due to line faults with means for protecting lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/20Automatic or semi-automatic exchanges with means for interrupting existing connections; with means for breaking-in on conversations
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M2201/00Electronic components, circuits, software, systems or apparatus used in telephone systems
    • H04M2201/34Microprocessors

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)

Abstract

마스터와 슬레이브의 형태로 이루어지는 멀티 블럭에서 마스터 블럭과 슬레이브 블럭간의 시리얼 통신 장애시 장애 발생된 통신로에 대해서만 리셋시켜 다른 통신로를 사용하여 통신하는 프로세스의 동작을 연속적으로 유지할 수 있도록 하는 교환 시스템의 멀티 CPU 구조에서 장애 복구장치 및 방법에 관한 것이다.
본 발명은 마스터 블럭에서 마스터 블럭과 슬레이브 블럭간의 통신로에 대한 장애를 검출하면 장애 복구 요구 인터럽트 신호를 발생하여 상기 통신로 이외의 신호경로를 통해 상기 슬레이브 블럭에 전송하고, 상기 슬레이브 블럭에서 상기 통신로 이외의 신호경로를 통해 수신한 장애 복구 요구 인터럽트 신호에 따라 인터럽트 루틴을 수행하여 장애 발생된 통신로에 대한 통신 프로세스만을 초기화시켜 상기 통신로의 장애를 복구한다.
따라서, 본 발명은 교환 시스템에서 멀티 구조를 갖는 블럭간의 시리얼 통신에서 임의의 통신로에 장애가 발생되는 경우 슬레이브 블럭에서 수행하고 있는 전체 프로세스를 초기화시키지 않고 해당하는 통신로의 통신 처리 프로세스에 대해서만 초기화를 수행하므로 통신로의 초기화시에 데이타의 유실을 최소화할 수 있어서 시스템의 운용에 효율성이 제공된다..

Description

교환 시스템의 멀티 씨 피 유 장애 복구장치 및 방법{Apparatus And Method Error Recovery Of Multi CPU Communication Line In Switching System}
본 발명은 교환 시스템에서 마스터와 슬레이브(Master/Slave)의 형태로 이루어지는 멀티 블럭(Multi Block)에 관한 것으로, 더 상세하게는 마스터 블럭과 슬레이브 블럭간의 시리얼 통신 장애시 장애 발생된 통신로에 대해서만 리셋시켜 다른 통신로를 사용하여 통신하는 프로세스의 동작을 연속적으로 유지할 수 있도록 하는 교환 시스템의 멀티 씨 피 유 구조에서 장애 복구장치 및 방법에 관한 것이다.
멀티 구조를 갖는 종래의 교환 시스템은 첨부된 도 1에서 알 수 있는 바와 같이, 마스터 제어부(11)와 시리얼 통신부(12)로 구성되는 마스터 블럭(10)과, 리셋 검출부(21)와 시리얼 통신부(22) 및 슬레이브 제어부(23)로 구성되는 슬레이브 블럭(20)으로 이루어지는데, 마스터 제어부(11)는 슬레이브 블럭(20)과의 시리얼 데이터 송수신에 대한 전반적인 동작을 제어하고, 슬레이브 블럭(20)에 시리얼 데이터를 전송한 이후 일정시간 이내에 그에 대한 응답이 검출되지 않는 경우 해당 통신로에 장애가 발생하였음을 인식하여 장애 복구를 위한 리셋 신호를 출력한다.
마스터 블럭(10) 및 슬레이브 블럭(20)내에 구비되는 시리얼 통신부(12)(22)는 마스터 블럭(10)과 슬레이브 블럭(20)을 상호 연결하며, 교환 시스템의 운용중 각 블럭의 OS(Operation System) 프로세스에 의해 생성되는 각종 데이터의 송수신을 수행한다.
슬레이브 블럭(20)에 구비되는 리셋 검출부(21)는 마스터 블럭(10)에서 입력되는 특정한 레벨의 신호를 리셋 신호로 인식하여 슬레이브 제어부(23)측에 초기화 루틴을 수행하도록 하는 제어신호를 인가한다.
슬레이브 제어부(23)는 슬레이브 블럭(20)내의 전반적인 동작을 제어하며, 마스터 블럭(10)과의 시리얼 데이터 송수신 및 리셋 신호의 검출에 따라 초기화의 루틴을 수행하여 전체 통신로를 복구하는 동작을 제어한다.
전술한 바와 같은 구성을 갖는 종래의 교환 시스템에서 마스터 블럭과 슬레이브 블럭간에 시리얼 데이터를 송수신하는 도중에 통신로의 장애 검출에 따라 슬레이브 블럭을 초기화시키는 동작은 다음과 같다.
마스터 블럭(10)내에 구비되는 마스터 제어부(11)가 설정된 운용 알고리즘에 따라 생성되는 프로세스를 통해 소정의 동작을 수행하는 중에 슬레이브 블럭(20)측에 전송할 데이터가 생성되는 경우 시리얼 통신부(12)를 통해 해당하는 데이터를 슬레이브 블럭(20)측에 전송하면, 슬레이브 블럭(20)내의 슬레이브 제어부(23)는 자신 블럭의 시리얼 통신부(22)를 통해 수신한 마스터 블럭의 데이터를 분석한 후 그에 대한 응답 데이터를 자신의 블럭에 구비되어 있는 시리얼 통신부(22)를 통해 마스터 블럭(10)측에 전송한다.
상기와 같이 마스터 블럭(10)과 슬레이브 블럭(20)간의 시리얼 데이터 통신을 수행하는 상태에서 마스터 블럭(10)내의 마스터 제어부(11)는 슬레이브 블럭(20)측에 시리얼 데이터를 전송한 다음 설정된 일정 시간을 카운터하여 설정된 시간 이내에 전송한 시리얼 데이터에 대한 응답 데이터가 검출되는지를 감지하여 일정시간 이내에 슬레이브 블럭(20)으로부터 응답 데이터가 검출되지 않으면 통신로에 장애가 발생한 것으로 판단하여 슬레이브 블럭(20)을 초기화시키기 위한 리셋 신호를 출력한다.
이때, 슬레이브 블럭(20)의 리셋 검출부(21)는 입력되는 리셋 신호를 검출하여 슬레이브 제어부(23)측에 초기화루틴을 수행하도록 하는 신호를 입력하므로 슬레이브 제어부(23)는 리셋 신호에 따라 초기화되어 현재 수행되는 통신로를 초기화하여 장애 발생을 복구하여 준다.
이에 대한 동작은 도 2를 참조하여 설명하면, 마스터 블럭(10)이 설정된 알고리즘을 수행하는 도중에 슬레이브 블럭(20)에 전송할 데이터가 발생하게 되면 자신의 데이터 송신 포트(TXD)를 통해 해당 데이터를 슬레이브 블럭(20)에 전송한다.
이때, 슬레이브 블럭(20)는 자신의 데이터 수신 포트(RXD)를 통해 수신되는 시리얼 데이터를 분석한 다음 그에 대한 응답 데이터를 자신의 송신 포트(TXD)를 통해 마스터 블럭(10)에 전송한다.
상기와 같이 마스터 블럭(10)과 슬레이브 블럭(20)간에 시리얼 통신을 수행하는 상태에서 마스터 블럭(10)은 데이터를 전송한 이후 일정시간 이내에 그에 대한 응답 데이터가 슬레이브 블럭(20)에서 검출되지 않는 경우 마스터 블럭(10)은 슬레이브 블럭(20)간의 통신로에 장애가 발생한 것으로 판단하여 자신의 입출력 포트(I/O)를 통해 슬레이브 블럭(20)을 초기화시키기 위한 리셋 신호를 출력한다.
따라서, 슬레이브 블럭(20)은 리셋 신호의 입력에 따라 초기화 루틴을 수행하여 통신로를 복구한다.
전술한 바와 같은 종래의 교환 시스템에서 마스터 블럭과 슬레이브 블럭으로구성되는 멀티 블럭은 마스터 블럭과 슬레이브 블럭간의 시리얼 데이터의 송수신 중에 일부분에 대하여 장애가 발생하더라도 슬레이브 블럭에서 기능을 수행하고 있는 전체 프로세스의 동작을 초기화시키므로 정상적인 통신을 수행할 수 있는 데이터 역시 손실되는 문제점이 있으며, 이로 인하여 마스터 블럭과 슬레이브 블럭간의 데이터 통신을 새로이 수행하여야 하므로 시간적 낭비를 초래하여 시스템의 운용에 효율성을 저하시키는 문제점이 있었다.
본 발명은 전술한 바와 같은 제반적인 문제점을 감안한 것으로, 그 목적은 마스터 블럭과 슬레이브 블럭간의 통신중에 장애 발생이 검출되는 경우 마스터 블럭에서 해당 장애에 대하여 슬레이브 블럭측에 인터럽트를 제공하여서, 슬레이브 블럭에서 해당하는 인터럽트에 따라 통신로에 대한 통신 프로세스만을 초기화시켜 통신로의 장애를 복구함으로써, 통신로의 장애 복구시에 데이터의 유실을 최소화하여 시스템 운용에 효율성을 제공하도록 한 것이다.
도 1은 종래 교환 시스템에서 마스터 블럭과 슬레이브 블럭의 연결을 보이는 개략적인 구성도.
도 2는 도 1에 도시된 마스터 블럭과 슬레이브 블럭간의 통신을 위한 연결 구성도.
도 3은 본 발명에 따른 교환 시스템에서 마스터 블럭과 슬레이브 블럭의 연결을 보이는 개략적인 구성도.
도 4는 도 3에 도시된 마스터 블럭과 슬레이브 블럭간의 통신을 위한 연결 구성도.
<도면의 주요 부분에 대한 부호의 설명>
10 : 마스터 블럭 20 : 슬레이브 블럭
상기한 바와 같은 목적을 달성하기 위한 본 발명의 특징은, 마스터 블럭과 슬레이브 블럭간의 통신로에 장애가 검출되면 장애 복구를 요구하기 위한 장애 복구 요구 인터럽트 신호를 상기 통신로 이외의 신호경로를 통해 전송하는 마스터 블럭 제어수단과; 상기 마스터 블럭 제어수단으로부터 상기 통신로 이외의 신호경로를 통해 전송된 장애 복구 요구 인터럽트 신호를 검출하여 인터럽트 실행 요구 신호를 출력하는 인터럽트 검출수단과; 상기 인터럽트 검출수단으로부터 인터럽트 실행 요구신호를 입력받아서 장애 발생된 상기 통신로에 대한 통신 프로세스만을 초기화시켜 상기 통신로의 장애를 복구하는 슬레이브 제어수단을 구비하는에 있다.
또한, 본원발명의 다른 특징은, 마스터 블럭에서 마스터 블럭과 슬레이브 블럭간의 통신로에 대한 장애를 검출하면 장애 복구 요구 인터럽트 신호를 발생하여 상기 통신로 이외의 신호경로를 통해 상기 슬레이브 블럭에 전송하는 과정과; 상기 슬레이브 블럭에서 상기 통신로 이외의 신호경로를 통해 수신한 장애 복구 요구 인터럽트 신호에 따라 인터럽트 루틴을 수행하여 장애 발생된 통신로에 대한 통신 프로세스만을 초기화시켜 상기 통신로의 장애를 복구하는 과정을 포함하는데 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 일 실시예를 상세히 설명하면 다음과 같다.
도 3에서 알 수 있는 바와 같이 본 발명에 따른 장애 복구장치는 마스터 블럭(10)에 마스터 제어부(11)와 슬레이브 제어부(12)가 구비되고, 슬레이브 블럭(20)에 시리얼 통신부(22)와 슬레이브 제어부(23) 및 인터럽트 검출부(25)가 구비되는데, 마스터 블럭(10)내의 마스터 제어부(11)는 슬레이브 블럭(20)과의 시리얼 데이터 송수신에 대한 전반적인 동작을 제어하고, 슬레이브 블럭(20)에 시리얼 데이터를 전송한 이후 일정시간 이내에 그에 대한 응답이 검출되지 않는 경우 해당 통신로에 장애가 발생하였음을 인식하여 해당 통신로의 장애 복구를 위한 인터럽트 신호를 출력한다.
마스터 블럭(10) 및 슬레이브 블럭(20)내에 구비되는 시리얼 통신부(12)(22)는 마스터 블럭(10)과 슬레이브 블럭(20)을 상호 연결하며, 교환 시스템의 운용중 각 블럭의 OS 프로세스에 의해 생성되는 각종 데이터 및 상태 보고 메시지의 송수신을 수행한다.
슬레이브 블럭(20)에 구비되는 인터럽트 검출부(25)는 마스터 블럭(10)에서장애 발생된 통신로에 대한 정보를 포함하여 인가되는 장애 복구 요구에 대한 인터럽트 신호를 인식하여 슬레이브 제어부(23)측에 인터럽트 루팅을 수행하도록 하는 신호를 인가한다.
슬레이브 제어부(23)는 슬레이브 블럭(20)내의 전반적인 동작 및 데이터 송수신을 제어하며, 마스터 블럭(10)에서 장애 복구를 요구하는 인터럽트 신호가 검출되는 경우 설정된 알고리즘에 따라 장애 발생 원인을 분석하여 해당 통신로에 대한 통신 프로세스를 초기화시켜 통신로의 장애를 복구한다.
전술한 바와 같은 구성을 갖는 본 발명의 교환 시스템에서 마스터 블럭과 슬레이브 블럭간에 시리얼 데이터를 송수신하는 도중에 장애를 검출하는 동작은 다음과 같이 수행된다.
마스터 블럭(10)내에 구비되는 마스터 제어부(11)가 설정된 운용 알고리즘에 따라 생성되는 프로세스를 통해 소정의 동작을 수행하는 중에 슬레이브 블럭(20)측에 전송할 데이터가 생성되는 경우 마스터 블럭(10)내의 마스터 제어부(11)는 시리얼 통신부(12)를 통해 해당하는 데이터를 슬레이브 블럭(20)측에 전송하면, 슬레이브 블럭(20)내의 슬레이브 제어부(23)는 자신 블럭의 시리얼 통신부(22)를 통해 수신한 마스터 블럭의 데이터를 분석한 후 그에 대한 응답 데이터를 자신의 블럭에 구비되어 있는 시리얼 통신부(22)를 통해 마스터 블럭(10)측에 전송한다.
상기와 같이 마스터 블럭(10)과 슬레이브 블럭(20)간의 시리얼 데이터 통신을 수행하는 상태에서 마스터 블럭(10)내의 마스터 제어부(11)는 슬레이브블럭(20)측에 시리얼 데이터를 전송한 다음 설정된 일정 시간을 카운터하여 해당 시간 이내에 전송한 시리얼 데이터에 대한 응답 데이터가 검출되는지를 감지한다.
상기에서 일정시간 이내에 슬레이브 블럭(20)으로부터 전송한 데이터에 대한 응답 데이터가 수신되지 않으면 통신로에 장애가 발생한 것으로 판단한 후 장애 발생에 대한 정보를 포함하여 해당 통신로의 장애 복구를 요구하는 인터럽트 신호를 슬레이브 블럭(20)의 인터럽트 검출부(25)측에 인가한다.
이때, 슬레이브 블럭(20)의 인터럽트 검출부(25)는 마스터 블럭(10)으로부터의 인터럽트 신호에 따라 슬레이브 제어부(23)측에 장애 발생 통신로의 장애 복구를 위한 인터럽트 루틴을 수행하도록 하는 인터럽트 요구 신호를 인가한다.
따라서, 슬레이브 제어부(23)는 롬 메모리에 설정된 알고리즘(Firm Ware)에 따라 장애 발생된 통신로에 대한 통신 프로세스를 초기화시켜서 시리얼 통신부(22)측에 해당 통신로를 초기화하는 리셋 신호를 인가하여 해당 통신로를 복구하여 준다.
이에 대하여 도 4를 참조하여 설명하면 다음과 같다.
마스터 블럭(10)이 설정된 알고리즘을 수행하는 도중에 슬레이브 블럭(20)에 전송할 데이터가 발생하게 되면 자신의 데이터 송신 포트(TXD)를 통해 해당 데이터를 슬레이브 블럭(20)에 전송한다.
이때, 슬레이브 블럭(20)은 자신의 데이터 수신 포트(RXD)를 통해 수신되는 시리얼 데이터를 분석한 다음 그에 대한 응답 데이터를 자신의 송신 포트(TXD)를 통해 마스터 블럭(10)에 전송한다.
상기와 같이 마스터 블럭(10)과 슬레이브 블럭(20)간에 시리얼 통신을 수행하는 상태에서 마스터 블럭(10)은 데이터를 전송한 이후 일정시간 이내에 그에 대한 응답 데이터가 슬레이브 블럭(20)에서 검출되지 않는 경우 마스터 블럭(10)은 슬레이브 블럭(20)간의 통신로에 장애가 발생한 것으로 판단한 다음 장애 발생 정보를 포함하는 인터럽트 신호를 발생하여 자신의 입출력 포트(I/O)를 통해 슬레이브 블럭(20)에 인가한다.
이때, 슬레이브 블럭(20)은 인가되는 인터럽트 신호에 포함된 장애 복구 요구 신호를 분석하여 해당 통신로에 대한 통신 프로세스만을 초기화시켜 통신로의 장애를 복구하여 준다.
이상에서 설명한 바와 같이, 본 발명은 교환 시스템에서 멀티 구조를 갖는 블럭간의 시리얼 통신에서 임의의 통신로에 장애가 발생되는 경우 슬레이브 블럭에서 수행하고 있는 전체 프로세스를 초기화시키지 않고 해당하는 통신로의 통신 처리 프로세스에 대해서만 초기화를 수행하므로 통신로의 초기화시에 데이타의 유실을 최소화할 수 있어서 시스템의 운용에 효율성이 제공된다.

Claims (3)

  1. 마스터 블럭과 슬레이브 블럭간의 통신로에 장애가 검출되면 장애 복구를 요구하기 위한 장애 복구 요구 인터럽트 신호를 상기 통신로 이외의 신호경로를 통해 전송하는 마스터 블럭 제어수단과;
    상기 마스터 블럭 제어수단으로부터 상기 통신로 이외의 신호경로를 통해 전송된 장애 복구 요구 인터럽트 신호를 검출하여 인터럽트 실행 요구 신호를 출력하는 인터럽트 검출수단과;
    상기 인터럽트 검출수단으로부터 인터럽트 실행 요구신호를 입력받아서 장애 발생된 상기 통신로에 대한 통신 프로세스만을 초기화시켜 상기 통신로의 장애를 복구하는 슬레이브 제어수단을 구비하는 것을 특징으로 하는 교환 시스템의 멀티 씨 피 유 구조에서 장애 복구장치.
  2. 마스터 블럭에서 마스터 블럭과 슬레이브 블럭간의 통신로에 대한 장애를 검출하면 장애 복구 요구 인터럽트 신호를 발생하여 상기 통신로 이외의 신호경로를 통해 상기 슬레이브 블럭에 전송하는 과정과;
    상기 슬레이브 블럭에서 상기 통신로 이외의 신호경로를 통해 수신한 장애 복구 요구 인터럽트 신호에 따라 인터럽트 루틴을 수행하여 장애 발생된 통신로에 대한 통신 프로세스만을 초기화시켜 상기 통신로의 장애를 복구하는 과정을 포함하는 것을 특징으로 하는 교환 시스템의 멀티 블럭 장애 복구방법.
  3. 삭제
KR10-1999-0058319A 1999-12-16 1999-12-16 교환 시스템의 멀티 씨 피 유 장애 복구장치 및 방법 KR100418472B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-1999-0058319A KR100418472B1 (ko) 1999-12-16 1999-12-16 교환 시스템의 멀티 씨 피 유 장애 복구장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-1999-0058319A KR100418472B1 (ko) 1999-12-16 1999-12-16 교환 시스템의 멀티 씨 피 유 장애 복구장치 및 방법

Publications (2)

Publication Number Publication Date
KR20010056730A KR20010056730A (ko) 2001-07-04
KR100418472B1 true KR100418472B1 (ko) 2004-02-14

Family

ID=19626374

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1999-0058319A KR100418472B1 (ko) 1999-12-16 1999-12-16 교환 시스템의 멀티 씨 피 유 장애 복구장치 및 방법

Country Status (1)

Country Link
KR (1) KR100418472B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100603598B1 (ko) * 2004-12-07 2006-07-24 한국전자통신연구원 Dsp 모듈 자동 인식 또는/및 장애 처리 장치 및 그 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04216237A (ja) * 1990-12-14 1992-08-06 Fujitsu Ten Ltd シリアル通信装置
JPH0546501A (ja) * 1991-08-08 1993-02-26 Ricoh Co Ltd シリアルインターフエイス方式
KR950012244A (ko) * 1993-10-25 1995-05-16 김광호 멀티프로세서 시스템의 리셋회로
KR0155285B1 (ko) * 1994-03-11 1998-11-16 김광호 멀티 프로세서 시스템의 오동작 제어장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04216237A (ja) * 1990-12-14 1992-08-06 Fujitsu Ten Ltd シリアル通信装置
JPH0546501A (ja) * 1991-08-08 1993-02-26 Ricoh Co Ltd シリアルインターフエイス方式
KR950012244A (ko) * 1993-10-25 1995-05-16 김광호 멀티프로세서 시스템의 리셋회로
KR0155285B1 (ko) * 1994-03-11 1998-11-16 김광호 멀티 프로세서 시스템의 오동작 제어장치

Also Published As

Publication number Publication date
KR20010056730A (ko) 2001-07-04

Similar Documents

Publication Publication Date Title
JP5073812B2 (ja) 分散型イーサネットシステムおよび該システムに基づいて障害を検出する方法
US7424640B2 (en) Hybrid agent-oriented object model to provide software fault tolerance between distributed processor nodes
US5712856A (en) Method and apparatus for testing links between network switches
JPH0658653B2 (ja) リンクレベル・ファシリティ
KR100418472B1 (ko) 교환 시스템의 멀티 씨 피 유 장애 복구장치 및 방법
US5206860A (en) Recovery from a possible switching error in a computer i/o system
JPH11168502A (ja) 通信障害処理装置及び方法
KR20000059718A (ko) 피엘씨 이중화 시스템의 논스톱 운전방법 및 회로
JP2004013723A (ja) 共有メモリを使ったクラスタ構成を採用した情報処理システムの障害処理装置と方法
JP7306983B2 (ja) コントローラ及び施設監視システム
JP4423402B2 (ja) 冗長構成を有する伝送装置
JP3161243B2 (ja) 分散制御用データ伝送システム
JP2822995B2 (ja) 警報セル発生システム
KR20030027351A (ko) 버스 스위치를 이용한 관리포트의 이중화 방법
JP2002252632A (ja) Atm伝送装置、及びその冗長伝送系の切替方法
CN118331026A (zh) 一种双机冗余通讯方法及系统
JP2021105774A (ja) コントローラ及び施設監視システム
JP2021105791A (ja) コントローラ及び施設監視システム
KR20030037649A (ko) Sonet 프레임 헤더를 이용한 물리 링크 이중화 구현시스템 및 방법
JPS58125103A (ja) 多重系演算処理同期システムの復旧方法
JP2616246B2 (ja) デュアル運転二重化装置における系間データのデュアル処理方法およびデュアル運転二重化装置
JPH0250737A (ja) 二重化システム
JPH04209036A (ja) 2重化された保守診断方式
JPS63228849A (ja) 分散型伝送装置
JPS5838808B2 (ja) マルチプロセツサシステムにおけるデ−タ転送方式

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090130

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee