KR100347132B1 - 컬러 텔레비젼 투사 장치 - Google Patents

컬러 텔레비젼 투사 장치 Download PDF

Info

Publication number
KR100347132B1
KR100347132B1 KR1020010015580A KR20010015580A KR100347132B1 KR 100347132 B1 KR100347132 B1 KR 100347132B1 KR 1020010015580 A KR1020010015580 A KR 1020010015580A KR 20010015580 A KR20010015580 A KR 20010015580A KR 100347132 B1 KR100347132 B1 KR 100347132B1
Authority
KR
South Korea
Prior art keywords
data
interpolation
registration
bit
circuit
Prior art date
Application number
KR1020010015580A
Other languages
English (en)
Inventor
스에마쯔마사유끼
하마마쯔도시히꼬
곤도마꼬또
Original Assignee
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP5148520A external-priority patent/JPH06337894A/ja
Priority claimed from JP19185293A external-priority patent/JP3341373B2/ja
Application filed by 소니 가부시끼 가이샤 filed Critical 소니 가부시끼 가이샤
Application granted granted Critical
Publication of KR100347132B1 publication Critical patent/KR100347132B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/74Projection arrangements for image reproduction, e.g. using eidophor
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/16Picture reproducers using cathode ray tubes
    • H04N9/28Arrangements for convergence or focusing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • H04N3/23Distortion correction, e.g. for pincushion distortion correction, S-correction
    • H04N3/233Distortion correction, e.g. for pincushion distortion correction, S-correction using active elements
    • H04N3/2335Distortion correction, e.g. for pincushion distortion correction, S-correction using active elements with calculating means

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Video Image Reproduction Devices For Color Tv Systems (AREA)

Abstract

세 개의 화상관을 갖는 투사 텔레비젼 시스템에서 레지스트레이션을 향상시키는 데 사용된 비선형의 편향 파형은, 먼저 설정 포인트를 사용하여 감소된 수의 고차수의 보간 계산을 수행한 후 계산된 두 개의 고차수의 보간 데이타 포인트간에 또는 계산된 고차수의 보간 데이타 포인트 중 한 개의 보간 데이타 포인트와 설정 포인트중 한 개의 설정 포인트 사이 중 어느 한 개의 사이에서 저차수의 보간 계산을 수행함으로서 기억된 데이타 설정 포인트의 보간을 이용하여 만들어진다. 그 결과 레지스트레이션 시스템에서 중앙 처리 장치의 작업 부하가 줄어들게 된다. 게다가, 제1 비트 크기의 레지스트레이션 데이타를 기억한 후 디지탈 대 아날로그 변환을 수행하기 전에 보간 계산을 위해 본래의 LSB 밑에 비트를 부가함으로써 레지스트레이션의 보간 부분에 대한 감소된 비트-크기 구비조건이 달성된다.

Description

컬러 텔레비젼 투사 장치{COLOR TELEVISION PROJECTING APPARATUS}
본 발명은 총체적으로 투사 텔레비젼에서 발생하는 화상 왜곡 및 컬러 쉬프트를 보정하기 위해 레지스트레이션을 조정하는 방법 및 장치에 관한 것으로, 더 상세하게는 레지스트레이션 조정 프로세스를 향상시키기 위한 보간 방법에 관한 것이다.
최근에, 고정밀도로 대형의 화면에 디스플레이하기 위한 여러가지 종류의 투사 텔레비젼 세트가 실용적으로 이용되고 있다. 도 5a와 도 5b는 이와 같은 종류의 투사 텔레비젼(1)의 구조를 개략적으로 나타내는 데, 여기서 SC는 화상 또는 이미지(picture or image)가 투사되는 화면을 가리킨다. 원색 화상인 적색 성분(R), 녹색 성분(G), 청색 성분(B) 각각을 투사하는 개별적인 광 투사 유니트가 이 화면(SC)의 뒤쪽에 제공되고, 이것은 화면과 결합되어 소위 배면 투사 텔레비젼을 구성한다.
이 광 투사 유니트는 각각의 원색 화상 광(primary picture light)을 만드는 음극선관(CRT), 이 CRT의 전자 빔을 편향시키는 편향 요크(DY) 및 CRT에 의해 형성된 원색 화상 광을 화면(SC) 에 촛점을 맞추기 위한 촛점 렌즈를 구비한다. 광 투사 유니트로부터 복사된 각각의 원색 화상 광은 뒤쪽에 장착된 반사거울을 거쳐 화면(SC)에 투사된다. 이 화면은 예를 들면 프레넬 렌즈(Fresnel lens)로 구성된 렌즈 모양의 화면일 수 있다. 도 6에 도시된 구조에서와 같이 반사거울(M)이 사용되지 않을 때 각각의 원색 화상 광은 화면(SC)의 뒤쪽으로부터 직접 투사된다는 것을 알아야 한다.
도 5a, 도 5b 및 도 6으로부터 알 수 있는 바와 같이, 광학 시스템이 배면 투사 텔레비젼(1)에 구성됨으로써 화상 광이 화면(SC)에 대해 비스듬하게 투사된다. 다른 말로 표현하면, 배면 투사 텔레비젼(1)의 화면에 대해 광학 시스템이 비대칭으로 정렬되어 있기 때문에, 왜곡없이 적당한 화상을 투사하기 위해서는 이와 같은 비대칭 정렬에 의해 유발된 왜곡 성분이 소거되도록 CRT로부터 투사된 화상 광이 미리 왜곡되어야만 한다.
광학 시스템의 비대칭을 소거하기 위해 투사된 화상 이미지를 왜곡시키는 것은 레지스트레이션 보정(registration correction)이라고 불려진다. 이 레지스트레이션 보정을 수행하는 회로가 상술한 구조를 갖는 배면 투사 텔레비젼(1)에 사용되었으며, 지금부터 비디오 신호 처리 회로(2)가 비디오 신호 입력 단자(Vin)로부터 입력된 비디오 신호를 R, G, B 신호로 분리하는 도 7을 참조하여 배면 투사 텔레비젼(1)의 구조가 설명될 것이다. 비디오 출력 회로(3-1, 3-2, 3-3)는 각각의 원색 화상인 적색 성분(R), 녹색 성분(G), 청색 성분(B)을 적색 CRT, 녹색 CRT 및 청색 CRT의 각각에 공급한다.
동기 분리 회로(4)는 비디오 신호로부터 수평 동기 신호(H)와 수직 동기 신호(V)를 추출하고 이들의 동기 신호를 출력한다. 수평 발진 신호(5)는 동기 분리 회로(4)에서 나오는 수평 동기 신호(H)에 응답하여 수평 발진 신호를 만들고, 수직 발진 신호(5)는 동기 분리 회로(4)에서 나오는 수직 동기 신호(V)에 응답하여 수직 발진 신호를 만든다. 수평 편향 출력 회로(7)는 수평 발진 신호에 따라 수평 편향 신호를 만들고 각 CRT의 수평 편향 요크에 수평 편향 신호를 공급한다. 수직 편향 출력 회로(8)는 수직 발진 신호에 따라 수평 편향 신호를 만들고 각 CRT의 수직 편향 요크에 수직 편향 신호를 공급한다. 고전압 출력 회로(9)는 수평 발진 신호에 기초하여 고전압을 만들고 이 전압을 각 CRT의 애노드 전극에 인가한다.
레지스트레이션 보정 파형 발생 회로(10)는 수평 편향 신호와 수직 편향 신호에 따라 레지스트레이션 보정 파형을 발생하며, 이로 인해 투사 광학 시스템의 비대칭이 제거된다. 이 보정 파형은 화상 또는 이미지 왜곡을 정의하는 신호 파형에 대응한다. 레지스트레이션 출력 회로(11)는 보정 파형을 세 개의 CRT 각각의 보조-편향 요크(DY1)에 공급한다. 이 보조-편향 요크(DY1)는 광학 시스템의 비대칭을 제거하기 위해 보정 파형에 응답하여 화면(SC) 상에 투사된 화상 광학을 왜곡시키며, 이로 인해 화면(SC)에 어떠한 왜곡없이 알맞은 이미지가 형성되게 된다.
그래서, 투사 텔레비젼의 이미지 레지스트레이션을 향상시키기 위한 한 가지 접근방법은 화면에 대한 각 음극선관의 정렬로 인한 이미지 왜곡과 결합될 때 변경된 빔이 이미지를 보정하도록 음극선관에서 빔의 편향을 변경시킬 수 있는 비-선형 함수(non-linear function)에 따라 보정 파형을 발생하는 것이다.
다른 한편으로, 예를 들면 미국 특허 4, 672, 275 또는 4, 754, 204 또는 5, 138, 442에 서술된 것과 같은 디지탈 편향 제어 시스템이 공지되어 있다. 그리하여, 또한 이와 같은 디지탈 편향 시스템에 유용한 디지탈 보정 신호를 공급할 수 있다.
이들 두 가지 접근방법 모두에는 아날로그 또는 디지탈 중 어느 한 가지인 보정 파형을 계산하고 보간하는 데 필요한 전체적인 회로의 크기에 문제가 있다. 한편, 디지탈 보정 신호를 공급할 때 마이크로컴퓨터의 중앙 처리 유니트의 필요성이 존재하며, 다른 한편으로 디지탈 메모리의 크기 및 속도가 이에 따라가지 못하는 문제가 있다.
보간(Interpolation)은 보정 파형에 도달하는 한 가지 방법으로, 특히 고차수의 보간(higher order interpolation)에서 이는 복잡하며 시간을 소비하는 것이다. 이와 유사하게, 보정 파형의 디지탈 계산은 계산에 사용된 데이타 워드의 비트 크기로 인해 그 정밀도가 제한을 받게 된다.
그래서, 본 발명의 목적은 종래 기술에 내재하는 단점을 극복할 수 있는 투사 텔레비젼 시스템의 레지스트레이션을 보정하는 방법 및 장치를 제공하는 것이다.
본 발명은 상술한 단점을 해결하려는 시도로 발명되었으며, 보간 계산을 실행하고 또한 큰 기억 용량을 갖는 비휘발성 메모리의 구비조건이 필요없는 처리시간이 짧은 데이타 보간 방법 및 데이타 보간 장치를 제공하는 것을 그 목적으로 한다.
이미 서술한 바와 같이, 조정 포인트의 해상도(resolution of the adjustment points)가 보간 데이타의 해상도와 같기 때문에, 예를 들면 보간 포인트(interpolation points)의 해상도가 12비트 일 때, 비휘발성 메모리는 조정 포인트의 12-비트 해상도에 대응하는 기억 용량을 필요로 한다. 또한, 비휘발성 메모리의 용량이 클수록 그 가격도 비싸지게 된다. 따라서, 전체 시스템의 가격도 역시 올라갈 것이다.
도 1은 본 발명의 한 실시예에 따른 데이타 보간 장치의 블록도.
도 2는 도 1 실시예의 동작을 도시하는 순서도.
도 3은 도 1 실시예의 보간 방식을 설명하는 데 유용한 다이어그램.
도 4는 역시 도 1 실시예의 보간 방식을 설명하는 데 유용한 다이어그램.
도 5a와 도 5b는 공지된 배면 투사 텔레비젼(rear projection television)의 구조를 설명하는 데 유용한 다이어그램.
도 6은 공지된 다른 배면 투사 텔레비젼의 구조를 설명하는 데 유용한 다이어그램.
도 7은 보정 파형 발생기를 갖는 배면 투사 텔레비젼의 전기구조에 대한 블록도.
도 8은 본 발명의 실시예에 따른 제1 레지스트레이션 보정 파형 발생회로 구조의 블록도.
도 9는 도 8의 레지스트레이션 보정 파형 발생회로의 동작을 가리키는 순서도.
도 10은 제2 레지스트레이션 보정 파형 발생회로 구조의 블록도.
도 11은 도 10의 레지스트레이션 보정 파형 발생회로의 동작을 가리키는 순서도.
도 12a와 도 12b는 보간 방식을 설명하는 데 유용한 다이어그램.
도 13은 본 발명의 다른 실시예에 따른 배면 투사 텔레비젼의 회로 블록도.
도 14는 도 13 시스템에서 레지스트레이션 보정 파형 발생 유니트의 일부에 대한 회로 블록도.
도 15는 보간 계산 프로세스(interpolation calculation process)를 수행하기위해 4-비트의 부수적인 비트가 부가된 경우를 나타내는 개략도.
도 16은 도 13 시스템에서 레지스트레이션 보정 파형 발생 유니트를 실행하는 프로세스 동작의 순서도.
도 17은 보간 계산 프로세스에 의해 계산된 보간 데이타의 한 가지 예시도.
도 18은 도 17에 도시된 레지스트레이션 보정 파형 발생 유니트를 구성하는 회로 블록도.
<도면의 주요 부분에 대한 부호의 설명>
1 : 배면 투사 텔레비젼
2, 62 : 비디오 신호 처리 회로
3-1, 3-2, 3-3 : 비디오 출력 회로
4, 61 : 동기 분리 회로
5, 63 : 수평 발진 회로
6, 66 : 수직 발진 회로
7, 64 : 수평 편향 출력 회로
8, 67 : 수직 편향 출력 회로
9, 68 : 고전압 출력 회로
10 : 레지스트레이션 보정파형 출력회로
10a : CPU
10b, 82R, 82G, 82B, 91 : 비휘발성 메모리
10c : S-RAM
10d, 81R, 81G, 81B, 92 : 타이밍 발생기
10f, 83R, 83G, 83B, 93 : 계산회로
10e, 84R, 84G, 84B, 94 : D/A 변환기
11 : 레지스트레이션 출력 회로
65R : 적색 CRT
65G : 녹색 CRT
65B : 청색 CRT
69 : 레지스트레이션 보정 파형 발생 유니트
69R : 적색 파형 발생 유니트
69G : 녹색 파형 발생 유니트
69B : 청색 파형 발생 유니트
70 : 레지스트레이션 출력 유니트
70R, 70G, 70B :레지스트레이션 출력 회로
74R, 74G, 74B : 보조-편향 코일
75R, 75G, 75B : 주 편향 코일
80R, 80G, 80B, 90 : 마이크로컴퓨터
85R, 85G, 85B, 95 : 저역 필터
상술한 목적을 달성하기 위해, 본 발명의 특징에 따른 데이타 보간 방법은 각각의 데이타 포인트에 할당된 설정 데이타에 대해 고차수의 보간 계산이 수행되며 상기 보간 계산에 의해 계산된 제1 보간 데이타가 각각의 데이타 포인트 사이에 보간되는 고차수의 보간 단계(high order interpolation step)와, 저차수의 보간 계산에 의해 계산된 제2 보간 데이타가 상기 설정 데이타와 상기 제1 보간 데이타 사이에서 또는 상기 두 개의 제1 보간 데이타 사이에서 보간되는 저차수의 보간 단계(low order interpolation step)를 포함한다.
본 발명의 다른 특징에 따르면 데이타 보간 장치는 각각의 데이타 포인트에 할당된 설정 데이타에 대해 고차수의 보간 계산을 수행하고 상기 보간 계산에 의해 계산된 제1 보간 데이타를 각각의 데이타 포인트 사이에 보간하기 위한 고차수의 보간 수단(high order interpolation means)과, 저차수의 보간 계산에 의해 계산된 제2 보간 데이타를 상기 설정 데이타와 상기 제1 보간 데이타 사이에 또는 상기 두개의 제1 보간 데이타 사이에 보간하기 위한 저차수의 보간 수단(low order interpolation means)을 구비한다.
본 발명의 다른 특징에 따른 데이타 보간 장치는 각각의 데이타 포인트에 할당된 설정 데이타에 대해 고차수의 보간 계산을 수행하고 상기 보간 계산에 의해 계산된 제1 보간 데이타를 각각의 데이타 포인트 사이에 보간하기 위한 고차수의 보간 수단과, 저차수의 보간 계산에 의해 계산된 제2 보간 데이타를 상기 설정 데이타와 상기 제1 보간 데이타 사이에 또는 상기 두 개의 제1 보간 데이타 사이에 보간하기 위한 저차수의 보간 수단, 및 상기 제1 및 제2 보간 데이타가 상기 데이타 포인트 사이에 보간되어 있으며 각각의 데이타 포인트에 대응하는 설정 데이타를 순차적으로 샘플링하여 상기 샘플된 데이타를 파형 신호로 변화하기 위한 변환수단을 구비한다.
바람직한 특징으로, 저차수의 보간 수단은 각각의 데이타 포인트에 대응하는 상기 설정 데이타와 상기 데이타 포인트 사이에 보간되는 상기 제1 보간 데이타를 기억수단에 일시적으로 기억되게 한다. 상술한 고차수의 보간 수단과 저차수의 보간 수단 각각은 기억수단을 구비하는 데, 상기 각 기억수단은 각각의 데이타 포인트에 대응하는 설정 데이타와 상기 데이타 포인트 사이에 보간되는 제1 및 제2 보간 데이타를 일시적으로 기억한다.
디지탈 편향 제어 시스템을 사용하는 시스템에 있어서의 문제와 관련하여, 본 발명은 3 원색 화상 신호에 대한 레지스트레이션 조정 데이타의 비트 수가 "n"이며, 나중에 (n+m)-비트 데이타로 변환될 m-비트 데이타가 "n" 비트 수를 갖는 상기 데이타의 LSB보다 작은 데이타에 부가하는 시스템을 제공한다. 보간은 상기 (n+m)-비트 데이타의 값으로써 수행되며, 이로 인해 (n+m)-비트 보간 데이타를 출력하고, 상기 보간 데이타는 D/A 변환기를 거친 후 각각의 투사 음극선관에 대해 편향 보정 데이타를 구성하는 아날로그 신호로 변환된다.
또한, 컬러 이미지 인가 장치는 이와 같은 레지스트레이션 보간 방법을 이용하는 레지스트레이션 보정 파형 발생 유니트로 구성된다.
본 발명의 한 가지 특징에 따른 데이타 보간 방법에 있어서, 고차수의 보간 계산은 고차수의 보간 단계에서 각각의 데이타 포인트에 할당된 설정 데이타에 대해 수행되고, 이 보간 계산에 의해 계산된 제1 보간 데이타는 각각의 데이타 포인트 사이에 보간된다. 저차수의 보간 단계에서, 보간은 설정 데이타와 제1 보간 데이타 사이에 또는 저차수의 보간 계산에 의해 계산된 제2 보간 데이타에 기초한 두 개의 제1 보간 데이타 사이 중 어느 하나 사이에서 계산된다.
결국, 보간 계산에 필요한 처리시간이 단축되고 또한 큰 기억 용량을 갖는 종래의 비휘발성 메모리가 더 이상 필요하지 않다.
샘플 포인트의 해상도를 설정하기 위한 메모리의 용량이 줄어들 수 있으므로, 가격이 싼 메모리를 사용하여 시스템을 구성할 수 있다.
또한, 조정 포인트의 해상도가 종래 기술의 해상도보다 거칠어지기 때문에, 조정 시간이 단축될 수 있다.
이미 상술한 바와 같이, 본 발명에 따르면, 고차수의 보간 계산은 고차수의 보간 단계에서 각각의 데이타 포인트에 할당된 설정 데이타에 대해 수행되며, 이보간 계산에 의해 계산된 제1 보간 데이타는 각각의 데이타 포인트 사이에 보간된다. 저차수의 보간 단계에서, 보간은 설정 데이타와 제1 보간 데이타 사이에 또는 저차수의 보간 계산에 의해 계산된 제2 보간 데이타에 기초한 두 개의 제1 보간 데이타 사이 중 어느 하나 사이에서 계산된다. 결국, 보간 계산에 필요한 처리시간이 단축되며 또한 큰 기억 용량을 갖는 종래의 비휘발성 메모리가 더 이상 필요하지 않다.
이미 상술한 바와 같이, 컬러 이미지 장치 및 본 발명의 그 레지스트레이션 보간 방법에 따르면, 조정 포인트를 설정하기 위한 비휘발성 메모리의 용량이 줄어들 수 있으며, 가격이 싼 비휘발성 메모리를 사용하여 시스템을 구성할 수 있다.
더욱이, 조정 포인트의 해상도가 다소 거칠어질지라도, 보간 에러가 허용가능한 범위 이내로 설정될 수 있으며 설정 데이타를 입력하는 데 필요한 조정 시간이 단축될 수 있다.
본 발명에 의해 달성되는 상기 방법과, 다른 목적, 특징 및 장점은 첨부된 도면을 참조하는 다음의 상세한 설명으로부터 명확해질 것이며, 여기서, 동일한 참조번호는 동일하거나 또는 유사한 부분을 나타낸다.
<실시예>
도 1은 본 발명의 한 실시예에 따른 레지스트레이션 보정 파형 발생 회로(10)의 회로배치에 대한 블록도이다. 다른 유사한 실시예가 도 8 및 도 10에 도시되었고, 도 8 및 도 10의 관련된 유니트에 도시된 동일한 참조번호는 동일하거나 또는 유사한 구성요소를 가리키는 것으로 사용되었으며 그 설명은 생략되었다.먼저 도 8을 참조하면, 상술한 레지스트레이션 파형 발생 회로의 한 가지 회로배열이 설명되는데, 여기서 CPU(10a)는 여러 가지 회로를 제어한다. 이 CPU(10a)는 레지스트레이션 설정 데이타를 만들고 보간 데이타를 계산하기 위해 이 설정 데이타를 보간한다. CPU로부터 출력된 레지스트레이션 설정 데이타가 타이밍 발생기(10d)로부터 공급된 어드레스 신호에 응답하여 기록되는 전기적으로 기록가능하고 소거가능한 비휘발성 메모리(EEPROM)(10b)가 제공된다. 이 타이밍 발생기(10d)는 수평 동기 신호(H)와 수직 동기 신호(V)에 응답하여 어드레스 신호를 발생한다.
상술한 어드레스 신호에 응답하여 설정 데이타 및 보간 데이타가 기록되는 정적 RAM(10c)이 제공된다. 즉, CPU(10a)는 EEPROM(10b)으로부터 판독된 레지스트레이션 설정 데이타에 대해 이차 이상의 고차수의 보간 계산을 수행하며, 이로 인해 계산된 보간 데이타와 상술한 설정 데이타 모두는 수평 동기 신호(H)와 수직 동기 신호(V)에 대응하는 어드레스 신호에 응답하여 정적 RAM(10c)에 순차적으로 기록된다. D/A 변환기(10e)는 CPU(10a)의 제어하에 정적 RAM(10c)으로부터 판독된 보간 데이타와 설정 데이타를 출력될 각각의 레지스트레이션 보정 파형 신호로 변환한다. 이 회로배치로 된 레지스트레이션 보정 파형 발생 회로(10)는 각각의 원색 컬러 화상인 적색 성분(R), 녹색 성분(G) 및 청색 성분(B)에 대한 보정 파형을 발생하고, 이 보정 파형을 각각의 컬러 성분에 대해 정렬된 보조-편향 요크(DY1)에 공급한다.
제1 회로배치로 된 발생회로(10)는 도 9에 도시된 동작에 기초하여 보정 파형을 발생한다. 다른 말로 표현하면, 배면 투사 텔레비젼이 레지스트레이션 조정 모드로 설정되어 있을 때, CPU(10a)에 의한 프로세스 동작은 초기의 레지스트레이션 조정이 실행되는 단계(Sa1)로 진행된다. 이 초기의 레지스트레이션 조정은 각각의 CRT로부터 화면상으로 투사된 화상 광을 매우 적절한 상태로 디스플레이하는 조정이다. CPU(10a)는 조정 동작에 대응하여 만들어진 설정 데이타를 EEPROM(10b)에 기록한다.
다음에, 단계(Sa2 내지 Sa4)는 상술한 초기의 레지스트레이션 조정 후에 배면 투사 텔레비젼이 정상적인 이미지를 디스플레이하는 경우의 동작을 나타낸다. 이 경우, 프로세스 동작은 먼저 단계(Sa2)로 진행되고, CPU(10a)가 상술한 초기의 레지스트레이션 조정으로 얻어진 설정 데이타를 EEPROM(10b)으로부터 판독한 후, 프로세스 동작은 단계(Sa3)로 진행된다. 단계(Sa3)에서 제2차 함수 이상에 기초하여 판독 설정 데이타가 보간됨으로써 보간 데이타가 만들어지게 된다. 이 보간 데이타는 도 12a에 도시된 바와 같이, 예를 들면 도면에서 기록 점(write dots)으로써 가리켜진 설정 데이타가 선정된 각 점 시간간격의 수평 주사선에 할당되고, 이들 설정 데이타중의 각각의 디스플레이 점에 대응하는 레지스트레이션 보정 크기는 보간 계산을 달성하는 방법에 의해 만들어진다.
다음에, 보간 계산에 의해 얻어진 보간 데이타는 설정 데이타와 함께 정적 RAM(10c)에 기록되고, 프로세스 동작은 다음 단계(Sa4)로 진행된다. CPU(10a)의 프로세스가 단계(Sa4)로 진행될 때, 설정 데이타와 보간 데이타는 수평 동기 신호(H)와 수직 동기 신호(V)에 대응하여 어드레스 신호에 따라 RAM(10c)으로부터순차적으로 판독된다. 이들 데이타가 D/A 변환기(10e)에 공급됨으로써, 아날로그 신호로 변환되어 레지스트레이션 보정 파형으로 보조-편향 요크(DY1)에 공급된다. 결국, 광학 시스템의 비대칭으로 인한 화상 왜곡이 제거되는 올바른 화상이 화면(SC) 상으로 투사된다.
지금부터, 상술한 보간 계산에 의해 얻어진 보간 데이타의 한 가지 예가 도 12a와 도 12b를 참조하여 서술될 것이다.
먼저, 도 12a는 디스플레이 화면을 나타내고 디스플레이 점을 형성하는 설정 데이타와 보간 데이타간의 관계를 가리킨다. 도 12a에서, 흰색 점(white dot)은 설정 데이타가 할당되는 디스플레이 점에 해당하고, 흑색 점(black dot)은 흰색 점에 따라 보간된 보간 데이타를 가리키는 디스플레이 점이다.
이 경우, 설정 데이타를 구성하는 흰색 점은 수평 및 수직 방향 모두에서 매 8 점마다 설정되어 있고, 적어도 세 개의 설정 데이타를 사용하여 이차 이상의 함수에 기초하여 보간을 계산함으로써 흑색 점 위치에서 보간 데이타 또는 보간 레벨이 계산된다. 예를 들면, 도 12a에 도시된 바와 같이 제1 수평 주사선에 대응하여 디스플레이 점{(1, 1) 내지 (1, 9)}이 보간될 때, 도 12b에 도시된 바와 같이 흰색 점{(1, 1), (1, 9), (1, 17)}이 설정 데이타로 사용되고, 이차 이상의 보간 계산이 수행됨으로써 흰색 점 가운데 일곱 개의 흑색 점의 보간 레벨이 연속적으로 보간된다.
다른 한편, 도 8에 도시된 것과 같은 제1 구조를 갖는 발생 회로(10)에서, 초기의 레지스트레이션 조정에 의해 만들어진 설정 데이타가 EEPROM(10b)에 기록되고, 정상적인 사용 동안 보간 계산으로부터 얻어진 보간 데이타가 설정 데이타와 함께 RAM(10c)에 기록된 후, 이들 데이타에 따라 화상 왜곡이 보정된다.
선택적으로, 도 10에 도시된 바와 같이, 이와 같은 회로배열을 구성함으로써 보간 계산을 수행하기 위한 초기의 레지스트레이션 조정 동안 설정 데이타가 얻어지고, 얻어진 이들 보간 데이타와 함께 이들 데이타가 EEPROM(10b)에 기록될 수 있다.
제2 실시예에 따라 구성되고 도 10에 도시된 발생회로에서, 도 11에 도시된 동작에 기초하여 보정 파형이 만들어진다. 즉, 배면 투사 텔레비젼이 레지스트레이션 조정 모드로 설정되어 있을 때, CPU(10a)의 프로세스 동작은 레지스트레이션 조정이 수행되는 단계(Sb1)로 진행된다. 이 레지스트레이션 조정 단계에서, 사용자는 화면을 주시하면서 각각의 CRT로부터 화면(SC) 상으로 투사된 화상 광이 적절히 디스플레이될 수 있도록 원격 제어기 또는 키 스위치를 조작한다. 다음에, 프로세스 동작이 단계(Sb2)로 진행될 때, CPU(10a)는 상술한 조정 동작에 응답하여 설정 데이타를 발생하고, 이 설정 데이타를 EEPROM(10b)에 기록한다. 다음에, 프로세스 동작은 다음 단계(Sb3)로 진행된다.
이 단계(Sb3)에서, 레지스트레이션 조정에 의해 얻어진 설정 데이타에 기초하여, 도 12a 및 도 12b에 도시된 바와 같은 조건에서 보간 계산이 수행되어 보간 데이타가 만들어진다. 다음에, 보간 계산에 의해 얻어진 보간 데이타가 EEPROM(10b)에 기록된다. 다음에, 단계(Sb4)에서, 수평 동기 신호(H)와 수직 동기 신호(V)에 대응하여 어드레스 신호에 따라 EEPROM(10b)으로부터 설정 데이타와 보간 데이타가 순차적으로 판독된다. 이들 데이타는 D/A 변환기(10e)에 공급되어 레지스트레이션 보정 파형이 만들어진 후, 보조-편향 요크(DY1)에 공급된다. 결국, 광학 시스템의 비대칭으로 인한 화상 왜곡을 제거하는 적당한 화상이 화면(SC) 상으로 투사된다.
도 10에 도시된 제2 구조가 도 1에 도시된 실시예와 다른 점은, 제1차 즉, 하드웨어에 의한 선형 보간을 수행하는 계산 회로(10f)가 사용된다는 점이다. 이 계산 회로(10f)는 설정 데이타 또는 EEPROM(10b)에 기억된 고차수의 보간 데이타 중에서 어느 하나를 판독한 후, 판독된 설정 데이타와 제1차 보간에 의한 고차수의 보간 데이타간의 데이타를 보간하여 저차수의 보간 데이타를 얻는다.
한편, 도 8의 제1 회로배열을 갖는 레지스트레이션 보정 파형 발생회로(10)에서, 레지스트레이션 조정 동안 각각의 설정 데이타가 만들어진다. 화상을 투사하는 동안 이들 설정 데이타가 보간 데이타와 함께 보간 계산에 의해 보간될지라도 보간 데이타와 설정 데이타에 기초하여 보정 파형이 만들어지고, 이로 인해 화상의 왜곡이 보정된다. 결국, CPU(10a)의 부하가 커지고, 고차수의 보간 계산을 실행하는 데 긴 시간이 필요하다는 문제가 존재한다. 또한, 설정 데이타와 보간 데이타는 EEPROM(10b)과 RAM(10c)으로부터 판독되고 EEPROM(10b)과 RAM(10c)에 기록되어야 하기 때문에 회로배열이 복잡해져 가격이 비싸진다는 단점이 있다.
다른 한편, 도 10의 제2 구조를 갖는 발생 회로(10)에서, 설정 데이타와 보간 데이타 모두가 레지스트레이션 조정 동안 함께 발생되기 때문에, 보간 데이타를 만드는 데 필요한 보간 계산 시간의 지연이 매우 짧아질 수 있다. 그럼에도 불구하고, 단일 화상에 대한 디스플레이 점의 수에 대응하여 설정 데이타와 보간 데이타를 기억할 수 있도록 이와 같이 큰 기억용량을 갖는 비휘발성 메모리(EEPROM)(10b)가 필요하다. 이와 같이 큰 기억용량을 갖는 비휘발성 메모리를 사용함으로써 가격이 비싸지는 단점이 있다.
도 2 내지 도 4를 참조하면, 지금부터 계산 회로(10f)가 구비된 실시예의 동작이 서술될 것이다. 먼저, 본 실시예가 위에 장착되는 배면 투사 텔레비젼이 레지스트레이션 조정 모드로 설정될 때, CPU(10a)의 프로세스 동작은 도 2에 도시된 단계(Sc1)를 실행하여 초기의 레지스트레이션 조정을 수행한다. 초기의 레지스트레이션 조정은, 상술한 바와 같이 각각의 CRT로부터 화면(SC) 상으로 투사된 화상 광이 거의 적절하게(substantially properly) 디스플레이되도록 조정이 수행된다는 것을 의미한다. 예를 들면, 사용자는 화면을 주시하면서 원격 제어기 또는 키 중 어느 하나를 동작시켜 각각의 CRT로부터 화면(SC)으로 투사된 화상 광이 화면상에 거의 적절하게 디스플레이될 수 있다.
다음에, 이와 같은 초기의 레지스트레이션 조정에 대응하는 설정 데이타, 즉 화상 광을 적절하게 디스플레이하는 설정 데이타가 만들어질 때, CPU(10a)의 프로세스 동작은 단계(Sc2)로 진행된다. 도 3의 흰색 점으로써 도시된 바와 같이, 이 설정 데이타는 디스플레이 화면에서 각 수평 주사선의 선정된 각 점 시간간격에 대응하여 만들어진다는 것을 알아야 한다. 다음에, 프로세스 동작이 단계(Sc2)로 진행될 때 조정 동작에 응답하여 만들어진 설정 데이타는 비휘발성 메모리에 대응하는 EEPROM(10b)에 기록되고, 프로세스 동작은 다음 단계(Sc3)로 진행된다.
단계(Sc3)에서 매 수평 주사선마다 적어도 세 개의 설정 데이타가 EEPROM(10b)으로부터 판독되고, 이들 설정 데이타 중에서 이차 이상에 의해 고차수의 보간 데이타가 만들어진다. 즉, 보간을 수행하기 위해 고차수의 보간 계산이 사용된다. 도 3의 흑색 점으로 표시한 바와 같이 고차수의 보간 데이타는 흰색 점으로 표시한 각 설정 데이타사이의 중심에 위치된 디스플레이 점에 레지스트레이션의 보정 크기를 나타내고 있다는 것을 알아야 한다. 결국, 도 4에 도시된 바와 같이, 매 수평 주사선마다 흰색 점인 설정 데이타와 흑색 점인 고차수의 보간 데이타에 기초하여 레지스트레이션 보정 크기가 얻어진다. 이들 보정 크기는 EEPROM(10b)에 순차적으로 기록된다.
고차수의 보간 데이타가 상술한 방법으로 EEPROM(10b)에 기억될 때, CPU(10a)의 프로세스 동작은 단계(Sc4와 Sc5)로 진행된다. 여기서, 단계(Sc4)의 다음 단계는 배면 투사 텔레비젼이 정상적인 화상을 표현할 때 수행되는 동작을 나타낸다. 단계(Sc4)에서 상술한 계산 회로(10f)는 설정 데이타에 기초하여 저차수의 보간 데이타와 고차수의 보간 데이타를 만든다. 다른 말로 표현하면, CPU(10a)는 수평 동기 신호(H)와 수직 동기 신호(V)에 대응하는 어드레스 신호에 응답하여 EEPROM(10b)으로부터 설정 데이타와 고차수의 보간 데이타 모두를 판독한 후, 설정 데이타와 고차수의 보간 데이타를 계산 회로(10f)에 공급한다. 계산 회로(10f)는 도 4에 도시된 바와 같이 설정 데이타와 고차수의 보간 데이타 사이에 데이타를 선형으로 보간함으로써 도 3의 흑색 점으로 가리켜진 각 디스플레이 점에 각 보정 크기의 레지스트레이션 보정량을 보간한다.
다음에, 프로세스 동작이 단계(Sc5)로 진행될 때, 수평 동기 신호(H)와 수직 동기 신호(V)에 대응하는 어드레스 신호에 응답하여 EEPROM(10b)으로부터 판독되는 설정 데이타와 고차수의 보간 데이타, 게다가 이들 데이타에 따라 계산된 저차수의 보간 데이타가 D/A 변환기(10e)에 공급된 후, 아날로그 신호로 변환되어 레지스트레이션 보정 파형으로써 보조-편향 요크(DY1)에 공급된다. 결국, 아무런 화상의 왜곡없이 화면(SC) 상에 적절한 화상이 디스플레이된다.
상술한 실시예에 이미 서술된 바와 같이, 초기의 조정 동작에 따라 설정 데이타가 만들어지고, 더욱이, 매 수평 주사선마다 사용된 적어도 세 개의 설정 데이타를 사용하는 보간 계산에 의해 한 개의 고차수의 보간 데이타가 설정 데이타 사이에 보간된다. 다음에, 설정 데이타와 고차수의 보간 데이타를 사용하여 선형 보간함으로써 설정 데이타와 고차수의 보간 데이타 사이의 데이타에 대응하여 각 디스플레이 점의 레지스트레이션 조정량이 얻어질 수 있다.
결국, 고차수의 보간 계산으로써 모든 보간 데이타를 계산하는 종래의 방법과는 달리, 한 개의 고차수의 보간 데이타가 설정 데이타 사이에 보간되고, 다음에 저차수의 보간 데이타가 이 고차수의 보간 데이타와 설정 데이타 사이에 보간된다. 그래서, 계산의 양이 크게 줄어들 수 있다. 더욱이, 본 실시예에 따르면, 계산 회로(10f)는 하드웨어 모드로 저차수의 보간 계산을 실행하기 때문에 CPU(10a)에 부하를 주지 않고 고속으로 저차수의 보간을 계산할 수 있다. 비록 상기 논의한 해결방법에서 단일 화상에 대한 디스플레이 점의 수에 대응하여 설정 데이타와 보간 데이타를 기억시키기 위해 큰 기억용량을 갖는 비휘발성 메모리(10b)가 필요할지라도, 이 실시예는 종래 메모리 용량의 단지 1/5의 메모리 용량만을 필요로 한다. 그리하여, 상술한 실시예에서와 같이 큰 기억용량을 갖는 비휘발성 메모리는 필요하지 않다.
지금부터 본 발명에 따라 컬러 이미지의 인가 및 그 레지스트레이션 보간 방법이 배면 투사 텔레비젼에서 실시되는 경우에 대해 설명한다.
도 13은 본 발명의 실시예에 따른 배면 투사 텔레비젼 회로 배열의 블록도인 데, 여기서 동기 분리 회로(61)는 비디오 신호 입력에서 나오는 수평 동기 신호(H)와 수직 동기 신호(V)를 분리한다. 수평 동기 신호(H)는 수평 발진 회로(63)의 주사선을 형성하며, 이것은 다음에 수평 편향 출력 회로(64)를 거쳐 주 편향 코일(75R, 75G 및 75B)로 공급된다. 이와 유사하게, 수직 편향 출력 회로(67)를 거쳐 적색 CRT(65R), 녹색 CRT(65G) 및 청색 CRT(65B)의 네크부(neck)에 장착된 주 편향 코일(75R, 75G 및 75B)에 수직 동기 신호(V)가 공급된다. 수평 발진 회로(63)로부터 고전압 출력 회로(68)를 거쳐 각 CRT(65R, 65G 및 65B)의 애노드 전극에 고전압이 인가된다. 수평 편향 출력 회로(64)와 수직 편향 출력 회로(67)에서 나오며, 이미지의 보간 포인트 영역에 대응하여 보정 파형을 만드는 데 사용된 데이타는 이하에 상세히 서술될 레지스트레이션 보정 파형 발생 유니트(69)로 출력된다. 레지스트레이션 보정 파형 발생 유니트(69)로부터 유도된 각각의 컬러에 대한 보정 데이타가 레지스트레이션 출력 유니트(70)에서 증폭된 후, 각각의 CRT(65R, 65G 및 65B)에 대해 주 편향 코일(75R, 75G, 75B) 근처에 정렬된 각각의 보조 편향 코일(74R, 74G, 74B)로 증폭된 각각의 보정 데이타가 공급된다.
여러 가지 신호 처리 동작과 관련하여 비디오 신호 처리 회로(62)에서 처리된 비디오 신호는, 적색 CRT(65R), 녹색 CRT(65G) 및 청색 CRT(65B)의 캐소드 전극 단자에 공급되는 R, G, B 컬러 구동 신호를 만들기 위해 비디오 출력 유니트(71)에서 증폭된다.
도 14는 각각의 원색 신호에 대해 레지스트레이션 보정 파형 발생 회로(69)를 상세히 도시하는 회로 블록도이다. 점선으로 표시된 바와 같이, 이 레지스트레이션 보정 파형 발생 유니트(69)는 적색 파형 발생 유니트(69R), 녹색 파형 발생 유니트(69G) 및 청색 파형 발생 유니트(69B)로 구성되어 있다. 이때, 레지스트레이션 보정을 수행하기 위해, 각각의 파형 발생 유니트(69R, 69G 및 69B)에서 각각의 CRT(65R, 65G 및 65B)에 대해 보정 파형 데이타가 계산되고, 이 계산된 보정 파형 데이타는 레지스트레이션 출력 회로(70R, 70G 및 70B)를 거쳐 각각의 보조-편향 코일(74R, 74G 및 74B)로 공급된다.
마이크로컴퓨터(80R, 80G, 80B)는 각각의 컬러 신호에 대해 제공되고, 조정 포인트를 위한 설정 데이타에 대해 여러 종류의 데이타를 설정하도록 동작한다. 각각의 컬러에 대한 타이밍 발생기(81R, 81G, 81B)는 그것에 공급된 수평 및 수직 동기 신호에 기초하여 선정된 타이밍으로 제어 신호를 발생한다. 각각의 컬러 신호에 대한 비휘발성 메모리(82R, 82G, 82B)는 조정 포인트에 대한 설정 데이타를 8-비트 해상도로 설정한다. 각 컬러 신호에 대한 계산 회로(83R, 83G, 83B)는, 조정 데이타와 관련된 8-비트 데이타에 4-비트 데이타가 부가되는 계산 프로세스를 수행한다. 그리하여, 부가된 8-비트 데이타의 해상도는 다음 단에 제공된 각각의D/A 변환기(84R, 84G, 84B)의 12-비트 해상도와 동일하게 된다. 세 개의 각 컬러 신호에 대한 저역 필터(85R, 85G, 85B)는 D/A 변환기(84R, 84G, 84B)의 각 출력을 평활시킨다.
상술된 회로에서, 이미지 왜곡을 보정하기 위한 레지스트레이션 출력이 보조-편향 코일(74R, 74G, 74B)에 공급될 때, 8-비트 조정 포인트는 비휘발성 메모리인 8-비트 메모리(82R, 82G, 82B)로 들어가는 초기 데이타로써 각각 설정된다. 다음에, 8-비트 데이타가 비휘발성 메모리(82R, 82G, 82B)로부터 판독된 후, 결과로 나타나는 데이타가 D/A 변환기(84R, 84G, 84B)의 해상도와 동일한 데이타 길이를 갖도록 계산 회로(83R, 83G, 83B)에서 판독된 8-비트 데이타에 4-비트 데이타가 부가된다. 더욱이, 세 개의 컬러 신호에 대한 보간 데이타를 계산하기 위해 계산 회로(83R, 83G, 83B)의 8-비트에 기초하여 보간 계산 프로세스가 수행되고, 계산된 12-비트 보간 데이타는 각 D/A 변환기(84R.84G, 84B)로 출력된다.
D/A 변환기(84R, 84G, 84B)에서 디지탈에서 아날로그로 변환된 12-비트 보간 데이타는 각각의 저역 필터(85R, 85G, 85B)에서 평활되고 각각의 레지스트레이션 출력 회로(70R, 70G, 70B)를 거쳐 각각의 보조-편향 코일(74R, 74G, 74B)로 공급된다.
도 15는 각 계산 회로(84R, 84G, 84B)에서 4-비트 데이타가 부가되는 경우를 개략적으로 나타낸다.
상술한 바와 같이, 조정 포인트의 데이타는 비휘발성 메모리(82)에서 8비트로 설정되고, 계산 처리 유니트(84)에서 보간 계산 프로세스가 수행될 때 4-비트의부수적인 데이타는 도 15의 점선으로 표시된 원으로 도시한 바와 같이, 먼저 비휘발성 메모리(82R, 82G, 82B)로부터 판독된 8-비트 조정 데이타의 LSB보다 작은 데이타로서 부가된다. 4-비트의 부수적인 모든 데이타는 서로 동일하며 모두 임의의 값을 갖는다. 부수적인 데이타가 부가되는 조정 포인트 데이타는 보간될 12-비트 데이타로서 취급된다. 보간 계산 프로세스가 수행되고 그 결과로 나타나는 보간된 데이타는 각각의 D/A 변환기(84R, 84G, 84B)로 출력된다. 이때 보간 계산 프로세스에 의해 처리된 12-비트 보간 데이타는 각각의 D/A 변환기(84R, 84G, 84B)에 의해 디지탈에서 아날로그로 변환된다.
도 16은 도 13의 레지스트레이션 보정 파형 발생 유니트(69)에서 실행된 처리 동작을 나타내는 순서도이다.
이미지 왜곡 조정이 수행될 때, 단계(S001)에서 이미지 왜곡과 컨버전스(convergence) 등을 수행하는 특정 장치로부터 얻어진 레지스트레이션 보정 데이타는 먼저 매 조정 포인트에 대해 8-비트 데이타로 설정되고, 단계(S002)에서 이 설정 데이타는 비휘발성 메모리(82R, 82G, 82B)에 기록된다. 다음에, 이미지 왜곡을 보정하기 위해 보조-편향 코일(74R, 74G, 74B)에 인가될 보정 파형이 발생될 때, 단계(S003)에서 비휘발성 메모리(82R, 82G, 82B)에 8-비트로 설정된 설정 데이타가 판독된다. 계산 회로(83R, 83G, 83B)에서, 4-비트의 부수적인 데이타는 단계(S004)에서 8-비트 설정 데이타에 부가된다. 다음에, 단계(S005)에서 추가적인 데이타가 부가되었고 이제부터 보간되기 위해 이용할 수 있는 12-비트 데이타에 기초하여 보간 계산 프로세스가 수행된다. 단계(S005)에서 계산된 보간 데이타는12-비트 해상도로 D/A 변환기(84R, 84G, 84B)에서 아날로그-디지탈로 변환되고, 결과로 나타나는 보간 데이타는 단계(S006)에서 보정 편향 파형 데이타로 출력된다.
도 17은 상술한 보간 계산 프로세스에 의해 계산된 보간 데이타의 한 가지 예를 개략적으로 나타낸다. 세로좌표는 보간 포인트를 가리키며, 가로좌표 축은 16진수 표기법인 보간 포인트의 레벨을 나타낸다. 흑색 원은 조정 포인트의 8-비트 설정 데이타를 나타내며, 흰색 원은 보간 포인트의 12-비트 보간 데이타를 나타낸다.
이 도면에 도시된 바와 같이, 예를 들면, 포인트(A와 B)의 설정 데이타(800H와 810H)는 12-비트 데이타로서 출력되는 열 여섯 개의 보간 포인트에서 보간된다. 이 경우, 설정 데이타가 8-비트로 선택되기 때문에, 종래의 12-비트 데이타의 보간 정밀도와 비교하여 그 보간 정밀도가 낮아지지만, 이 8-비트 설정 데이타가 보간된 후 12-비트 아날로그 신호로 변환되기 때문에 그 보정 파형이 평활될 수 있다. 상술한 바와 같이, 좀 더 저차수의 4-비트 데이타의 정밀도가 레지스트레이션 보정에 대해 허용가능한 범위 이내라는 것은 문제가 없다.
도 18은 도 13에 도시된 이와 같은 레지스트레이션 보정 파형 발생 유니트(69) 회로 일부의 예에 대한 블록도이다.
마이크로컴퓨터(90)는 조정 포인트에 대해 데이타를 설정하고 12-비트 비휘발성 메모리(91)에 기록하는 것과 같은 여러 가지 제어 동작을 수행한다. 타이밍 발생기(92)는 그것에 공급된 수평 동기 신호(H)와 수직 동기 신호(V)에 기초하여 선정된 타이밍으로 제어 신호를 발생한다. 계산 회로(93)는 보간 데이타와 비휘발성 메모리(91)에 설정된 데이타에 기초한 것과 같은 데이타를 계산한다. 12-비트 D/A 변환기(94) 및 12-비트 D/A 변환기(94)에서 나오는 출력을 평활하는 저역 필터(95)가 제공된다.
상술한 회로에서, 이미지의 영역은 예를 들면 수평 방향에서 8 포인트와 수직 방향에서 10 포인트로 결정된다. 이 조정 포인트의 데이타는 12-비트 디지탈 데이타로 설정되고, 이 설정 데이타는 비휘발성 메모리(91)에 기록된다. 다음에, 왜곡을 보정하기 위해 보조 편향 코일에 공급될 보정 파형이 만들어질 때 비휘발성 메모리(91)에 설정된 조정 포인트에 대한 설정 데이타가 판독된다. 이 설정 데이타에 기초하여, 조정 포인트 사이의 보간 데이타를 계산하는 계산 프로세스가 계산 회로(93)에서 수행된다. 다음에, 이 계산된 보간 데이타는 증폭되어 저역 필터(95)를 거쳐 레지스트레이션 출력 회로에 의해 필터되고, 이 증폭된 보간 데이타는 보조 DY에 편향 파형 데이타로서 출력된다. 이 경우, 12-비트 D/A 변환기(94)가 사용되기 때문에 조정 포인트의 해상도도 역시 12-비트일 수 있으나, 12-비트 D/A 변환기(94)의 드리프트는 1/2 LSB 즉, 약 0.025%가 된다. 이 드리프트는 상술한 레지스트레이션 보정에서 허용가능한 드리프트의 겨우 1/20이다.
이상 설명한 바와 같은 본원 발명에 따르면, 조정 포인트 설정용 불휘발성 메모리의 용량을 줄일 수 있게 되고, 설정 데이터를 입력하는 조정 시간을 단축할 수 있게 되어 보간 처리 속도가 개선되는 효과를 기대할 수 있다.상기 설명은 단지 예로서만 제시된 것이며, 첨부된 특허청구의 범위에 의해서만 결정되어야 하는 본 발명의 취지 혹은 범위를 벗어나지 않는 여러 변형 실시가 행해질 수도 있음을 인식해야 한다.

Claims (3)

  1. 세 개의 투사관(three projection tubes)에 의해 컬러 영상을 투사하는 컬러 텔레비젼 투사 장치에 있어서,
    상기 세 개의 투사관의 레지스트레이션을 보정하는 데 사용되는 데이타를 기억하는 비휘발성 메모리;
    상기 비휘발성 메모리로부터 판독된 데이타를 보간하기 위한 보간 계산 회로;
    상기 보간 계산 회로의 출력을 아날로그 신호로 변환하기 위한 D/A 변환기; 및
    상기 D/A 변환기의 출력을 상기 세 개의 투사관에 있는 편향 수단에 공급하기 위한 출력 회로를 구비하고,
    상기 비휘발성 메모리에 기억되는 데이타의 비트수가 상기 D/A 변환기의 변환 비트수보다 작아지도록 구성되며,
    3원색(three primary color)의 영상 신호에 대한 레지스트레이션 조정용의 데이타 비트수를 n으로 하고, 이 비트수 n인 데이타의 LSB 이하에 m비트의 데이타를 부가하여, n+m 비트의 데이타로 변환하고, 이 n+m 비트의 데이타값으로 내삽 보간을 행함으로써, n+m 비트의 보간 데이타를 출력하고, 이 보간 데이타를 D/A 변환기를 통해 아날로그 신호로 변환하여, 각 투사관의 편향 보정 데이타로 하는 것을 특징으로 하는 컬러 텔레비젼 투사 장치.
  2. 삭제
  3. 삭제
KR1020010015580A 1993-05-27 2001-03-26 컬러 텔레비젼 투사 장치 KR100347132B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP1993-148520 1993-05-27
JP5148520A JPH06337894A (ja) 1993-05-27 1993-05-27 データ補間方法および装置
JP1993-191852 1993-07-07
JP19185293A JP3341373B2 (ja) 1993-07-07 1993-07-07 カラー映像機器とそのレジストレーション補間方式

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1019940011518A Division KR100307108B1 (ko) 1993-05-27 1994-05-26 투사텔레비젼에서레지스트레이션조정을향상하는보간방법및장치

Publications (1)

Publication Number Publication Date
KR100347132B1 true KR100347132B1 (ko) 2002-08-03

Family

ID=26478685

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1019940011518A KR100307108B1 (ko) 1993-05-27 1994-05-26 투사텔레비젼에서레지스트레이션조정을향상하는보간방법및장치
KR1020010015580A KR100347132B1 (ko) 1993-05-27 2001-03-26 컬러 텔레비젼 투사 장치

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1019940011518A KR100307108B1 (ko) 1993-05-27 1994-05-26 투사텔레비젼에서레지스트레이션조정을향상하는보간방법및장치

Country Status (4)

Country Link
US (1) US5537159A (ko)
EP (2) EP0626794B1 (ko)
KR (2) KR100307108B1 (ko)
DE (1) DE69432945T2 (ko)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5909258A (en) * 1995-05-31 1999-06-01 Sony Corporation Cathode ray tube display and television set having the same
US6969635B2 (en) * 2000-12-07 2005-11-29 Reflectivity, Inc. Methods for depositing, releasing and packaging micro-electromechanical devices on wafer substrates
US5739870A (en) * 1996-03-11 1998-04-14 Display Laboratories, Inc. Math engine for generating font gradients
DE19611059A1 (de) * 1996-03-21 1997-09-25 Thomson Brandt Gmbh Verfahren zur Signalgewinnung in elektronischen Geräten mittels Interpolation zwischen Stützstellenwerten
JP3735158B2 (ja) * 1996-06-06 2006-01-18 オリンパス株式会社 画像投影システム、画像処理装置
DE19632188A1 (de) * 1996-08-09 1998-02-12 Thomson Brandt Gmbh Verfahren und Vorrichtung zur Gewinnung von Korrekturwerten für Videozeilen eines Videobildes
US6437829B1 (en) 1997-01-16 2002-08-20 Display Laboratories, Inc. Alignment of cathode ray tube displays using a video graphics controller
US6285397B1 (en) 1997-01-16 2001-09-04 Display Laboratories, Inc. Alignment of cathode ray tube video displays using a host computer processor
US5969486A (en) * 1997-01-16 1999-10-19 Display Laboratories, Inc. Detecting horizontal blanking time in cathode ray tube devices
KR100226869B1 (ko) * 1997-03-29 1999-10-15 구자홍 컨버젼스 시스템에서의 수평/수직 보간장치 및 그 제어방법
US6020937A (en) * 1997-05-12 2000-02-01 Sony Corporation High resolution digital projection TV with dynamically adjustable resolution utilizing a system of rotating mirrors
US6281950B1 (en) 1997-06-16 2001-08-28 Display Laboratories, Inc. High speed digital zone control
US6067127A (en) * 1997-07-08 2000-05-23 Sony Corporation Method and apparatus for reducing the rotation rate of mirrors in a high resolution digital projection display
US6091461A (en) * 1997-08-14 2000-07-18 Sony Corporation Electronically self-aligning high resolution projection display with rotating mirrors and piezoelectric transducers
KR100267729B1 (ko) * 1998-04-30 2000-10-16 윤종용 영상 신호의 수평 편향 보간 장치
US6962419B2 (en) 1998-09-24 2005-11-08 Reflectivity, Inc Micromirror elements, package for the micromirror elements, and projection system therefor
US6433840B1 (en) * 1999-07-22 2002-08-13 Evans & Sutherland Computer Corporation Method and apparatus for multi-level image alignment
US7167297B2 (en) 2000-08-30 2007-01-23 Reflectivity, Inc Micromirror array
US7023606B2 (en) * 2001-08-03 2006-04-04 Reflectivity, Inc Micromirror array for projection TV
US7042622B2 (en) * 2003-10-30 2006-05-09 Reflectivity, Inc Micromirror and post arrangements on substrates
US7437013B2 (en) * 2003-12-23 2008-10-14 General Instrument Corporation Directional spatial video noise reduction
US7373013B2 (en) * 2003-12-23 2008-05-13 General Instrument Corporation Directional video filters for locally adaptive spatial noise reduction
CN101617354A (zh) 2006-12-12 2009-12-30 埃文斯和萨瑟兰计算机公司 用于校准单个调制器投影仪中的rgb光的系统和方法
US8358317B2 (en) 2008-05-23 2013-01-22 Evans & Sutherland Computer Corporation System and method for displaying a planar image on a curved surface
US8702248B1 (en) 2008-06-11 2014-04-22 Evans & Sutherland Computer Corporation Projection method for reducing interpixel gaps on a viewing surface
US8077378B1 (en) 2008-11-12 2011-12-13 Evans & Sutherland Computer Corporation Calibration system and method for light modulation device
US9641826B1 (en) 2011-10-06 2017-05-02 Evans & Sutherland Computer Corporation System and method for displaying distant 3-D stereo on a dome surface

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1990010356A1 (en) * 1989-03-01 1990-09-07 Electrohome Limited Digital convergence system

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5578690A (en) * 1978-12-08 1980-06-13 Sony Corp Horizontal linearity corrector for beam index type color television picture receiver
DD228374B1 (de) * 1984-09-25 1988-02-24 Numerik Karl Marx Veb Schaltungsanordnung zur fuehrungsgroessenberechnung in numerischen bahnsteuerungen
US4673847A (en) * 1985-04-12 1987-06-16 Hazeltine Corporation Color monitor with improved digital convergence
DE69025526T2 (de) * 1989-09-28 1996-09-19 Matsushita Electric Ind Co Ltd Digitale Konvergenzvorrichtung
JP2861333B2 (ja) * 1990-08-29 1999-02-24 松下電器産業株式会社 画像補正装置
JP3050986B2 (ja) * 1992-02-26 2000-06-12 株式会社日立製作所 ディジタルコンバーゼンス補正装置及びこれを用いた画像表示装置並びにコンバーゼンス補正データ作成方法及び装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1990010356A1 (en) * 1989-03-01 1990-09-07 Electrohome Limited Digital convergence system

Also Published As

Publication number Publication date
KR940027550A (ko) 1994-12-10
EP0626794A3 (en) 1998-04-22
KR100307108B1 (ko) 2002-08-19
US5537159A (en) 1996-07-16
EP1067803A2 (en) 2001-01-10
DE69432945T2 (de) 2004-04-22
EP0626794B1 (en) 2003-07-16
DE69432945D1 (de) 2003-08-21
EP0626794A2 (en) 1994-11-30

Similar Documents

Publication Publication Date Title
KR100347132B1 (ko) 컬러 텔레비젼 투사 장치
US5382984A (en) Digital convergence correction apparatus for color television receiver with cursor on screen
US5398083A (en) Convergence correction apparatus for use in a color display
US5506481A (en) Registration error correction device
US4549117A (en) Circuit for generating signal for correcting deflection of electron beam
US4733296A (en) Multi-tube color TV camera in which linear and non-linear components of a registration error due to chromatic aberration of a lens are corrected with corresponding deflection correction signals
JPH06350863A (ja) テレビジョン受像機の表示装置
US5272421A (en) Digital image correction device
JPS60261264A (ja) デジタル画像補正装置
KR100490407B1 (ko) Crt 포커스 보정 장치 및 방법
US6437522B1 (en) Method for controlling digital dynamic convergence and system thereof
KR100448613B1 (ko) 왜곡 보정 회로 및 표시 장치
JPS631792B2 (ko)
JP2542591B2 (ja) コンバ−ゼンス補正装置
JP3675357B2 (ja) レジストレーション調整装置及びレジストレーション調整方法
JP3341373B2 (ja) カラー映像機器とそのレジストレーション補間方式
KR970004907Y1 (ko) 디지탈 콘버젼스 조정장치
JP3402788B2 (ja) ディジタルコンバーゼンス装置
JP2005530437A (ja) 陰極線管のスクリーンに形成される画像を補正するためのディジタル装置
JPH11252577A (ja) コンバーゼンス補正装置
JPH06337894A (ja) データ補間方法および装置
JPS6178293A (ja) コンバ−ジエンス補正装置
JPS6412436B2 (ko)
JPH11122562A (ja) 画像補正装置
JPS6412437B2 (ko)

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050630

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee