JPS6178293A - コンバ−ジエンス補正装置 - Google Patents

コンバ−ジエンス補正装置

Info

Publication number
JPS6178293A
JPS6178293A JP20009884A JP20009884A JPS6178293A JP S6178293 A JPS6178293 A JP S6178293A JP 20009884 A JP20009884 A JP 20009884A JP 20009884 A JP20009884 A JP 20009884A JP S6178293 A JPS6178293 A JP S6178293A
Authority
JP
Japan
Prior art keywords
data
memory
convergence correction
digital
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP20009884A
Other languages
English (en)
Inventor
Hisataka Ando
尚隆 安藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP20009884A priority Critical patent/JPS6178293A/ja
Publication of JPS6178293A publication Critical patent/JPS6178293A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Video Image Reproduction Devices For Color Tv Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、カラーテレビジョン受像機くモニター受像
機或いは投射形カラーテレビジョン)のコンバージェン
ス補正をディジタル的に行うコンバージェンス補正装置
に関する。
〔従来の技術〕
従来、水平偏向信号、垂直偏向信号をアナログ信号処理
することにより、コンバージェンス補正信号が形成され
ていた。しかしながら、投射形カラーテレビジョンのよ
うな大形画面で、スクリーンと投射形カラーテレビジョ
ンとの距離が変化したり、スクリーンの表面に凹凸があ
る場合や、水平走査線の数が従来の2倍とされた高精細
度テレビジョン方式の場合には、ミスコンバージェンス
やミスレジストレーション(3管式の投射形カラーテレ
ビジョンの場合)の許容範囲が狭く、従来より精度の良
いコンバージェンス補正装置が必要とされる。
このような要請に応えるため、より高精度のコンバージ
ェンス補正をなしうるディジタルコンバ−ジェンス補正
装置が提案されている。例えば特開昭58−21588
7号公報に記載されているように、この装置は、画面に
ドツトパターン、クロスハツチパターン等のテストパタ
ーンを表示し、各ドツト点または各交叉点を調整点とし
、この調整点毎のコンバージェンス補正量をディジタル
データとして1画面分のメモリに書込んでおき、このコ
ンバージェンス補正量を画面の走査と同期して読出し、
D/A変換してアナログの補正波形に変換し、コンバー
ジェンス補正用の偏向手段に供給するものである。この
ディジタルコンバージェンス補正装置によれば、画面の
各調整点毎に独立にコンバージェンス補正量を定めるこ
とができ、高精度の補正を行うことができる。
〔発明が解決しようとする問題点〕
従来のディジタルコンバージェンス補正装置は、全アド
レスのデータに一定値を加算或いは減算することにより
、センタリング調整を行っていた。
また、サイズ調整の場合も、全アドレスのデータにその
位置に応じた一次関数の数値を加算或いは減算する構成
とされていた。更に、ピンやボウの画歪の補正も、全ア
ドレスのデータにその位置に応じた二次関数の数値を加
算或いは減算することでなされていた。
しかし、従来のディジタルコンバージェンス補正装置で
は、第7図に示すように、データのダイナミックレンジ
が少なくなり、オーバーフロー或いはアンダーフローが
生じる欠点があった。第7図において、■−は、ディジ
タル補正データの負の最大値を示し、■÷は、その正の
最大値を示し、ディジタルダイナミックレンジは、(■
十〜■−)となる。理解を容易とするために、アナログ
波形で示すと、補正データは、上述のセンタリング、サ
イズ、ピン、ボウを補正するための補正信号S21に画
面の位置に応じた補正信号S22を重畳してなるもので
ある。従って、第7図において、破線で示すように、補
正信号S21の振幅が大きい所では、補正信号が例えば
正の最大値V+を越えるオーバーフローが発生し、精度
の良い補正を行うことができなくなる。
ディジタル補正データのビット数を増して、ダイナミッ
クレンジを広げることは、メモリの容量の増大につなが
り、基板面積の増加、消費電流の増加等をもたらすこと
になり、得策ではない。
更に、センタリング、サイズ等の補正を行う場合、従来
のディジタルコンバージェンス補正装置は、全アドレス
のディジタルデータを所定の関数に基づき書き替えてい
るため、調整が面倒となる欠点があった。
これらのセンタリング、サイズ、ピン、ボウの補正は、
前辺て予想できる波形であり、このような補正のために
ディジタルデータのダイナミックレンジが挟まり、細部
の任意な補正ができると言うディジタルコンバージェン
ス補正の利点が損なわれることは、好ましくない。
従って、この発明の目的は、メモリの容量を増加させる
ことなく、コンバージェンス補正信号のダイナミックレ
ンジを拡大できるディジタルコンバージェンス補正装置
を提供することにある。
c問題点を解決するための手段〕 この発明は、画面50中の複数個の調整点の各々のコン
バージェンス補正量をディジタル信号として記憶する1
画面分のメモリ1と、メモリ1を画面50の走査と同期
して読出し、読出されたディジタル補正データをD/A
変換することにより第1のコンバージェンス補正信号を
形成する手段7.8.17と、パラメータデータを記憶
するパラメータメモリ11と、パラメータメモリ11に
パラメータデータを書込み、パラメータメモリ11から
パラメータデータを読出すための手段7゜8.21,2
2.23と、アナログ信号波形Sl。
32、S3の極性及び振幅をパラメータデータによ11
11mし、第2のコンバージェンス補正信号を発生する
手段24.25,26,27.28.29と、第1のコ
ンバージェンス補正信号及び第2のコンバージェンス補
正信号を加算し、出力コンバージェンス補正信号を発生
する手段19とを備えたことを特徴とするコンバージェ
ンス補正装置である。
〔作用〕
直流電圧、のこぎり波電圧(−次波形)、パラボラ疲電
圧(二次波形)の極性及び振幅をパラメータメモリ11
に記憶された各波形と対応する例えば3バイトのパラメ
ータデータで制御することにより、センタリング、サイ
ズ、ピン、ポウの調整がなされる。この、アナログ調整
によるコンバージェンス補正信号と、調整点と対応する
メモリ1の各アドレスに記憶された補正データをD/A
変換してなるディジタル調整によるコンバージェンス補
正信号と加算することで、最終的なコンバージェンス補
正信号が形成される。ディジタルデータのビット数で定
まるディジタルダイナミックレンジは、ディジタル補正
データにのみ関係し、アナログ調整によるコンバージェ
ンス補正信号の振幅を何等制限しない。
〔実施例〕
以下、この発明の一実施例について図面を参照して説明
する。第1図において、1は、コンバージェンス補正量
のディジタルデータ(補正データと称する)を記憶する
メモリ (RAM)を示し、11は、パラメータデータ
を記憶するメモリ (RAM)を示す。メモリ1は、後
述する1画面中の各調整点と対応するアドレスを有し、
パラメータメモリ11は、アナログ波形の種類と対応し
て3個のアドレスを有している。メモリ1の各アドレス
には、8ビツトの補正データが記憶され、メモリ11に
は、3バイトのパラメータデータが記憶される。
メモリ1の7ドレスバス2を切り替える切替回路4が設
けられ、メモリ1のデータバス3を切り替える切替回路
5が設けられている。同様に、パラメータメモリ11の
アドレスバス12を切り替える切替回路14が設けられ
、パラメータメモリ11のデータバス13を切り替える
切替回路15が設けられている。これらの切替回路4,
5.14.15は、双方向性のもので、書込み時と読出
し時とでCPU8からの共通の制御信号により状態が制
御される。制御信号がローレベルの読出し時に切替回路
4,5.14.15のA及び0間が接続され、制御信号
がハイレベルの書込み時に切替回路4. 5. 14.
 15のB及び0間が接続される。
切替回路4の入力Aとして、アドレスエンコーダ7から
の読出しアドレスが供給され、切替回路4の入力Bとし
てCPU8からの書込みアドレスが供給される。アドレ
スエンコーダ7には、端子6から画面の走査のタイミン
グを規定する同期信号が供給され、画面の各調整点と対
応する読出しアドレスが順次アドレスエンコーダ7から
発生する。
切替回路14の入力Aとして、アドレスエンコーダ7か
らのパラメータデータに関する読出しアドレスが供給さ
れ、切替回路14の入力BとしてCPU8からのパラメ
ータデータに関する書込みアドレスが供給される。メモ
リーの書換及びパラメータメモリー1の書換は、垂直ブ
ランキング期間内になされ、メモリーの読出しが走査期
間で行われ、パラメータメモリー1の読出しは、垂直ブ
ランキング期間内に行われる。
CPU8には、インターフェース9を介してキ−ボード
10が接続されている。キーボード10には、第2図に
示すように、調整モードの指定(アナログ調整モード及
びディジタル調整モードの指定)を行うためのモードキ
ー41,42、補正データの発生モードを指定するため
のデータキー43、カーソルの発生モードを指定するた
めのカーソルキー44、補正データの形成或いはカーソ
ルを動かすための矢印キー45が設けられている。
この例では、センタリング、サイズ、ビン、ボウの調整
を行うアナログ調整モードと画面の各調整点毎に調整を
細かく行うディジタル調整モードとの二つの調整モード
が可能とされている。アナログ調整モードの時には、第
3図に示すように、画面50に例えば十字パターン51
を表示し、ディジタル調整モードの時には、第4図に示
すように、例えばクロスハツチパターン52を表示して
いる。このクロスハツチパターン52の各交叉点に例え
ば(7X7)の計49個の調整点(黒点で示す)が想定
されている。この調整点と対応するアドレスをメモリ1
が有している。このメモリ1の各アドレスには、例えば
2′ コンプリメンタリコードの8ビツトの補正データ
が記憶される構成とされている。
ディジタル調整時には、キーボード10のモードキー4
1.42のキー操作により、ディジクル調整モードを指
定し、カーソルキー44及び矢印キー45によりカーソ
ルを調整しようとする調整点に移動し、画面50を見な
がら、データキー43及び矢印キー45を操作して補正
データを形成する。このカーソルの位置と対応する書込
みアドレス及びこの書込みアドレスに書込むべき8ビツ
トの補正データがCPU8から発生する。この補正デー
タが切替回路5のB入力に供給され、メモリ1に書込ま
れる。次に、この補正データを読出してコンバージェン
ス補正の状態を見て良好な補正データの形成がなされ、
この操作を各調整点毎に繰り返して補正データが形成さ
れる。このように形成された補正データを画面50の走
査と同期して読出すことでコンバージェンス補正を行う
ことができる。
メモリ1から読出された補正データが切替回路5のA出
力として取り出される。この切替回路5から出力される
補正データが補間回路16に供給される。補間回路16
は、調整点が画面50の全ラインにないために、縦方向
に並ぶ2個の調整点の間の複数ライン毎の位置に補正デ
ータを内挿するためのものである。
補間回路16の出力データがD/A変換器17に供給さ
れ、このD/A変換器17のアナログ出力がローパスフ
ィルタ18を介してディジタル調整用の第1のコンバー
ジェンス補正信号として加算器19に供給される。ロー
パスフィルタ18は、水平方向の補間フィルタである。
加算器19の出力端子20からのコンバージェンス補正
信号は、図示せずも、コンバージェンス補正用の電磁的
偏向手段に供給されている。
アナログ調整モードでは、モードキー41,42により
、アナログ調整モードを指定し、矢印キー45を操作し
てセンタリング、サイズ、ピン、ボウを十字パターン5
1を見ながら順次調整する。
センタリング調整時に8ビツトのパラメータデータが形
成され、サイズ調整時に8ビツトのパラメータデータが
形成され、ピン或いはボウの調整時に8ビツトのパラメ
ータデータが形成される。従って、パラメータメモリ1
1には、計3バイトのパラメータデータが記憶される。
パラメータメモリ11からブランキング期間内に読出さ
れたセンタリング調整用のパラメータデータがラッチ2
1にラッチされ、パラメータメモリ11から読出された
サイズ調整用のパラメータデータがラッチ22にラッチ
され、パラメータメモリ11から読出されたピン或いは
ボウ調整用のパラメータデータがラッチ23にラッチさ
れる。
ランチ21,22.23には、アドレスエンコーダ7か
ら所定のタイミングのラッチパルスが供給される。これ
らのラッチ21,22.23の夫々の出力がD/A変換
器24,25.26に供給され、アナログ信号に変換さ
れる。
このD/A変換器24,25.26のアナログ出力が乗
算器27.28.29に夫々供給される。
乗算器27には、端子31から第5図Aに示す直流電圧
S1が供給され、乗算器28には、端子32から第5図
Bに示すのこぎり波電圧S2が供給され、乗算器29に
は、端子33から第5図Cに示すパラボラ波電圧S3が
供給される。
センタリング調整用のパラメータデータにより、直流電
圧S1の極性及びレベルが制御され、サイズ調整用のパ
ラメータデータにより、のこぎり波電圧S2の極性及び
振幅が制御され、ピン及びボウ調整用のパラメータデー
タにより、パラボラ波電圧の極性及び振幅が制御される
。従って、これらの乗算器27,28.29の出力は、
アナログ調整用のコンバージェンス補正信号である。乗
算器27.28.29の出力が加算器19に供給され、
ディジタル調整用のコンバージェンス補正信号と加算さ
れる。
上述のコンバージェンス補正を行うために、CPU8に
インターフェース34を介してテスト信号発生回路35
が接続される。テスト信号発生回路35は、調整モード
に応じて十字パターン51又はクロスハツチパターン5
2のテスト信号を発生し、このテスト信号が混合回路3
6に供給される。更に、CPU8にインターフェース3
7を介してカーソル信号発生回路38が接続され、キー
ボード10の矢印キー45で指定した位置にカーソルを
発生させるカーソル信号が混合回路36に供給される。
混合回路36の出力端子39に現れるビデオ信号がカラ
ーテレビジョン受像機或いは投射形カラーテレビジョン
のカラーブラウン管に供給される。
上述のこの発明の一実施例において、アナログ調整モー
ドで、センタリング、サイズ、ピン或いはポウを規定の
ものに調整することにより、第6図Aに示すようなアナ
ログのコンバージェンス補正信号SIOが形成される。
このコンバージェンス補正信号310は、乗算器27.
28.29の出力信号を合成した波形である。一方、ロ
ーパスフィルタ18の出力には、第6図Bに示すような
ディジタル補正データに基づくコンバージェンス補正信
号Sllが形成される。
従って、加算器19の出力端子20には、第6図Cに示
すように、コンバージェンス補正信号S10にコンバー
ジェンス補正信号Sllを重畳してなるコンバージェン
ス補正信号312が生じる。
メモリ1に記憶されているディジタル補正データは、第
6図Bに示す信号Sllを含まないので、ディジタルデ
ータのダイナミックレンジ(V+〜V−)を越えないも
のとできる。
尚、アナログコンバージェンス補正信号を形成するため
の波形としては、直流電圧、のこぎり波電圧、パラボラ
波電圧の全てを使用しないでも良い。また、1画面を1
フレームとし、1フレームのメモリを用いるようにして
も良い。
〔発明の効果〕
この発明によれば、直流電圧、のこぎり波電圧、パラボ
ラ波電圧の振幅及び極性をパラメータデータで制御する
ことにより、最終的なコンバージェンス補正波形のかな
りの部分を頗る小さい容量のパラメータメモリを用いて
形成できる。従って、各調整点に関する補正データのデ
ィジタルダイナミンクレンジを実質的に拡大できる。こ
のダイナミックレンジを広げるのに、補正データのビッ
ト数を増すのと異なり、メモリチップ数が増加せず、基
板の面積が太き(ならず、消費電流が増加しない利点が
ある。更に、センタリング、サイズ等の調整のために、
メモリの全アドレスのデータを所定の関数に基づき書換
える必要がなく、この発明によれば、1バイトのデータ
を変更するだけで良く、これらの調整を容易に行うこと
ができる。
【図面の簡単な説明】
第1図はこの発明の一実施例のブロック図、第2図はこ
の発明の一実施例におけるキーボードの説明に用いる路
線図、第3図はこの発明の一実施例のアナログ調整時の
テストパターンを示す路線図、第4図はこの発明の一実
施例のディジタル調整時のテストパターンを示す路線図
、第5図及び第6図はこの発明の一実施例の説明に用い
る波形図、第7図は従来のディジタルコンバージェンス
補正装置の説明に用いる波形図である。 1:メモリ、4,5,14,15:切替回路、7:アド
レスエンコーダ、8:CPU、10:キーボード、11
:パラメータメモリ、17 : D/A変換、19:加
算器、20:コンバージェンス補正信号の出力端子、2
!7.28.29:乗算器、50:画面。

Claims (1)

    【特許請求の範囲】
  1. 画面中の複数個の調整点の各々のコンバージェンス補正
    量をディジタル信号として記憶する1画面分のメモリと
    、上記メモリを上記画面の走査と同期して読出し、読出
    されたディジタル補正データをD/A変換することによ
    り第1のコンバージェンス補正信号を形成する手段と、
    パラメータデータを記憶するパラメータメモリと、上記
    パラメータメモリにパラメータデータを書込み、上記パ
    ラメータメモリから上記パラメータデータを読出すため
    の手段と、アナログ信号波形の極性及び振幅を上記パラ
    メータデータにより制御し、第2のコンバージェンス補
    正信号を発生する手段と、上記第1のコンバージェンス
    補正信号及び上記第2のコンバージェンス補正信号を加
    算し、出力コンバージェンス補正信号を発生する手段と
    を備えたことを特徴とするコンバージェンス補正装置。
JP20009884A 1984-09-25 1984-09-25 コンバ−ジエンス補正装置 Pending JPS6178293A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20009884A JPS6178293A (ja) 1984-09-25 1984-09-25 コンバ−ジエンス補正装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20009884A JPS6178293A (ja) 1984-09-25 1984-09-25 コンバ−ジエンス補正装置

Publications (1)

Publication Number Publication Date
JPS6178293A true JPS6178293A (ja) 1986-04-21

Family

ID=16418809

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20009884A Pending JPS6178293A (ja) 1984-09-25 1984-09-25 コンバ−ジエンス補正装置

Country Status (1)

Country Link
JP (1) JPS6178293A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62234489A (ja) * 1986-02-28 1987-10-14 Nec Home Electronics Ltd マルチスキヤンプロジエクタ
JPS63211990A (ja) * 1987-02-27 1988-09-05 Nec Home Electronics Ltd デイジタルコンバ−ゼンス回路
US5550598A (en) * 1993-12-02 1996-08-27 Mitsubishi Denki Kabushiki Kaisha Convergence adjustment circuit and projection type display apparatus

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55163985A (en) * 1979-06-07 1980-12-20 Nippon Hoso Kyokai <Nhk> Convergence correction unit
JPS5927681A (ja) * 1982-08-05 1984-02-14 Sanyo Electric Co Ltd テレビジヨン受像機のコンバ−ゼンス回路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55163985A (en) * 1979-06-07 1980-12-20 Nippon Hoso Kyokai <Nhk> Convergence correction unit
JPS5927681A (ja) * 1982-08-05 1984-02-14 Sanyo Electric Co Ltd テレビジヨン受像機のコンバ−ゼンス回路

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62234489A (ja) * 1986-02-28 1987-10-14 Nec Home Electronics Ltd マルチスキヤンプロジエクタ
JPS63211990A (ja) * 1987-02-27 1988-09-05 Nec Home Electronics Ltd デイジタルコンバ−ゼンス回路
US5550598A (en) * 1993-12-02 1996-08-27 Mitsubishi Denki Kabushiki Kaisha Convergence adjustment circuit and projection type display apparatus

Similar Documents

Publication Publication Date Title
US6570611B1 (en) Image display
US5382984A (en) Digital convergence correction apparatus for color television receiver with cursor on screen
US5537159A (en) Interpolation method and apparatus for improving registration adjustment in a projection television
KR0144734B1 (ko) 화상표시용 보정파형 데이타 생성장치
EP0354480A2 (en) Display signal generator
JPS61281791A (ja) デイジタルコンバ−ジエンス装置
US4673847A (en) Color monitor with improved digital convergence
US6281944B1 (en) Apparatus and method for correcting non-linear characteristics in display device
JPS6178293A (ja) コンバ−ジエンス補正装置
EP0416289A2 (en) Compensation arrangement for display systems
EP0291924A2 (en) Convergence correction circuit
US5430357A (en) Uniformity correction signal generating apparatus for display image
JPS631792B2 (ja)
KR100265325B1 (ko) 컨버전스 데이터간의 차분을 이용한 디지털 컨버전스 장치
WO1991003130A1 (en) Convergence control system
AU744436B2 (en) Image display and horizontal speed modulator
KR970004907Y1 (ko) 디지탈 콘버젼스 조정장치
KR0186148B1 (ko) 디지탈 콘버젼스 보정장치
JPS6172491A (ja) デイジタルコンバ−ジエンス補正装置
SU955183A2 (ru) Устройство дл отображени графической информации на экране электронно-лучевой трубки
JPH11122562A (ja) 画像補正装置
KR950008125B1 (ko) 디지탈 컨버젼스 조정회로
JPH0636601B2 (ja) デイジタルコンバ−ゼンス補正装置
JPH0217783A (ja) ディジタルコンバーゼンス補正装置
JPS6412437B2 (ja)