KR100297252B1 - 이중화된프로세서보드간의데이터미러링장치 - Google Patents

이중화된프로세서보드간의데이터미러링장치 Download PDF

Info

Publication number
KR100297252B1
KR100297252B1 KR1019980049579A KR19980049579A KR100297252B1 KR 100297252 B1 KR100297252 B1 KR 100297252B1 KR 1019980049579 A KR1019980049579 A KR 1019980049579A KR 19980049579 A KR19980049579 A KR 19980049579A KR 100297252 B1 KR100297252 B1 KR 100297252B1
Authority
KR
South Korea
Prior art keywords
board
unit
address
data
bus
Prior art date
Application number
KR1019980049579A
Other languages
English (en)
Other versions
KR20000032942A (ko
Inventor
문남수
Original Assignee
박종섭
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박종섭, 주식회사 하이닉스반도체 filed Critical 박종섭
Priority to KR1019980049579A priority Critical patent/KR100297252B1/ko
Publication of KR20000032942A publication Critical patent/KR20000032942A/ko
Application granted granted Critical
Publication of KR100297252B1 publication Critical patent/KR100297252B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2236Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test CPU or processors
    • G06F11/2242Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test CPU or processors in multi-processor systems, e.g. one processor becoming the test master

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Hardware Redundancy (AREA)

Abstract

본 발명은 "런(RUN)"상태인 보드의 특정 영역에 데이터를 기록하는 경우 하드웨어적으로 "스탠바이"상태인 보드의 특정 영역에도 해당 데이터를 기록토록 함으로써 미러링을 위한 소프트웨어의 간섭을 제거하고, 데이터 처리 속도의 향상을 도모토록 한 이중화된 프로세서 보드간의 데이터 미러링 장치에 관한 것으로서, 이러한 본 발명은, 해당 보드의 상태를 감시하고 그 보드상태 감시신호를 보드 이중화부 및 버스 정합부에 전달해주는 보드상태 감시부; 보드상태 감시부에서 전달되는 보드 상태 신호를 검색하여 보드 절체 여부를 결정하고, 액티브 동작시 중앙처리장치의 제어에 따라 데이터 저장기에 정보를 저장함과 동시에 버스 정합부에 해당 정보를 인터페이스시켜주고, 스탠바이 동작시 버스를 통해 전달되는 액티브 보드의 정보를 데이터 저장기에 저장하는 보드 이중화부; 보드 이중화부에서 얻어지는 정보를 저장하는 데이터 저장기와; 액티브 동작시 보드상태 감시부에서 얻어지는 보드의 상태 신호와 저장 정보를 접속된 버스를 통해 스탠바이 보드에 전달해주며, 스탠바이 동작시 접속된 버스를 통해 인터페이스되는 액티브 보드의 정보는 보드 이중화부에 인터페이스 해주는 버스 정합부로 각 프로세서 보드를 구성함으로써, 하드웨어적으로 미러링이 가능하여 데이터 처리 속도의 향상을 도모하고 신뢰성 있는 프로세서 보드를 구현할 수 있다.

Description

이중화된 프로세서 보드간의 데이터 미러링장치{Apparatus for data mirroring among duplicated processor board}
본 발명은 통신 시스템에서 이중화된 프로세서 보드간의 데이터 미러링(Mirroring)에 관한 것으로, 특히 "런(RUN)"상태인 보드의 특정 영역에 데이터를 기록하는 경우 하드웨어적으로 "스탠바이"상태인 보드의 특정 영역에도 해당 데이터를 기록토록 함으로써 미러링을 위한 소프트웨어의 간섭을 제거하고, 데이터 처리 속도의 향상을 도모토록 한 이중화된 프로세서 보드간의 데이터 미러링 장치에 관한 것이다.
상기에서 미러링이란, 이중화된 보드에서 액티브 보드에 장해가 발생된 경우 액티브 보드에서 수행하던 작업을 스탠바이 보드에서 대신해서 처리하도록 하기 위해서 액티브 보드와 스탠바이 보드가 정보 또는 데이터를 공유토록 하는 데이터 공유방법의 일종이다.
이러한 미러링이 수행되는 종래 통신 시스템의 이중화된 프로세서 보드는 첨부한 도면 도 1과 같다.
이에 도시된 바와 같이, 미러링 프로그램을 내장하고 데이터 처리에 관한 전반적인 제어를 담당하는 중앙처리장치(11 : CPU)와, 상기 중앙처리장치(11)의 기능 수행시 발생한 데이터를 임시 저장하기 위한 메모리(12)와, 해당 보드의 상태를 감시하고 그 감시 결과를 상기 중앙처리장치(11)에 제공해주는 보드 감시부(13)와,현재 처리할 동작에 대한 정보가 저장된 데이터 저장기(14)와, 상기 중앙처리장치(11)와 버스(BUS)간의 데이터를 상호 인터페이스 해주는 버스 정합부(15)로 제1프로세서 보드(10)가 구성되었다.
또한, 제2프로세서 보드(20)도 상기 제1프로세서 보드(10)와 동일하게, 중앙처리장치(21:CPU)와, 메모리(22)와, 보드 감시부(13)와, 데이터 저장기(14)와, 버스 정합부(15)로 구성되었다.
이와 같이 구성된 종래 이중화된 프로세서 보드는, 먼저 제1프로세서 보드(10)와 제2프로세서 보드(20)를 선택적으로 액티브 보드와 스탠바이 보드로 정한다.
그런 후 설정된 액티브 보드(여기서는 제1프로세서 보드를 액티브 보드라고 설정함)(10)는 버스 정합부(15), 버스(BUS)를 통해 데이터를 인터페이스하여 해당 기능을 수행하게 된다.
이때, 액티브 상태인 제1프로세서 보드(10)내의 보드 감지부(13)는 보드의 상태를 감시하게 되고, 그 보드 상태 감시값을 상기 중앙처리장치(11)에 전달해주게된다.
이러한 상태에서 액티브 보드가 복구 불가능한 에러로 인하여 실패(FAIL)상태가 되면, 보드 감시부(13)에서 이를 감지하여 중앙처리장치(11)에 전달해준다.
그러면 상기 중앙처리장치(11)는 이를 인지하고 버스 정합부(15)를 통해 자신의 보드의 이상 상태가 스탠바이 보드(20)측에 전달되도록 한다.
상기 버스 정합부(15)에서 얻어지는 보드 상태값은 버스(BUS)를 통해 스탠바이 보드(여기서는 제2프로세서 보드임)에 전달되며, 이에 따라 제2프로세서 보드(20)는 액티브 상태로 전환하여 상기 제1프로세서 보드(10)에서 동작에 필요한 정보(또는 데이터)를 받은 후 필요한 동작을 수행하게 된다.
여기서 제1프로세서 보드(10)는 상기 제2프로세서 보드(20)가 액티브 상태로 활성화되는 시점에서 스탠바이 보드로 자동 전환된다.
여기서 각각의 보드, 즉 제1프로세서 보드(10) 및 제2프로세서 보드(20)내의 각각의 중앙처리장치(11)(21)는 각각 미러링 프로그램을 사용하여 소프트웨어적으로 액티브 상태의 보드와 스탠바이 상태의 보드간에 필요한 정보를 공유한다.
상기 소프트웨어에 의한 종래 미러링 방법을 좀 더 상세히 설명하면 다음과 같다.
액티브 보드인 제1프로세서 보드(10)에서 데이터 저장기(14)에 데이터(정보)를 저장하려고 할 때 중앙처리장치(11)는 내부의 미러링 프로그램을 이용하여 상기 저장할 데이터(정보)를 버스정합부(15)를 통해 제2프로세서 보드(20)에 전달해준다. 그러면 스탠바이 보드인 제2프로세서 보드(20)는 버스정합부(25)를 통해 이를 전달받은 후 상기 중앙처리장치(21)에 그 정보를 전달해준다. 그러면 중앙처리장치(21)는 상기 전달된 정보를 데이터 저장기(24)에 저장하여 이중화된 두 보드간의 정보를 일치시킨다. 이후 두 보드간의 역할이 바뀌면, 즉 기존의 액티브 보드가 스탠바이 보드로 전환하고, 기존의 스탠바이 보드가 액티브 보드로 전환되면 상기 미러링 프로그램의 역할이 바뀌어진다.
다시 말해, 미러링 프로그램은 소프트웨어적으로 액티브 보드에서 데이터 저장기에 저장할 정보(데이터)를 자신의 보드내의 데이터 저장기에 저장토록 함과 동시에 버스 정합부를 통해 스탠바이 보드의 데이터 저장기에도 해당 정보(데이터)가 기록되도록 하기 위해서 수행되는 프로그램을 말한다.
그러나 상기와 같이 소프트웨어를 이용한 종래의 이중화된 프로세서 보드의 미러링 방법은, 처리도중 액티브 상태의 보드가 페일상태가 되어 절체 되면, 그 절체 동작중의 데이터가 손상되는 문제점이 있었다.
즉, 메인 메모리를 이용한 데이터 버퍼를 사용하여 처리 속도를 높이려하기 때문에 메인 메모리의 미러링을 위한 데이터 버퍼의 크기만큼 데이터를 손실하는 문제점을 발생한다.
또한, 소프트웨어적으로 미러링 동작을 수행하기 때문에 처리 속도가 느리고 미러링에 대한 프로세서의 오버헤드가 증가하는 단점도 있었다.
이에 본 발명은 상기와 같은 종래 이중화된 프로세서 보드에서 발생하는 제반 문제점을 해결하기 위해서 제안된 것으로서,
본 발명은 "런(RUN)"상태인 보드의 특정 영역에 데이터를 기록하는 경우 하드웨어적으로 "스탠바이"상태인 보드의 특정 영역에도 해당 데이터를 기록토록 함으로써 미러링을 위한 소프트웨어의 간섭을 제거하고, 데이터 처리 속도의 향상을 도모토록 한 이중화된 프로세서 보드간의 데이터 미러링 장치를 제공하는 데 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 의한 "이중화된 프로세서 보드간의 데이터 미러링 장치"는,
해당 보드의 제어신호와 어드레스 및 데이터를 발생하여 보드의 전체 동작을 제어하는 중앙처리장치와;
상기 해당 보드의 상태를 감시하고 그 보드상태 감시신호를 보드 이중화부 및 버스 정합부에 전달해주는 보드상태 감시부와;
상기 보드상태 감시부에서 전달되는 보드 상태 신호를 검색하여 보드 절체 여부를 결정하고, 액티브 동작시 상기 중앙처리장치의 제어에 따라 데이터 저장기에 정보를 저장함과 동시에 상기 버스 정합부에 해당 정보를 인터페이스시켜주고, 스탠바이 동작시 버스를 통해 전달되는 액티브 보드의 정보를 상기 데이터 저장기에 저장하는 보드 이중화부와;
상기 보드 이중화부에서 얻어지는 정보를 저장하는 상기 데이터 저장기와;
상기 액티브 동작시 상기 보드상태 감시부에서 얻어지는 보드의 상태 신호와 저장 정보를 접속된 버스를 통해 스탠바이 보드에 전달해주며, 상기 스탠바이 동작시 상기 접속된 버스를 통해 인터페이스되는 액티브 보드의 정보는 상기 보드 이중화부에 인터페이스 해주는 버스 정합부로 각각 제1 및 제2 프로세서 보드를 구성한다.
도 1은 종래 이중화된 프로세서 보드의 구성도이고,
도 2는 본 발명에 의한 이중화된 프로세서 보드간의 데이터 미러링장치 구성도이고,
도 3은 도 2의 보드 이중화부 일 실시예를 보인 구성도이고,
도 4는 도 3의 제어부 일 실시예를 보인 구성도이다.
<도면의 주요 부분에 대한 부호의 설명>
110, 210 ..... 중앙처리장치
120, 220 ..... 보드상태 감시부
130, 230 ..... 보드 이중화부
140, 240 ..... 데이터 저장기
150, 250 ..... 버스 정합부
131 ..... 제어부
132 ..... 어드레스 래치
133 ..... 데이터 버퍼
134 ..... 데이터 저장기 정합부
이하, 상기와 같은 기술적 사상에 따른 본 발명의 바람직한 실시 예를 첨부한 도면에 의거 상세히 설명하면 다음과 같다.
첨부한 도면 도2는 본 발명에 의한 이중화된 프로세서 보드간의 데이터 미러링장치의 블록 구성도이다.
이에 도시된 바와 같이, 이중화된 프로세서 보드중 제1프로세서 보드(100)는, 해당 보드의 제어신호와 어드레스 및 데이터를 발생하여 보드의 전체 동작을 제어하는 중앙처리장치(110)와; 상기 해당 보드의 상태를 감시하고 그 보드감시 상태신호를 보드 이중화부(130) 및 버스 정합부(150)에 전달해주는 보드상태 감시부(120)와; 상기 보드 상태 감시부(120)에서 전달되는 보드 상태신호를 검색하여 보드 절체 여부를 결정하고, 상기 중앙처리장치(110)의 제어에 따라 데이터 저장기(130)에 정보를 저장함과 동시에 상기 버스 정합부(145)에 해당 정보를 인터페이스시켜주고, 스탠바이 동작시 버스를 통해 전달되는 액티브 보드의 정보를 상기 데이터 저장기(140)에 저장하는 보드 이중화부(130)와; 상기 보드 이중화부(130)에서 얻어지는 정보를 저장하는 상기 데이터 저장기(140)와; 상기 액티브 동작시 상기 보드 이중화부(130)에서 얻어지는 보드 감시 상태 신호와 저장 정보를 접속된 버스를 통해 스탠바이 보드에 전달해주며, 상기 스탠바이 동작시 상기 접속된 버스를 통해 인터페이스되는 액티브 보드의 정보는 상기 보드 이중화부(130)에 인터페이스해주는 버스 정합부(150)와, 상기 중앙처리장치(110)의 동작 프로그램이 내장된 메모리(160)로 구성된다.
또한, 이중화된 프로세서 보드중 제2프로세서 보드(200)는, 상기 제1프로세서 보드(100)와 동일하게, 중앙처리장치(210), 보드상태 감시부(220)와, 보드 이중화부(230), 데이터 저장기(240), 버스 정합부(250), 메모리(260)로 구성된다.
이와 같이 구성된 본 발명에 의한 이중화된 프로세서 보드간의 데이터 미러링 장치는, 먼저 이중화된 프로세서 보드를 액티브 보드와 스탠바이 보드로 설정한다.
본 발명에서는 제1프로세서 보드(100)를 우선적으로 액티브 보드라고 전제하고, 데이터 미러링 장치를 설명한다.
즉, 제1프로세서 보드(100)내의 중앙처리장치(110)는 보드 운영에 관한 전반적인 제어를 수행하여 임의의 기능을 수행하게 된다.
이와 같이 액티브 보드가 임의의 기능을 수행하게 되면 보드상태 감시부(120)는 보드의 상태를 감시하게 되고, 그 보드 상태 감시신호를 보드 이중화부(130)에 전달해줌과 동시에 버스 정합부(150)를 통해 스탠바이 보드(200)에도 액티브 보드의 상태 신호가 전달되도록 한다.
그리고 보드 이중화부(130)는 보드 운영중 미러링을 위해 필요한 저장 정보가 발생하면 하드웨어적으로 데이터 저장기(140)에 그 정보를 저장함과 동시에 버스 정합부(150)를 통해 스탠바이 보드(200)에도 해당 저장 정보를 전달해준다.
그러면 스탠바이 보드(200)내의 버스 정합부(250)는 이를 전달받은 후 보드 이중화부(230)에 전달해주게 되고, 보드 이중화부(230)는 이를 데이터 저장기(240)에 바로 저장하여 액티브 보드와의 동일성을 유지한다.
한편, 액티브 보드(100)내의 보드 이중화부(130)는 보드 상태 감시 결과 복구가 불가능한 에러가 발생하여 액티브 보드로써 동작이 불가능한 경우에는 그 보드 실페신호를 중앙처리장치(110)에 전달해줌과 동시에 버스 정합부(150)를 통해스탠바이 보드(200)에 이를 알려준다.
그러면 스탠바이 보드(200)내의 보드 이중화부(230)는 이를 수신한 후 중앙처리장치(210)에 인터럽트를 발생하여 액티브 보드로써 동작하도록 한다.
이후 중앙처리장치(210)는 액티브 보드로써 역할을 수행하게 되며, 이때 미러링을 위한 이전 액티브 보드의 정보는 이미 데이터 저장기(240)에 저장되어 있으므로, 그 정보를 이용하여 즉시 이전 액티브 보드가 수행하던 작업을 대신하여 수행하게 된다.
이하, 이전 스탠바이 보드(200)가 액티브 보드로써, 기능을 수행하는 경우에는 기존 액티브 보드(100)의 동작과 동일하게 동작하여 하드웨어적으로 미러링을 수행하게 된다.
이하에서는 상기 보드 이중화부(130)의 동작을 좀 더 자세하게 설명한다.
여기서 보드 이중화부(130)는 스탠바이 보드(200)에도 존재하지만, 그 기능이 동일하므로 중복 설명을 회피하기 위해서 이하에서는 액티브 보드(100)내의 보드 이중화부(130)의 동작만을 설명한다.
첨부한 도면 도3은 상기 보드 이중화부(130)의 상세구성도이다.
이에 도시된 바와 같이, 상기 보드상태 감시부(120)에서 얻어지는 보드상태 신호를 분석하고 액티브 모드시에는 특정 영역에 데이터 저장 명령과 상대 보드에 그 저장 데이터를 인터페이스 하도록 제어하며, 스탠바이 모드시 상대보드의 상태신호가 실패 상태이면 스탠바이 모드에서 액티브 모드로 전환토록 상기 중앙처리장치(110)에 인터럽트를 발생해주는 제어부(131)와; 상기 제어부(131)의 제어에 따라중앙처리장치(110)에서 전달되는 어드레스 및 상대 보드에서 전달되는 어드레스를 래치하는 어드레스 래치(132)와; 상기 제어부(131)의 제어에 따라 상기 중앙처리장치(110)에서 얻어지는 데이터 및 상대 보드에서 전달되는 데이터를 일시 저장하는 데이터 버퍼(133)와; 상기 제어부(131)의 제어에 따라 데이터 저장기(140)에 저장할 정보가 발생하면 이를 상기 데이터 저장기(140)에 전달해줌과 동시에 버스 정합부(150)를 통해 상대 보드에도 전달해주고, 상기 버스 정합부(150)를 통해 전달되는 상대 보드의 정보는 상기 데이터 저장기(140)에 저장토록 전달해주는 데이터 저장기 정합부(134)로 구성된다.
또한, 상기 제어부(131)는, 상기 보드상태 감시부(120)에서 전달되는 보드 상태신호를 일시 저장하는 보드상태 레지스터(131a)와; 상기 보드상태 레지스터(131a)에서 일시 저장된 보드 상태신호를 분석하고 그 결과 상대 보드의 상태신호가 실패상태이면 상기 중앙처리장치(110)에 인터럽트를 발생하는 인터럽트 제어부(131b)와; 상기 중앙처리장치(110)와 어드레스 및 데이터 제어신호를 인터페이스하기 위한 중앙처리장치 인터페이스부(131c)와; 상기 중앙처리장치 인터페이스부(131c)에서 얻어지는 비교 어드레스를 일시 저장하는 비교 어드레스 레지스터(131d)와; 상기 중앙처리장치 인터페이스부(131c)에서 얻어지는 비교 어드레스중 비교하고자 하는 특정 어드레스를 제외한 어드레스를 마스킹하기 위한 비교 어드레스 마스크 레지스터(131e)와; 상기 비교 어드레스 마스크 레지스터(131e)에서 얻어지는 어드레스에 따라 상기 비교 어드레스 레지스터(131d)에서 얻어지는 어드레스중 해당 어드레스만을 추출하고 그 추출한 어드레스와 중앙처리장치(110) 어드레스 또는 버스 어드레스를 비교하여 그 결과치로 미러링 제어신호를 발생하는 어드레스 비교부(131f)와; 상기 어드레스 비교부(131f)에서 발생된 미러링 제어신호에 따라 상기 중앙처리장치(110) 및 버스 정합을 위한 제어신호 및 데이터 저장 제어신호를 발생하는 저장 제어신호 발생부(131g)로 구성된다.
이와 같이 구성된 보드 이중화부(130)의 동작은 다음과 같다.
우선, 보드상태 감시부(120)는 액티브 보드인 자신의 보드의 상태를 감시하고, 그 보드감시 상태신호를 상기 제어부(131)에 전달해줌과 동시에 버스 정합부(150)에 전달해주어, 스탠바이 보드(200)에도 액티브 보드의 상태 신호가 전달되도록 한다.
그러면 제어부(131)는 상기 보드상태 감시부(120)에서 얻어지는 보드 상태신호를 검색하여 정상적이면, 중앙처리장치(100)의 제어에 따라 현재의 기능이 유지되도록 한다.
그리고 기능 수행중 미러링이 필요한 정보를 데이터 저장기(140)에 저장할 경우가 발생하면, 저장할 정보와 어드레스를 어드레스 래치(132) 및 데이터 버퍼(133)에 일시 저장한 후, 데이터 저장기 정합부(134)를 컨트롤하여 발생된 정보를 데이터 저장기(140)에 저장하도록 한다.
동시에 제어부(131)는 상기 데이터 저장기(140)에 저장하는 정보가 스탠바이 보드에도 전달되도록 버스 정합부(150)를 통해 이를 출력시켜주게 되며, 이에 따라 스탠바이 보드(200)도 버스 정합부(250)를 통해 전달되는 미러링 정보를 내부의 데이터 저장기(240)에 저장하게 된다.
다음으로, 스탠바이 상태로 있는 보드가 버스 정합부를 통해 상대 액티브 보드의 상태신호를 전달받은 후, 그 상대 보드의 상태신호가 "FAIL"인 경우, 활성화되어 동작하는 과정을 설명하면 다음과 같다.
이를 설명하기 위해서 이번에는 상기 액티브 보드(100)가 이전에는 스탠바이 상태로 있었다고 가정을 한다.
먼저, 버스 정합부(150)를 통해 전달되는 상대보드의 상태 신호가 "FAIL"(복구 불가능한 에러가 발생된 경우)인 경우, 제어부(131)는 보드 상태 레지스터(131a)를 통해 상대 보드의 보드 상태신호를 일시 저장한다.
그리고 인터럽트 제어부(131b)에서 이를 분석하여 상대보드의 상태신호가 "FAIL"신호이면, 상기 중앙처리장치(110)에 인터럽트를 발생해준다.
그러면 중앙처리장치(110)는 동작 프로그램을 기동시켜 액티브 상태로 전환을 하게된다.
액티브 상태에서 어드레스 비교부(131f)는 어드레스 래치(132)에서 래치된 어드레스와 이미 설정된 어드레스(비교 어드레스 레지스터(131d) 또는 비교 어드레스 마스크 레지스터(131e)에 의해 설정된 어드레스를 뜻함)를 비교하여, 미러링 영역이면 저장 제어신호 발생부(131g)에 미러링 제어신호를 발생한다.
그러면 저장 제어신호 발생부(131g)는 그 미러링 제어신호에 따라 데이터 저장기(140)를 컨트롤하여 미러링 정보를 저장토록 하고, 동시에 버스 제어신호를 발생하여 버스 정합부(150)에 전달해줌으로써, 스탠바이 상태인 상대 보드에도 상기 데이터 저장기(140)에 저장되는 정보 데이터가 저장되도록 한다.
여기서 제어부(131)는 어드레스 비교에 필요한 어드레스를 상기 액티브 되는 중앙처리장치(110)가 지정할 수 있도록 중앙처리장치 인터페이스부(131c)를 구비하게 되며,또한 비교 어드레스 마스크 레지스터(131e)는 상기 비교 어드레스 레지스터(131d)에서 출력된 어드레스중 어느 비트를 이용하여 어드레스를 비교할 것인지를 결정해주게 된다.
즉, 상기 비교 어드레스 마스크 레지스터(131e)는, 상기 비교 어드레스 레지스터(131d)에서 출력되는 어드레스중 비교하고자 하는 어드레스 비트를 제외한 나머지 어드레스 비트를 마스킹하는 역할을 하게 된다.
또한, 보드 상태 레지스터(131a)는 현재 보드의 상태에 따라 상기 어드레스 비교부(131f)에서 버스의 어드레스를 비교할 것인지, 아니면 중앙처리장치(110)에서 출력되는 어드레스를 비교할 것인지를 판단할 수 있는 "R/S"신호를 발생하여 상기 어드레스 비교부(131f)에 전달해주게 된다.
이상에서 상술한 바와 같이 본 발명은, "런(RUN)"상태인 보드의 특정 영역에 데이터를 기록하는 경우 하드웨어적으로 "스탠바이"상태인 보드의 특정 영역에도 해당 데이터를 기록할 수 있어 미러링을 위한 소프트웨어의 간섭을 제거할 수 있는 이점이 있다.
또한, 하드웨어적으로 미러링을 처리하기 때문에 데이터 처리 속도의 향상을 도모할 수 있고, 동시에 신뢰성이 우수한 이중화된 프로세서 보드간의 데이터 미러링 장치를 제공할 수 있는 효과가 있다.

Claims (3)

  1. (1회 정정)
    보드의 전체 동작을 제어하는 중앙처리장치, 해당 보드의 상태를 감시하는 보드상태 감시부, 보드 절체 여부를 결정하고, 액티브 동작시 중앙처리장치의 제어에 따라 데이터 저장기에 정보를 저장함과 아울러 동시에 버스 정합부에 해당 정보를 인터페이스시켜주고, 스탠바이 동작시 버스를 통해 전달되는 액티브 보드의 정보를 데이터 저장기에 저장하는 보드 이중화부, 버스 정합부로 각각 구성된 제1 및 제2 프로세서 보드를 구비한 통신 시스템의 이중화 프로세서 보드에 있어서,
    상기 보드 이중화부는,
    상기 보드상태 감시부에서 얻어지는 보드상태 신호를 분석하고 액티브 모드시에는 특정 영역에 데이터 저장 명령과 상대 보드에 그 저장 데이터를 인터페이스 하도록 제어하며, 스탠바이 모드시 상대보드의 상태신호가 실패 상태이면 스탠바이 모드에서 액티브 모드로 전환토록 상기 중앙처리장치에 인터럽트를 발생해주는 제어부와;
    상기 제어부의 제어에 따라 중앙처리장치에서 전달되는 어드레스 및 상대 보드에서 전달되는 어드레스를 래치하는 어드레스 래치와;
    상기 제어부의 제어에 따라 상기 중앙처리장치에서 얻어지는 데이터 및 상대 보드에서 전달되는 데이터를 일시 저장하는 데이터 버퍼와;
    상기 제어부의 제어에 따라 데이터 저장기에 저장할 정보가 발생하면 이를상기 데이터 저장기에 전달해줌과 동시에 버스 정합부를 통해 상대 보드에도 전달해주고, 상기 버스 정합부를 통해 전달되는 상대 보드의 정보는 상기 데이터 저장기에 저장토록 전달해주는 데이터 저장기 정합부로 구성된 것을 특징으로 하는 이중화된 프로세서 보드간의 데이터 미러링장치.
  2. (삭제)
  3. (1회 정정) 제1항에 있어서, 상기 제어부는,
    상기 보드상태 감시부에서 전달되는 보드 상태신호를 일시 저장하는 보드상태 레지스터와;
    상기 보드상태 레지스터에서 일시 저장된 보드 상태신호를 분석하고 그 결과 상대 보드의 상태신호가 실패상태이면 상기 중앙처리장치에 인터럽트를 발생하는 인터럽트 제어부와;
    상기 중앙처리장치와 어드레스 및 데이터 제어신호를 인터페이스하기 위한 중앙처리장치 인터페이스부와;
    상기 중앙처리장치 인터페이스부에서 얻어지는 비교 어드레스를 일시 저장하는 비교 어드레스 레지스터와;
    상기 중앙처리장치 인터페이스부에서 얻어지는 비교 어드레스중 비교하고자하는 특정 어드레스를 제외한 어드레스를 마스킹하기 위한 비교 어드레스 마스크 레지스터와;
    상기 비교 어드레스 마스크 레지스터에서 얻어지는 어드레스에 따라 상기 비교 어드레스 레지스터에서 얻어지는 어드레스중 해당 어드레스만을 추출하고 그 추출한 어드레스와 중앙처리장치 어드레스 또는 버스 어드레스를 비교하여 그 결과치로 미러링 제어신호를 발생하는 어드레스 비교부와;
    상기 어드레스 비교부에서 발생된 미러링 제어신호에 따라 상기 중앙처리장치 및 버스 정합을 위한 제어신호 및 데이터 저장 제어신호를 발생하는 저장 제어신호 발생부로 구성된 것을 특징으로 하는 이중화된 프로세서 보드간의 데이터 미러링장치.
KR1019980049579A 1998-11-18 1998-11-18 이중화된프로세서보드간의데이터미러링장치 KR100297252B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980049579A KR100297252B1 (ko) 1998-11-18 1998-11-18 이중화된프로세서보드간의데이터미러링장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980049579A KR100297252B1 (ko) 1998-11-18 1998-11-18 이중화된프로세서보드간의데이터미러링장치

Publications (2)

Publication Number Publication Date
KR20000032942A KR20000032942A (ko) 2000-06-15
KR100297252B1 true KR100297252B1 (ko) 2001-08-07

Family

ID=19558879

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980049579A KR100297252B1 (ko) 1998-11-18 1998-11-18 이중화된프로세서보드간의데이터미러링장치

Country Status (1)

Country Link
KR (1) KR100297252B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101499890B1 (ko) * 2013-05-15 2015-03-06 주식회사 코스콤 Low Latency 프레임워크 시스템
KR101940311B1 (ko) 2014-02-12 2019-01-18 한국전자통신연구원 네트워크 운영 모드 기반 프로세스 제어 방법 및 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970066869A (ko) * 1996-03-19 1997-10-13 김광호 분산제어시스템내 메인제어보드의 하드웨어 이중화 구현장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970066869A (ko) * 1996-03-19 1997-10-13 김광호 분산제어시스템내 메인제어보드의 하드웨어 이중화 구현장치

Also Published As

Publication number Publication date
KR20000032942A (ko) 2000-06-15

Similar Documents

Publication Publication Date Title
US5499342A (en) System for dynamically switching logical sessions between terminal device and a processor which stops its operation to another working processor under control of communication control processor
US20050229022A1 (en) Data mirror cluster system, method and computer program for synchronizing data in data mirror cluster system
US6032265A (en) Fault-tolerant computer system
US20020194532A1 (en) Communication control device and control method
KR100258079B1 (ko) 밀결합 결함 허용 시스템에서 메모리 버스 확장에 의한 동시 쓰기 이중화 장치
JPS59106056A (ja) フエイルセイフ式デ−タ処理システム
KR100297252B1 (ko) 이중화된프로세서보드간의데이터미러링장치
JPS62187901A (ja) 2重化コントロ−ラの制御方法
KR100228306B1 (ko) 핫-스탠바이 이중화 장치 및 그의 구현 방법
KR970004888B1 (ko) 전전자 교환기의 이중화된 에스 시 에스 아이 어뎁터 동시 제어방법
KR100236937B1 (ko) 캐쉬 메모리를 구비한 이중화된 시스템에서의 이중화 제어방법
KR19990031948A (ko) 비동기 전송 모드 근거리 통신망 시스템의 고속 이중화 방법
KR950022612A (ko) 이중화 장치의 이중화 보드상에서의 에러 감지 장치 및 처리 방법
KR20020048502A (ko) 이중 스위치 보드 및 이중화 방법
JPH06119087A (ja) 電源オフ方式
JP2879480B2 (ja) 冗長計算機システムの同期外れ時の切替方式
KR100382830B1 (ko) 이중화 보드에서의 고장 제어 장치 및 방법
JP3051043B2 (ja) データ処理装置
KR100247008B1 (ko) 이중화 모듈간 스위칭제어회로
KR100229426B1 (ko) 프로세서간 통신 노드보드의 이중화제어장치
JP2001236241A (ja) メモリ二重化制御方式
JP2617621B2 (ja) 低速/高速インタフェース回路
KR20000042962A (ko) 이중화 중앙처리장치의 데이터 처리 장치 및 그방법
KR19980055995A (ko) 프로세서간 통신 데이터의 손실을 방지할 수 있는 이중화구조를 갖는 통신시스템
JPS58139259A (ja) 記憶制御方式

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee