KR100277311B1 - 화상 표시 장치 및 화상 표시 방법 - Google Patents

화상 표시 장치 및 화상 표시 방법 Download PDF

Info

Publication number
KR100277311B1
KR100277311B1 KR1019980041798A KR19980041798A KR100277311B1 KR 100277311 B1 KR100277311 B1 KR 100277311B1 KR 1019980041798 A KR1019980041798 A KR 1019980041798A KR 19980041798 A KR19980041798 A KR 19980041798A KR 100277311 B1 KR100277311 B1 KR 100277311B1
Authority
KR
South Korea
Prior art keywords
pixel
memory
display
level
image
Prior art date
Application number
KR1019980041798A
Other languages
English (en)
Other versions
KR19990036889A (ko
Inventor
히데타카 미즈마키
Original Assignee
마찌다 가쯔히꼬
샤프 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 마찌다 가쯔히꼬, 샤프 가부시키가이샤 filed Critical 마찌다 가쯔히꼬
Publication of KR19990036889A publication Critical patent/KR19990036889A/ko
Application granted granted Critical
Publication of KR100277311B1 publication Critical patent/KR100277311B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0266Reduction of sub-frame artefacts
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • G09G2320/103Detection of image changes, e.g. determination of an index representative of the image change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal

Abstract

본 발명의 화상 표시 장치는 표시 스크린에서의 각 화소의 표시 레벨을 저장하기 위한 메모리; 및, 상기 메모리내에 저장된 화소의 표시 레벨을 다음 표시용 화소의 표시 레벨과 비교하여 그 비교 결과에 따라 메모리내에 저장된 화소의 표시 레벨을 업데이트하거나 또는 업데이트하지 않는 제어부;를 포함한다.

Description

화상 표시 장치 및 화상 표시 방법
본 발명은 스크린상에 화상을 표시하는 화상 표시 장치 및 화상 표시 방법에 관한 것이다.
CRT(음극선관:cathode ray tube)는 컴퓨터용 표시 장치로서 수년간 사용되어 왔다. CRT는 가격이 저렴하기 때문에 여전히 널리 사용되고 있다. 그러나, CRT는 장착을 위해 큰 면적이 요구되며 화상 왜곡을 갖기 쉽다. 게다가, 전력 소모를 감소시키기 어렵다. 이와 대조적으로, LCD(액정 표시 장치)는 장착에 큰 면적을 필요로 하지 않으며, 화상 왜곡도 잘 나타나지 않는다. 또한, LCD의 전력 소모는 상대적으로 감소시키기 용이하다. 따라서, LCD가 장차 CRT를 대체할 것이라 예상된다.
LCD 장치를 구동시키기 위해, LCD 화상 신호는 컴퓨터로부터 직접 LCD 장치로 입력될 수 있거나, 또는 컴퓨터로부터 출력된 CRT 화상 신호가 LCD 화상 신호로 변환되어 LCD장치에 입력될 수 있다.
도 5는 CRT 화상 신호를 LCD 화상 신호로 변환하는 종래의 장치를 나타낸다. 상기 장치는 CRT 화상 신호 "a"를 증폭하고, 증폭된 신호 "b"를 출력하는 화상 증폭기(10), 화상 신호 "b"에 대한 A/D 변환을 수행하여 화상 데이타 "c"를 출력하는 A/D 변환기(11), 및 화상 데이타 "c"의 적어도 한 프레임(한 스크린에 대응하는)을 저장하는데 충분한 용량을 갖는 메모리(12)를 포함한다. 상기 장치는 메모리(12)의 기입 및 판독 동작을 제어하는 메모리 제어기(13) 및 상기 메모리(12)로부터 출력된 화상 데이타 "d"를 LCD 화상 신호 "e"로 변환하고 LCD 화상 신호 "e"를 출력하는 LCD 제어기(14)를 더 포함한다.
화상 증폭기(10)는 아날로그 CRT 화상 신호 "a"의 파형의 형상을 결정짓고, A/D 변환기(11)로 결과적인 화상 신호 "b"를 출력한다. A/D 변환기(11)는 화상 신호 "b"를 디지탈 화상 신호 "c"로 변환하여 신호가 LCD 장치에 의해 용이하게 처리될 수 있도록 하며, 메모리(12)로 화상 데이타 "c"를 출력한다. 메모리 제어기(13)는 경로(도시 안됨)를 통해 CRT 화상 신호 "a"를 수신한다. 메모리 제어기(13)는 그 내부에 제공된 PLL(위상 고정 루프) 회로를 사용하여, 화상 신호 "a"의 동기화 신호와 동기화된 기입 제어 신호 "f"를 발생시키고 메모리(12)로 상기 기입 제어 신호 "f"를 출력한다. 메모리 제어기(13)는 클럭 신호(메모리 제어기(13)내에 제공된 기준 클럭 회로에 의해 발생된)와 동기화된 판독 제어 신호 "g"를 또한 발생시키고, 상기 판독 제어 신호 "g"를 메모리(12)로 출력한다. 메모리(12)는 상기 기입 제어 신호 "f"와 동기화되어 연속적으로 화상 데이타 "c"를 A/D 변환기(11)로부터 수신하여 저장하며, 상기 판독 제어 신호 "g"와 동기화하여 연속적으로 화상 데이타 "d"를 LCD 제어기(14)로 출력한다. LCD 제어기(14)는 화상 데이타 "d"를 LCD 장치를 구동하기에 더욱 적합한 화상 신호 "e"로 변환하고, 상기 화상 신호 "e"를 LCD 장치로 출력한다.
상술한 바와 같이, 메모리 제어기(13)는 제어 기입 신호 "f"를 화상 신호 "a"의 동기화 신호와 동기화하여 발생시키고, 메모리 제어기(13)내에서 발생된 클럭 신호와 동기화하여 판독 제어 신호 "g"를 발생시킨다. 따라서, 기입 제어 신호 "f"와 판독 제어 신호 "g"는 서로 동기화되어 있지 않으며, 화상 데이타 "c"의 기입 동작과 화상 데이타 "d"의 판독 동작은 서로 동기화되어 있지 않다. 이는 CRT 화상 신호 "a"의 동기화 타이밍이 CRT의 해상도에 따라 변화하기 때문이며, 이로 인해 화상 데이타 "c"(화상 신호 "a"의 A/D 변환을 통해 얻어진)의 동기화 타이밍은 LCD 화상 데이타 "d"의 동기화 타이밍과 맞지 않는다. 따라서, 메모리(12)는 버퍼로서 기능하며, 메모리 제어기(13)는 메모리(12)와 함께 제공될 것이 요구된다. CRT 화상 신호 "a"의 동기화 타이밍이 LCD 화상 신호 "e"의 동기화 타이밍과 맞으면, 메모리(12)와 메모리 제어기(13)는 선택적이 된다(optional).
그러나, 잡음이 도 5에 도시된 장치내의 화상 증폭기(10)로 입력된 화상 신호 "a"내로 포함되면, 잡음은 A/D 변환기(11)와 LCD 제어기(14)에 의해 또한 변환된다. 이러한 경우, LCD 화상 신호 "e"는 잡음을 포함하게 되어, LCD 장치의 표시를 방해한다.
도 6을 참조하면, 프레임(21, 22, ...., 26)이 연속적으로 표시되며, 한 스크린 위치에서 소정 화소(27)가 프레임(21 내지 26)을 통해 50개의 계조 레벨값을 유지하도록 된 경우를 고려하고 있다. 잡음이 화상 신호 "a"에 포함되면, 화소(27)용 계조 레벨은 프레임(21 내지 26)에 대해 50에서 49, 50, 50, 51 및 50으로 각각 변화할 수 있다. 따라서, 화소(27)의 계조 레벨을 나타내는 이진 화소 데이타(A/D 변환기(11)로부터 디지탈화된 화상 데이타 "c"에 포함된)는 110010에서 110001, 110010, 110010, 110011 및 110010으로 변화할 수 있다.
디지탈화된 화상 데이타 "c"에 포함된 화소 데이타에서 변화의 정도는 CRT 화상 신호 "a"에 포함된 잡음의 레벨에 따르며, 미미할 수 있다. 사실, 전체 화상 데이타가 각 프레임후에 업데이트되는 표시 방법에서, 그러한 변화는 자주 시각으로 인지할 수 없다. 그러나, 한 화상이 복수의 프레임을 사용하여 표시되는 표시 방법의 경우에는, 화소 데이타의 변화가 복수의 프레임으로 배분될 수 있다. 다시 말하면, 아날로그 화상 신호 "a"에 의해 나타난 계조 레벨의 수가 화상 데이타 "e"의 단일 프레임에 의해 나타날 수 없게 되어, 화상 데이타 "e"의 복수의 프레임이 계조 레벨의 수를 나타내도록 사용될 때, 화소 데이타에서 변화는 복수의 프레임 만큼 배분될 수 있다.
예를 들면, 도 7을 참조하면, 아날로그 화상 신호 "a'에 의해 나타날 수 있는 한 화소의 계조 레벨의 수는 4인 반면, 디지탈화된 화소 데이타에 의해 나타날 수 있는 계조 레벨의 수는 2이다. 이러한 경우에, 3개의 프레임이 화소용 계조 레벨을 나타내도록 사용된다. 아날로그 화상 신호 "a"에 의해 나타낸 화소의 계조 레벨이 0일 때, 계조 레벨은 3개의 프레임을 통해 0으로 설정된다. 아날로그 화상 신호 "a"에 의해 나타난 화소의 계조 레벨이 1일 때, 계조 레벨은 3개의 프레임중 하나에 대해 1로 설정되고 다른 두 프레임에 대해 0으로 설정된다.
도 8A에 도시된 타이밍도를 참조하면, 아날로그 화상 신호 "a"에 의해 나타난 화소의 계조 레벨이 0일 때, 화소의 계조 레벨은 화상 데이타 "e"에 포함된 화소 데이타에 의한 3개의 프레임 세트 모두에 대해 0으로 설정된다. 아날로그 화상 신호 "a"에 의해 나타난 화소의 계조 레벨이 1일 때, 화소의 계조 레벨은 3개의 프레임 중 제1 프레임에 대해 1로, 다음의 두 프레임에 대해 0으로 설정된다.
도 8B는 화상 신호 "a"에 의해 나타낸 화소의 계조 레벨이 도시된 프레임을 통해 1로 되었으나, 계조 레벨이 화상 신호 "a"에 포함된 잡음으로 인해 0 또는 2로 변화하는 경우를, 도 8A와 유사한 타이밍도로 도시하고 있다. 이러한 경우에, 도 8B에 도시된 바와 같이, 3개의 프레임의 제1 세트는 계조 레벨 1을 적절하게 나타내고, 제2의 3개의 프레임은 계조 레벨 0을 나타내며, 제3의 3개의 프레임은 계조 레벨 2를 나타낸다. 따라서, 화소의 계조 레벨은 변동된다.
특히, 표시 장치가 정지 화상이 자주 표시되는 컴퓨터에서 사용될 때, 화상 신호 "a"에 포함된 잡음은 표시 스크린상에 인지가능한 플리커를 유발한다.
화상 신호에 포함된 잡음의 이러한 영향은 완전히 제거하기는 어렵지만, 적어도 어느 정도 제거되어야 한다. 일본국 특개소 제63-156487호는 CRT 화상 신호의 레벨에 있어서의 변화를 검출하는 방법을 개시하고 있다. 그러나, 이러한 방법은 화상 신호 레벨에서의 상기 검출된 변화에 따른 상술한 문제를 적극적으로 개선하고 있지 않다.
도 1은 본 발명의 실시예에 따른 화상 표시 장치를 나타내는 블록도.
도 2는 도 1에 도시된 장치에 사용된 신호를 나타내는 타이밍도.
도 3은 도 1에 도시된 장치에 사용되는 메모리 제어기를 도시한 블록도.
도 4는 도 3에 도시된 메모리 제어기에 사용된 신호를 나타내는 타이밍도.
도 5는 CRT 화상 신호를 LCD 화상 신호로 변환하는 종래의 장치를 나타내는 블록도.
도 6은 표시 스크린상에 표시된 복수의 프레임을 나타내는 개략도.
도 7은 3개의 프레임을 사용한 4개의 계조 레벨이 어떻게 나타내는지 도시한 차트.
도 8A는 화상 표시 장치내에 사용된 신호를 나타내는 타이밍도.
도 8B는 신호가 잡음에 의해 영향을 받을 때 화상 표시 장치에 사용된 신호를 나타내는 타이밍도.
본 발명의 한 측면에 따르면, 화상 표시 장치는 표시 스크린의 각 화소의 표시 레벨을 저장하는 메모리; 다음 표시용 화소의 표시 레벨을 메모리내에 저장된 화소의 표시 레벨과 비교하고, 비교 결과에 따라 메모리에 저장된 화소의 표시 레베을 업데이트하거나 또는 업데이트하지 않는 제어부;를 포함한다.
본 발명의 한 실시예에서, 상기 제어부는 메모리에 저장된 화소의 표시 레벨과 다음 표시용 화소의 표시 레벨 사이의 차이가 소정 임계값 이상이면, 메모리내에 저장된 화소의 표시 레벨을 업데이트시킨다.
본 발명의 한 실시예에서, 각 화소의 표시 레벨은 비트 스트링으로 표시된다. 제어부는 메모리내에 저장된 화소의 표시 레벨을 나타내는 제1 비트 스트링과 다음 표시용 화소의 표시 레벨을 나타내는 제2 비트 스트링을 비교하고, 상기 제1 비트 스트링의 소정수의 상위 비트가 상기 제2 비트 스트링의 소정수의 상위비트와 다르다면, 메모리에 저장된 화소의 표시 레벨을 업데이트시킨다.
본 발명의 다른 측면에 따르면, 화상 표시 방법은 표시 스크린내의 각 화소의 표시 레벨을 저장하는 단계; 메모리내에 저장된 화소의 표시 레벨을 다음 표시용 화소의 표시 레벨과 비교하는 단계; 및, 비교 결과에 따라 메모리에 저장된 화소의 표시 레벨을 업데이트하거나 또는 업데이트하지 않는 단계;를 포함한다.
본 발명의 한 실시예에서, 업데이트하는 단계는 메모리에 저장된 화소의 표시 레벨과 다음 표시용 화소의 표시 레벨간의 차이가 소정 임계값 이상이면 메모리내에 저장된 화소의 표시 레벨을 업데이트시키는 단계를 포함한다.
본 발명의 다른 측면에 따르면, 화상 표시 장치는 아날로그 화상 신호를 디지탈 화상 데이타로 변환하는 변환부; 변환부에 의해 변환된 후에 화상 데이타의 적어도 한 프레임을 임시 저장하고, 화상 데이타를 출력하기 위한 메모리; 및, 상기 변환부에 의해 변환된 후에, 메모리에 저장된 화상 데이타의 한 프레임에 의해 나타난 화소의 표시 레벨을 화상 데이타의 다음의 하나의 프레임에 의해 나타난 동일한 화소의 표시 레벨과 비교하고, 비교 결과에 따라 메모리내에 저장된 화소의 표시 레벨을 업데이트하거나 또는 업데이트 하지 않는 제어부;를 포함한다.
본 발명의 한 실시예에서, 메모리내에 저장된 화상 데이타에 의해 나타난 화소의 표시 레벨과 화상 데이타의 다음 프레임에 의해 나타난 화소의 표시 레벨간의 차이가 소정 임계값 이상이면, 제어부는 메모리내에 저장된 화소의 표시 레벨을 업데이트시킨다.
본 발명의 한 실시예에서, 각 화소의 표시 레벨은 비트 스트링으로 나타난다. 제어부는 메모리내에 저장된 화소의 표시 레벨을 나타내는 제1 비트 스트링과 다음 표시용 화소의 표시 레벨을 나타내는 제2 비트 스트링을 비교하고 상기 제1 비트 스트링의 소정수의 상위 비트가 상기 제2 비트 스트링의 소정수의 상위 비트와 다르면, 메모리내에 저장된 화소의 표시 레벨을 업데이트시킨다.
상술한 바와 같이, 본 발명의 화상 표시 장치에서, 메모리내에 저장된 화소의 표시 레벨과 다음 표시용의 동일한 화소의 표시 레벨간의 차이가 상당할 때에만 메모리내에 저장된 화소의 표시 레벨을 업데이트시킨다. 차이가 미미할 때는, 메모리내의 화소의 표시 레벨은 업데이트되지 않는다. 따라서, 다음 표시용 화소의 표시 레벨이 잡음에 의해서만 약간 변화할 때, 메모리내에 저장된 화소의 표시 레벨은 업데이트되지 않으며, 그로 인해 표시 스크린 상의 화소의 표시 레벨이 상기 잡음으로 인해 변동되는 것을 방지할 수 있다. 본 발명의 화상 표시 방법도 동일한 효과를 제공한다.
따라서, 본 발명은 (1) 잡음으로 인한 표시 스크린상의 플리커를 방지하기 위해, 화상 신호에 포함된 잡음의 영향을 억제할 수 있는 화상 표시 장치를 제공하며, (2) 잡음으로 인한 표시 스크린상의 플리커를 방지하도록 화상 신호내에 포함된 잡음의 영향을 억제할 수 있는 화상 표시 방법을 제공하는 잇점을 제공할 수 있다.
본 발명의 다른 잇점은 첨부 도면을 참조하면서 이하의 상세한 설명을 통해 당업자에게 명확하게 이해될 것이다.
도 1은 본 발명의 실시예에 따른 화상 표시 장치를 도시한다. 상기 장치는 CRT 화상 신호 A를 증폭하고 증폭된 화상 신호 B를 출력하는 화상 증폭기(1), 화상 신호 B에 대해 A/D 변환을 수행하고 화상 데이타 C를 출력하는 A/D 변환기(2), 화상 데이타 C의 적어도 하나의 프레임(한 스크린에 대응하는)을 저장하기 위해 충분한 용량을 각각 구비한 제1 메모리(3) 및 제2 메모리(4)를 포함한다. 상기 장치는 제1 및 제2 메모리(3 및 4)의 판독 및 기입 동작을 제어하기 위한 메모리 제어기(5) 및 제2 메모리(4)로부터 출력된 화상 데이타(E)를 LCD 화상 신호 F로 변환하고 LCD 화상 신호 F를 출력하기 위한 LCD 제어기(6)를 더 포함한다.
화상 증폭기(1)는 아날로그 CRT 화상 신호 A의 파형의 형상을 결정하고, A/D 변환기(2)로 결과적인 화상 신호 B를 출력한다. A/D 변환기(2)는 화상 신호 B를 디지탈 화상 데이타 C로 변환하여, 신호가 LCD 장치에 의해 용이하게 처리될 수 있도록 한다. 화상 데이타 C는 제1 메모리(3)에 임시 저장되고, 제2 메모리(4)로 전달되며, 제2 메모리(4)로부터 출력된다. 메모리 제어기(5)는 CRT 화상 신호 A를 경로(도시 안됨)를 거쳐 수신한다. 메모리 제어기(5)는 그 안에 제공된 PLL 회로를 사용하여 화상 신호 A의 동기화 신호와 동기화된 기입 제어 신호 G를 발생시키고, 제1 메모리(3)로 기입 제어 신호 G를 출력한다. 메모리 제어기(5)는 또한 클럭 신호(메모리 제어기(5)에 제공된 기준 클럭 회로에서 발생된)와 모두 동기화된 판독 제어 신호(H 및 J)와 기입 제어 신호(I)를 발생시키고 제1 및 제2 메모리(3 및 4)로 각각 판독 제어 신호(H 및 J)를 출력하고, 기입 제어 신호(I)를 제2 메모리(4)로 출력한다. 제1 메모리(3)는 상기 판독 제어 신호 G와 동기화하여 화상 데이타 C를 A/D 변환기(2)로부터 연속적으로 수신하고 저장하며, 상기 판독 제어 신호 H와 동기화하여 제2 메모리(4)로 화상 데이타 D를 연속적으로 출력한다. 제2 메모리(4)는 기입 제어 신호 I와 동기화하여 화상 데이타 D를 연속적으로 수신하고, 판독 제어 신호 J와 동기화하여 LCD 제어기(6)로 화상 데이타 E를 연속적으로 출력한다. LCD 제어기(6)는 화상 데이타 E를 LCD 장치를 구동하는데 더욱 적합한 화상 신호 F로 변환하고 화상 신호 F를 LCD 장치로 출력한다.
따라서, 화상 데이타 E의 한 프레임이 제2 메모리(4)로부터 출력되는 동안, 화상 데이타 D의 다음 프레임은 제1 메모리(3)로부터 출력되며, 화상 데이타 C의 제3 프레임(화상 데이타 D의 프레임에 이어지는)은 제1 메모리(3)로 입력된다. 따라서, 화상 데이타의 적어도 두 프레임은 항상 제1 및 제2 메모리(3 및 4)에 각각 저장된다.
상술한 바와 같이, 기입 제어 신호 G는 화상 신호 A의 동기화 신호와 동기화되는 반면, 판독 제어 신호(H 및 J)와 기입 제어 신호 I는 클럭 신호와 동기화된다. 따라서, 판독 제어 신호(H 및 J)와 기입 제어 신호 I는 서로 동기화되지만, 기입 제어 신호 G는 판독 제어 신호(H 및 J) 및 기입 제어 신호 I와 동기화되지 않는다. 이는 CRT 화상 신호 A의 동기화 타이밍이 CRT의 해상도에 따라 변화하여, 화상 신호 A의 A/D 변환을 통해 얻어진 화상 데이타 C의 동기화 타이밍이 LCD 화상 데이타 D의 동기화 타이밍과 매치될 수 없게 되기 때문이다. 따라서, 제1 메모리(3)가 버퍼로서 기능하며, 메모리 제어기(5)가 제1 메모리(3)를 따라 제공되는 것이 요구된다. CRT 화상 신호 A의 동기화 타이밍이 LCD 화상 신호 F의 동기화 타이밍과 매치되면, 제1 메모리(3)는 선택적이다.
도 2는 제1 및 제2 메모리(3 및 4)의 기입 및 판독 동작을 나타내는 타이밍도이다.
기입 제어 신호(G 및 I) 각각은 기입 리셋 신호(wr), 기입 클럭 신호(wc), 기입 데이타 인에이블 신호(wde), 기입 카운터 인에이블 신호(wce) 및 기입 메모리 어드레스를 포함한다. 메모리로 입력된 화상 데이타의 한 프레임은 화소 데이타 포인트 3-0, 3-1, 3-2....., 3-i, ...,, 3-n을 포함한다(앞의 수는 1부터 시작되는 프레임 번호를 나타내고, 뒤의 수는 0부터 시작되는 화소 데이타 포인트 번호를 나타낸다. 예를 들면, "3-1"은 제3 프레임에서 제2 화소 데이타 포인트를 나타낸다).
기입 리셋 신호가 로우로 된 후에, 기입 데이타 인에이블 신호와 기입 카운터 인에이블 신호는 화소 데이타의 메모리로의 입력이 시작될 때 로우로 되고, 기입 메모리 어드레스는 초기화된다. 기입 클럭 신호의 다음 상승시에, 기입 메모리 어드레스는 증분되고, 화소 데이타는 증분된 기입 메모리 어드레스내로 기입된다. 그 후에, 기입 클럭 신호의 각 상승시에, 기입 메모리 어드레스가 증분되며, 화소 데이타는 증분된 기입 메모리 어드레스 내로 기입된다.
기입 데이타 인에이블 신호가 하이레벨일 때, 기입 메모리 어드레스는 기입 클럭 신호의 상승시에 증분되지만, 화소 데이타는 기입되지 않는다. 도 2에 도시된 실시예에서, 화소 데이타(3-3)가 입력되면, 화소 데이타(3-3)는 기입 데이타 인에이블 신호가 하이 레벨에 있기 때문에 기입되지 않는다.
판독 제어 신호(H 및 J)는 도 2에 도시된 바와 같이, 각각 판독 리셋 신호(rr), 판독 클럭 신호(rc), 판독 데이타 인에이블 신호(rde), 판독 카운터 인에이블 신호(rce) 및 판독 메모리 어드레스를 포함한다.
판독 리셋 신호가 로우로 된 후에, 판독 데이타 인에이블 신호와 판독 카운터 인에이블 신호는 로우로 되며, 판독 메모리 어드레스는 초기화된다. 판독 클럭 신호의 다음 상승시에, 판독 메모리 어드레스는 증분되고, 화소 데이타는 증분된 판독 메모리 어드레스로부터 판독된다. 그 후에, 판독 클럭 신호의 각 상승시에, 판독 메모리 어드레스는 증분되며, 화소 데이타는 증분된 판독 메모리 어드레스로부터 판독된다.
도 3은 메모리 제어기(5)의 구성을 도시한다. 메모리 제어기(5)는 상위 비트 비교기(7), 타이밍 회로(8) 및 타이밍 제어기(9)를 포함한다. 타이밍 제어기(9)는 CRT 화상 신호 A를 수신하고 PLL 회로(도시 안됨)를 사용하여 화상 신호 A의 동기화 신호와 동기화된 기입 제어 신호 G를 발생시킨다. 타이밍 제어기(9)는 또한 판독 제어 신호(H 및 J)와 기준 클럭 회로(도시 안됨)에 의해 발생된 클럭 신호와 모두 동기화된 기입 제어 신호 K를 또한 발생시킨다. 기입 제어 신호 G와 판독 제어 신호 H는 직접 제1 메모리(3)로 출력되며, 판독 제어 신호 J는 제2 메모리(4)로 직접 출력된다. 기입 제어 신호 K는 타이밍 제어기(9)로 입력되며, 타이밍 제어기(9)는 제2 메모리(4)로 기입 제어 신호 I를 출력한다.
상위 비트 비교기(7)는 제1 메모리(3)로부터 화상 데이타 D와 제2 메모리(4)로부터 화상 데이타 E를 수신한다. 그리고, 연속적으로 화상 데이타 D에 포함된 각 화상 데이타 포인트를 화상 데이타 E에 포함된 각 화상 데이타 포인트와 연속적으로 비교한다. 따라서, 표시 스크린에서 각 화소에 대해, 화소의 계조 레벨을 나타내는 화상 데이타 D의 화소 데이타가 동일한 화소의 계조 레벨을 나타내는 화상 데이타 E의 화소 데이타와 비교된다. 상위 비트 비교기(7)는 화상 데이타 D의 화소 데이타에 의해 나타나는 계조 레벨과 화상 데이타 E의 화소 데이타에 의해 나타나는 계조 레벨간의 차이가 소정 임계값 이상인지 여부를 결정하는 것이다. 그리고 나서, 상위 비트 비교기(7)는 타이밍 제어기(9)로 비교 결과를 나타내는 비교 신호 L을 출력한다. 타이밍 제어기(9)는 비교 신호 L에 따라 기입 제어 신호 K를 제어하여, 제2 메모리(4)로 출력되는 기입 제어 신호 I를 얻도록 한다.
각 화소 데이타 포인트가 6 비트를 포함하는 경우, 예를 들어, 화상 데이타 D의 화소 데이타 포인트의 상위 4 비트가 화상 데이타 E의 화소 데이타 포인트의 상위 4 비트와 매치되면, 계조 레벨의 차이는 임계값 이하로 판단된다. 화상 데이타 D의 화소 데이타 포인트의 상위 4 비트가 화상 데이타 E의 화소 데이타 포인트의 상위 4 비트와 매치되지 않으면, 계조 레벨의 차이는 임계값 이상이다. 이러한 경우에, 화소 데이타 포인트에서 하위 2 비트는 임계값으로 사용된다. 다시 말하면, 계조 레벨 차이가 매우 작아서 화소 데이타의 하위 2 비트만이 매치되지 않는지 여부 또는 계조 레벨 차이가 너무 커서 화소 데이타의 상위 4 비트조차 매치되지 않는지 여부가 판단된다.
도 4는 메모리 제어기(5)의 동작을 나타내는 타이밍도이다. 제2 메모리(4)로 입력된 화상 데이타 D는 복수의 6 비트 화소 데이타 포인트(D50, D50, ...)를 포함한다. 제2 메모리(4)로부터 출력된 화상 데이타 E는 복수의 6 비트 화소 데이타 포인트(E50, E49, ....)를 포함한다. 본 실시예에서, 화소 데이타 포인트 D가 입력됨에 따라, 화소 데이타 포인트(E50, E49, E51, D60, D61, .....)가 제2 메모리(4)로 기입된다.
기입 제어 신호(I)내에 포함된 기입 클럭 신호(wc) 및 판독 제어 신호(J)내에 포함된 판독 클럭 신호(rc)와 각각 동기화하여, 상위 비트 비교기(7)는 제1 메모리(3)로부터 화소 데이타 D에 포함된 6 비트 화소 데이타 포인트와 제2 메모리(4)로부터 화소 데이타 E에 포함된 6 비트 화소 데이타 포인트내에 포함된 6 비트 화소 데이타 포인트를 연속적으로 수신하며, 화상 데이타 D의 각각의 6 비트 화소 데이타 포인트를 화상 데이타 E의 각각의 6 비트 화소 데이타 포인트와 비교한다. 따라서, 표시 스크린에서 각 화소에 대해, 화소의 계조 레벨을 나타내는 화상 데이타 D의 화소 데이타는 동일한 화소의 계조 레벨을 나타내는 화상 데이타 E의 화소 데이타와 비교되어, 그로 인해 화소 데이타의 상위 4 비트가 매치되는지 여부를 연속적으로 결정한다.
화소 데이타의 상위 4 비트가 매치되지 않을 때(예를 들면, 계조 레벨의 차이가 임계 전압 이상일 때), 상위 비트 비교기(7)는 비교 신호 L을 그러한 화소 데이타가 입력/출력인 시간 주기 동안 로우 레벨로 스위칭 한다. 비교 신호 L이 로우 레벨에 있는 동안, 타이밍 제어기(9)는 기입 데이타 인에이블 신호(wde)를 로우 레벨로 홀드하고 있으며(도 2 참조), 로우 레벨에서 기입 데이타 인에이블 신호(wde)를 포함하는 기입 제어 신호(I)를 제2 메모리(4)로 출력한다.
기입 제어 신호(I)의 기입 데이타 인에이블 신호(wde)가 로우 레벨에 있는 동안, 제2 메모리(4)는 화소 데이타를 기입하고 업데이트한다.
화소 데이타의 상위 4 비트가 매치될 때(예를 들면, 계조 레벨의 차이가 임계값보다 작을 때), 상위 비트 비교기(7)는 비교 신호 L을 상기 화소 데이타가 입력/출력되는 시간 주기 동안 하이 레벨로 스위칭한다. 비교 신호 L이 하이 레벨에 있는 동안, 타이밍 제어기(9)는 기입 데이타 인에이블 신호(wde)를 하이 레벨로 홀드하고, 제2 메모리(4)로 하이 레벨의 기입 데이타 인에이블 신호(wde)를 포함한 기입 제어 신호(I)를 출력한다.
기입 제어 신호(I)의 기입 데이타 인에이블 신호(wde)가 하이 레벨에 있는 동안, 제2 메모리(4)는 화소 데이타를 기입 또는 업데이트하지 않는다. 따라서, 제2 메모리(4)로 입력된 화소 데이타 대신에, 제2 메모리(4)로부터 출력된 화소 데이타가 제2 메모리(4)내에 저장되어 남아 있는다.
다시 말하면, 제2 메모리(4)로부터 출력된 한 프레임에 대한 각 화소의 화소 데이타는 다음 프레임에 대한 동일한 화소의 화소 데이타와 비교된다. 한 프레임 의 화소 데이타에 의해 나타난 계조 레벨과 다음 프레임의 화소 데이타에 의해 나타난 계조 레벨 간의 차이가 임계값 이하일 경우, 비교 신호 L은 하이 레벨로 홀드되고, 제2 메모리(4)내에 저장된 화소의 화소 데이타는 그러한 화소 데이타가 입력/출력되는 시간 주기 동안, 제2 메모리(4)로부터 출력된 화소의 화소 데이타가 제2 메모리(4)내에 저장되어 유지되도록 업데이트되지 않는다. 따라서, 차이가 미미하다면, 다음 프레임내의 화소의 화소 데이타는 업데이트되지 않고, 그로 인해 화소의 계조 레벨은 다음 프레임에서 변화하지 않게 된다.
따라서, 도 6을 다시 참조하면, 화소(27)의 계조 레벨을 나타내는 이진 화소 데이타가 110010에서 110001, 110010, 110010, 110011 및 110010으로 변화할 지라도, 제2 메모리(4)내에 저장된 화소(27)의 화소 데이타가 10010으로 홀드되어, 화소(27)의 계조 레벨이 변화하지 않도록 한다(이러한 화소 데이타 포인트는 하위 두 비트에서만 변화하기 때문임).
따라서, 화소(27)의 계조 레벨이 한 프레임에서 다음 프레임으로 화상 신호 A에서의 잡음으로 인해 약간씩 변화할 때, 제2 메모리(4)내에서 화소 데이타에 의해 나타나는 화소(27)의 계조 레벨은 동일한 레벨로 유지되고, 화소(27)의 계조 레벨은, 따라서, LCD 장치의 표시 스크린상의 동일한 레벨로 유지된다.
화소(27)의 계조 레벨이 현저하게 변화할 때(예를 들면, 화상의 움직임이나 변화가 있을 때), 제2 메모리(4)에 저장된 화소(27)의 화소 데이타는 업데이트된다. 따라서, 보통의 화상 표시 기능은 유지된다.
화소의 계조 레벨의 이러한 제어는 표시 스크린상의 플리커를 억제하며, 정지 영상이 자주 표시되는 컴퓨터용 표시 장치에 특히 유리하다.
본 발명은 계조 레벨의 제어로 한정되지 않으며, 휘도, 색도, 채도와 같은 화소 데이타의 다른 타입을 제어하는데 또한 사용될 수 있다.
상술한 바와 같이, CRT 화상 신호 A의 동기화 타이밍이 LCD 화상 신호 F의 동기화 타이밍과 매치될 때, 제1 메모리(3)는 생략될 수 있다. 이러한 경우에, 제2 메모리(4)내에 저장된 화소 데이타 E의 화소 데이타는 제2 메모리(4)내에 저장된 화소 데이타 D의 화소 데이타와 비교된다. 비교 결과에 따라, 제2 메모리(4)내의 화소 데이타가 업데이트되어야 하는지 여부가 결정된다.
상술한 바와 같이, 본 발명의 화상 표시 장치에서,메모리내에 저장된 화소의 표시 레벨은 다음 표시용의 동일한 화소의 표시 레벨과 메모리내에 저장된 화소의 표시 레벨 사이의 차이가 현저할 때에만 업데이트된다. 상기 차이가 미미할 때는, 메모리내의 화소의 표시 레벨은 업데이트되지 않는다. 따라서, 다음 표시용 화소의 표시 레벨이 잡음으로 인해 약간씩 변화할 때, 메모리내에 저장된 화소의 표시 레벨은 업데이트되지 않으며, 그로 인해 표시 스크린상의 화소의 표시 레벨이 상기 잡음으로 인해 변동되는 것을 방지한다. 본 발명의 화상 표시 방법은 또한 동일한 효과를 제공한다.
본 발명의 범위 및 정신을 벗어나지 않고 다양한 변형이 용이하게 이루어질 수 있음은 본 발명이 속한 기술 분야의 당업자에게 자명할 것이다. 따라서, 이하의 특허 청구의 범위는 상술한 설명에 한정되지 않고, 넓게 해석되어야 한다.

Claims (8)

  1. 표시 스크린의 각 화소의 표시 레벨을 저장하는 메모리; 및,
    상기 메모리내에 저장된 화소의 표시 레벨과 다음 표시용 화소의 표시 레벨을 비교하고, 그 비교 결과에 따라 메모리내에 저장된 화소의 표시 레벨을 업데이트시키거나 또는 업데이트 시키지 않는 제어부;
    를 포함하는 화상 표시 장치.
  2. 제1항에 있어서, 상기 제어부는 상기 메모리내에 저장된 화소의 표시 레벨과 다음 표시용의 화소의 표시 레벨간의 차이가 소정 임계값 이상일 때, 상기 메모리내에 저장된 화소의 표시 레벨을 업데이트시키는 화상 표시 장치.
  3. 제1항에 있어서, 각 화소의 표시 레벨은 비트 스트링에 의해 나타나고,
    상기 제어부는 상기 메모리내에 저장된 화소의 표시 레벨을 나타내는 제1 비트 스트링을 다음 표시용 화소의 표시 레벨을 나타내는 제2 비트 스트링과 비교하여, 상기 제1 비트 스트링의 소정 수의 상위 비트가 상기 제2 비트 스트링의 소정 수의 상위 비트와 상이하면, 상기 메모리내에 저장된 화소의 표시 레벨을 업데이트시키는 화상 표시 장치.
  4. 표시 스크린의 각 화소의 표시 레벨을 저장하는 단계;
    다음 표시용 화소의 표시 레벨과 메모리내에 저장된 화소의 표시 레벨을 비교하는 단계; 및,
    비교 결과에 따라 메모리내에 저장된 화소의 표시 레벨을 업데이트시키거나 또는 업데이트시키지 않는 단계;
    를 포함하는 화상 표시 방법.
  5. 제4항에 있어서, 상기 업데이트 단계는 메모리내에 저장된 화소의 표시 레벨과 다음 표시용 화소의 표시 레벨간의 차이가 소정 임계값 이상이면, 상기 메모리내에 저장된 화소의 표시 레벨을 업데이트시키는 단계를 포함하는 화상 표시 방법.
  6. 아날로그 화상 신호를 디지탈 화상 데이타로 변환하는 변환부;
    상기 변환부에 의해 변환된 후에 화상 데이타의 적어도 하나의 프레임을 임시 저장하고 상기 화상 데이타를 출력하기 위한 메모리; 및,
    상기 변환부에 의해 변환된 후에, 메모리내에 저장된 화상 데이타의 한 프레임에 의해 나타나는 화소의 표시 레벨과 화상 데이타의 다음 한 프레임에 의해 나타나는 동일한 화소의 표시 레벨을 비교하고, 비교 결과에 따라 메모리내에 저장된 화소의 표시 레벨을 업데이트하거나 또는 업데이트하지 않는 제어부;
    를 포함하는 화상 표시 장치.
  7. 제6항에 있어서, 상기 제어부는 상기 메모리내에 저장된 화상 데이타에 의해 나타난 화소의 표시 레벨과 화상 데이타의 다음 프레임에 의해 나타난 화소의 표시 레벨간의 차이가 소정 임계값 이상인 경우, 메모리내에 저장된 화소의 표시 레벨을 업데이트시키는 화상 표시 장치.
  8. 제6항에 있어서, 각 화소의 표시 레벨은 비트 스트링으로 나타나고,
    상기 제어부는 상기 메모리내에 저장된 화소의 표시 레벨을 나타내는 제1 비트 스트링과 다음 표시용 화소의 표시 레벨을 나타내는 제2 비트 스트링을 비교하여, 상기 제1 비트 스트링의 소정수의 상위 비트가 상기 제2 비트 스트링의 소정 수의 상위 비트와 상이한 경우, 상기 메모리내 저장된 화소의 표시 레벨을 업데이트시키는 화상 표시 장치.
KR1019980041798A 1997-10-08 1998-10-07 화상 표시 장치 및 화상 표시 방법 KR100277311B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP27621897A JP3611433B2 (ja) 1997-10-08 1997-10-08 画像表示装置及び画像表示方法
JP9-276218 1997-10-08

Publications (2)

Publication Number Publication Date
KR19990036889A KR19990036889A (ko) 1999-05-25
KR100277311B1 true KR100277311B1 (ko) 2001-01-15

Family

ID=17566341

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980041798A KR100277311B1 (ko) 1997-10-08 1998-10-07 화상 표시 장치 및 화상 표시 방법

Country Status (4)

Country Link
US (1) US6333727B2 (ko)
JP (1) JP3611433B2 (ko)
KR (1) KR100277311B1 (ko)
TW (1) TW385616B (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002532762A (ja) * 1998-12-14 2002-10-02 コピン・コーポレーシヨン 携帯型マイクロデイスプレーシステム
JP4907753B2 (ja) * 2000-01-17 2012-04-04 エーユー オプトロニクス コーポレイション 液晶表示装置
JP3535799B2 (ja) * 2000-03-30 2004-06-07 キヤノン株式会社 液晶表示装置およびその駆動方法
KR100640988B1 (ko) * 2000-10-28 2006-11-06 엘지.필립스 엘시디 주식회사 크로스토크를 없앤 엠아이엠 액정 표시소자 구동방법
KR100367013B1 (ko) * 2000-12-29 2003-01-09 엘지.필립스 엘시디 주식회사 액정표시장치의 구동회로
JP2002229525A (ja) * 2001-02-02 2002-08-16 Nec Corp 液晶表示装置の信号線駆動回路及び信号線駆動方法
US7106380B2 (en) * 2001-03-12 2006-09-12 Thomson Licensing Frame rate multiplier for liquid crystal display
KR100443977B1 (ko) * 2001-06-14 2004-08-09 삼성전자주식회사 디스플레이 장치
JP2003044017A (ja) * 2001-08-03 2003-02-14 Nec Corp 画像表示装置
KR100796485B1 (ko) * 2001-09-04 2008-01-21 엘지.필립스 엘시디 주식회사 액정표시장치의 구동방법 및 장치
KR100431000B1 (ko) * 2001-10-23 2004-05-12 삼성전자주식회사 영상블록화현상 보상장치 및 방법
KR100864492B1 (ko) * 2002-05-03 2008-10-20 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
JP2004212610A (ja) * 2002-12-27 2004-07-29 Sharp Corp 表示装置の駆動方法、表示装置の駆動装置、および、そのプログラム
US9111497B2 (en) 2011-08-03 2015-08-18 Citizen Finetech Miyota Co., Ltd Apparatus and associated methods for dynamic sequential display update
KR102636970B1 (ko) * 2021-09-03 2024-02-16 주식회사 에스디에이 노광이미지를 처리하는 이미지 처리장치

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63156487A (ja) 1986-12-20 1988-06-29 Fujitsu General Ltd テレビ受信機におけるノンインタレ−ス方法
US5270688A (en) * 1990-12-12 1993-12-14 Apple Computer, Inc. Apparatus for generating a cursor or other overlay which contrasts with the background on a computer output display
JPH0667620A (ja) * 1991-07-27 1994-03-11 Semiconductor Energy Lab Co Ltd 画像表示装置
DE69313925T2 (de) * 1992-05-19 1998-01-29 Canon Kk Verfahren und Einrichtung zur Steuerung einer Anzeige
US5739808A (en) * 1994-10-28 1998-04-14 Canon Kabushiki Kaisha Display control method and apparatus
US5704836A (en) * 1995-03-23 1998-01-06 Perception Systems, Inc. Motion-based command generation technology
US5790096A (en) * 1996-09-03 1998-08-04 Allus Technology Corporation Automated flat panel display control system for accomodating broad range of video types and formats
US6064359A (en) * 1997-07-09 2000-05-16 Seiko Epson Corporation Frame rate modulation for liquid crystal display (LCD)

Also Published As

Publication number Publication date
US20010043182A1 (en) 2001-11-22
TW385616B (en) 2000-03-21
KR19990036889A (ko) 1999-05-25
JPH11119735A (ja) 1999-04-30
US6333727B2 (en) 2001-12-25
JP3611433B2 (ja) 2005-01-19

Similar Documents

Publication Publication Date Title
KR100277311B1 (ko) 화상 표시 장치 및 화상 표시 방법
USRE42656E1 (en) Method and apparatus for scaling up and down a video image
US7696988B2 (en) Selective use of LCD overdrive for reducing motion artifacts in an LCD device
US5977946A (en) Multi-window apparatus
MY141565A (en) Color non-uniformity correction for lcos
US20050225525A1 (en) LCD overdrive with data compression for reducing memory bandwidth
JPH10276349A (ja) 画像信号補正装置
JP2002189458A (ja) 表示制御装置及び画像表示装置
KR101030546B1 (ko) 액정표시장치의 오버 드라이빙 회로 및 오버 드라이빙 방법
KR101263510B1 (ko) 감마 보정 가능한 액정 표시 장치
JP2006301667A (ja) マトリクスディスプレイの制御装置
JP5132081B2 (ja) 表示装置
JPH1039829A (ja) ディスプレイ装置の階調歪み補正回路
JP3867386B2 (ja) 映像表示装置
JP5057053B2 (ja) ガンマ切替装置および方法
JP3214517B2 (ja) ガンマ補正回路
JP2002372943A (ja) 画像表示装置の駆動回路、画像表示装置及び画像表示装置の駆動方法
KR0135598Y1 (ko) 화소 보정 장치의 보정 데이타 저장 장치
KR20040085494A (ko) 액정표시장치의 구동방법
JP3242297B2 (ja) 画像表示装置
JPH0916142A (ja) 表示装置
JPH06161409A (ja) ルックアップテーブルメモリ書換え方法およびルックアップテーブルメモリを持つディスプレイ装置
KR100256498B1 (ko) 피디피 텔레비전의 동적램 인터페이스 장치에 있어서 프레임버퍼 제어장치.
JP2000259114A (ja) 逆ガンマ補正回路兼動画偽輪郭補正回路及び映像表示素子の駆動回路
JP2567227B2 (ja) 画像表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120924

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20130924

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee