JPH0816128A - ディスプレイ装置 - Google Patents
ディスプレイ装置Info
- Publication number
- JPH0816128A JPH0816128A JP14437394A JP14437394A JPH0816128A JP H0816128 A JPH0816128 A JP H0816128A JP 14437394 A JP14437394 A JP 14437394A JP 14437394 A JP14437394 A JP 14437394A JP H0816128 A JPH0816128 A JP H0816128A
- Authority
- JP
- Japan
- Prior art keywords
- video data
- converter
- flat panel
- panel display
- frame
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
(57)【要約】
【目的】 A/D変換器のデジタル出力の不安定さによ
るフラットパネルディスプレイのちらつきを防止する。 【構成】 アナログのビデオ信号をデジタルに変換する
るA/D変換器1と、A/D変換器1からのビデオデー
タを記憶し、そのビデオデータを所定時間遅延のビデオ
データにするフレームメモリ2と、A/D変換器1から
のビデオデータとフレームメモリ2による遅延のビデオ
データとから平均のビデオデータを生成する加算器3
と、加算器3からのビデオデータに基づいて表示するフ
ラットパネルディスプレイ9とを備えた。
るフラットパネルディスプレイのちらつきを防止する。 【構成】 アナログのビデオ信号をデジタルに変換する
るA/D変換器1と、A/D変換器1からのビデオデー
タを記憶し、そのビデオデータを所定時間遅延のビデオ
データにするフレームメモリ2と、A/D変換器1から
のビデオデータとフレームメモリ2による遅延のビデオ
データとから平均のビデオデータを生成する加算器3
と、加算器3からのビデオデータに基づいて表示するフ
ラットパネルディスプレイ9とを備えた。
Description
【0001】
【産業上の利用分野】本発明は、ディスプレイ装置に係
わり、さらに詳しくは、CRTディスプレイ装置のCR
Tディスプレイに変えてフラットパネルディスプレイを
用いたフラットパネルディスプレイ装置に関するもので
ある。
わり、さらに詳しくは、CRTディスプレイ装置のCR
Tディスプレイに変えてフラットパネルディスプレイを
用いたフラットパネルディスプレイ装置に関するもので
ある。
【0002】
【従来の技術】この種のディスプレイ装置は、省スペー
スや省電力の点から制御回路の出力側を変更せずにCR
Tディスプレイをそのままフラットパネルディスプレイ
に置き換えたいとの要望に応じて出現したものである。
この装置に入力されるビデオ信号は、CRTディスプレ
イ用のアナログで、A/D変換器によってデジタルのビ
デオ信号に変換されフレームメモリに送出される。この
フレームメモリは、CRTの走査周波数とフラットパネ
ルディスプレイの走査周波数の差を吸収するためのもの
で、フレームメモリから読み出されたビデオデータは水
平偏向回路に送出されフラットパネルディスプレイに表
示される。
スや省電力の点から制御回路の出力側を変更せずにCR
Tディスプレイをそのままフラットパネルディスプレイ
に置き換えたいとの要望に応じて出現したものである。
この装置に入力されるビデオ信号は、CRTディスプレ
イ用のアナログで、A/D変換器によってデジタルのビ
デオ信号に変換されフレームメモリに送出される。この
フレームメモリは、CRTの走査周波数とフラットパネ
ルディスプレイの走査周波数の差を吸収するためのもの
で、フレームメモリから読み出されたビデオデータは水
平偏向回路に送出されフラットパネルディスプレイに表
示される。
【0003】
【発明が解決しようとする課題】しかしながら、前記の
ような従来のフラットパネルディスプレイ装置では、A
/D変換のスライスレベル付近のビデオ信号が入力され
ると、ビデオ信号のノイズによってA/D変換器の出力
デジタルが不安定になり、その出力デジタルの不安定さ
がそのままフラットパネルデスプレイに表示され、表示
がちらつくという問題があった。また特に、A/D変換
の分解能が小さい場合、あるいはフラットパネルデスプ
レイの階調表字数(表示色数)が少ないときには、1ビ
ットの重みが大きいため、アナログ信号のノイズが小さ
くても表示のちらつきが目立っていた。
ような従来のフラットパネルディスプレイ装置では、A
/D変換のスライスレベル付近のビデオ信号が入力され
ると、ビデオ信号のノイズによってA/D変換器の出力
デジタルが不安定になり、その出力デジタルの不安定さ
がそのままフラットパネルデスプレイに表示され、表示
がちらつくという問題があった。また特に、A/D変換
の分解能が小さい場合、あるいはフラットパネルデスプ
レイの階調表字数(表示色数)が少ないときには、1ビ
ットの重みが大きいため、アナログ信号のノイズが小さ
くても表示のちらつきが目立っていた。
【0004】
【課題を解決するための手段】本発明に係るディスプレ
イ装置は、アナログのビデオ信号をデジタルに変換する
A/D変換器と、A/D変換器からのビデオデータを記
憶すると共に、そのビデオデータに対し所定時間遅延の
ビデオデータにする記憶手段と、A/D変換器からの前
記ビデオデータおよび前記記憶手段による遅延のビデオ
データから平均のビデオデータを生成するビデオデータ
生成手段と、そのビデオデータ生成手段からのビデオデ
ータに基づいて表示するフラットパネルディスプレイと
を備えたものである。
イ装置は、アナログのビデオ信号をデジタルに変換する
A/D変換器と、A/D変換器からのビデオデータを記
憶すると共に、そのビデオデータに対し所定時間遅延の
ビデオデータにする記憶手段と、A/D変換器からの前
記ビデオデータおよび前記記憶手段による遅延のビデオ
データから平均のビデオデータを生成するビデオデータ
生成手段と、そのビデオデータ生成手段からのビデオデ
ータに基づいて表示するフラットパネルディスプレイと
を備えたものである。
【0005】
【作用】本発明においては、アナログのビデオ信号が入
力されると、A/D変換器がデジタルに変換して記憶手
段に送出する。記憶手段は、そのデジタルに変換された
ビデオデータに対し所定時間遅延したビデオデータにし
てビデオデータ生成手段に送出する。ビデオデータ生成
手段はA/D変換器からのビデオデータと記憶手段によ
る遅延のビデオデータとから平均のビデオデータを生成
し、フラットパネルディスプレイはビデオデータ生成手
段によって生成されたビデオデータに基づいて表示す
る。
力されると、A/D変換器がデジタルに変換して記憶手
段に送出する。記憶手段は、そのデジタルに変換された
ビデオデータに対し所定時間遅延したビデオデータにし
てビデオデータ生成手段に送出する。ビデオデータ生成
手段はA/D変換器からのビデオデータと記憶手段によ
る遅延のビデオデータとから平均のビデオデータを生成
し、フラットパネルディスプレイはビデオデータ生成手
段によって生成されたビデオデータに基づいて表示す
る。
【0006】
【実施例】図1は本発明の一実施例の構成を示すブロッ
ク図、図2はその実施例の動作を説明するためのタイミ
ングチャート、図3は従来装置と本実施例のフラットパ
ネルディスプレイ装置とを比較して示す輝度データの変
化図である。
ク図、図2はその実施例の動作を説明するためのタイミ
ングチャート、図3は従来装置と本実施例のフラットパ
ネルディスプレイ装置とを比較して示す輝度データの変
化図である。
【0007】図において、1はアナログのビデオ信号を
デジタル(ビデオデータ)に変換するA/D変換器、2
は1フレーム分のメモリ容量を持つ第1フレームメモリ
で、本発明の記憶手段に相当し、データバスaを介して
入力されるA/D変換器1からのビデオデータを1フレ
ーム毎に記憶すると共に、記憶したビデオデータに対し
1フレーム分遅延(時間)したビデオデータを送出す
る。例えばA/D変換器1からのビデオデータをD
(x,y,F+1)とした場合、1フレーム前のビデオ
データD(x,y,F)にする。なお、このD(x,
y,F)は、表示画面上の座標(x,y)のFフレーム
のビデオデータを表す。
デジタル(ビデオデータ)に変換するA/D変換器、2
は1フレーム分のメモリ容量を持つ第1フレームメモリ
で、本発明の記憶手段に相当し、データバスaを介して
入力されるA/D変換器1からのビデオデータを1フレ
ーム毎に記憶すると共に、記憶したビデオデータに対し
1フレーム分遅延(時間)したビデオデータを送出す
る。例えばA/D変換器1からのビデオデータをD
(x,y,F+1)とした場合、1フレーム前のビデオ
データD(x,y,F)にする。なお、このD(x,
y,F)は、表示画面上の座標(x,y)のFフレーム
のビデオデータを表す。
【0008】3は本発明のビデオデータ生成手段に相当
する加算器で、A/D変換器1からのビデオデータD
(x,y,F+1)とデータバスbを介して入力される
1フレーム分遅延のビデオデータD(x,y,F)とを
加算すると共に、その加算結果の最下位ビットを切り捨
てる。この切り捨てにより、平均のビデオデータ{D
(x,y,F)+D(x,y,F+1)}1/2が生成
される。4は第2フレームメモリで、データバスcを介
して入力されたその平均のビデオデータをフラットパネ
ルディスプレイの走査周波数に基づいて読み出し、水平
偏向回路7にデータバスdを介して送出してフラットパ
ネルディスプレイ9に表示させる。
する加算器で、A/D変換器1からのビデオデータD
(x,y,F+1)とデータバスbを介して入力される
1フレーム分遅延のビデオデータD(x,y,F)とを
加算すると共に、その加算結果の最下位ビットを切り捨
てる。この切り捨てにより、平均のビデオデータ{D
(x,y,F)+D(x,y,F+1)}1/2が生成
される。4は第2フレームメモリで、データバスcを介
して入力されたその平均のビデオデータをフラットパネ
ルディスプレイの走査周波数に基づいて読み出し、水平
偏向回路7にデータバスdを介して送出してフラットパ
ネルディスプレイ9に表示させる。
【0009】5はPLL(位相同期回路)で、水平同期
信号の入力に基づいてドットクロックを再生し、信号線
eを介してA/D変換器1およびタイミングコントロー
ラ6に送出する。そのタイミングコントローラ6は、水
平および垂直同期信号の入力に基づいて第1および第2
フレームメモリ2,4にリード/ライトのタイミング信
号およびフラットパネルディスプレイ9の表示タイミン
グ信号を生成する。リード/ライトのタイミング信号は
制御信号ラインg,hを介して伝送され、表示タイミン
グ信号は制御信号ラインiを介して水平および垂直偏向
回路に伝送される。また、タイミングコントローラ6
は、PLL5の分周数を決める信号を信号線fを介して
送出する。
信号の入力に基づいてドットクロックを再生し、信号線
eを介してA/D変換器1およびタイミングコントロー
ラ6に送出する。そのタイミングコントローラ6は、水
平および垂直同期信号の入力に基づいて第1および第2
フレームメモリ2,4にリード/ライトのタイミング信
号およびフラットパネルディスプレイ9の表示タイミン
グ信号を生成する。リード/ライトのタイミング信号は
制御信号ラインg,hを介して伝送され、表示タイミン
グ信号は制御信号ラインiを介して水平および垂直偏向
回路に伝送される。また、タイミングコントローラ6
は、PLL5の分周数を決める信号を信号線fを介して
送出する。
【0010】前記のように構成されたフラットパネルデ
ィスプレイ装置の動作を図2のタイミングチャートに基
づいて説明する。CRTディスプレイ用のアナログビデ
オ信号が入力されると、A/D変換器1は,デジタルの
ビデオデータに変換して第1フレームメモリ2および加
算器3にデータバスaを介して送出する。第1フレーム
メモリ2は、入力されたビデオデータがD(x,y,F
+1)の場合には(図2(a)参照)、1フレーム分遅
延してビデオデータD(x,y,F)を生成し(図2
(b)参照)、加算器3にデータバスbを介して送出す
る。加算器3は、A/D変換器1からのビデオデータD
(x,y,F+1)とデータバスbを介して入力される
1フレーム分遅延のビデオデータD(x,y,F)とを
加算すると共に、その加算結果の最下位ビットを切り捨
てることによるビデオデータの平均{D(x,y,F)
+D(x,y,F+1)}1/2を生成し(図2(c)
参照)、第2フレームメモリ4にデータバスcを通して
送出する。第2フレームメモリ4は、その平均のビデオ
データをフラットパネルディスプレイ9の走査周波数に
基づいて読み出し、水平偏向回路7にデータバスdを介
して送出しフラットパネルディスプレイ9に表示させ
る。
ィスプレイ装置の動作を図2のタイミングチャートに基
づいて説明する。CRTディスプレイ用のアナログビデ
オ信号が入力されると、A/D変換器1は,デジタルの
ビデオデータに変換して第1フレームメモリ2および加
算器3にデータバスaを介して送出する。第1フレーム
メモリ2は、入力されたビデオデータがD(x,y,F
+1)の場合には(図2(a)参照)、1フレーム分遅
延してビデオデータD(x,y,F)を生成し(図2
(b)参照)、加算器3にデータバスbを介して送出す
る。加算器3は、A/D変換器1からのビデオデータD
(x,y,F+1)とデータバスbを介して入力される
1フレーム分遅延のビデオデータD(x,y,F)とを
加算すると共に、その加算結果の最下位ビットを切り捨
てることによるビデオデータの平均{D(x,y,F)
+D(x,y,F+1)}1/2を生成し(図2(c)
参照)、第2フレームメモリ4にデータバスcを通して
送出する。第2フレームメモリ4は、その平均のビデオ
データをフラットパネルディスプレイ9の走査周波数に
基づいて読み出し、水平偏向回路7にデータバスdを介
して送出しフラットパネルディスプレイ9に表示させ
る。
【0011】このフラットパネルディスプレイ9に表示
される文字や図形は、図3に示すように従来(点線)と
比べ輝度データの変動がかなり抑えられるので、殆どち
らつくことなく、しかも鮮明に写しだされる。
される文字や図形は、図3に示すように従来(点線)と
比べ輝度データの変動がかなり抑えられるので、殆どち
らつくことなく、しかも鮮明に写しだされる。
【0012】
【発明の効果】以上のように本発明によれば、記憶手段
がデジタルに変換されたビデオデータに対し所定時間遅
延したビデオデータにし、ビデオデータ生成手段はA/
D変換器からのビデオデータと記憶手段による遅延のビ
デオデータとから平均のビデオデータを生成してフラッ
トパネルディスプレイに送出するようにしたので、A/
D変換器の出力デジタルの不安定さによる表示のちらつ
きがなくなるという効果が得られている。
がデジタルに変換されたビデオデータに対し所定時間遅
延したビデオデータにし、ビデオデータ生成手段はA/
D変換器からのビデオデータと記憶手段による遅延のビ
デオデータとから平均のビデオデータを生成してフラッ
トパネルディスプレイに送出するようにしたので、A/
D変換器の出力デジタルの不安定さによる表示のちらつ
きがなくなるという効果が得られている。
【図1】本発明の一実施例の構成を示すブロック図であ
る。
る。
【図2】本実施例の動作を説明するためのタイミングチ
ャートである。
ャートである。
【図3】従来装置と本実施例のフラットパネルディスプ
レイ装置とを比較して示す輝度データの変化図である。
レイ装置とを比較して示す輝度データの変化図である。
1 A/D変換器 2 第1フレームメモリ 3 加算器 4 第2フレームメモリ 9 フラットパネルディスプレイ
Claims (2)
- 【請求項1】 アナログのビデオ信号をデジタルに変換
するA/D変換器と、 該A/D変換器からのビデオデータを記憶すると共に、
そのビデオデータに対し所定時間遅延のビデオデータに
する記憶手段と、 前記A/D変換器からの前記ビデオデータおよび前記記
憶手段による遅延のビデオデータから平均のビデオデー
タを生成するビデオデータ生成手段と、 該ビデオデータ生成手段からのビデオデータに基づいて
表示するフラットパネルディスプレイとを備えたことを
特徴とするディスプレイ装置。 - 【請求項2】 前記記憶手段は、A/D変換器からのビ
デオデータを1フレーム分遅延するフレームメモリから
なり、前記ビデオデータ生成手段は、前記A/D変換器
からのビデオデータと1フレーム分遅延のビデオデータ
とから平均のビデオデータを生成する加算器からなるこ
とを特徴とする請求項1記載のディスプレイ装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14437394A JPH0816128A (ja) | 1994-06-27 | 1994-06-27 | ディスプレイ装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14437394A JPH0816128A (ja) | 1994-06-27 | 1994-06-27 | ディスプレイ装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0816128A true JPH0816128A (ja) | 1996-01-19 |
Family
ID=15360619
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14437394A Pending JPH0816128A (ja) | 1994-06-27 | 1994-06-27 | ディスプレイ装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0816128A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0858066A1 (fr) * | 1997-02-03 | 1998-08-12 | Koninklijke Philips Electronics N.V. | Procédé et dispositif de conversion de debit d'images numériques |
WO1999049449A1 (fr) * | 1998-03-23 | 1999-09-30 | Hitachi, Ltd. | Afficheur a cristaux liquides, et systeme et procede d'affichage d'images |
JP2001331140A (ja) * | 2000-05-23 | 2001-11-30 | Mitsubishi Electric Corp | 節電表示装置 |
CN100401357C (zh) * | 2002-09-04 | 2008-07-09 | 皇家飞利浦电子股份有限公司 | 电致发光显示器件及其寻址方法 |
-
1994
- 1994-06-27 JP JP14437394A patent/JPH0816128A/ja active Pending
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0858066A1 (fr) * | 1997-02-03 | 1998-08-12 | Koninklijke Philips Electronics N.V. | Procédé et dispositif de conversion de debit d'images numériques |
US6094227A (en) * | 1997-02-03 | 2000-07-25 | U.S. Philips Corporation | Digital image rate converting method and device |
WO1999049449A1 (fr) * | 1998-03-23 | 1999-09-30 | Hitachi, Ltd. | Afficheur a cristaux liquides, et systeme et procede d'affichage d'images |
JP2001331140A (ja) * | 2000-05-23 | 2001-11-30 | Mitsubishi Electric Corp | 節電表示装置 |
JP4641085B2 (ja) * | 2000-05-23 | 2011-03-02 | 三菱電機株式会社 | 節電表示装置 |
CN100401357C (zh) * | 2002-09-04 | 2008-07-09 | 皇家飞利浦电子股份有限公司 | 电致发光显示器件及其寻址方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100853210B1 (ko) | 색 특성 보상 기능과 응답 속도 보상 기능을 갖는 액정표시 장치 | |
USRE42656E1 (en) | Method and apparatus for scaling up and down a video image | |
JP2585957B2 (ja) | ビデオデータ変換処理装置とビデオデータ変換装置を有する情報処理装置 | |
US6310651B1 (en) | Data processing method and device for use in display apparatus | |
US5585864A (en) | Apparatus for effecting high speed transfer of video data into a video memory using direct memory access | |
US5880741A (en) | Method and apparatus for transferring video data using mask data | |
KR100277311B1 (ko) | 화상 표시 장치 및 화상 표시 방법 | |
JPH0816128A (ja) | ディスプレイ装置 | |
JP4556982B2 (ja) | 映像信号処理装置および映像信号処理方法 | |
JPH08248925A (ja) | 電子機器 | |
JP3070333B2 (ja) | 画像表示装置 | |
JP2776090B2 (ja) | 画像表示装置 | |
JP3344173B2 (ja) | マルチパネル表示装置 | |
JP2004023522A (ja) | コントラスト補正回路 | |
JP3867386B2 (ja) | 映像表示装置 | |
JPH114406A (ja) | 画像処理装置、画像メモリの読み出し方法及びコンピュータ読み取り可能な記録媒体 | |
JPH09247575A (ja) | 走査線変換装置 | |
JP3338173B2 (ja) | 映像信号処理装置 | |
JPH0527701A (ja) | 映像信号補正回路 | |
JPH08190083A (ja) | 液晶表示装置及びその駆動方法 | |
JP3440814B2 (ja) | 映像信号処理装置 | |
JP2762989B2 (ja) | 画像信号処理装置、画像信号処理システム及び表示システム | |
JP2908870B2 (ja) | 画像記憶装置 | |
JPS62229286A (ja) | 画像表示制御装置 | |
JP3894173B2 (ja) | 映像データ転送を行うコンピュータシステム |