JPS62229286A - 画像表示制御装置 - Google Patents

画像表示制御装置

Info

Publication number
JPS62229286A
JPS62229286A JP61073030A JP7303086A JPS62229286A JP S62229286 A JPS62229286 A JP S62229286A JP 61073030 A JP61073030 A JP 61073030A JP 7303086 A JP7303086 A JP 7303086A JP S62229286 A JPS62229286 A JP S62229286A
Authority
JP
Japan
Prior art keywords
image display
circuit
control device
frequency
horizontal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61073030A
Other languages
English (en)
Inventor
岳彦 内山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Alps Alpine Co Ltd
Original Assignee
Alps Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alps Electric Co Ltd filed Critical Alps Electric Co Ltd
Priority to JP61073030A priority Critical patent/JPS62229286A/ja
Publication of JPS62229286A publication Critical patent/JPS62229286A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Synchronizing For Television (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、画像表示制御装置に関し、特に解像度の異な
る多画面をCRTに表示させるための画像表示制御装置
に関する。
〔従来の技術〕
従来、CR7画面の解像度を変えるためには、CRTが
一定の水平同期周波数および垂直同期周波数に同期して
画像を表示するようになっていたので、2系統以上のド
ツトクローツク回路を設けて対応する必要がある。
ところで、画像表示制御装置は、ドツトクロックの周波
数が高くなるにつれてフレームバッファ、ルックアップ
テーブル、デジタル−アナログコンバータ等に使用する
デバイスが高速であることが要求され、ドツトクロック
の周期が35nsを越すとエミッタ結合ロジック(EC
L)を使用することが必要となる。例えば、水平同期周
波数が31.4KHzのときに画面表示時間21.7μ
sに対応する表示領域に640本の水平解像度をもたせ
ようとすると、ドツトクロックの周波数が29.5M 
I−1z  (33,9μs)となり、ECLを使うこ
とが必要になる。
〔発明が解決しようとする問題点] 上述した従来の画像表示制御装置では、多画面を切り替
えて表示可能とするためには高価なECLを使用しなけ
ればならず、画像表示制御装置の価格が高価にならざる
をえないという問題点がある。
ところで、近年、入力される水平同期周波数および垂直
同期周波数に自動的に追従して画像を表示する入力周波
数自動追従型のテレビジョン受像機が提供されるように
なってきた。
本発明の目的は、上述の点に鑑み、共通のドツトクロッ
クを用い解像度の異なる多画面を入力周波数追従型のテ
レビジョン受像機上に切り替えて表示させることのでき
る画像表示制御装置を提供することにある。
〔問題点を解決するための手段〕
本発明の画像表示制御装置は、ドツトクロックに応じて
フレームバッファから読み出した画素情報をビデオ信号
に変換し水平同期信号および垂直同期信号に同期してC
RTに表示させる画像表示制御装置において、上記CR
Tを含む入力周波数自動追従型のテレビジョン受像機と
、このテレビジシン受像機の画面解像度を指定する指定
手段と、この指定手段による指定に応じてイニシャライ
ズされ水平同期周波数および垂直同期周波数を切り換え
るCRTコントローラとを備える。
〔作用〕
本発明の画像表示制御装置では、CRTコントローラの
パラメータを変更することにより水平同期周波数および
垂直同期周波数が切り替えられ、切り替えられた水平同
期周波数および垂直同期周波数に入力周波数自動追従型
のテレビジョン受像機が自動的に追従して解像度の異な
る多画面を表示する。
〔実施例〕
次に、本発明について図面を参照しながら説明する。
第1図は、本発明の一実施例に係る画像表示制御装置を
示すブロック図である0本実施例の画像表示制御装置は
、CRTコントローラ(CRTC)1と、フレームバッ
ファ2と、メモリコントロールロジック回路3と、ドツ
トクロック回路4と、パラレル−シリアル変換回路(P
−3変換回路)5と、ルックアップテーブル(LUT)
6と、デジタル−アナログコンバータ(DAC)7と、
ビデオ出力回路8と、同期合成回路9と、同期出力回路
10とから構成されている。
CRTC1は、システムバス11に接続されているとと
もに、コントロールバス12、アドレスバス13、デー
タバス14および同期バス15を介してメモリコントロ
ールロジック回路3、フレームバッファ2、P−3変換
回路5および同期合成回路9にそれぞれ接続されている
。このCRTCIは、システムバス11を介して中央処
理装置(図示せず)から供給されるコマンドに応じてイ
ニシャライズされ、同期合成回路9に与える水平同期信
号および垂直同期信号合成のためのパラメータを変化さ
せるようになっている。
フレームバッファ2は、各プレーンを1ビツトに対応付
けるカラーコード形式で表示画素情報を格納する複数ブ
レーン構成のメモリである。このフレームバッファ2に
は、メモリコントロールロジック回路3からの制御信号
に基づいてアドレスバス13を介して供給されるアドレ
ス情報によって指定されるアドレスにデータバッファ1
4を介して供給される画素情報が書き込まれる。また、
フレームバッファ2からは、メモリコントロールロジッ
ク回路3からの制御信号に基づいてアドレスバス13を
介して供給されるアドレス情報によって1指定されるア
ドレスの画素情報がデータバッファ14に読み出される
メモリコントロールロジック回路3は、CRTコントロ
ーラ1からコントロールバス12を介して供給される制
御信号に基づきドツトクロ・ツク回路4から出力される
ドツトクロックに応じてフレームバッファ3の画素情報
の書込みおよび続出しを制御する回路である。
ドア)クロック回路4は、■画素表示時間を周期とする
ドツトクロックを発生する回路である。
パラレル−シリアル変換回路5は、フレームバッファ2
から読み出された画素情報をパラレル信号からシリアル
信号に変換する回路である。このパラレル−シリアル変
換回路5は、最大の解像度に対応できるようなビット幅
を有する。
ルックアップテーブル6は、フレームバッファ2から読
み出された画素情報をアドレス情報として色諧調データ
を出力する書替え可能なメモリである。
デジタル−アナログコンバータ7は、ルックアップテー
ブル6から出力されたビデオ信号をデジタル信号からア
ナログ信号に変換する回路である。
ビデオ出力回路8は、デジタル−アナログコンバータ7
から出力されたアナログビデオ信号を人力周波数自動追
従型のテレビジョン受像機(図示せず)に出力する回路
である。
同期合成回路9は、CRTC1のイニシャライズ時にC
RTC1に与えられたパラメータに応じてCRT表示の
ための水平同期信号および垂直同期信号を合成する回路
である。
同期出力回路10は、水平同期信号および垂直同期信号
を人力周波数自動追従型のテレビジョン受像機に出力す
る回路である。
第2図を参照すると、画面解像度が異なるモードAとモ
ードBとを切り換えるためのモード設定処理は、CRT
Cイニシャライズステップ21と、モード設定コマンド
受信ステップ22と、モート判定ステップ23と、CR
TCイニシャライズ(モードA)ステップ24と、CR
TCイニシャライズ(モードB)ステップ25とからな
る。
次に、このように構成された本実施例の画像表示制御装
置の動作について説明する。なお、以下の動作の説明で
は、NAPLPS等で使用される水平解像度が512本
、垂直解像度が420本の第1画面とASCTl等で使
用される水平解像度が640本、垂直解像度が350本
の第2画面とを切り換える場合を例にとって説明する。
まず、本発明の原理について節単に説明すると、第3図
に示すように、同一表示画面幅において第1画面表示時
間と第2画面表示時間との時間差を作り出すことができ
る。この時間差を利用して1つの基本ドツトクロックで
水平解像度512本×垂直解像度420本の第1画面と
水平解像度640本×垂直解像度350本の第2画面と
を切り変えて表示させることができる。
第1画面を表示するには、第4図に示すように水平解像
度が512本であるので、水平走査時間Aを31.8.
c+ s、同期幅Bを3.0μs、バンクポーチCを4
.4μs、画面表示時間りを21.7μsとする。
このとき、総うスク数Eは525本、同期幅Fは7木、
バンクポーチGは58本、表示ラスタ数Hは420本と
なる。
次に、第2画面を表示するには、水平解像度が640本
であるので、水平走査時間Aを38.6μs、同期幅B
を3.0μs2バンクポーチを5.4μs、画面表示時
間りを27.l11sとする。このとき、1フレームの
時間を変えないようにすると、総うスク数Eは435本
、同期幅Fは7本、バンクポーチGは48木、表示ラス
タ数Hは350本となる。
なお、共通のドツトクロックとして23.6MH2を使
用し、垂直同期周波数はフリッカがでないように60H
zノンインクレースとした。
まず、画像表示制御装置が立上げられると、ステップ2
1でCRTCIがイニシャライズされ、デフォルトのモ
ードAが設定される。このモードAでは、水平走査時間
Aが31.8μs、総うスク数Eが525本に対応する
水平同期周波数および垂直同期周波数が得られるように
CRTC1のパラメータが設定される。この結果、水平
解像度512木×垂直解像度420本の第1画面が人力
周波数自動追従型テレビジョン受像機に表示される。
次に、ステップ22でモード設定コマンドが受信される
と、ステップ23でどのモードであるか判定され、モー
ドAの設定コマンドである場合にはステップ24でモー
ドAが得られるようにCRTC1がイニシャライズされ
る。また、モードBの設定コマンドであれば、ステップ
25で水平走査時間Aが38.6μs、走査ラスタ数E
が435本に対応する水平同期周波数および垂直同期周
波数が得られるようにCRTCIのパラメータが設定さ
れる。この結果、水平解像度640本×垂直解像度35
0本の第2i’!i面が入力周波数自動追従型テレビジ
ョン受像機に表示される。
そして、CRTCIのイニシャライズ後はステップ22
に戻り、モード設定コマンドの受信を待機する状態とな
る。
このように、本実施例の画像表示!II御装置によれば
、1フレームの時間を凍らさなければフリッカを生じる
こともなく、用途に応じて水平および垂直の解像度を変
えることができる。
〔発明の効果〕
以上説明したように、本発明によれば、CRTコントロ
ーラをイニシャライズして与えるパラメータを変えるこ
とにより、高価なECLを使用することなしに共通のド
ツトクロツタを用いて解像度の異なる多画面を入力周波
数自動追従型テレビジョン受像機上に切り替えて表示さ
せることができる効果がある。
【図面の簡単な説明】
第1図は、本発明の一実施例に係る画像表示制御装置を
示すブロック図、 第2図は、第1図に示した画像表示制御装置におけるモ
ード設定処理を示すフローチャート、第3図は、走査領
域と表示領域との関係を説明するための図、 第4図は、第1両面と第2画面との関係を説明するため
の図である。 1・・・CRTコントローラ、 2・・・フレームバッファ、 3・・・メモリコントロールロジック回路、4・・・ド
ツトクロツタ回路、 5・・・パラレル−シリアル変換回路、6・・・ルック
アップテーブル、 7・・・デジタル−アナログコンバータ、8・・・ビデ
オ出力回路、 9・・・同期合成回路、 10・・・同期出力回路、 11・・・システムバス、 12・・・コントロールバス、 13・・・アドレスハ′ス、 14・・・データバス、 15・・・同期バス、 21・・・CRTCイニシャライズステップ、22・・
・モード設定コマンド受信ステップ、23・・・モード
判定ステップ、 24・・・CRTCイニシャライズステップ、25・・
・CRTCイニシャライズステップである。 第2図

Claims (1)

  1. 【特許請求の範囲】 ドットクロックに応じてフレームバッファから読み出し
    た画素情報をビデオ信号に変換し水平同期信号および垂
    直同期信号に同期してCRTに表示させる画像表示制御
    装置において、 上記CRTを含む入力周波数自動追従型のテレビジョン
    受像機と、 このテレビジョン受像機の画面解像度を指定する指定手
    段と、 この指定手段による指定に応じてイニシャライズされ水
    平同期周波数および垂直同期周波数を切り換えるCRT
    コントローラと、 を備えることを特徴とする画像表示制御装置。
JP61073030A 1986-03-31 1986-03-31 画像表示制御装置 Pending JPS62229286A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61073030A JPS62229286A (ja) 1986-03-31 1986-03-31 画像表示制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61073030A JPS62229286A (ja) 1986-03-31 1986-03-31 画像表示制御装置

Publications (1)

Publication Number Publication Date
JPS62229286A true JPS62229286A (ja) 1987-10-08

Family

ID=13506542

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61073030A Pending JPS62229286A (ja) 1986-03-31 1986-03-31 画像表示制御装置

Country Status (1)

Country Link
JP (1) JPS62229286A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01287695A (ja) * 1988-05-16 1989-11-20 Fujitsu Ltd 画面表示制御方式
JPH02310585A (ja) * 1989-05-26 1990-12-26 Sharp Corp 画像処理装置
US5379494A (en) * 1992-06-26 1995-01-10 Nirei Industry Co., Ltd. Binder for bundling electric wires or the like

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01287695A (ja) * 1988-05-16 1989-11-20 Fujitsu Ltd 画面表示制御方式
JPH02310585A (ja) * 1989-05-26 1990-12-26 Sharp Corp 画像処理装置
US5379494A (en) * 1992-06-26 1995-01-10 Nirei Industry Co., Ltd. Binder for bundling electric wires or the like

Similar Documents

Publication Publication Date Title
EP0354480B1 (en) Display signal generator
US5880741A (en) Method and apparatus for transferring video data using mask data
JPS6061796A (ja) 表示装置
JP2000330536A (ja) 液晶マルチディスプレイ表示装置
USRE37069E1 (en) Data stream converter with increased grey levels
JPH07152905A (ja) 画像データ処理装置
JPS62229286A (ja) 画像表示制御装置
JPH0454789A (ja) テレビ画像表示装置
JPH10333656A (ja) 画像表示装置、画像表示方法、並びに、記憶媒体
JP2868324B2 (ja) ワークステーションの動画対応フレームバッファ
JPH0664452B2 (ja) デイジタル表示システム
JPH02230190A (ja) 画像信号処理装置
JPS62239672A (ja) 表示方法
JP3593715B2 (ja) 映像表示装置
JP2982029B2 (ja) 映像表示装置
JPS6343950B2 (ja)
JPH0125071B2 (ja)
JP3883248B2 (ja) 画素数変換装置
JP2762989B2 (ja) 画像信号処理装置、画像信号処理システム及び表示システム
JP2002014663A (ja) 画像表示前処理装置および画像表示装置
JPH0370288A (ja) スキャンコンバータ
JPH0628428B2 (ja) 映像処理回路
JP3222907B2 (ja) 画像データ変換装置
JPH05181446A (ja) 図形表示処理装置
JPS63141462A (ja) スキヤンコンバ−タ