KR100271546B1 - 다중화 데이터 분리 장치 - Google Patents
다중화 데이터 분리 장치 Download PDFInfo
- Publication number
- KR100271546B1 KR100271546B1 KR1019930021392A KR930021392A KR100271546B1 KR 100271546 B1 KR100271546 B1 KR 100271546B1 KR 1019930021392 A KR1019930021392 A KR 1019930021392A KR 930021392 A KR930021392 A KR 930021392A KR 100271546 B1 KR100271546 B1 KR 100271546B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- video
- time
- scr
- decoding
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/43—Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
- H04N21/434—Disassembling of a multiplex stream, e.g. demultiplexing audio and video streams, extraction of additional data from a video stream; Remultiplexing of multiplex streams; Extraction or processing of SI; Disassembling of packetised elementary stream
- H04N21/4341—Demultiplexing of audio and video streams
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/43—Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
- H04N21/4302—Content synchronisation processes, e.g. decoder synchronisation
- H04N21/4305—Synchronising client clock from received content stream, e.g. locking decoder clock with encoder clock, extraction of the PCR packets
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/91—Television signal processing therefor
- H04N5/92—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
- H04N5/926—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback by pulse code modulation
- H04N5/9265—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback by pulse code modulation with processing of the sound signal
- H04N5/9267—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback by pulse code modulation with processing of the sound signal using time division multiplex of the PCM audio and PCM video signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/91—Television signal processing therefor
- H04N5/93—Regeneration of the television signal or of selected parts thereof
- H04N5/935—Regeneration of digital synchronisation signals
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
- Television Signal Processing For Recording (AREA)
- Television Systems (AREA)
- Time-Division Multiplex Systems (AREA)
Abstract
디코드 직후에 동기신호가 불연속이 되어 화상이 왜곡되는 것을 방지한다.
다중화 비트 흐름에 의해, 디멀티플랙스 개시시각 SCR과 디코드 개시시각 DTSV를 독해한 후 다음식에 의하여 STC초기치 initial_STC를 연산한다.
initial_STC = SCR-(Pp((DTSV-SCR)+VIDEO_DECODE_DELAY)%Pp)
VIDEO_DECODE_DELAY는 비디오 디코더의 디코드 개시후 표시가 개시되기까지 시간이며 공지된 것이다. 또 Pp는 수직 동기 신호의 플레임 주기이다. %는 그전의 값을 그 후의 값으로 나눈 것을 표시하는 연산자이다.
Description
제1도는 본 발명의 다중화 데이터 분리장치에 대한 제1실시예의 구성을 도시하는 블럭도.
제2도는 제1도의 실시예의 동작을 설명하는 타이밍도.
제3도는 본 발명의 다중화 데이터 분리장치에 대해 제2실시예의 구성을 도시하는 블럭도.
제4도는 종래의 다중화 데이터 분리장치에 대해 제1예의 구성을 도시하는 블럭도.
제5도는 제4도의 다중화 비트흐름(stream)을 설명하는 설명도.
제6도는 제4도의 동작을 설명하는 타이밍도.
* 도면의 주요부분에 대한 부호의 설명
1 : 드라이브 4 : 링버퍼
5 : 다중화 데이터 분리장치 6 : 비디오 코드버퍼
7 : 비디오 디코더 21 : 데이터 분리회로
22 : DTSV 레지스터 23 : 비교기
24 : DTSA 레지스터 25 : 비교기
26 : STC 레지스터 27 : 클럭발생회로
28 : 제어회로 31 : SCR 레지스터
32 : 비교기 41 : 동시신호 발생장치
51 : DTSV 카운터 52 : DTSA 카운터
53 : SCR 카운터
본 발명은 예컨대 광디스크에 시분할 다중화하여 기록되어 있는 비디오 데이터와 오디오 데이터를 재생하여, 분리하는 경우에 좋은 다중화 데이터 분리장치에 관한 것이다.
[종래의 기술]
제4도는 종래의 다중화 데이터 분리장치의 제1예를 도시하는 블럭도이다. 드라이브(1)는 내장한 광디스크에 기록되어 있는 데이터를 재생한다. 상기 광 디스크에는 비디오 데이터와 오디오 데이터가 시분할 다중되어 기록되어 있다. 드라이브(1)에서 출력된 재생 데이터는 복조 장치(2)에 공급되어 복조된다. ECC(에러수정코드) 회로(3)는 복조장치(2)가 출력하는 데이터에 대해 오차검출 정정을 하고, 링버퍼(4)에 공급된다.
다중화 데이터 분리장치(5)는 링버퍼(4)에서 공급된 데이터로부터 비디오 데이터와 오디오 데이터를 분리하는 것과 동시에 타임밍 데이터로서의 SCR(시스템 클럭 기준)과, 비디오용(DTSV) 및 오디오용(DTSA)의 DTS(Decoding Time Stamp)를 분리하는 데이터 분리회로(21)를 구비하고 있다.
비디오 데이터는 FIFO(First In First Out)방식의 비디오 코드 버퍼(6)에 공급된다. 오디오 데이터는 오디오 코드 버퍼(FIFO)에 공급된다. 또한 SCR 은 STC 레지스터(26)에 공급되어 기억되도록 되어있다. 그리고 STC 레지스터(26)는 클럭 발생회로(27)가 출력하는 390㎑의 주파수 블럭을 카운트하고, 상기 기억치를 증대하여 STC(System Time Clock)을 생성하도록 되어있다.
DTSV와 DTSA는 각각 DTSV레지스터(22) 및 DTSA레지스터(24)에 공급되어 기억되도록 되어있다. 그리고 상기 DTSV레지스터(22) 및 DTSA레지스터(24)에기억된 데이터는, 비교기(23,25)에 각각 공급되고, STC 레지스터(26)가 출력하는 STC와 비교되도록 되어있다. 제어회로(28)는 예컨대 CPU등에 의하여 구성되고, 입력부(29)로부터 사용자의 조작에 대응하여 입력되는 명령에 근거하여 데이터 분리회로(21)를 제어한다.
비디오 코드버퍼(6)에 기억된 비디오 데이터는 판독되어 비디오 디코더(7)에 공급된다. 그리고 비디오 디코더(7)에 의해 디코드되어 생성된 비디오 신호가 되시되지 않은 회로에 출력되도록 되어있다. 상기 비디오 디코더(7)에는 비교기(23)가 출력하는 비디오 디코드 개시 신호가 공급되고 있다.
마찬가지로 오디오 코드버퍼(8)로부터 출력된 데이터가 오디오 디코더(9)에 공급되어 디코드되도록 되어있다. 상기 오디오 디코더(9)에는 비교기(25)의 출력이 오디오 디코드 개시 신호로써 공급되고 있다.
다음에 상기 동작에 대하여 제6도의 타이밍도를 참조하여 설명한다. 입력부(29)를 조작하여 재생개시를 명령하면 드라이브(1)는 내장하는 광디스크에 기록되고 있는 데이터를 재생시킨다. 드라이브(1)로부터 출력되는 재생 데이터는 복조장치(2)에 공급되어, 복조된후, ECC회로(3)에 공급되어 에러 검출 정정의 처리를 한다. 상기 처리된 데이터는 링버퍼(4)를 거쳐 다중화 데이터 분리장치(5)의 데이터 분리회로(21)에 공급된다.
상기 다중화 데이터 분리장치(5)에 공급되는 데이터의 포맷은 예컨대 제5도에 나타낸 것과 같이 규정되어 있다. 상기 포맷은 ISO(국제 표준화 기구)의 11172에 규정된 MPEG(Moving Picture Expert Geoup)의 다중화 비트 흐름으로서 규정되어 있는 것이다. 제5도에 나타난 것과 같이 다중화 비트 흐름은 1개이상의 팩(PACK)으로 구성된다. 그리고 각 팩은 1개이상의 패킷(PACKET)으로 구성되어 있다. 팩의 맨 앞에는 팩 헤더(PACK HEADER)가 배치되고, 이 팩 헤더에는 팩의 개시점을 나타내는 팩 개시 코드(PACK START CODE), SCR 및 MUX RATA가 배치되어 있다. SCR은 그 최후의 바이트가 다중화 데이터 분리장치(5)에 입력되는 시각을 표시하고 있다. MUX RATA는 전송율을 나타낸 것이다.
제5도의 예에 있어서는 팩 헤더의 다음에 비디오 패킷(VIDEO PACKET)과 오디오 패킷(AUDIO RACKET)이 배치되어 있다. 이들 패킷의 선두에도 패킷 헤더가 배치되고, 이 패킷 헤더는 비디오 혹은 오디오의 패킷의 개시점을 나타내는 비디오 패킷 스타트 코드(VIDEO PACKET START CODE)또는 오디오 패킷 개시코드(AUDIO PACKET START CODE)와 비디오 또는 오디오 데이터의 디코드 개시시각을 나타내는 DTSV 또는 DTSA 가 배치되어 있다. 그리고 상기 각 패킷 데이터의 다음에 비디오 데이터 또는 오디오 데이터가 배치되어 있다. 또한 상기 SCR, DTS(DTSV 또는 DTSA)등의 타이밍 데이터는 90㎑의 주파수의 클럭 카운트치가 표시되어 33비트의 유효숫자를 가지고 있다.
데이터 분리 회로(21)는 제어 회로(28)에 제어되고, 링 버퍼(4)로부터 공급되는 데이터로부터 비디오 데이터와 오디오 데이터를 분리하고, 각각 비디오 코드 버퍼(6)와 오디오 코드 버퍼(8)에 공급한다. 또 SCR, DTSV 및 DTSA를 각각 분리하고, 각각 STC 레지스터(26), DTSV 레지스터(22) 및 DTSA레지스터924)에 공급하여 기억시킨다.
STC레지스터926)는 SCR을 기억하여 이후 클럭 발생회로(27)가 출력하는 클럭을 카운트하고, 카운트에 대응하여 기억치를 증대한다. 상기 STC레지스터(26)의 기억치는 내부시각(STC)으로써 비교기(23,25)에 공급된다.
SCR은 링 버퍼(4)로부터 다중화 데이터 분리 장치(5)에 데이터가 공급되고, 다중화 데이터 분리 처리(디멀티플랙스)가 개시되는 시각에 대응하고 있다. 즉 제6도의 타이밍도에 있어서 시각 t1에 대응하고 있다. STC레지스터(26)은 상기 시각 t1으로부터 시각 데이터(현재시각)을 비교기(23) 및 (25)중 한쪽 입력으로 출력하게 된다.
DTSV레지스터(22)는 비디오 디코더(7)가 디코드를 개시하는 시각 DTSV를 비교기(23)의 다른 입력으로 공급하고 있다. 비교기(23)는 STC레지스터(26)가 출력하는 현재시각이 DTSU레지스터(22)가 출력하는 디코드 개시시각에 일치될 때 (제6도의 시각 t2에 있어서),비디오 코드 개시 신호를 비디오 디코드(7)에 출력한다. 비디오 디코드(7)는 이 비디오 레코드 개시 신호가 입력될 때 비디오 코드 버퍼(6)에 기록되어 있는 비디오 데이터 1프레임분을 판독하여 디코드를 개시한다.
또한 제6도에 있어서 직선 A는 비디오 코드 버퍼(6)으로의 데이터 기록 상태를 나타내며(그때는 기록 전송율을 표시한다), 꺽인선 B는 비디오 코드 버퍼(6)에서 비디오 디코더(7)가 데이터를 판독하는 상태를 나타내고 있다. 따라서 비디오 코드 버퍼(6)에는 도면중 영상을 부가해서 도시한 범위에 데이터가 남아 있는 것으로 된다. 또 직선 C는 직선 A상의 타이밍으로 비디오 코드 버퍼(6)에 기억된 데이터의 판독 시간에 있고, 상기 타이밍에서 비디오 코드 버퍼(6)에는 별도의 데이터가 기억된다. 비디오 코드 버퍼(6)의 기억 용량은 직선 A와 직선 C의 수직방향의 거리로 표시된다.
비디오 디코드(7)는 비디오 코드 개시 신호가 공급되면 디코드를 개시하고, 디코드가 완료된 시점에 있어서 즉 디코드 개시후 비디오 디코드 지연(VIDEO_DECODE_DELAY)의 시각이 경과된 타이밍에 있어서, 영상 동기 신호를 발생하고, 이를 판독하여 비디오 신호를 출력한다. 즉 디코드 개시후, 비디오 코드 지연 시간이 경과된후 표시가 개시되게 된다. 따라서 제6도에 표시된 것과 같이 영상 동기 신호가 시각 t2이전의 간격과는 분명하게 다른 간격으로 출력된다.
마찬가지로 비교기(25)는 STC레지스터(26)가 출력하는 현재시각이 DTSA레지스터(24)가 출력하는 오디오 데이터의 디코드 개시시각에 일치할 때, 오디오 디코드 개시 신호를 출력한다. 오디오 디코더(9)는 이 오디오 디코드 개시 신호가 입력될 때 오디오 코드버퍼(8)에서 데이터를 판독하고, 디코드 처리를 개시한다. 그리고 디코드 처리결과 생성된 오디오 신호를 도시하지 않은 회로로 출력한다.
종래의 장치에 있어서는 상기와 같이 비디오 디코더(7)가 디코드를 개시하면 그때까지 출력되어 있는 영상 동기신호와는 관계없이 영상 동기 신호를 발생하고, 이를 부가한 비디오 신호를 출력하기 위하여 디코드를 개시하는 전후에 있어서 영상 동기신호에 왜곡이 생기고 표시화상이 보기에 나빠지는 문제가 있다.
이 때문에 비디오 디코더(7)로 디코드를 행한 비디오 신호를 비디오 디코드(7)에 후속하는 새로운 버퍼에 기록할 때 외부로부터의 영상 동기신호에 타이밍을 맞춰 비디오 신호를 버퍼로부터 판독하여 표시를 개시함으로서 가능하게 하지만 디코드후의 비디오 신호를 기록함에는 대용량의 버퍼가 필요하므로 회로규모의 증대를 초래하는 문제가 있다.
본 발명은 이와같은 상황을 감안하여 작은 회로의 부가에 의하여 영상 동기신호의 왜곡을 방지할 수 있다.
본 발명의 다중화 데이터 분리장치는 입력 데이터에 시분할 다중되어 있는 비디오 데이터와 타이밍 데이터를 분리하는 분리수단으로서 데이터 분리회로(21)와, 데이터 분리회로(21)에 의해 분리된 비디오 데이터를 디코드하는 디코드 수단으로서의 비디오 디코더(7)와, 데이터 분리회로(21)에 의하여 분리된 타이밍 데이터와, 비디오 디코더97)에 의한 디코드 처리시간으로부터 비디오 디코더(7)의 디코드처리의 개시시간을 연산하는 연산수단으로서의 제어회로(28)와, 영상 동기신호에 동기하여 시간측정 동작을 행하며, 제어회로(28)에 의해 연산된 개시시각에서 비디오 디코더(7)에 디코드 처리를 개시시키는 개시신호를 발생하는 시간측정 수단으로서의 STC레지스터(26) 및 클럭 발생회로(21)를 구비하는 것을 특징으로 한다.
시간측정 수단을 소정의 주파수의 클럭을 발생하는 발생수단으로서의 클럭발생 회로(27)와, 제어회로(28)에 의해 연산된 개시시각에 대응하는 데이터를 기억하며, 클럭발생 회로(27)가 출력하는 클럭에 대응하여 기억한 데이터를 증대하는 카운트 수단으로서의 STC레지스터(26)로 구성할 수 있다.
제어회로(21)에는 다시 디코드 개시시간에 대해 시간을 측정할 때 시간측정 초기 데어터도 연산될 수가 있다.
또 상기 시간측정 수단은 소정의 주파수의 클럭을 발생하는 클럭 발생 수단으로서의 클럭 발생회로(27)와, 제어회로(28)에 의해 동기신호에 동기하여 동작을 개시하며, 클럭발생 회로(27)가 출력하는 클럭에 대응하여 기억된 데이터를 변화시키는 카운트 수단으로서의 DTSV카운터(51)와, DTSV카운터(51)에서 데이터가 디코드 개시시각에 대응하는 값을 표시할 때, 개시신호를 발생하는 신호 발생 수단으로서의 비교기(23)에 의하여 구성할 수 있다.
상기 구성의 다중화 데이터 분리장치에 있어서는 STC레지스터(26)가 영상 동기신호로 동기하여 시간측정 동작을 행하고, 제어회로(28)가 연산한 개시시각에 비디오 디코더(7)에 대하여 개시신호를 출력한다. 따라서 비디오 디코더(7)가 출력하는 영상 동기신호가 불연속으로 되는 것이 방지된다.
[실시예]
제1도는 본 발명의 다중화 데이터 분리장치의 제1실시예의 구성을 나타내는 블록도이며, 제4도에서의 경우와 대응하는 부분에는 동일부호를 붙인다. 상기 실시예에 있어서는 다중화 데이터 분리장치(5)에 DTSV레지스터(22), DTSA레지스터(24), 비교기(23,25), STC레지스터(26), 클럭 발생회로(27), 제어회로(28) 기타 SCR레지스터(31)에는 데이터 분리회로(21)에 의해 분리된 SCR이 공급되어 있다.
또 제어회로(28)에는 데이터 분리회로(21)가 분리한 SCR과 DTSV가 공급되어 있다. 제어회로(28)는 이들 데이터를 연산하며, STC초기치를 STC레지스터(26)에 공급함과 동시에 소정의 타이밍으로 제어신호를 출력하며, STC레지스터(26)에 클럭 발생 회로(27)가 출력하는 클럭의 카운트 동작을 개시하도록 한다. 다시 STC레지스터(26)의 출력이 비교기(23,25,32)에 공급되게 된다. 그리고 비교기(32)의 출력은 다중화 데이터 분리 개시 신호로서 데이터 분리회로(21)에 공급된다.
다음 본 실시예에 있어서 동기신호 발생장치(41)가 설치되어 있고, 비디오 신호에 부가하는 수평 동기신호, 수직 동기신호 등의 영상 동기신호를 발생하며, 비디오 코드 버퍼(6)와 제어회로(28)에 출력하도록 되어있다. 기타 구성은 제4도에 있어서의 경우와 마찬가지이다.
다음 상기 동작에 대해서 설명한다. 입력부(29)를 조작하여 재생의 개시를 명령하면, 드라이브(1)가 내장하는 광디스크로부터 재생하는 데이터가 복조장치(2)에 공급되어 복조된다. 이 복조 데이터는 ECC회로(3)에 있어서, 에러 검출 정정의 처리가 된 후 링 버퍼(4)를 거쳐 데이터 분리회로(21)에 공급된다. 제어회로(28)는 입력부(29)에서 재생 개시가 명령된 때, 데이터 분리회로(21)를 초기 설정모드에 설정시킨다. 상기 초기 설정 모드에 설정되었을 때 데이터 분리회로(21)는 링 버퍼(4)에서 공급된 데이터로부터 SCR과 DTSV를 분리하여 제어회로(28)에 출력한다.데이터 분리회로(21)는 상기 SCR과 DTSV를 제어회로(28)에 출력한 후 정지상태로 된다.
이때 링 버퍼(4)는 현재 데이터 분리회로(21)로부터 분리된 SCR과 DTSV를 포함하는 팩의 데이터를 기억한다.
제어회로(28)는 데이터 분리회로(21)에서 공급된 SCR과 DTSV를 이용하여 다음식으로 표시되는 STC초기치 initial STC를 연산한다.
initial_STC = SCR-(Pp((DTSV-SCR)+VIDEO_DECODE_DELAY)%Pp) ...(1)
여기에서 Pp는 화상(picture) 주기이며, 동기신호 발생장치(41)가 출력하는 영상 동기신호의 프레임 주기에 대응한다. NTSC방식의 경우, 상기 프레임 주파수는 29,97㎐, PAL방식의 경우 25㎐이므로 각각의 경우에 있어서 상기 화상주기는 90㎑의 클럭수로 표시하면 각각 3003 또는 3600이 된다.
VIDEO-DECODE-DELAY는 비디오 디코드 지연을 표시하고, 비디오 디코드(7)에 있어서 디코드 개시 타이밍과 표시개시 타이밍과의 차에 대응한다. 상기 값은 비디오 비코더(7)에 있어서 공지되었으며, 제어회로(28)는 상기 값을 미리 기억한다. MPEG등의 압축방식에서는 I픽쳐(Intra Picture;프레임내 부호화된 화상)나 P픽쳐(Predicted Picture; 시간적으로 전(과거)의 화상에서 예측되어 프레임간에 부호화된 화상)에서는 1픽쳐분의 지연이 발생하지만, B픽쳐(Bidirectional Picture; 시간적으로 전 및 후의 화상에 예측되어 프레임간에 부호화된 화상)에서는 이상적으로 지연이 발생하지 않는다. 그러므로 실제로 B픽쳐도 약간의 지연이 발생한다.
또 여기에서 %는 상기 전항을 후의 항으로 나눈 값을 정수로 한때의 나머지를 나타내는 연산자를 의미한다.
제2도의 타이밍도로 표시한 것과 같이 표시개시 시각 t3을 동기신호 발생장치(41)가 출력하는 영상 동기 신호를 동기시키려면 디코드 개시시각 t2(=OTSV)를 영상 동기신호로부터VIDEO-DECODE-DELAY의 시간만큼 앞으로 하면 좋다. DTSV-SCR은 다중화 데이터 분리를 개시한 시각 SCR(t1)과 디코드를 개시하는 시각 DTSV(t2)와의 차이며, 개시 지연(Start up delay)로 호칭하는 것이다. 따라서 시각 SCR(t1)로부터 표시 개시시각(t3)까지의 시간(t3-t1)은 다음식으로 표시할 수가 있다.
(DTSV-SCR)+VIDEO_DECODE_DELAY) ...(2)
(1)식중의 ((DTSV-SCR)+VIDEO_DECODE_DELAY)%Pp 는 다중화 데이터 분리를 개시한 시각t1에서 표시 개시시각 t3까지의 시간을 화상주기Pp로 나눈 나머지를 의미한다. 표시 개시시각 t3을 영상 동기신호로 동기시키기 위해서는 다중화 데이터 분리 개시시각 t1=(SCR)
을 영상 동기신호로부터 상기값만큼 앞으로 옮기면 좋다.
따라서91)식 중의 Pp-((DTS-SCR)+VIDEO_DECODE_DELAY)%Pp는 상기 조건에 맞쳐 SCR의 시각(t1)으로부터 1개 앞의 영상 동기신호의 시각(t0)까지의 시간(t1-t0)으로 대응한다. 거기에서 SC(t1)으로부터 상기 값을 감한 것을 (1)식에 나타낸 것과 같이 STC의 초기치 initial-STC(t0)로 한 것이다. 또는 initial-STC의 값으로 하여, 다시 화상주기 Pp의 자연수배를 감한 값을 설정해도 좋다.
STC레지스터(26)는 상기 STC 초기치가 설정된 후 제어회로(28)의 제어에 대응하여 클럭 발생회로(27)가 출력하는 90㎑의 클럭의 카운트 동작을 개시한다. 제2도의 타이밍도에서 설명한 것처럼 제어회로(28)는 입력되는 영상 동기신호에 동기되어 STC레지스터(26)에 카운트 동작 개시를 명령한다. STC레지스터(26)는 클럭을 카운트하는 것으로 STC초기치를 증대하여 이것을 현재시각 STC로서 비교기(23,25 및 32)에 출력한다.
SCR레지스터(31)와 DTSV레지스터(22)에는 데이터 분리회로(21)를 초기 설정모드에 설정할 때, 각각 SCR 과 DTSV가 기억된다. 비교기(32)는 STC레지스터(26)가 출력하는 현재시각 STC가 SCR레지스터(31)에 기억되어 있는 SCR(다중화 데이터 분리 개시시각)에 대등하게 된때 다중화 데이터 분리 개시신호를 발생하여 데이터 분리회로(21)에 출력한다.
제2도에 있는 시각 t1에 있어서, 데이터 분리회로(21)는 상기 다중화 데이터 분리 개시신호의 입력을 받아서 재기동하고, 링버퍼(4)에서 데이터를 받아 비디오 데이터를 부리하여 비디오 코드버퍼(6)에 공급하고, 오디오 데이터를 분리하여 오디오 코드버퍼(8)에 공급한다. 또 오디오 패킷의 패킷 헤더로부터 DTSA를 검출하고 이를 분리하여 DTSA레지스터(24)에 공급하여 기억시킨다.
이상과 같이하여 비디오 코드버퍼(6)에는 제2도에서와 같이 시각 t1에서 비디오 데이터의 기록이 개시된다.
현재시각 STC가 DTSV레지스터(22)에 기억된 디코드 개시시각 DTSV에 대등하게 된때(제2도에서 시각 t2에 있어서), 비교기(23)가 비디오 코드 개시 신호를 출력한다. 비디오 디코더(7)는 상기 비디오 디코드 개시 신호의 입력을 받을 때 비디오 코드버퍼(6)에서 1프레임분의 비디오 데이터를 받아서 디코드를 개시한다.
그리고 디코드를 개시한때로부터 비디오 디코드 지연의 시간이 경과한때(제2도에 있어서 시각 t3), 디코드 처리를 완료하여 비디오 신호를 출력한다. 그리고 한번 상기 비디오 디코드 지연의 시간이 경과된 타이밍에 있어서 동기신호 발생장치(41)에서 비디오 코드버퍼(6)에 영상 동기신호가 입력되기 때문에, 상기 영상 동기 신호가 부가된 형으로 비디오신호가 출력된다.
마찬가지로 하여 현재시각 STC가 DTSA레지스터(24)에 기억한 디코드 개시시각 DTSA에 대등하게 된때, 비교기(25)가 오디오 디코드 개시신호를 출력한다. 오디오 디코더(9)는 상기 오디오 디코드 개시신호의 입력을 받을 때, 오디오 코드버퍼(8)로부터 오디오 데이터를 받고, 디코드를 개시한다. 그리고 디코드하여 생성된 오디오 신호가 도시되지 않은 회로로 출력된다.
상술한 것처럼, STC레지스터(26)는 클럭 발생회로(27)가 출력하는 클럭을 카운트하는 경우에 카운트치를 증대하도록 한다면 증대하여도 마찬가지 처리를 실행할 수가 있다. 제3도는 상기 경우의 다중화 데이터 분리장치의 실시예의 구성을 표시하고 있다. 제3도에 있어서, 제1도와 대응하는 부분에는 동일 부호를 붙이고 있다. 제1도와 제3도 실시예의 상위점은 다중화 데이터 분리장치(5)에 있어서, DTSV레지스터(22)의 대신에 DTSV카운터(51)가, DTSA레지스터(24)의 대신에 DTSA카운터(52)가, SCR레지스터(31)의 대신으로 SCR카운터(53)가 각각 설치되어 STC레지스터(26)가 제거되게 할 수 있다.
또 제어회로(28)에는 데이터 분리회로(21)가 분리된 SCR,DTSV,DTSA가 공급된다. 제어회로(28)는 상기 데이터를 연산하여 DTSV 초기치를 구하여 DTSV카운터(51)에 공급하고, DTSA 초기치를 구하여 DTSA카운터(52)에 공급하고, SCR 초기치를 구하여 SCR카운터(53)에 공급한다. 그리고 제어회로(28)는 소정의 타이밍으로 제어 신호를 출력하고, DTSV카운터(51), DTSA카운터(52), SCR카운터(53)에 클럭 발생회로(27)가 출력하는 클럭의 카운트 동작을 개시시키도록 되어있다. 비교기(23,25,32)는 DTSV카운터(51), DTSA카운터(52), SCR카운터(53)의 출력과 기준치 0과의 비교를 행하도록 되어있다. 기타의 구성은 제1도에서와 마찬가지이다.
다음에 상기 동작에 대해 설명한다. 다중화 데이터 분리장치(5)이외의 동작은 제1도의 경우와 마찬가지이므로 다중화 데이터 분리장치(5)의 동작에 대해서만 설명한다. 제어회로(28)는 입력부(29)로부터 재생개시가 명령된 때, 데이터 분리회로(21)를 초기 설정모드로 설정시킨다. 이 초기 설정모드에 설정된 때 데이터 분리회로(21)는 링 버퍼(4)에서 공급된 데이터로부터 SCR, DTSV, DTSA를 분리하고, 제어회로(28)에 출력한다. 그후 데이터 분리회로(21)는 정지상태로 된다.
제어회로(28)는 데이터 분리회로(21)에서 공급된 SCR, DTSV, DTSA를 이용하여 다음식으로 표시하는 SCR 초기치 initial-SCR, DTSV 초기치 initial-DTSV, DTSA 초기치 initial-DTSA를 연산한다.
initial_SCR = Pp - ( (DTSV - SCR) + VIDEO_DECODE_DELAY) %Pp) ...(3)
initial_DTSV = initial_SCR + DTSV - SCR
= Pp - ( (DTSV - SCR) + VIDEO_DECODE_DELAY) %Pp) +DTSV - SCR ...(4)
initial_DTSA = initial_SCR + DTSA - SCR
= Pp - ( (DTSV - SCR) + VIDEO_DECODE_DELAY) %Pp) +DTAA - SCR ...(5)
(3)식의 SCR 초기치 initial_SCR은 제2도의 타이밍도에 있어서 카운트 개시시각(t0)으로부터 SCR(t1)까지의 시간(t1-t0)을 표기하고 있다. (4)식의 DTSV 초기치 initial_DTSV는 제2도의 타이밍도에 있어서 카운트 개시시각 (t0)으로부터 DTSV(t2)까지의 시간(t2-t0)을 표시하고 있다.
(5)식의 DTSA 초기치 initial_DTSA도 initial_DTSV와 마찬가지 계산을 행할 수 있다.
또 initial_SCR, initial_DTSV, initial_DTSA의 값으로 하고, 다시 화상주기 Pp의 자연수배를 가한 값을 설정해도 좋다.
상기 초기치가 설정된 후 제어회로(28)는 입력된 영상 동기 신호에 동기하여 제어신호를 카운트 동작허가로 변경한다. 제어신호가 카운트 동작허가되면, DTSV 카운트(51), DTSA카운터(52), 또는 SCR카운터(53)는 클럭 발생 회로(27)가 출력하는 클럭한 것에 카운트치를 증대하고 이들의 출력을 비교기(23,25)또는 (32)에 각각 출력한다.
비교기(32)는 SCR카운터(53)가 출력하는 카운트치가 0에 대등하게 된때, 다중화 데이터 분리 개시 신호를 발생하여 데이터 분리회로(21)에 출력한다. 제2도에서 시각 t1에 있어서, 데이터 분리회로(21)는 상기 다중화 데이터 분리 개시신호의 입력을 받아 재기동하고, 링 버퍼(4)에서 데이터를 받고, 비디오 데이터를 분리하여 비디오 코드버퍼(6)에 공급하고, 오디오 데이터를 분리하여 오디오 코드버퍼(8)에 공급한다.
비교기(23)는 DTSV카운터(51)가 출력하는 카운트치가 0에 대등하게 된때, 비디오 코드 개시 신호를 발생하여 비디오 디코더(7)에 출력한다. 제2도에서 시각 t2에 있어서, 비디오 디코더(7)는 상기 비디오 디코더 개시 신호의 입력을 받을때 비디오 코드버퍼(6)에서 1프레임분의 비디오 데이터를 받고 디코드를 개시한다.
제2도에서 시각 t3에 있어서 디코드 처리를 완료하고, 비디오 신호를 출력한다. 그리고 한번 상기 비디오 디코더 지연의 시간이 경과된 타이밍의 시각 t3에 있어서, 동기 신호 발생장치(41)에서 비디오 코드버퍼(6)에 영상 동기신호가 입력되기 때문에, 상기 영상 동기 신호가 부가되는 형으로 비디오 신호가 출력된다. 마찬가지로 비교기(25)는 DTSA카운터(52)가 출력한 카운트치가 0에서 같게된때 오디오 디코드 개시신호를 발생하여 오디오 디코더(9)에 출력한다. 오디오 디코더(9)는 상기 오디오 디코드 개시신호의 입력을 받을때, 오디오 코드버퍼(8)에서 오디오 데이터를 받고 디코드를 개시한다. 그리고 디코드하여 생성된 오디오 신호가 도시되지 않은 회로로 출력된다.
이상에 있어서는 동기신호 발생장치(41)에서 출력된 영상 동기 신호를 제어회로(28)와 오디오 코드버퍼(6)에 공급하도록 한다면, 외부장치로부터 공급되는 영상 동기 신호를 공급하도록 하여도 마찬가지 동작을 실행할 수가 있는 것이다.
이상과 같이 본 발명의 다중화 데이터 분리장치에 의하면, 영상 동기 신호에 동기하여 시간측정 동작을 행하고, 연산 수단으로부터 연산된 개시시각으로 디코드 수단에 디코더 처리를 개시시키도록 한 것으로 디코드 개시와 중단을 반복하는 경우에도, 영상 동기 신호가 불연속으로 되어 화상이 흐트러지는 것을 방지시킨다. 또 회로규모의 대폭적인 증대를 수반하는 것도 아니다.
Claims (4)
- 입력 데이터에 시분할 다중화되어 있는 비디오 데이터와 타이밍 데이터를 분리하는 분리 수단과, 상기 분리 수단에 의해 분리된 상기 비디오 데이터를 디코드하는 디코드 수단과, 상기 분리 수단에 의해 분리된 상기 타이밍 데이터와 상기 디코드 수단에 있어서 디코드 처리 시간으로부터 상기 디코드 수단의 디코드 처리의 개시 시각을 연산하는 연산 수단과, 비디오 데이터의 동기 신호에 동기하여 시간 측정 동작을 행하고 상기 연산 수단에 의해 연산한 상기 개시 시각에, 상기 디코드 수단에 디코드 처리를 개시 시키는 개시 신호를 발생시키는 시간 측정 수단을 구비하는 것을 특징으로 하는 다중화 데이터 분리 장치.
- 제1항에 있어서, 상기 시간 측정 수단은 소정의 주파수의 클럭을 발생시키는 클럭 발생 수단과, 상기 연산 수단에 의하여 연산된 상기 개시 시각에 대응하는 데이터를 기억하고 상기 발생 수단이 출력하는 클럭에 대응하여 기억한 데이터를 변화시키는 카운트 수단을 구비하는 것을 특징으로 하는 다중화 데이터 분리 장치.
- 제1항에 있어서, 상기 연산 수단은 다시 시간 측정 수단에 상기 디코드 개시 시각의 시간 측정을 실행시킬 때의 시간 측정 개시 초기 데이터도 연산하는 것을 특징으로 하는 다중화 데이터 분리 장치.
- 제4항에 있어서, 상기 시간 측정 수단은 소정 주파수의 클럭을 발생시키는 클럭 발생 수단과 상기 연산 수단에 의해 연산된 상기 시간 측정 개시 초기 데이터를 기억하고 비디오 데이터의 동기 신호에 동기하여 동작을 개시하고 상기 클럭 발생 수단이 출력하는 클럭에 대응하여 기억된 상기 데이터를 변환시키는 카운트 수단과, 상기 카운트 수단에 의해 데이터가 상기 디코드 개시 시각에 대응하는 값을 표시할 때 상기 개시 신호를 발생시키는 신호 발생 수단을 구비하는 것을 특징으로 하는 다중화 데이터 분리 장치.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP92-304946 | 1992-10-16 | ||
JP30494692 | 1992-10-16 | ||
JP93-219460 | 1993-09-03 | ||
JP21946093A JP3496725B2 (ja) | 1992-10-16 | 1993-09-03 | 多重化データ分離装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940010037A KR940010037A (ko) | 1994-05-24 |
KR100271546B1 true KR100271546B1 (ko) | 2000-12-01 |
Family
ID=26523128
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930021392A KR100271546B1 (ko) | 1992-10-16 | 1993-10-15 | 다중화 데이터 분리 장치 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5537148A (ko) |
JP (1) | JP3496725B2 (ko) |
KR (1) | KR100271546B1 (ko) |
DE (1) | DE4335271B4 (ko) |
Families Citing this family (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3427416B2 (ja) * | 1993-05-25 | 2003-07-14 | ソニー株式会社 | 多重化データ分離装置および方法 |
ATE243880T1 (de) * | 1993-12-18 | 2003-07-15 | Sony Corp | Datenwiedergabegerät und datenaufzeichnungsmedium |
DE4422015C1 (de) * | 1994-06-16 | 1995-08-03 | Bosch Gmbh Robert | Verfahren zur Übertragung digitaler Daten und digitaler Zusatzdaten und Verfahren zur Wiedergabe digitaler Daten und digitaler Zusatzdaten |
DE4422615A1 (de) * | 1994-06-28 | 1996-01-04 | Philips Patentverwaltung | Bildwiedergabeanordnung |
SG34287A1 (en) | 1994-10-28 | 1996-12-06 | Hitachi Ltd | Input-output circuit recording apparatus and reproduction apparatus for digital video signal |
US5771075A (en) * | 1994-12-08 | 1998-06-23 | Lg Electronics Inc. | Audio/video synchronizer |
IT1268196B1 (it) * | 1994-12-23 | 1997-02-21 | Sip | Dispositivo per la ricetrasmissione e decodifica di sequenze audiovisivi compresse. |
IT1268195B1 (it) * | 1994-12-23 | 1997-02-21 | Sip | Decodificatore per segnali audio appartenenti a sequenze audiovisive compresse e codificate. |
KR0152916B1 (ko) * | 1995-04-11 | 1998-10-15 | 문정환 | 데이타 동기화장치 및 방법 |
EP0740478B1 (en) * | 1995-04-27 | 2002-08-28 | Hitachi, Ltd. | Method and apparatus for receiving and/or reproducing digital signals |
US6310922B1 (en) * | 1995-12-12 | 2001-10-30 | Thomson Consumer Electronics, Inc. | Method and apparatus for generating variable rate synchronization signals |
US6148135A (en) * | 1996-01-29 | 2000-11-14 | Mitsubishi Denki Kabushiki Kaisha | Video and audio reproducing device and video decoding device |
JPH09205618A (ja) * | 1996-01-29 | 1997-08-05 | Mitsubishi Electric Corp | 動画像音声伸張再生装置および動画像音声同期制御器 |
JP3130464B2 (ja) * | 1996-02-02 | 2001-01-31 | ローム株式会社 | データ復号装置 |
DE69729826T2 (de) * | 1996-05-30 | 2004-11-25 | Matsushita Electric Industrial Co., Ltd., Kadoma | Vorrichtung zur Übertragung von Daten, Verfahren und Vorrichtung zum Empfang von Daten und Kommunikationssystem |
US5856973A (en) * | 1996-09-10 | 1999-01-05 | Thompson; Kenneth M. | Data multiplexing in MPEG server to decoder systems |
JP3063824B2 (ja) * | 1996-10-29 | 2000-07-12 | 日本電気株式会社 | オーディオ・ビデオ同期再生装置 |
JP3156611B2 (ja) * | 1996-11-22 | 2001-04-16 | 日本電気株式会社 | データ多重分離装置 |
US6052384A (en) * | 1997-03-21 | 2000-04-18 | Scientific-Atlanta, Inc. | Using a receiver model to multiplex variable-rate bit streams having timing constraints |
US6211919B1 (en) * | 1997-03-28 | 2001-04-03 | Tektronix, Inc. | Transparent embedment of data in a video signal |
US6101591A (en) * | 1998-03-25 | 2000-08-08 | International Business Machines Corporation | Method and system for selectively independently or simultaneously updating multiple system time clocks in an MPEG system |
US7184450B1 (en) * | 1999-04-28 | 2007-02-27 | National Semiconductor Corporation | System and method for decoding audio/video data such as DVD or/and DVB data |
US6801707B1 (en) * | 1999-09-20 | 2004-10-05 | Matsushita Electric Industrial Co., Ltd. | Encoding/recording device that suspends encoding for video data and sampling for an audio signal in response to a recording pause instruction so as to allow data recorded before and after recording pause to be continuously reproduced |
US6925097B2 (en) * | 2000-03-29 | 2005-08-02 | Matsushita Electric Industrial Co., Ltd. | Decoder, decoding method, multiplexer, and multiplexing method |
US6870569B1 (en) * | 2001-07-16 | 2005-03-22 | National Semiconductor Corporation | Integrated multilevel signal demultiplexor |
US7327789B2 (en) * | 2001-08-06 | 2008-02-05 | Matsushita Electric Industrial Co., Ltd. | Decoding apparatus, decoding method, decoding program, and decoding program storage medium |
US6850284B2 (en) * | 2002-08-27 | 2005-02-01 | Motorola, Inc. | Method and apparatus for decoding audio and video information |
JP3856792B2 (ja) * | 2004-01-16 | 2006-12-13 | 松下電器産業株式会社 | 信号処理装置 |
JP4380598B2 (ja) * | 2005-06-16 | 2009-12-09 | 株式会社日立製作所 | 受信装置及び受信方法 |
JP2009077192A (ja) * | 2007-09-21 | 2009-04-09 | Sony Corp | 受信装置および受信装置の出画制御方法 |
CA2722204C (en) * | 2008-04-25 | 2016-08-09 | Thomas Schierl | Flexible sub-stream referencing within a transport data stream |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3065302A (en) * | 1958-11-15 | 1962-11-20 | Nippon Electric Co | Synchronizing system in time-division multiplex code modulation system |
US3274340A (en) * | 1962-06-20 | 1966-09-20 | Acf Ind Inc | Digital data multiplexing and demultiplexing |
US3419679A (en) * | 1966-06-09 | 1968-12-31 | Bell Telephone Labor Inc | Start-stop synchronization checking circuit for long trains, short trains and single start-stop characters |
JPS60165851A (ja) * | 1984-02-09 | 1985-08-29 | Nitsuko Ltd | 調歩同期方式のデ−タ蓄積伝送方式 |
US4740962A (en) * | 1985-12-23 | 1988-04-26 | Motorola, Inc. | Synchronizer for time division multiplexed data |
US5268935A (en) * | 1991-12-20 | 1993-12-07 | At&T Bell Laboratories | Synchronous digital signal to asynchronous digital signal desynchronizer |
-
1993
- 1993-09-03 JP JP21946093A patent/JP3496725B2/ja not_active Expired - Lifetime
- 1993-10-15 DE DE4335271A patent/DE4335271B4/de not_active Expired - Lifetime
- 1993-10-15 KR KR1019930021392A patent/KR100271546B1/ko not_active IP Right Cessation
-
1995
- 1995-05-31 US US08/456,228 patent/US5537148A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
DE4335271A1 (de) | 1994-05-05 |
KR940010037A (ko) | 1994-05-24 |
JPH06181564A (ja) | 1994-06-28 |
US5537148A (en) | 1996-07-16 |
DE4335271B4 (de) | 2005-12-22 |
JP3496725B2 (ja) | 2004-02-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100271546B1 (ko) | 다중화 데이터 분리 장치 | |
US5521922A (en) | Data demultiplexer | |
KR100189512B1 (ko) | Mpeg 오디오 디코더, mpeg 비디오 디코더, mpeg 시스템 디코더 | |
KR100811962B1 (ko) | 기록 장치 및 기록 방법, 재생 장치 및 재생 방법과 그기록 매체 | |
KR100307118B1 (ko) | 데이타재생장치및재생방법 | |
JP3039624B2 (ja) | オーディオ・ビデオ同期再生装置 | |
JP3215087B2 (ja) | オーディオとビデオの同期方法及びデジタルビデオプロセッサ | |
KR100290331B1 (ko) | 오디오-비디오 신호의 동기 재생 장치 | |
JP3094999B2 (ja) | オーディオ・ビデオ同期再生装置 | |
EP1443773B1 (en) | Device and process for the read-synchronization of video and ancillary data | |
JP3692164B2 (ja) | Mpegデコーダ | |
JP3100308B2 (ja) | 画像及び音声情報の再生システム | |
JPH0863884A (ja) | ディジタル情報符号化・復号装置 | |
JP4288549B2 (ja) | 記録装置および方法、並びに再生装置および方法 | |
JP2001359049A (ja) | プログラム記録再生方法および装置 | |
JP4254007B2 (ja) | 再生装置および方法、並びに記録媒体 | |
JP2004128870A (ja) | 映像復号出力装置 | |
JP2003348543A (ja) | データ復号器およびデータ復号化方法 | |
JP4284574B2 (ja) | 記録装置および方法、並びに記録媒体 | |
JP2001339688A (ja) | トランスポートストリーム再生装置 | |
JPH11127435A (ja) | 圧縮符号化された映像/音声信号の復号化装置 | |
KR100188946B1 (ko) | 엠펙 복호기의 오디오/비디오 복호지연 보상 장치 및방법 | |
JP3692356B2 (ja) | 多重化データ分離装置および方法 | |
JP4390666B2 (ja) | 圧縮映像データ及び圧縮音声データの復号再生方法及び復号再生装置 | |
JP2001008170A (ja) | 同期再生装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130809 Year of fee payment: 14 |
|
EXPY | Expiration of term |