KR0154730B1 - 비동기 램용 클럭펄스 발생기 - Google Patents

비동기 램용 클럭펄스 발생기 Download PDF

Info

Publication number
KR0154730B1
KR0154730B1 KR1019950035655A KR19950035655A KR0154730B1 KR 0154730 B1 KR0154730 B1 KR 0154730B1 KR 1019950035655 A KR1019950035655 A KR 1019950035655A KR 19950035655 A KR19950035655 A KR 19950035655A KR 0154730 B1 KR0154730 B1 KR 0154730B1
Authority
KR
South Korea
Prior art keywords
self
clock pulse
signal
pulse generator
clock
Prior art date
Application number
KR1019950035655A
Other languages
English (en)
Other versions
KR970023413A (ko
Inventor
이중언
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019950035655A priority Critical patent/KR0154730B1/ko
Publication of KR970023413A publication Critical patent/KR970023413A/ko
Application granted granted Critical
Publication of KR0154730B1 publication Critical patent/KR0154730B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
    • G11C7/222Clock generating, synchronizing or distributing circuits within memory device
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/106Data output latches
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/18Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Dram (AREA)
  • Thermotherapy And Cooling Therapy Devices (AREA)
  • Media Introduction/Drainage Providing Device (AREA)
  • Prostheses (AREA)

Abstract

1. 청구 범위에 기재된 발명이 속한 기술분야: 비동기 램용 클럭펄스 발생기.
2. 발명이 해결하려고 하는 기술적 과제: 자체 조정기능을 가지는 비동기 램용 클럭펄스 발생기를 제공함에 있다.
3. 발명의 해결방법의 요지: 개시된 발생기는, 수신되는 어드레스의 변화를 검출하여 어드레스 천이신호를 발생하는 어드레스 천이검출부와; 출력되는 클럭 펄스폭을 조정하기 위해 귀환되는 출력 클럭을 수신하여 셀프신호를 출력하는 셀프 타이머부와; 상기 어드레스 천이신호와 상기 셀프 타이머부의 상기 셀프신호에 응답하여 상기 출력클럭을 발생하는 래치부를 가짐을 특징으로 한다.
4. 발명의 중요한 용도: 비동기 램용 클럭펄스 발생기에 유효 적합하게 사용된다.

Description

비동기 램용 클럭펄스 발생기
제1도는 본 발명에 따른 클럭펄스 발생기의 회로블럭도.
제2,3,4,5도는 제1도에 따르는 각부의 동작타이밍도.
본 발명은 반도체 메모리에 사용되는 클럭펄스 발생기에 관한 것으로, 특히 동기 램을 채용한 비 동기램의 동기램 구동용 클럭펄스 발생기에 관한 것이다.
일반적으로, 클럭펄스 발생기는 반도체 메모리 분야에서 특정한 클럭을 발생하는 소자로서 알려져 있다. 이러한 발생기의 응용은 동기 램의 구동을 위해 비동기램에도 채용되고 있는데, 그 동작의 과정은 다음과 같다. 비동기 램의 어드레스 천이검출부가 인가되는 어드레스의 천이를 검출하면, 후단에 있는 클럭발생부가 이를 수신하여 동기램을 구동하기 위한 펄스를 발생시키는 것이다.
이러한 동작을 행하는 종래의 비동기 램용 클럭펄스 발생기는 설계에 따라 결정된 펄스폭만을 고정적으로 출력하는 기능을 가지므로, 실제의 운용상에 있어 제한을 가져오는 문제점이 있다. 또한, 클럭펄스를 충분히 필요로 하는 경우에도 고정적인 폭밖에 얻지 못하고, 보다 작은 클럭펄스를 필요시에 그보다 큰 폭을 제공하게되면 최대 동작 주파수와 같은 여러가지 성능을 저하시키는 단점이 있었다.
따라서, 본 발명의 목적은 상기한 종래의 문제점을 해결할 수 있는 비동기 램용 클럭펄스 발생기를 제공함에 있다.
본 발명의 다른 목적은 자체 조정기능을 가지는 비동기 램용 클럭펄스 발생기를 제공함에 있다.
상기의 목적들을 달성하기 위한 본 발명의 비동기 램용 클럭펄스 발생기는, 수신되는 어드레스의 변화를 검출하여 어드레스 천이신호를 발생하는 어드레스 천이검출부와; 출력되는 클럭 펄스폭을 조정하기 위해 귀환되는 출력 클럭을 수신하여 셀프신호를 출력하는 셀프 타이머부와; 상기 어드레스 천이신호와 상기 셀프 타이머부의 상기 셀프신호에 응답하여 상기 출력클럭을 발생하는 래치부를 가짐을 특징으로 한다. 여기서, 상기 래치부는 통상의 R-S플립플롭으로 구현가능 하다.
상기한 본 발명의 회로구성에 따르면, 출력클럭의 펄스폭이 비동기 램의 사이즈에 맞게 출력될 수 있다.
이하에서는 본 발명의 바람직한 비동기 램용 클럭펄스 발생기가 첨부된 도면과 함께 설명될 것이다. 다음의 설명에서, 그러한 구성에 대한 상세한 항목들이 본 발명의 보다 철저한 이해를 제공하기 위해 자세하게 설명된다. 그러나, 당해 기술분야에 숙련된 자들에게 있어서는 본 발명이 이러한 상세한 항목들이 없이도 실시될 수 있다는 것이 명백할 것이다. 또한, 잘 알려진 기본적 소자의 특징 및 구성들은 본 발명을 모호하지 않게 하기 위해 상세히 설명하지 않는다.
먼저, 제1도를 참조하면, 본 발명에 따른 비동기 램용 클럭펄스 발생기의 블럭도가 도시되어 있다. 제1도에서, 어드레스 천이 검출부 10는 입력단 IN으로 수신되는 어드레스 ADD의 변화를 검출하여 어드레스 천이신호 ATD를 발생한다. 셀프 타이머부 20는 출력되는 클럭의 펄스폭을 조정하기 위해 귀환되는 출력 클럭 CLOCK을 수신하여 셀프신호 SELF를 출력한다. 노아 게이트 31,32로 구성된 래치부 30는 상기 어드레스 천이신호 ATD와 상기 셀프 타이머부 20의 상기 셀프신호 SELF에 응답하여 상기 출력클럭 CLOCK을 발생한다.
상기 제1도의 어드레스 천이 검출부 10는 제2도의 타이밍도에서 나타난 바와 같이, 파형 2A와 같은 어드레스 ADD를 수신하여 변화를 감지하면, 파형 2B와 같은 신호 ATD를 출력하는데 여기서, T1은 상기 검출부 10의 고정된 지연시간을 나타내며, T2는 고정된 펄스폭을 가리킨다. 제3도에는 상기 셀프 타이머부 20의 동작 타이밍이 도시된다. 신호 3A와 같은 클럭이 하이에서 로우로 천이하면 신호 3B와 같은 셀프신호는 구간 T3 만큼의 지연 후에 로우에서 하이로 천이된다. 이 경우에 구간 T3의 폭을 상기 셀프 타이머부 20와 비동기 램의 사이즈에 맞게 조정한다. 즉, 비동기 램의 사이즈가 크면 상기 구간을 크게하고 작으면 작게 조정하는 것이다. 상기 클럭이 로우에서 하이로 천이하면 상기 출력신호 셀프는 구간 T4만큼의 지연 후에 하이에서 로우로 천이된다. 여기서, 상기 구간 T4는 상기 구간 T3에 비하여 작으며 비동기 램의 사이즈에 영향을 그다지 받지 않는다. 제4도에는 상기 래치부 30의 동작 타이밍이 도시된다. 제4도를 참조하면, 파형 4A와 같은 신호 ATD가 로우에서 하이로 천이하면 클럭이 로우로 리셋되고 파형 4B와 같은 신호 SELF가 로우에서 하이로 천이하면 클럭이 하이로 리셋된다.
제5도에는 상기 제1도의 발생기에 대한 입력과 출력의 타이밍 관계를 별도로 도시한 파형도가 제시된다. 제5도에서, 파형 5A와 같은 어드레스가 발생기에 인가시 파형 5B와 같은 출력 클럭이 생성됨을 알 수 있다. 여기서, 구간 T5는 고정된 지연시간이며, 구간 T6은 클럭펄스의 폭이 조정된 것을 보여준다.
상술한 바와 같은 본 발명에 따르면, 셀프 타이머부를 이용함에 의해 간단한 구성을 가지면서도 출력클럭의 폭을 조정할 수 있는 효과가 있다.

Claims (3)

  1. 클럭펄스 발생기에 있어서; 수신되는 어드레스의 변화를 검출하여 어드레스 천이신호를 발생하는 어드레스 천이검출부와; 출력되는 클럭 펄스폭을 조정하기 위해 귀환되는 출력 클럭을 수신하여 셀프 신호를 출력하는 셀프 타이머부와; 상기 어드레스 천이신호와 상기 셀프 타이머부의 상기 셀프신호에 응답하여 상기 출력클럭을 발생하는 래치부를 가짐을 특징으로 하는 클럭펄스 발생기.
  2. 제1항에 있어서, 상기 래치부는 플립플롭소자로 구성한 것을 특징으로 하는 클럭펄스 발생기.
  3. 제2항에 있어서, 상기 클럭펄스 발생기는 비동기 램의 사이즈에 대응되는 클럭펄스폭을 생성하는 것을 특징으로 하는 클럭펄스 발생기.
KR1019950035655A 1995-10-16 1995-10-16 비동기 램용 클럭펄스 발생기 KR0154730B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950035655A KR0154730B1 (ko) 1995-10-16 1995-10-16 비동기 램용 클럭펄스 발생기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950035655A KR0154730B1 (ko) 1995-10-16 1995-10-16 비동기 램용 클럭펄스 발생기

Publications (2)

Publication Number Publication Date
KR970023413A KR970023413A (ko) 1997-05-30
KR0154730B1 true KR0154730B1 (ko) 1998-12-01

Family

ID=19430343

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950035655A KR0154730B1 (ko) 1995-10-16 1995-10-16 비동기 램용 클럭펄스 발생기

Country Status (1)

Country Link
KR (1) KR0154730B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100729918B1 (ko) * 2005-10-25 2007-06-18 주식회사 하이닉스반도체 펄스 수를 선택적으로 조절하는 펄스 발생기와 이를포함하는 반도체 메모리 장치의 내부 전압 트리밍 제어회로 및 내부 전압 트리밍 제어 방법

Also Published As

Publication number Publication date
KR970023413A (ko) 1997-05-30

Similar Documents

Publication Publication Date Title
US5687134A (en) Synchronous semiconductor memory capable of saving a latency with a reduced circuit scale
KR960032493A (ko) 집적 회로 메모리
US5929684A (en) Feedback pulse generators
US6222894B1 (en) Digital delay locked loop for reducing power consumption of synchronous semiconductor memory device
KR19980078283A (ko) 클럭위상비교기
KR0154730B1 (ko) 비동기 램용 클럭펄스 발생기
US5583461A (en) Internal clock signal generation circuit having external clock detection and a selectable internal clock pulse
KR980005013A (ko) 동기 반도체 메모리 회로
TW362173B (en) Meta-hardened flip-flop
KR940012823A (ko) 클록신호 생성회로
KR0141711B1 (ko) 상승/하강 에지 검출장치
JP2891176B2 (ja) 信号伝達用タイミング調整装置
US6753715B2 (en) System for symmetric pulse generator flip-flop
KR960005607A (ko) 동기식 래치회로
JP2545010B2 (ja) ゲ―ト装置
KR930018586A (ko) 어드레스천이검출회로를 가진 반도체메모리장치
KR100241059B1 (ko) 비동기 데이터 전송회로 및 그 전송방법
KR100206901B1 (ko) 펄스의 네가티브 지연장치
KR200222679Y1 (ko) 입력신호의 상승에지 및 하강에지의 선택적 검출장치
KR100186311B1 (ko) 발진기 회로
JPH06303113A (ja) パルス発生回路
KR970049299A (ko) 전원공급장치의 동작 제어회로
KR0118634Y1 (ko) 주파수 체배기
KR930003905Y1 (ko) 넌-오버랩핑 2-위상 클럭 발생회로
KR970013691A (ko) 주파수 변환 샘플링 시스템을 위한 클럭 생성기

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080701

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee