KR0143115B1 - 심볼 타이밍 복구회로 및 방법 - Google Patents

심볼 타이밍 복구회로 및 방법

Info

Publication number
KR0143115B1
KR0143115B1 KR1019950015219A KR19950015219A KR0143115B1 KR 0143115 B1 KR0143115 B1 KR 0143115B1 KR 1019950015219 A KR1019950015219 A KR 1019950015219A KR 19950015219 A KR19950015219 A KR 19950015219A KR 0143115 B1 KR0143115 B1 KR 0143115B1
Authority
KR
South Korea
Prior art keywords
signal
segment
symbol
synchronization
phase error
Prior art date
Application number
KR1019950015219A
Other languages
English (en)
Other versions
KR970004743A (ko
Inventor
김기범
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019950015219A priority Critical patent/KR0143115B1/ko
Priority to US08/750,014 priority patent/US5859671A/en
Priority to CN96190433A priority patent/CN1058122C/zh
Priority to JP50293497A priority patent/JP3322677B2/ja
Priority to DE19680412T priority patent/DE19680412B4/de
Priority to PCT/KR1996/000085 priority patent/WO1996042170A1/en
Priority to CA002193817A priority patent/CA2193817C/en
Priority to GB9626476A priority patent/GB2304476B/en
Publication of KR970004743A publication Critical patent/KR970004743A/ko
Application granted granted Critical
Publication of KR0143115B1 publication Critical patent/KR0143115B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/091Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector using a sampling device
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/455Demodulation-circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/044Speed or phase control by synchronisation signals using special codes as synchronising signal using a single bit, e.g. start stop bit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
    • H04N5/126Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising whereby the synchronisation signal indirectly commands a frequency generator

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Television Systems (AREA)

Abstract

1.청구범위에 기재된 발명이 속한 기술분야
디지탈 고화질 텔리비젼 수신기
2.발명이 해결하려고 하는 기술적 과제
디지탈 고화질 텔리비젼 수신기에서 전송되는 데이터 세그먼트신호의 심볼 타이밍 에러를 복구함
3.발명의 해결방법의 요지
디지탈 고화질 텔리비젼의 심볼 타이밍 복구회로가, 수신되는 아날로그신호를 심볼클릭에 의해 샘플링하여 디지탈 데이터로 변환하는 수단과, 디지탈 데이터를 입력하여 반송파를 복구하고 기저대역의 신호로 복조하여 세그먼트신호를 발생하는 수단과, 세그먼트신호를 입력하여 세그먼트 신호에서 동기신호를 검출하는 수단과, 세그먼트신호를 입력하며 세그먼트 동기신호에 의해 활성화되어 세그먼트 동기신호에 의한 위상오차를 검출하는 수단과, 동기심볼의 위상오차에 따라 심볼클릭의 위상을 조절하여 아날로그신호를 디지탈신호로 변환하는 수단의 심볼 클럭으로 공급하는 수단으로 구성됨.
4.발명의 중요한 용도
디지탈 고화질 텔리비젼 수신기에서 전송 조건에 따라 야기되는 데이터 세그먼트 신호의 심볼 타이밍 에러를 완벽하게 복구하여 에러없이 데이터를 복원함.

Description

심볼 타이밍 복구회로 및 방법
제1도는 본 발명에 따른 심볼 타이밍 복구회로의 구성을 도시하는 도면
제2도는 심볼 타이밍 에러에 따른 세그먼트 동기신호의 변화를 도시하는 도면
제3도는 제1도에 도시된 심볼 타이밍 복구회로의 블록에 대한 제1상세회로도
제4도는 제1도 및 제3도의 세그먼트동기신호발생부의 상세 구성을 도시하는 도면
제5도는 제1도의 도시된 심볼 타이밍 복구회로의 블록에 대한 제2상세회로도
본 발명은 디지탈 텔리비젼 수신기에 관한 것으로, 특히 전송되는 신호를 정확하게 복조하기 위하여 심볼 타이밍을 복구할 수 있는 회로 및 방법에 관한 것이다.
모든 디지탈 수신기는 최적의 복조를 수행하기 위하여 입력되는 디지탈 신호의 심볼 천이와 복조기를 사용하여야 한다. 이는 채널 등화기를 비롯한 수신기의 동작들이 대부분 디지탈 회로에 의해 구현되므로, 수신되는 아날로그 신호가 아날로그/디지탈 변환기에서 정확한 표본화 시점에서 디지탈 신호로 변환 할수 있어야 한다. 즉, 상기 아날로그신호가 디지탈신호로 변환된 후 신호처리 동작을 수행하그리고 되므로, 정확하게 표본화 시점에서 데이터를 발생하여야만 디지탈 수신기가 정상적으로 동작을 수행할 수 있기 때문이다.
디지탈 고화질 텔리비젼 방식 중, GA(Gracd Alliance) 방식은 수신측에서의 반송파 복구가 용이하도록 전송시 1.25 정도의 직류 값을 갖는 파일럿(pilot)신호를 반송파로서 데이터에 포함시켜 전송하고 있다. 따라서 수신기에서 수신하는 데이터에는 상기 파일럿 신호에 의한 직류 성분이 포함되어 있게된다. 이때 수신되는 데이터에서 직접 타이밍 에러 성분을 검출하는 경우, 상기 직류 성분의 영향을 받게 되므로 올바른 타이밍 에러값을 검출하는 것이 불가능하다.
따라서 본 발명의 목적은 디지탈 고화질 텔리비젼 수신기에 있어서 수신되는 데이터 세그먼트 동기신호에 위상오차를 검출한 후, 검출된 위상오차를 보상하므로서 전송되는 신호를 오차없이 최적의 복조를 수행할 수 있도록한 심볼 타이밍 복구회로 및 방법을 제공함에 있다.
이러한 본 발명의 목적을 달성하기 위하여 디지탈 텔리비젼의 심볼 타이밍 복구회로가, 수신되는 아날로그신호를 심볼클럭에 의해 샘플링하여 디지탈 데이터로 변환하는 수단과, 상기 디지탈 데이터를 입력하여 반송파를 복구하고 기저대역의 신호로 복조하여 세그먼트신호를 발생하는 수단과, 상기 세그먼트신호를 입력하여 상기 세그먼트신호에서 동기신호를 검출하는 수단과, 상기 세그먼트신호를 입력하며 세그먼트 동기신호의 위상오차를 검출하는 수단과, 상기 동기심볼의 위상오차에 따라 상기 심볼클럭의 위상을 조절하여 상기 아날로그신호를 디지탈신호로 변환하는 수단의 심볼클럭으로 공급하는 수단으로 구성된 것을 특징으로 한다.
이하 본 발명의 바람직한 [실시예]가 첨부된 도면의 참조와 함께 상세히 설명될 것이다. 도면들중 동일한 부품들은 가능한한 어느곳에서든지 동일한 부호들을 나타내고 있음을 유의하여야 한다.
여기에서 사용되는 디지탈 고화질 텔리비젼이라는 용어는 GA(Grand Alliance) 방식의 고해상도 텔리비젼을 의미한다. 세그먼트신호라는 용어는 828심볼의 데이터들과 4심볼의 동기신호들로 구성되는 832심볼의 신호로서, 1수평라인의 신호를 의미한다. 동기신호라는 용어는 상기 데이터 세그먼트신호의 시작을 알리는 제1동기심볼-제4동기심볼로 이루어지는 4개의 동기심볼을 의미한다. 상기 제1동기심볼 및 제4동기심볼의 신호레벨은 5이고, 상기 제2동기심볼 및 제3동기심볼은 5의 신호레벨을 갖는다.
제1도는 본 발명에 따라 디지탈 고화질 텔리비젼 수신기에서 심볼 타이밍을 복구하는 회로의 도면으로서, 아날로그/디지탈변환부(Analog to Digital Converter)10은 튜너에서 출력되는 선택 채널의 아날로그신호를 2배의 심볼 전송율(symblo rate) 2fs를 갖는 심볼 클럭에 의해 디지탈 데이터로 변환 출력한다. 반송파 복구회로인 디지탈복조부20은 상기 아날로그/디지탈변환부10에서 출력하는 데이터를 전송시의 데이터인 기저대역의 신호로 복원하는 기능을 수행한다. 상기 디지탈복조부20은 DFPLL(Digital Frequency Phase Lock Loop)을 사용할 수 있다. 정합부 30은 필터(Matched Filter)로서 심볼레이트를 조절하여 세그먼트 동기신호 발생회로와 정합시킨다. 즉, 상기 디지탈복조부20을 출력하는 2fs의 심볼레이트(symbol rate) 데이터가 정합부 30에서 fs의 심볼 레이트를 갖는 데이터로 조절된다.
상기 정합부30에서 출력되는 세그먼트신호는 다음단의 신호처리부로 입력되는 동시에 데이터 세그먼트의 동기신호를 검출하기 위하여 동기신호검출부 40에 인가된다. 상기 동기신호검출부40은 상기 세그먼트신호에서 제1동기신볼-제4동기심볼의 특성을 이용하여 동기신호를 검출한다.
위상오차검출부50은 상기 세그먼트신호를 임력하여, 상기 세그먼트 동기신호에 의해 제2동기심볼과 제3동기심볼의 위상차를 검출하여 위상오차신로 출력한다. 심볼클럭위상조절부60은 상기 위상오차신호를 입력하며, 상기 위상오차신호에 의해 심볼클럭의 위상을 조절한 후 상기 아날로그/디지탈변환부10의 심볼클럭으로 입력한다.
제2도는 데이터 세그먼트신호에서 심볼 타이밍 에러 발생시 변화되는 동기신호의 형태를 도시하고 있다. 상기 제2도에서 2a는 심볼 타이밍이 정확하게 이루어졌을 때의 세그먼트동기신호의 형태를 도시하고 있으며, 2b는 심볼 타이밍 에러가 양의 값을 가질 때의 세그먼트공기신호의 모양을 도시하고 있고, 2c는 심볼타이밍 에러가 음의 값을 가질 때의 세그먼트동기신호의 모양을 도시하고 있다.
상기 제2도를 참조하면, 데이터 세그먼트신호에서 심볼 타이밍이 정확하게 이루어진 경우에는 제2도의 2a와 같이 제2동기심볼 및 제3동기심볼의 세그먼트동기신호 모양이 거의 같은 값을 갖게 되어 전송전의 형태를 그대로 유지한다. 그러나 전송과정에서 채널 잡음(channel noise)이나 고스트(ghost) 등의 여러 가지 불필요한 변화(artifacts)가 포함되면, 디지탈 데이터로 변환할 시 심볼 타이밍에러가 발생되어 제2도의 2b 및 2c와 같이 동기심볼이 찌그러지게 된다. 따라서 상기와 같은 동기신호의 찌그러짐 정도는 제2동기심볼 및 제3동기심볼 간의 차를 계산하여 구할수 있다. 즉, 상기 두 동기심볼 간의 차가 심볼 타이밍 에러 값에 해당된다. 이때 상기 제2도에 도시된 바와 같이 심볼 타이밍 에러값이 양의 값인가 또는 음의 값인가에 따라 동기신호의 찌그러지는 방향이 반전됨을 알 수 있다.
상기 심볼 타이밍 에러값인 위상오차를 구한 후, 이를 이용하여 심볼클럭의 위상을 조절한 후 상기 아날로그/디지탈변환기10의 심볼클럭으로 공급하면, 결국은 정확하게 심볼 타이밍 에러를 복구할 수 있다.
제3도는 본 발명에 따른 심볼 타이밍 복구회로의 상세 블록 구성도로서, 위상오차검출부50의 구성을 살펴보면, 지연기151은 상기 정합부30에서 출력하는 세그먼트신호를 제1지연하며, 지연기152는 상기 지연기151의 제1지연신호를 다시 제2지연한다. 여기서 상기 지연기151 및 152는 심볼 주기로 입력되는 세그먼트신호들을 지연한다. 감산기153은 상기 제1지연신호 및 제2지연신호를 감산하여 두심볼 간의 위상차를 구한다. 스위치154는 상기 감산기153의 출력을 입력하며, 상기 세그먼트동기신호검출부40에서 출력하는 세그먼트동기신호가 활성화될 시 상기 감산기153의 출력을 위상오차신호로 출력한다. 여기서 상기 세그먼트동기신호검출부40은 제4동기심볼을 입력한 상태에서 상기 세그먼트동기신호를 발생하게 되므로, 상기 지연기 151 및 152는 상기 제2동기심볼과 제3동기심볼의 차를 위상오차신호로 출력할수 있도록 타이밍을 조절한다. 즉, 상기 세그먼트동기신호검출부40에서 세그먼트동기신호를 발생하는 시점에서 상기 지연기152는 제2동기심볼을 출력하고 상기 지연기151은 제3동기심볼을 출력하게 된다. 따라서 상기 스위치154가 상기 세그먼트종기신호에 의해 상기 감산기153에 스위칭되는 시점에서, 상기 감산기153은 상기 제2동기심볼과 제3동기심볼의 차신호를 출력한다. 따라서 상기 위상오차검출부50은 세그먼트신호 입력시 상기 제2동기심볼과 제3동기 신호의 차를 계산하여 이를 심볼 타이밍 에러값인 위상오차신호로 출력한다.
상기 위상오차신호를 입력하여 심볼클럭의 위상을 조절하는 심볼클럭위상조절부60의 구성을 살펴보면, 루프필터161은 상기 위상오차신호를 입력하여 누적하며, 상기 전압제어발진기의 제어전압 레벨로 스케일링한다. 디지탈/아날로그변환기162는 상기 루프필터161의 출력을 아날로그 전압으로 변환한다. 전압제어발진기163은 상기 디지탈/아날로그변환기162에서 출력되는 전압에 의해 발진 제어되어 심볼클럭의 위상을 조절한 후 상기 아날로그/디지탈변환기10의 심볼클럭으로 공급한다.
제4도는 상기 제1도 및 제3도의 세그먼트동기신호검출부40의 상세 구성도로서, 상기 세그먼트동기신호검출부40은 세그먼트누적부(1 Segment Integrator)110, 동기검출부(4 Symbol Correlator)120 및 동기신호발생부(Segment Sync Generator)130으로 이루어진다. 상기 세그먼트누적부110은 수신되는 데이터 세그먼트신호들을 세그먼트 주기로 지연하여 누적하는 기능을 수행한다. 상기 동기검출부120는 상기 세그먼트누적부110의 출력을 동기신호들의 주기로 지연하며 각각의 지연된 동기신호들을 해당하는 동기신호의 상관값과 승산하고 상기 승산된 동기신호들을 가산하여 동기신호 주기에서 첨두값을 갖는 동기신호를 검출하는 기능을 수행한다.
상기 동기신호발생부130은 소정의 기준값을 구비하며 상기 동기검출부120의 출력과 상기 기준값을 비교하여 데이터 세그먼트의 동기신호를 발생하는 기능을 수행한다.
상기 세그먼트누적부110의 구성을 살펴보면, 가산기111은 입력되는 현데이터 세그먼트신호들과 1세그먼트 주기 지연된 이전의 데이터 세그먼트 신호들을 순차적으로 가산하여 누적한다. 세그먼트지연기112는 상기 가산기111에서 순차적으로 출력되는 누적된 데이터 세그먼트신호들을 저장하며, 1 세그먼트 주기 지연시킨후 상기 가산기111로 부궤환시킨다. 따라서 상기 세그먼트누적부110은 이전 상태까지 누적된 데이터 세그먼트의 신호들과 현재 입력되는 세그먼트 신호들을 순차적으로 가산 출력하며, 이때 가산되는 신호들은 세그먼트를 주기로 동일한 위치의 심볼들이 가산되어 누적되는 것임을 알 수 있다.
두 번째로 동기검출부120의 구성을 살펴보면, 지연수단은 제1지연기121-제4지연기124를 구비하며, 상기 세그먼트누적부110의 가산기111에서 순차적으로 출력하는 각 심볼들의 누적 값을 각각 순차적으로 지연하여 제1지연심볼신호-제4지연심볼신로를 발생한다. 승산수단은 제1승산기125-제4승산기128을 구비하며, 각각 상기 제1지연심볼신호-제4지연심볼신호를 상기 동기신호들의 해당하는 상관값과 각각 승산하여 출력한다. 이때 제1승산기125 및 제4승산기128은 양의 상관관계를 갖는 제1동기심볼신호 및 제4동기심볼신호를 승산할 수 있도록 1의 양의 값을 입력하며, 제2승산기126 및 제3승산기127은 음의 상관관계를 갖는 제2동기심볼신호 및 제3동기심볼신호를 승산하여 양의 값을 갖도록 하기 위해 음의 값을 입력시킨다. 따라서 상기 제1승산기125-제4승산기128은 동기신호의 주기에서 모두 양의 값을 갖는 신호로 변환하여 출력한다. 가산기129는 상기 제1승산기125-제4승산기128의 출력을 가산하여 동기신호 주기에서 첨두값을 갖는 동기검출신호를 발생한다.
세번째로 동기신호발생부130의 구성을 살펴보면, 기준값발생기131은 상기 가산기129에서 출력하는 동기신호의 누적값 보다는 작도 다른 랜덤데이터들의 누적값 보다는 크게 설정되는 기준값을 발생한다. 비교기132는 상기 기준값과 상기 가산기129를 출력하는 동기검출신호를 비교하여 상기 기준값보다 상기 동기검출신호가 클 시 동기신호를 발생한다.
상기와 같은 구성을 갖는 본 발명의 심볼 타이밍 복구회로의 동작을 살펴본다.
먼저 상기 세그먼트신호의 동기신호를 검출하는 동작을 살펴보면, 상기 정합부30에서 출력되는 세그먼트신호를 일측단자로 입력하는 2입력 가산기111은 타측 단자로 입력되는 세그먼트지연기112의 출력과 현재 입력되는 세그먼트신호를 가산하여 출력한다. 이때 상기 세그먼트지연기112는 1세그먼트 주기를 지연한 데이터를 출력하므로, 상기 가산기111에 입력되는 두 세그먼트신호는 세그먼트를 주기로 동일한 위치의 심볼 데이터가 됨을 알 수 있다. 상기 가산기 111에서 출력되는 가산데이타는 상기 세그먼트지연기112로 입력되는 동시에 제1지연기 121로 입력된다. 따라서 상기 세그먼트지연기112는 데이터들을 1세그먼트 주기로 지연하는 동시에 세그먼트 주기로 가산되는 해당 심볼 데이터의 누적값을 저장하는 기능을 수행함을 알 수 있다. 따라서 상기 세그먼트누적기110은 각 데이터 세그먼트신호에서 동일한 위치의 심볼데이타를 계속 누적하여 출력한다. 이때 세그먼트 주기마다 반복입력되는 동기심볼의 누적값 들은 랜덤한 데이터 심볼들의 누적값 보다 점점 더 커지게 된다.
상기와 이 변화되는 심볼의 누적값들은 제1지연기121-제4지연기124에 의해 순차적으로 지연되어 제1지연심볼-제4지연심볼로 발생된다. 그리고 상기 제1지연심볼-제4지연심볼들은 각각 제1승산기 125-제4승산기128의 일측 단자로 입력된다. 이때 상기 제1승산기125-제4승산기128의 타측단자에는 상기 제1동기심볼-제4동기심볼의 상관값을 입력한다. 즉, 상기 가산기111에서 누적 출력되는 제1동기심볼 및 제4동기심볼은 양의 값을 갖게되며, 제2동기심볼 및 제3동기심볼은 음의 값을 갖게된다. 따라서 상기 제1승산기125-제4승산기128의 타측 입력단들에 각각 1, 1, 1, 1을 입력하면, 상기 제1동기심볼-제4동기심볼의 누적값이 입력될 시 두 신호가 승산되어 모두 양의 값을 갖는 동기심볼들로 출력된다. 즉, 상기 승산시 데이터 세그먼트신호 중 4심볼의 동기신호 부분에서는 (+5)*(-1),(-5)*(-5),(-5)*(-5),(+5)*(+1)이 되므로, 임의 일정한 값을 매 세그먼트 주기 마다 발생하게 되고 이외의 랜덤한 데이터 부분에서는 세그먼트마다 랜덤한 값을 갖게 된다. 상기 제1승산기125-제4승산기128에서 출력하는 제1승산신호-제4승산신호는 가산기129에서 가산 출력된다. 이때 상기 가산기129가 승산기125-128의 출력을 모두 가산하면, 동기신호의 부분에서는 매우 큰 상관값을 갖게 되며, 그 외의 랜덤한 데이터 부분에서는 서로 상쇄되어 동기부분에 비해 매우 작은 값을 갖는 신호로 발생된다. 따라서 상기 가산기 129에서 출력되는 누적 상관값의 출력 특성을 살펴보면, 동기신호 부분에서 출력되는 누적 상관값이 랜덤한 데이터 부분에서 발생되는 누적 상관값보다 매우 큰 값의 신호가 출력되며, 이 신호가 동기검출신호가 된다.
상기 가산기 129의 출력은 비교기132의 일측단자로 입력되며, 상기 비교기132 타측단자에는 기준값발생기131에서 출력되는 기준값이 입력된다. 이때 상기 기준값은 상기 동기부분에서 검출되는 4심볼의 누적값 보다는 작고, 랜덤한 데이터 부분에서 검출되는 4심볼의 누적값 보다는 크게 설정한다. 따라서 기준값발생기131이 상기와 같은 방법으로 기준값을 발생하면, 비교기132는 상기 기준값과 상기 가산기129의 출력을 비교하는 경우, 동기신호 부분에서 하이 논리의 펄스신호를 발생하고 랜덤한 데이터 부분에서 로우 논리의 신호를 발생하게 된다. 이때 상기 비교기132에서 출력하는 하이 논리의 펄스 성분을 동기신호로 사용하면, 수신되는 데이터 데그먼트신호의 동기를 정확하게 맞출 수 있다. 따라서 상기 비교기132에서 출력되는 신호가 데이터 세그먼트의 동기신호로 발생되는 것이다.
또한 상기 정합부30에서 출력되는 데이터 세그먼트신호는 위상오차검출부50에 입력된다. 상기 위상오차검출부50의 동작을 살펴보면, 지연기151은 상기 데이터 세그먼트신호를 심볼주기로 제1지연하며, 제1지연된 세그먼트신호는 감산기153의 일측 단자로 입력된다. 또한 상기 지연기151을 출력하는 제1지연된 세그먼트신호는 지연기152에서 다시 제2지연되며, 제2지연된 세그먼트신호는 감산기153의 타측 단자로 입력된다. 그리고 감산기153은 상기 제1지연된 심볼과 제2지연된 심볼을 감산하여 출력한다. 따라서 상기 감산기153에서 출력되는 신호는 모든 데이터 세그먼트신호들에 대하여 1심볼 전후의 신호들을 감산 출력하게 됨을 알 수 있다.
상기 감산기153의 출력은 스위치154의 제1입력단자로 연결된다. 상기 스위치154는 제1입력단자가 상기 감산기154의 출력단에 연결되고 제2입력 단자가 접지단에 연결되며, 제어단자가 상기 세그먼트동기신호검출부40의 출력단에 연결된다. 따라서 상가 스위치154는 상기 세그먼트동기신호가 발생될 시 상기 제1입력단자의 출력을 선택하여 출력하고 세그먼트동기신호가 발생되지 않는 구간에서는 접지전원을 선택하여 출력한다. 따라서 상기 스위치154는 상기 세그먼트동기신호가 발생되는 주기에서만 상기 감산기153의 출력을 스위칭 출력하게 됨을 알 수 있다. 상기 스위치154는 2입력 멀티플렉서를 사용하여 구현할 수 있다.
상기 위상오차 값은 상기한 바와 같이 4개의 동기심볼 중 제2동기심볼과 제3동기심볼의 위상오차를 검출하여야 한다. 이때 상기 세그먼트동기신호검출부40은 상기한 바와 같이 제4동기심볼이 입력되는 시점에서 세그먼트동기신호를 검출하여 출력하게 된다. 따라서 상기 위상오차검출부50에서는 지연기151 및 지연기152를 사용하여 제2동기심볼과 제3동기심볼을 감산하는 시점이 상기 세그먼트동기신호가 발생되는 시점을 일치시킨다. 따라서 상기 세그먼트동기신호가 발생될 시 상기 스위치 154는 상기 감산기153에서 출력되는 제2동기심볼과 제3동기심볼 간의 오차 값을 선택 출력하며, 이 오차 값은 심볼 타이밍의 위사오차 값이 됨을 알 수 있다.
상기 제2동기심볼과 제3동기심볼의 관계는 전송 조건에 따라 제2도에 도시된 바와 같은 특성을 갖는다. 즉, 심볼 타이밍이 정확한 경우에는 2a와 같이 제2동기심볼과 제3동기심볼은 거의 같은 신호레벨(-5)을 갖게된다. 그러나 심볼 타이밍 오차가 양의 값을 갖는 경우에는 2b에 도시된 바와 같이 제2동기심볼의 신호레벨이 제3동기심볼의 신호레벨 보다 커지게 되며, 상기 심볼 타이밍 오차가 음의 값을 갖는 경우에는 2c에 도시된 바와 같이 제3동기심볼의 신호레벨이 제2동기심볼의 신호레벨보다 커지게 되는 특성을 갖는다. 상기 제2도에 도시된 바와 같은 세그먼트 동기심볼하여금 위상오차는 세그먼트동기신호가 발생되는 시점에서 상기 위상오차검출부50에서 검출되어 상기 심볼클럭위상조절부60에 입력된다.
상기 제2동기심볼과 제3동기심볼의 위상오차를 입력하여 심볼클럭의 위상을 조절하는 동작을 살펴보면, 루프필터161은 상기 동기심볼의 타이밍 위상오차인 심볼 타이밍 에러 값을 누적하며, 또한 상기 전압제어발진기163를 제어할 수 있는 적절한 값을 스케일링한다. 그리고 상기 루프필터161의 출력은 디지탈/아날로그변환기162에서 아날로그의 전압값으로 변환된후 상기 전압제어발진기163의 제어전압으로 입력된다. 이때 상기 제어전압은 동기심볼의 위상오차에 따라 가변되는 전압이며, 따라서 전압제어발진기163은 상기 제어전압에 따라 발진되어 심볼클럭의 주파수 및 위상을 조절하여 위상오차를 점차적으로 감소시키며, 결국은 정확하게 심볼클럭의 위상오차를 복구하게 된다.
상기와 같은 동작은 상기 위상오차검출부50에서 검출되는 동기심볼의 위상오차 값이 제로 값에 근접할 때 까지 계속적으로 반복 수행되며, 상기 위상오차 값이 제로가 되면 상기 전압제어발진기163에서 출력되는 심볼클럭의 주파수 및 위상은 변화없이 그 상태를 유지하게 된다.
제5도는 본 발명의 또 다른 [실시예]로서, 위상오차검출부50을 제외하고 나머지 구성부는 동일하다. 상기 위상오차검출부50의 구성을 살펴보면, 지연기171-175는 입력되는 세그먼트신호의 심볼들을 지연한다. 그리고 지연기173에서 출력되는 제3지연심볼 및 지연기174에서 출력되는 제4지연심볼을 감산기 153에 입력시킨다. 여기서 상기 지연기171-175는 세그먼트신호에서 출력되는 제2동기심볼 및 제3동기심볼이 감산기153에서 감산되어 위상오차 값으로 출력되는 시점이 상기 세그먼트동기신호검출부40에서 출력하는동기신호의 출력시점과 일치되도록 제어한다. 따라서 스위치154는 상기 세그먼트동기신호에 의해 상기 감산기153에서 출력되는 제2동기심볼과 제3동기심볼의 위상오차 값을 선택하여 출력하게 된다.
상기한 바와 이 디지탈 고화질 텔리비젼에서 전송되는 데이터 세그먼트동기신호의 찌그러짐 정도를 이용하여 직접 위상오차를 검출하고, 검출된 위상오차 값을 이용하여 심볼클럭의 주파수 및 위상을 제어하므로서 심볼 타이밍 에러를 완벽하게 복구할 수 있다. 이때 타이밍 에러가 복구된 심볼클럭은 전송되는 데이터 세그먼트신호의 천이 순간에서 데이터의 표본화 순간을 정확하게 결정할 수 있어, 수신기는 에러없이 데이터를 복원할 수 있는 이점이 있다.

Claims (9)

  1. 디지탈 텔레비젼의 심볼 타이밍 복구회로에 있어서, 수신되는 아날로그신호를 심볼클럭에 의해 샘플링하여 디지탈 데이터로 변환하는 수단과, 상기 디지탈 데이터를 입력하여 반송파를 복구하고 기저대역의 신호로 복조하여 세그먼트신호를 발생하는 수단과, 상기 세그먼트신호를 입력하여, 상기 세그먼트신호에서 동기신호를 검출하는 수단과, 상기 세그먼트신호를 입력하여, 상기 세그먼트 동기신호에 의해 활성화되어 세그먼트 동기신호의 위상오차를 검출하는 수단과, 상기 동기심볼의 위상오차에 따라 상기 심볼클럭의 위상을 조절하여 상기 아날로그신호를 디지탈 신호로 변환하는 수단의 심볼클럭으로 공급하는 수단으로 구성된 것을 특징으로 하는 디지탈 텔리비젼의 심볼 타이밍 복구회로.
  2. 제1항에 있어서, 상기 위상오차를 검출하는 수단이, 상기 세그먼트신호를 제1지연 및 제2지연하는 수단과, 상기 제1지연 및 제2지연된 세그먼트신호를 감산하여 두 세그먼트 신호의 위상오차를 검출하는 수단과, 상기 위상오차를 입력하며, 상기 세그먼트 동기신호에 의해 활성화되어 상기 위상오차 값을 스위칭 출력하는 수단으로 구성된 것을 특징으로하는 디지탈 텔리비젼의 심볼 타이밍 복구회로.
  3. 제2항에 있어서, 심볼 클럭의 위상을 조절하는 수단이, 입력하는 상기 위상오차를 누적 및 제어전압 레벨로 스케일링하는 루프필터와, 상기 루프필터의 출력을 아날로그의 제어전압으로 변환하는 수단과, 상기 제어전압에 의해 발진하여 심볼클럭의 위상을 조절하는 발진수단으로 구성된 것을 특징으로 하는 디지탈 텔리비젼 심볼 타이밍 복구회로.
  4. 제1항 내지 제3항 중의 어느 한 항에 있어서, 상기 세그먼트 동기신호를 발생하는 수단이, 수신되는 데이터 세그먼트신호들을 세그먼트 주기로 지연하여 누적하는 수단과, 상기 누적수단의 출력을 동기신호들의 주기로 지연하며, 각각의 지연된 동기신호들을 해당하는 동기신호의 상관값과 승산하며함께 상기 승산된 동기신호들을 가산하여 동기신호 주기에서 첨두값을 갖는 동기신호를 검출하는 수단과, 소정의 기준값을 구비하며 상기 동기검출수단의 출력과 상기 기준값을 비교하여 데이터 세그먼트의 동기신호를 발생하는 수단으로 구성된 것을 특징으로 하는 디지탈 텔리비젼의 심볼 타이밍 복구회로.
  5. 하나의 데이터 세그먼트가 4심볼의 동기신호와 828심볼의 데이터로 구성되고, 상기 제1동기심볼 및 제4동기심볼의 제1신호레벨로 전송되고 제2동기심볼 및 제3동기심볼이 제2신호레벨로 전송되는 디지탈 텔리비젼의 심볼 타이밍 복구회로에 있어서, 수신되는 아날로그신호를 심볼클럭에 의해 샘플링하여 디지탈 데이터로 변환하는수단과, 상기 디지탈 데이터를 입력하여 반송파를 복구하고 기저대역의 신호로 복조하여 세그먼트신호를 발생하는 수단과, 상기 세그먼트신호를 입력하며, 상기 세그먼트신호에서 동기신호를 검출하는 수단과, 상기 세그먼트신호를 입력하며 함께 상기 세그먼트 동기신호에 의해 활성화되어 상기 제2동기심볼 및 제3동기심볼간의 차에 의한 위상오차를 검출하는 수단과, 상기 동기심볼의 위상오차에 따라 상기 심볼클럭의 위상을 조절하여 상기 아날로그신호를 디지탈신호로 변환하는 수단의 심볼 클럭으로 공급하는 수단으로 구성된 것을 특징으로 하는 디지탈 텔리비젼의 심볼 타이밍 복구회로.
  6. 제5항에 있어서, 상기 위상오차를 검출하는 수단이, 상기 세그먼트신호를 제1지연 및 제2지연하는 수단과, 상기 제1지연 및 제2지연된 세그먼트신호를 감산하여 두 세그먼트신호간의 차를 이용하여 위상오차를 검출하는 수단과, 상기 위상오차를 입력하며, 상기 세그먼트 동기신호에 의해 활성화되어 상기 위상오차 값을 스위칭 출력하는 수단으로 구성된 것을 특징으로 하는 디지탈 텔리비젼의 심볼 타이밍 복구회로.
  7. 제6항에 있어서, 심볼 클럭의 위상을 조절하는 수단이, 입력되는 상기 위상오차를 누적 및 제어전압 레벨로 스케일링하는 루프필터와, 상기 루프필터의 출력을 아날로그의 제어전압으로 변환하는 수단과, 상기 제어전압에 의해 발진하여 심볼클럭의 위상을 조절하는 발진수단으로 구성된 것을 특징으로 하는 디지탈 텔리비젼의 심볼 타이밍 복구회로.
  8. 제5항 내지 제7항 중의 어느 한 항에 있어서, 상기 동기신호를 검출하는 수단이, 세그먼트지연기를 구비하며함께 입력되는 상기 데이터 세그먼트신호들과 상기 세그먼트지연기에서 출력되는 지연 세그먼트신호들을 가산하여 누적하는 수단과, 제1지연기-제4지연기를 구비하며, 상기 누적수단의 출력을 각각 지연하여 제1지연심볼신호-제4지연심볼신호를 발생하는 지연수단과, 제1승산기-제4승산기를 구비하며, 각각 상기 제1지연심볼신호-제4지연심볼신호를 상기 동기신호들의 해당하는 상관값과 각각 승산하는 수단과, 상기 제1승산기-제4승산기의 출력을 동기신호 주기에서 첨두값을 발생하는 가산 수단과, 소정의 기준값을 구비하며, 상기 동기검출수단의 출력과 상기 기준값을 비교하여 데이터 세그먼트의 동기신호를 발생하는 수단으로 구성된 것을 특징으로 하는 디지탈 텔리비젼의 심볼 타이밍 복구회로.
  9. 하나의 데이터 세그먼트가 4심볼의 동기신호와 828심볼의 데이터로 구성되고, 아기 제1동기심볼 및 제4동기심볼의 제1신호레벨로 전송되고 제2동기심볼 및 제3동기심볼이 제2신로레벨로 전송되는 디지탈 텔리비젼의 심볼 타이밍 복구 방법에 있어서, 수신되는 아날로그신호를 심볼클럭에 의해 샘플링하여 디지탈 데이터로 변환하는 과정과, 상기 디지탈 데이터를 입력하여 반송파를 복구하고 기저대역의 신호로 복조하여 세그먼트신호를 발생하는 과정과, 상기 세그먼트신호에서 동기신호로 검출하는 과정과, 상기 세그먼트 동기신호에 의해 활성화되어 상기 제2동기심볼 및 제3동기심볼의 위상오차를 검출하는 수단과, 상기 동기심볼의 위상오차에 따라 상기 심볼클럭의 위상을 조절하여 상기 아날로그신호를 디지탈신호로 변환하는 수단에 심볼 클럭으로 공급하는 과정으로 이루어짐을 특징으로 하는 디지탈 텔리비젼의 심볼 타이밍 복구방법.
KR1019950015219A 1995-06-09 1995-06-09 심볼 타이밍 복구회로 및 방법 KR0143115B1 (ko)

Priority Applications (8)

Application Number Priority Date Filing Date Title
KR1019950015219A KR0143115B1 (ko) 1995-06-09 1995-06-09 심볼 타이밍 복구회로 및 방법
US08/750,014 US5859671A (en) 1995-06-09 1996-06-05 Symbol timing recovery circuit and method
CN96190433A CN1058122C (zh) 1995-06-09 1996-06-05 符号定时恢复电路和方法
JP50293497A JP3322677B2 (ja) 1995-06-09 1996-06-05 シンボルタイミング復旧回路及び方法
DE19680412T DE19680412B4 (de) 1995-06-09 1996-06-05 Symbolzeitpunkt-Rückgewinnungsschaltung und zugehöriges Verfahren
PCT/KR1996/000085 WO1996042170A1 (en) 1995-06-09 1996-06-05 Symbol timing recovery circuit and method
CA002193817A CA2193817C (en) 1995-06-09 1996-06-05 Symbol timing recovery circuit and method
GB9626476A GB2304476B (en) 1995-06-09 1996-06-05 Symbol timing recovery circuit and method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950015219A KR0143115B1 (ko) 1995-06-09 1995-06-09 심볼 타이밍 복구회로 및 방법

Publications (2)

Publication Number Publication Date
KR970004743A KR970004743A (ko) 1997-01-29
KR0143115B1 true KR0143115B1 (ko) 1998-07-15

Family

ID=19416768

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950015219A KR0143115B1 (ko) 1995-06-09 1995-06-09 심볼 타이밍 복구회로 및 방법

Country Status (8)

Country Link
US (1) US5859671A (ko)
JP (1) JP3322677B2 (ko)
KR (1) KR0143115B1 (ko)
CN (1) CN1058122C (ko)
CA (1) CA2193817C (ko)
DE (1) DE19680412B4 (ko)
GB (1) GB2304476B (ko)
WO (1) WO1996042170A1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100466589B1 (ko) * 2002-02-18 2005-01-24 한국전자통신연구원 디지털 심볼 동기 장치 및 그 방법
KR100677195B1 (ko) * 2000-01-24 2007-02-05 엘지전자 주식회사 디지털 티브이의 수평동기 신호 검출장치

Families Citing this family (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100200589B1 (ko) * 1996-06-12 1999-06-15 윤종용 고해상도 텔레비젼 수신기의 디지털 복조회로 및 방법
US6212246B1 (en) * 1996-11-21 2001-04-03 Dsp Group, Inc. Symbol-quality evaluation in a digital communications receiver
KR100463503B1 (ko) * 1996-12-31 2005-04-20 엘지전자 주식회사 디지털티브이의동기복원장치
KR100413415B1 (ko) * 1997-02-17 2004-03-19 엘지전자 주식회사 에이치디티브이(hdtv)의 타이밍 복원장치
KR100413414B1 (ko) * 1997-02-17 2004-03-19 엘지전자 주식회사 에이치디티브이(hdtv)의 타이밍 복원장치
KR100413416B1 (ko) * 1997-02-18 2004-03-19 엘지전자 주식회사 에이치디티브이(hdtv)의 타이밍 복원장치
KR100243001B1 (ko) * 1997-02-19 2000-02-01 김영환 복수 채널용 심볼 타이밍 복구회로
US6002728A (en) * 1997-04-17 1999-12-14 Itt Manufacturing Enterprises Inc. Synchronization and tracking in a digital communication system
KR19980085431A (ko) * 1997-05-29 1998-12-05 윤종용 동기신호 처리시 발생된 오류 동작 코드화 장치 및 방법
KR100474995B1 (ko) * 1997-08-21 2005-06-07 삼성전자주식회사 Pr4 신호처리 채널의 신호 전처리 영역에서의 adc 클럭 타이밍 에러 복구 회로 및 복구 방법
AU1271099A (en) * 1997-10-31 1999-05-24 Thomson Consumer Electronics, Inc Segment sync recovery network for an hdtv receiver
KR100300947B1 (ko) * 1997-12-31 2001-09-03 박종섭 디지털텔레비젼수신장치의세그먼트동기신호검출장치
WO2000028712A2 (en) * 1998-10-30 2000-05-18 Broadcom Corporation Cable modem system
US6961314B1 (en) 1998-10-30 2005-11-01 Broadcom Corporation Burst receiver for cable modem system
US7103065B1 (en) * 1998-10-30 2006-09-05 Broadcom Corporation Data packet fragmentation in a cable modem system
US6882711B1 (en) 1999-09-20 2005-04-19 Broadcom Corporation Packet based network exchange with rate synchronization
US6549587B1 (en) * 1999-09-20 2003-04-15 Broadcom Corporation Voice and data exchange over a packet based network with timing recovery
US6765931B1 (en) * 1999-04-13 2004-07-20 Broadcom Corporation Gateway with voice
US7423983B1 (en) 1999-09-20 2008-09-09 Broadcom Corporation Voice and data exchange over a packet based network
US6445423B1 (en) * 1999-07-09 2002-09-03 Thomson Licensing S.A. Controlled oscillator in a digital symbol timing recovery network
US6556250B1 (en) * 1999-08-10 2003-04-29 General Instrument Corporation Method and apparatus for providing a timing signal with high frequency accuracy in video equipment for supporting an on-screen display in the absence of a video signal
US7161931B1 (en) 1999-09-20 2007-01-09 Broadcom Corporation Voice and data exchange over a packet based network
US7924752B2 (en) 1999-09-20 2011-04-12 Broadcom Corporation Voice and data exchange over a packet based network with AGC
US6757367B1 (en) 1999-09-20 2004-06-29 Broadcom Corporation Packet based network exchange with rate synchronization
JP3727206B2 (ja) * 1999-11-11 2005-12-14 Necエレクトロニクス株式会社 クロック乗換回路及びその方法
US7920697B2 (en) * 1999-12-09 2011-04-05 Broadcom Corp. Interaction between echo canceller and packet voice processing
AU2094201A (en) * 1999-12-13 2001-06-18 Broadcom Corporation Voice gateway with downstream voice synchronization
JP3537738B2 (ja) * 2000-06-20 2004-06-14 松下電器産業株式会社 クロック再生回路
US6760076B2 (en) * 2000-12-08 2004-07-06 Koninklijke Philips Electronics N.V. System and method of synchronization recovery in the presence of pilot carrier phase rotation for an ATSC-HDTV receiver
KR100414208B1 (ko) * 2001-03-05 2004-01-07 삼성전자주식회사 데이터 복구장치
KR100398884B1 (ko) 2001-11-01 2003-09-19 삼성전자주식회사 다중 전송 경로를 통해 전송된 방송신호의 복원시발생하는 위상에러를 보상할 수 있는 디지털방송 수신기의에러복원장치
US7177364B2 (en) * 2002-01-10 2007-02-13 The Boeing Company System, decoder and method for transmitting, receiving and decoding high-speed digital data signals with reduced electromagnetic emissions
KR100499491B1 (ko) * 2002-11-27 2005-07-05 엘지전자 주식회사 디지털 티브이 수신기
EP1439658A1 (en) * 2003-01-17 2004-07-21 Telefonaktiebolaget LM Ericsson (publ) A signal processing apparatus and method for decision directed symbol synchronisation
CN100499755C (zh) * 2003-12-11 2009-06-10 南京Lg新港显示有限公司 数字电视的符号时钟恢复装置
EP1712030B1 (en) * 2004-03-18 2008-01-09 Matsushita Electric Industrial Co., Ltd. Clock recovery circuit and receiver using the circuit
CN1954536B (zh) 2004-05-12 2011-05-18 汤姆森许可贸易公司 符号时序模糊校正
MXPA06013000A (es) * 2004-05-12 2006-12-20 Thomson Licensing Generador de sincronizacion de modo doble en un receptor de acuerdo con el comite de sistemas de television avanzada-television digital (atsc-dtv).
US7719529B2 (en) * 2004-09-28 2010-05-18 Honeywell International Inc. Phase-tolerant pixel rendering of high-resolution analog video
US8234684B2 (en) 2005-11-07 2012-07-31 Thomson Licensing Digital detector for ATSC digital television signals
CN101405984B (zh) * 2005-12-23 2011-08-24 创达特(苏州)科技有限责任公司 多通道时钟恢复系统
KR20090115135A (ko) * 2007-02-02 2009-11-04 톰슨 라이센싱 프리 atsc 채널 검색을 위한 장치 및 방법
KR101267764B1 (ko) * 2009-12-21 2013-05-24 한국전자통신연구원 Ip 네트워크 기반의 헤드엔드 시스템 및 그의 동작 방법, 그리고 직교진폭변조 전처리 장치
CN110324269B (zh) * 2019-06-24 2022-01-04 西安空间无线电技术研究所 一种高速解调器的符号同步系统及实现方法
CN111917679B (zh) * 2020-08-12 2021-04-06 雅泰歌思(上海)通讯科技有限公司 在低信噪比条件下载波及符号定时同步方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4815103A (en) * 1987-10-29 1989-03-21 American Telephone And Telegraph Company Equalizer-based timing recovery
US4805191A (en) * 1987-11-25 1989-02-14 Motorola, Inc. Modem with improved timing recovery using equalized data
GB9013151D0 (en) * 1990-06-13 1990-08-01 Questech Ltd Digital signal processing system
US5416524A (en) * 1991-07-18 1995-05-16 Zenith Electronics Corp. Digital television synchronization system and method
JPH0590904A (ja) * 1991-09-27 1993-04-09 Nec Corp 制御信号発生回路
FR2685594B1 (fr) * 1991-12-19 1994-01-28 Alcatel Telspace Dispositif de recuperation de rythme pour installation de reception utilisant l'egalisation auto-adaptative a sur-echantillonnage associee a la demodulation differentiellement coherente.
US5388127A (en) * 1993-02-09 1995-02-07 Hitachi America, Ltd. Digital timing recovery circuit
US5572249A (en) * 1994-07-07 1996-11-05 Philips Electronics North America Corporation Method and apparatus for optimal NTSC rejection filtering and transmitter and receiver comprising same
US5565932A (en) * 1994-11-08 1996-10-15 Zenith Electronics Corp. AGC system with pilot using digital data reference
US5594506A (en) * 1995-09-26 1997-01-14 Samsung Electronics Co., Ltd. Line sync detector for digital television receiver

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100677195B1 (ko) * 2000-01-24 2007-02-05 엘지전자 주식회사 디지털 티브이의 수평동기 신호 검출장치
KR100466589B1 (ko) * 2002-02-18 2005-01-24 한국전자통신연구원 디지털 심볼 동기 장치 및 그 방법

Also Published As

Publication number Publication date
JPH09511118A (ja) 1997-11-04
CN1058122C (zh) 2000-11-01
DE19680412B4 (de) 2005-03-03
GB2304476A (en) 1997-03-19
GB9626476D0 (en) 1997-02-05
CA2193817A1 (en) 1996-12-27
US5859671A (en) 1999-01-12
DE19680412T5 (de) 2004-10-07
WO1996042170A1 (en) 1996-12-27
CN1152386A (zh) 1997-06-18
CA2193817C (en) 2002-03-05
GB2304476B (en) 1999-09-29
JP3322677B2 (ja) 2002-09-09
KR970004743A (ko) 1997-01-29

Similar Documents

Publication Publication Date Title
KR0143115B1 (ko) 심볼 타이밍 복구회로 및 방법
KR100720324B1 (ko) 디지탈 기호 타이밍 복구 회로망을 포함하는 데이타스트림 처리 장치 및 방법
KR100651049B1 (ko) Hdtv 수신기의 복조기를 위한 위상 에러 추정 방법
JP3432700B2 (ja) 自動利得調節回路及びその方法
MXPA00010469A (es) Demodulador para un receptor de television de alta definicion.
US5524126A (en) Symbol timing recovery using fir data interpolators
CA2338411A1 (en) Vsb/qam receiver and method
US6198780B1 (en) Method and apparatus for symbol timing recovery of a vestigial sideband television signal
KR100338755B1 (ko) 디지털 신호 수신장치 및 그 방법
KR100639633B1 (ko) 기호 데이타 스트림 처리 장치 및 그 방법
KR100486269B1 (ko) 고 선명 텔레비전의 반송파 복구 장치 및 방법.
KR0169619B1 (ko) 데이타 세그먼트 동기신호 발생 장치 및 방법
KR100327905B1 (ko) 보간 필터를 사용한 타이밍 복원 병렬 처리 방법 및 그 장치
US6046618A (en) Phase correction circuit and method therefor
US6914945B2 (en) Clock recovery circuit
KR100209647B1 (ko) 디지탈 데이타의 타이밍 복원시스템
KR0157530B1 (ko) 심볼 클럭 복구회로
KR100413416B1 (ko) 에이치디티브이(hdtv)의 타이밍 복원장치
KR960000542B1 (ko) 디지탈 무선 통신 시스템에서 동기 신호를 이용한 프레임 타이밍신호 추출방법 및 시스템
KR0151527B1 (ko) 데이타 세그먼트 동기신호 발생 장치 및 방법
KR0157569B1 (ko) 심볼클럭 복원장치
JP3398537B2 (ja) クロック再生装置
KR100191307B1 (ko) 디지털심볼타이밍복구장치
KR100275703B1 (ko) 위상 추적 회로 및 위상 검출방법
KR20010074395A (ko) 타이밍 복원장치의 출력 오차 감소장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080328

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee