KR0139373B1 - 액정표시소자의 정전기 방지 회로 - Google Patents

액정표시소자의 정전기 방지 회로

Info

Publication number
KR0139373B1
KR0139373B1 KR1019940025571A KR19940025571A KR0139373B1 KR 0139373 B1 KR0139373 B1 KR 0139373B1 KR 1019940025571 A KR1019940025571 A KR 1019940025571A KR 19940025571 A KR19940025571 A KR 19940025571A KR 0139373 B1 KR0139373 B1 KR 0139373B1
Authority
KR
South Korea
Prior art keywords
circuit
line
short
cell
liquid crystal
Prior art date
Application number
KR1019940025571A
Other languages
English (en)
Other versions
KR960015007A (ko
Inventor
김동규
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019940025571A priority Critical patent/KR0139373B1/ko
Priority to JP25981695A priority patent/JP3639649B2/ja
Priority to US08/539,906 priority patent/US5684546A/en
Publication of KR960015007A publication Critical patent/KR960015007A/ko
Application granted granted Critical
Publication of KR0139373B1 publication Critical patent/KR0139373B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133351Manufacturing of individual cells out of a plurality of cells, e.g. by dicing

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Manufacturing & Machinery (AREA)

Abstract

이 발명은 액정표시소자 정전기 방지회로에 관한 것으로 셀당 기판을 차지하는 면적이 증가하여 처음에 투입하여 기판으로 사용되는 글래스(glass)당 셀 취득수가 단락 회로 패턴이 없을 때에 비하여 감소하는 것을 막고, 같은 크기의 기판내에 셀의 취득수를 증가시켜 비용을 절감하는 액정표시소자의 정전기 방지 회로를 제공하고자 하는 목적으로, 한 기판내 복수개의 셀을 배치하여 제조하는 경우 정전기 방지를 위한 단락 회로에 있어서, 셀 내부에 있는 패드를 인접한 다른 셀 내부의 접히는 위치에 있는 패드와 개별적으로 연결하는 연결라인과, 상기 연결라인들의 왼쪽 연결라인과 바로 옆의 오른쪽 연결라인을 연결하여 연속적으로 배치되어 있는 연결라인 모두를 단락시키는 단락선과, 상기 단락선으로 연결되고 연속적으로 배치되는 한면의 두부분의 연결라인들을 이어주는 연결부로 구성되어짐을 특징으로 하는 액정표시소자의 정전기 방지회로에 관한 것이다.

Description

액정표시소자의 정전기 방지 회로
제1도는 종래의 한기판내에 액정표시소자를 배치한 레이아웃(layout)이다.
제2도는 종래의 셀을 분리하기 위한 커팅(cutting)전의 액정표시소자의 정전기 방지 회로이다.
제3도는 이 발명의 실시예에 따른 한기판내에 액정표시소자를 배치한 레이아웃이다.
제4도는 이 발명의 실시예에 따른 셀을 분리하기 위한 커팅전의 액정표시소자의 정전기 방지 회로이다.
제5도는 이 발명의 실시예에 따른 셀을 분리하기 위한 커팅전의 액정표시소자의 정전기 방지 회로의 상세도이다.
제6도는 이 발명의 실시예에 따른 셀을 분리하기 위한 커팅이후의 액정표시소자의 정전기 방지 회로의 상세도이다.
* 도면의 주요부분에 대한 부호의 설명
1: 화면 영역 2: TCP(Tape Carrier Pakage)
3: 단락 회로 분리선
4: 종래의 셀 조립 공정중 TFT 어레이 기판의 인접한 셀사이의 경계선
5: 단락 회로5': 이 발명의 실시예에 따른 Z자 모양의 단락 회로
6: TCP 부착 패드 라인 10: 한개의 액정표시소자셀
18, 19: 300 * 400의 사이즈를 TFT 어레이 기판
이 발명은 액정표시소자(Liquid Crystal Display, LCD)에 관한 것으로서 더욱 상세하게 말하자면, 액티브 매트릭스(active matrix) 구동방식의 액정표시소자 액정 셀의 조립 공정중에 박막트랜지스터(Thin Film Transistor, TFT) 어레이 기판의 각 라인에 발생하는 정전기를 방지하기 위한 액정표시소자의 정전기 방지회로에 관한 것이다.
근래의 HDTV(High Definition TV)등의 새로운 첨단 영상기기가 개발됨에 따라 평판 표시기에 대한 수요가 증가되는 추세에 있다. 그중에서도 액정표시소자는 평판 표시기의 대표적인 기술로써 EL(Electro Luninescence) 소자, VFD(Vacuum Fluorescence Display), PDP(Plasma Display Panel)등이 해결하지 못한 컬러화, 저전력 및 고속화등의 문제가 해결되고, 극도의 경량으로 박형, 저가, 저소비전력 구동으로 집적 회로와의 정합성이 좋은 등의 특징을 가져 랩톱 컴퓨터(Lap Top Computer)나 포켓컴(Pocket Computer)의 표시외에 차량 적재용, 컬러 TV 화상용으로서 그 용도를 급속하게 확대하고 있다.
상기한 액정표시소자는 크게 패시브(passive)형과 액시브(active)형의 두가지 형태로 나누어지는데, 액티브형 액정표시소자는 각 화소 하나하나를 TFT와 같은 능동소자가 제어하게 되어 있어서 속도, 시야각 그리고 휘도(contrast)에 있어서 패시브형 액정표시소자보다 훨씬 뛰어나 100만 화소 이상의 해상도를 필요로하는 HDTV에 가정 적합한 표시기로서 주목받고 있다.
액티브 매트릭스 구동방식은 표시 다바이스의 화소에 액티브 엘리먼트(active element)를 부가하여, 충분한 역치(threshold value) 특성의 날카로움을 갖지 못한 액정에 등가적으로 예민한 역치 특성을 부가하고, 또 각 셀에 있어서 전압의 유지를 행하여 크로스토크(crosstalk)를 절감하는 방법이다.
그중에서 TFT는 주사선에 대응한 게이트 버스(gate bus) 의 주사전극을 차례차례로 주사하고, 그 라인(line)의 게이트 버스(gate bus)상의 모든 트랜지스터를 턴온시키고, 홀드 회로에서 드레인 버스(drain bus)를 개재시켜 각 신호 축적 캐패시터에 신호를 공급하고, 각 화소의 액정에 전하의 형태로 데이타를 써넣는 방법이다. 공급된 신호는, 트랜지스터를 턴온시키면 데이타 써넣기 상태를 유지하고 다음 프레임의 주사시까지 액정을 동기한다.
상기 TFT-액정표시소자는 한 기판내 복수개의 TFT 어레이 및 액정표시소자 셀을 배치하여 제조할 수 있는데, 이때 상기의 각 라인 또는 TCP(Tape Carrier Package) 실장을 위한 패드부 상에 정전기가 발생한다.
상기 패드부 상에 발생하는 정전기는 용량은 작지만 전위가 수백 볼트에서 수천 볼트까지 나온다. 어떤 라인에 패드등을 통해서 정전기가 가해지면, 그 라인상의 TFT 특성이 열화되거나 또는 절연막이 약한 부분을 통해 노우라인(row line)과 컬럼 라인(column line)의 인터레이어(interlayer) 단락까지 발생하기 때문에, 이런 불량을 줄이기 위해서 공정중에 각 라인을 단락 연결시켜 공정을 진행한 후에, TCP 실장을 위한 마지막 공정으로 상기 단락 회로를 분리시킨다.
이하, 첨부된 도면을 참조로 하여 종래의 액정표시소자의 정전기 방지 회로를 설명한다.
제1도는 종래의 한기판내에 액정표시소자를 배치한 레이아웃(layout)이다.
제1도에 도시되어 있듯이, 종래의 한기판내에 액정표시소자를 배치한 레이아웃은,
우선 전체 300*400 사이즈를 가진 TFT 어레이 기판(18)에 셀 전체를 둘러쌓아 셀 영역을 표시하고 각각의 셀들을 분리하는 종래의 인접한 셀사이의 경계선(4)과, 상기 종래의 인접한 셀 사이의 경계선(4)으로 분리된 개별의 셀들에 TCP 실장전에 제거할 영역을 분리하는 단락 회로 분리선(3)과, 상기 단락 회로 분리선(3) 안쪽에 있는 TCP 부착 패드(2)와 상측기판 영역(6)의 안쪽으로 화면을 디스플레이하는 화면 영역(1)을 표시하는 경계선으로 구성되어 있다.
제2도는 종래의 셀을 분리하기 위한 커팅(cutting)전의 액정표시소자의 정전기 방지회로이다.
제2도에 도시되어 있듯이, 종래의 액정표시소자의 정전기 방지 회로는, 우선 TCP 부착 패드를 통해서 정전기가 가해지는 것을 방지하기 위해서 각 TCP 부착 패드(2)에 연결되는 라인간을 동일한 금속이나 금속 저항이나 비선형 소자의 저항을 이용하여 연결하여 단락회로(5)를 만든다.
상기한 방법에 의해서 만들어진 단락회로(5)는 TCP 실장을 위해서 그 직전의 공정에서 제거되어야 한다. 따라서, 단락 회로 패턴(5)부를 지닌 영역을 커팅해 냄으로써 셀에서 단락 회로를 분리한다.
그러나, 종래에 단락회로(5)를 만들기 위해서는, 각 TCP 부착 패드(2)에 연결되는 라인의 끝을 이용하기 때문에, 상기 제2도는 종래의 셀을 분리하기 위한 커팅전의 액정표시소자의 정전기 방지 회로에서 단락 회로 분리선(3)과 종래의 인접한 셀 사이의 경계선(4) 사이의 영역에 해당하는 단락회로(5)를 위한 영역이 별도로 필요한 단점이 있다.
그러므로, 이 발명의 목적은 종래의 단점을 해결하기 위한 것으로, 셀당 기판을 차지하는 면적이 증가하여 처음에 투입하여 기판으로 사용되는 글래스(glass)당 셀 취득수가 단락 회로 패턴이 없을 때에 비하여 감소하는 것을 막고, 같은 크기의 기판내에 셀의 취득수를 증가시켜 비용을 절감할 수 있는 액정표시소자의 정전기 방지회로를 제공하고자 하는데 있다.
상기한 목적을 달성하기 위한 수단으로서 이 발명의 구성은,
한 기판내 복수개의 셀을 배치하여 제조하는 경우 정전기 방지를 위한 단락 회로에 있어서, 셀 내부에 있는 패드를 인접한 다른 셀 내부와 접하는 경우에 맞닿는 위치에 있는 패드와 개별적으로 연결하는 연결라인과,
상기 연결라인들의 왼쪽 연결라인과 바로 옆의 오른쪽 연결라인을 연결하여 연속적으로 배치되어 있는 연결라인 모두를 단락시키는 단락선과, 상기 단락선으로 연결되고 연속적으로 배치되는 한면의 두부분의 연결라인을 이어주는 단락선 연결부로 이루어진다.
이하, 이 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 이 발명을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위하여, 이 발명의 가장 바람직한 실시예를 첨부된 도면을 참조로 하여 설명하기로 한다.
제3도는 이 발명의 실시예에 따른 한기판내에 액정표시소자를 배치한 레이아웃이다.
제4도는 이 발명의 실시예에 따른 셀을 분리하기 위한 커팅전의 액정표시소자의 정전기 방지회로이다.
제4도에 도시되어 있듯이 이 발명의 실시예에 따른 액정표시소자의 정전기 방지 회로의 구성은,
한 기판내 복수개의 TFT 어레이 및 액정표시소자 셀(11)을 배치하여 제조시에 정전기 훼손 방지를 위하여 단락 회로를 배치하는 공정에 있어서, 셀(11) 내부에 있는 TCP 부착 패드(2)를 인접한 다른 셀(11) 내부의 접히는 경우 맞닿는 위치에 있는 TCP 부착 패드(2)와 개별적으로 도체를 이용하여 만드는 연결라인(2')과,
이 개개의 연결라인(2')들 중에서 연속되는 부분의 연결라인(2')에서 왼쪽 연결라인(2')의 상단부와 연결된 시작점을 출발하여, 셀이 분리되는 단락 회로 분리선을 중심으로 하고, 오른쪽 연결라인(2')의 하단부와 연결된 종착점으로 끝나게 연결되는 Z자 모양의 단락선(5')과,
한면당 두 부분에서 상기 연결라인(2')이 연속되는데 있어서, 두개중 왼쪽의 연결라인(2')이 연속되는 부분에서 마지막 연결라인(2')의 하단부와 연결되는 시작점을 출발하여, 셀이 분리되는 단락 회로 분리선(3)과 평행하게 이어지다가, 두 연속되는 부분간 간격의 절반에 이르러서 90° 각도 왼쪽으로(단락 회로 분리선(3)과 평행하게 이어지는 선을 중심으로) 꺽어져 셀이 분리되는 단락 회로 분리선(3)을 가로질러 이어지다가 연결라인(2')과 TCP 부착 패드(2)의 접점 근처에서 다시 90°각도로 오른쪽으로(단락 회로 분리선(3)과 수직으로 이어지는 선을 중심으로) 꺽어져 다시 셀이 분리되는 단락 회로 분리선(3)과 평행하게 이어져서, 상기 연결라인(2')이 연속되는 두 부분중 오른쪽 첫번째 연결라인(2')의 상단부와 연결되는 종착점에서 끝나는 접힌 Z자 모양의 단락선 연결부(8)으로 이루어진다.
상기한 구성에 의한, 이 발명의 실시예에 따른 액정표시소자의 정전기 방지 회로의 작용은 다음과 같다.
종래의 액정표시소자 셀 조립 공정에서 TCP 부착 패드(2)를 통한 정전기를 줄이기 위해서 필요한 단락 회로(5)는 공정중에 연결되어 사용되었다가 TCP 부착을 위한 마지막 공정에서 제거를 위해서 셀(10)에서 분리된다.
따라서 TCP 부착을 위한 TCP 부착 패드(2)에 연결되는 각 라인을 연결하기 위해서 단락 회로 분리선(3) 밖으로 단락 회로(5)를 만들어 상기 TCP 부착 패드(2)에 연결되는 각 라인을 단락시킨다.
이 상태에서 공정이 진행되므로 상기의 정전기로 인한 피해를 줄여 불량을 줄일 수 있지만 TCP부착을 위해 셀(10)에서 제거하려고 상기 단락 회로(5)가 있는 부분(7)을 단락 회로 분리선(3)을 이용하여 커팅한다.
TCP 부착을 하려면 상기 공정중에 필요했던 단락 회로(5)를 없애야 하기 때문에 상기 단락 회로(5)가 있는 부분(7)을 커팅하는 것은 필수적이지만, 이 경우 각 셀(10)당 셀(10)의 재료인 글래스(glass) 기판을 차지하는 면적이 증가하여, 이 기판(18)당 셀(10) 취득수가 감소하게 된다.
이 발명에 따르면 상기의 각 셀(10)이 차지하는 면적을 줄여서 글래스 기판(18)당의 셀(10) 취득수를 늘리기 위해서 상기 커팅하여 버리는 부분이 없도록 단락 회로(5')를 배선하였다.
제5도는 이 발명의 실시예에 따른 셀을 분리하기 위한 커팅전의 액정표시소자의 정전기 방지 회로의 상세도이다.
제6도는 이 발명의 실시예에 따른 셀을 분리하기 위한 커팅이후의 액정표시소자의 정전기 방지 회로의 상세도이다.
즉, 상기의 구성처럼 각 셀(11) 내부의 TCP 부착 패드(2)간을 연결하는 라인(2')간을 Z자 모양으로 서로서로 연결하고, 상기 연결에 의해 연속되고, 한 면에 존재하며 비교적 긴 거리를 두고 떨어져 있는 두 부분을 연결하는 단락선 연결부(8)를 두어 종래의 단락 회로(5)처럼 한면의 TCP 부착 패드(2)를 잇는 연결 라인(2')을 모두 단락시킨다.
상기한 제5도에 도시되어 있듯이, Z자 모양으로 이웃하는 연결 라인(2')간을 단락하여서 단락 회로 분리선(3)을 커팅하여 각 셀(11)을 나누면 제6도에 도시되어 있듯이, 단락 회로(5')가 자동적으로 분리되어 실질적으로 단락을 위한 연결이 이루어지지 않는다.
따라서 단락 회로(5')를 분리하기 위한 커팅 과정이 필요없어 공정 또한 간단해진다.
제1도와 제3도에 도시되어 있듯이, 한기판(19)내에 액정표시소자를 배치한 레이아웃을 참조로 이 발명의 실시예에 따른 글래스 기판(10)당 셀(11) 취득수를 비교한다.
☞ 글래스 기판(18) 사이즈 : 300㎜ * 400㎜
☞ 액정표시소자 화면(1) 사이즈 : 60㎜ * 45㎜ (2.95 대각 사이즈)
☞ 공정 최후(TCP 실장 전) 셀(3) 사이즈 : 74㎜ * 59㎜
☞ 단락 회로(5)를 제거하기 전의 셀(4) 사이즈 : 84㎜ * 69㎜
☞ 단락 회로 부분(7)을 제거하는 종래의 액정표시소자의 정전기 방지회로에서 상기 조건에 의한 셀(10) 취득수 : 글래스 기판(18)당 16개 셀(11) 취득
☞ 이 발명의 실시예에 따른 액정표시소자의 정전기 방지회로에서 상기 조건에 의한 셀(11) 취득수: 글래스 기판당 20기 셀(11) 취득
상기의 결과 값은 각 셀(11)당 TFT 어레이 기판을 커팅해 내려면 최소 5㎜ 의 길이가 필요하므로 이 점을 감안한 값이다.
따라서, 상기의 20개와 16개의 비교에서 나타나듯이 양상 공정에서 한 기판(19)에 다수의 셀(11)을 확보하기 위한 수단으로서, 이 발명의 실시예에 의해서 두번의 커팅에 의한 상기 커팅을 위한 길이의 손실까지 줄일 수 있고, 한 단계의 제조공정이 줄어들게 되는 동일한 크기의 기판(19)내에서 셀(11) 취득수를 증가시킴으로써 절감시킬 수 있게 된다.
이상에서와 같이 이 발명의 실시예에서, 셀(10)당 기판(18)을 차지하는 면적이 증가하여 처음에 투입하여 기판(18)으로 사용되는 글래스(glass)당 셀(10) 취득수가 단락 회로(5) 패턴이 없을 때에 비하여 감소하는 것을 막고, 같은 크기의 기판내에 셀(11)의 취득수를 증가시켜 비용을 절감하는 효과를 가진 액정표시소자의 정전기 방지회로를 제공할 수가 있다.

Claims (6)

  1. 한 기판 내에 복수개의 셀이 배치되어 있으며 상기 셀 내부에는 다수개의 패드가 형성되어 있는 액정 표시 소자에 있어서, 인접한 셀 내부의 서로 마주보는 위치에 있는 상기 패드를 서로 연결하는 다수의 연결 라인.
    인접한 상기 연결 라인을 상기 셀의 경계를 중심으로 양쪽에서 서로 연결하는 다수의 단락선을 포함하는 것을 특징으로 하는 액정 표시 소자의 정전기 방지 회로.
  2. 제1항에 있어서, 상기한 연결 라인은 동일한 도체를 이용하여 개별적으로 연결하는 것을 특징으로 하는 액정 표시 소자의 정정기 방지 회로.
  3. 제1항에 있어서, 상기한 단락선은 이웃하는 연결 라인 중 왼쪽 연결 라인의 상단부와 오른쪽 연결 라인의 하단부를 연결하는 것을 특징으로 하는 액정 표시 소장의 정전기 방지 회로.
  4. 제1항 또는 제3항에 있어서, 상기한 단락선은 이웃하는 두 연결 라인 사이에서 Z자 모양으로 연결되어 상기 두 연결 라인을 단락시키는 것을 특징으로 하는 액정 표시 소자의 정전기 방지 회로.
  5. 제1항에 있어서, 다수의 상기 연결 라인 및 다수의 상기 단락선은 다수의 부분으로 나뉘어 있으며, 인접한 상기 두 부분의 인접한 상기 연결 라인을 연결하는 단락선 연결부를 더 포함하며, 상기한 단락선 연결부는 왼쪽의 단락선으로 연결되어 연속되는 한부분의 마지막 연결 라인과, 오른쪽의 단락선으로 연결되어 연속되는 다른 부분의 처음 연결 라인을 연격하는 것을 특징으로 하는 액정 표시 소자의 정전기 방지 회로.
  6. 제5항에 있어서, 상기한 단락선 연결부는 두 연속되는 부분간의 간격의 절반에 이르러서 두번 90°각도로 꺽어지면서 셀의 경계선을 수직으로 가로질러 연결되는 것을 특징으로 하는 액정 표시 소자의 정전기 방지 회로.
KR1019940025571A 1994-10-06 1994-10-06 액정표시소자의 정전기 방지 회로 KR0139373B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019940025571A KR0139373B1 (ko) 1994-10-06 1994-10-06 액정표시소자의 정전기 방지 회로
JP25981695A JP3639649B2 (ja) 1994-10-06 1995-10-06 液晶表示素子の静電気防止回路
US08/539,906 US5684546A (en) 1994-10-06 1995-10-06 Electrostatic discharge protective circuit in a liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940025571A KR0139373B1 (ko) 1994-10-06 1994-10-06 액정표시소자의 정전기 방지 회로

Publications (2)

Publication Number Publication Date
KR960015007A KR960015007A (ko) 1996-05-22
KR0139373B1 true KR0139373B1 (ko) 1998-06-15

Family

ID=19394551

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940025571A KR0139373B1 (ko) 1994-10-06 1994-10-06 액정표시소자의 정전기 방지 회로

Country Status (3)

Country Link
US (1) US5684546A (ko)
JP (1) JP3639649B2 (ko)
KR (1) KR0139373B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100507268B1 (ko) * 1998-06-26 2005-11-03 비오이 하이디스 테크놀로지 주식회사 액정표시소자의 제조방법
KR100983586B1 (ko) * 2003-12-30 2010-09-28 엘지디스플레이 주식회사 액정표시장치 및 이의 제조방법

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4179483B2 (ja) 1996-02-13 2008-11-12 株式会社半導体エネルギー研究所 表示装置の作製方法
JP3747336B2 (ja) * 1996-05-08 2006-02-22 株式会社半導体エネルギー研究所 液晶表示装置の製造方法および液晶パネル
US5867236A (en) * 1996-05-21 1999-02-02 Rainbow Displays, Inc. Construction and sealing of tiled, flat-panel displays
JP3511861B2 (ja) * 1996-10-04 2004-03-29 セイコーエプソン株式会社 液晶表示パネル及びその検査方法、並びに液晶表示パネルの製造方法
KR100244182B1 (ko) * 1996-11-29 2000-02-01 구본준 액정표시장치
KR100521259B1 (ko) * 1998-05-15 2006-01-12 삼성전자주식회사 박막 트랜지스터 액정 표시 장치용 쇼팅 바
KR100633315B1 (ko) * 2000-06-01 2006-10-11 엘지.필립스 엘시디 주식회사 축적용량방식용 액정표시장치의 공통전극 배선과,횡전계모드용 액정표시장치의 스토리지전극 배선의 구조
KR100777724B1 (ko) * 2002-02-07 2007-11-19 삼성에스디아이 주식회사 유기전자 발광소자와, 이의 기판 및 그 절단방법
JP2005352419A (ja) * 2004-06-14 2005-12-22 Sharp Corp デバイス基板の製造方法、デバイス基板およびマザー基板
KR101015885B1 (ko) * 2008-06-12 2011-02-23 삼성모바일디스플레이주식회사 평판 디스플레이 장치 및 그 제조 방법
US8183755B2 (en) * 2008-06-12 2012-05-22 Samsung Mobile Display Co., Ltd. Flat panel display apparatus and method of manufacturing the same
JP5540503B2 (ja) * 2008-12-25 2014-07-02 カシオ計算機株式会社 電子機器の製造方法及び短絡体
JP2012208178A (ja) * 2011-03-29 2012-10-25 Seiko Epson Corp 電気光学装置用基板、電気光学装置、電気光学装置の製造方法、及び電子機器
CN102646594A (zh) * 2011-05-20 2012-08-22 京东方科技集团股份有限公司 一种esd电路的沟道及其制备方法
US9733331B2 (en) * 2012-09-10 2017-08-15 Apple Inc. Method of manufacturing touch sensors
JP6168927B2 (ja) * 2013-09-05 2017-07-26 株式会社ジャパンディスプレイ 表示装置
CN107065364A (zh) * 2017-06-15 2017-08-18 厦门天马微电子有限公司 阵列基板、显示面板、显示装置、大板及测试方法
JP2019015902A (ja) * 2017-07-10 2019-01-31 株式会社ジャパンディスプレイ 表示装置の製造方法、及び表示装置
CN108628022B (zh) * 2018-06-26 2020-07-03 深圳市华星光电半导体显示技术有限公司 一种液晶显示器及其制备方法
US10895771B2 (en) 2018-09-30 2021-01-19 HKC Corporation Limited Array substrate and display panel
CN109188808B (zh) 2018-09-30 2021-04-27 惠科股份有限公司 阵列基板和显示面板
CN109188810B (zh) * 2018-09-30 2021-01-12 惠科股份有限公司 阵列基板和显示面板
CN109343252A (zh) * 2018-10-11 2019-02-15 新辉开科技(深圳)有限公司 一种上下分屏lcd设计方法和系统

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS554034A (en) * 1978-06-23 1980-01-12 Casio Comput Co Ltd Defect checking method of optical display cell
JPS63180935A (ja) * 1987-01-23 1988-07-26 Hitachi Ltd 薄膜トランジスタ液晶表示装置
JP2741883B2 (ja) * 1989-02-10 1998-04-22 株式会社日立製作所 液晶パネルの製造方法
JP2582478B2 (ja) * 1991-03-29 1997-02-19 シャープ株式会社 アクティブマトリクス基板
US5233448A (en) * 1992-05-04 1993-08-03 Industrial Technology Research Institute Method of manufacturing a liquid crystal display panel including photoconductive electrostatic protection
JPH06332011A (ja) * 1993-05-18 1994-12-02 Sony Corp 半導体集合基板及び半導体装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100507268B1 (ko) * 1998-06-26 2005-11-03 비오이 하이디스 테크놀로지 주식회사 액정표시소자의 제조방법
KR100983586B1 (ko) * 2003-12-30 2010-09-28 엘지디스플레이 주식회사 액정표시장치 및 이의 제조방법

Also Published As

Publication number Publication date
JPH08338973A (ja) 1996-12-24
JP3639649B2 (ja) 2005-04-20
KR960015007A (ko) 1996-05-22
US5684546A (en) 1997-11-04

Similar Documents

Publication Publication Date Title
KR0139373B1 (ko) 액정표시소자의 정전기 방지 회로
US8395744B2 (en) Display device including dummy pixel region
US5657139A (en) Array substrate for a flat-display device including surge protection circuits and short circuit line or lines
US5760855A (en) Active matrix type liquid crystal display panel having a guard ring electrically connected to the common electrode
US7079199B2 (en) Liquid crystal display panel
EP0412831B1 (en) An active matrix board
US6384878B1 (en) Liquid crystal display having an electrostatic protection circuit
KR100418646B1 (ko) 액정표시장치
CN101144950B (zh) 显示装置及其制造方法
US5654731A (en) Shielded pixel structure for liquid crystal displays
JPH1152427A (ja) 液晶表示装置
JP4374950B2 (ja) 電気光学装置及び電子機器
US6680770B1 (en) Liquid crystal display device and repair process for the same wherein TFT having particular electrodes
JP2001305565A (ja) 液晶表示装置
US5715025A (en) Active matrix for liquid crystal displays in which a data bus consists of two data subbuses and each data subbus is separated from an adjacent data bus by one display electrode
JPH06186592A (ja) 液晶表示装置およびその製造方法
JPH0827465B2 (ja) 平面デイスプレイ
JPH1039326A (ja) 薄膜トランジスタ液晶表示装置
JPH10333182A (ja) 液晶表示装置
JP3311835B2 (ja) 表示装置用駆動回路およびそれを用いた液晶表示装置
JPH08152652A (ja) フラットパネル表示装置用アレイ基板
JP3332038B2 (ja) 液晶表示装置
KR100476597B1 (ko) 박막 트랜지스터 액정 표시 장치
JP3208997B2 (ja) 表示装置
KR100711215B1 (ko) 액정표시장치의 정전기방지구조

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120215

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20130228

Year of fee payment: 16

LAPS Lapse due to unpaid annual fee