KR0135585B1 - 반도체 장치용 패키지 및 반도체 장치 - Google Patents

반도체 장치용 패키지 및 반도체 장치

Info

Publication number
KR0135585B1
KR0135585B1 KR1019940005728A KR19940005728A KR0135585B1 KR 0135585 B1 KR0135585 B1 KR 0135585B1 KR 1019940005728 A KR1019940005728 A KR 1019940005728A KR 19940005728 A KR19940005728 A KR 19940005728A KR 0135585 B1 KR0135585 B1 KR 0135585B1
Authority
KR
South Korea
Prior art keywords
chip
circuit board
printed circuit
circuit pattern
hole
Prior art date
Application number
KR1019940005728A
Other languages
English (en)
Other versions
KR940022812A (ko
Inventor
마사도시 아까가와
Original Assignee
이노우에 사다오
신꼬오 덴기 고오교오 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이노우에 사다오, 신꼬오 덴기 고오교오 가부시끼가이샤 filed Critical 이노우에 사다오
Publication of KR940022812A publication Critical patent/KR940022812A/ko
Application granted granted Critical
Publication of KR0135585B1 publication Critical patent/KR0135585B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/60Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/053Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body
    • H01L23/057Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body the leads being parallel to the base
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • H01L23/18Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
    • H01L23/24Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device solid or gel at the normal operating temperature of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3675Cooling facilitated by shape of device characterised by the shape of the housing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49572Lead-frames or other flat leads consisting of thin flexible metallic tape with or without a film carrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49833Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the chip support structure consisting of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/49105Connecting at different heights
    • H01L2224/49109Connecting at different heights outside the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73207Bump and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16195Flat cap [not enclosing an internal cavity]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Dispersion Chemistry (AREA)
  • Materials Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Wire Bonding (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)

Abstract

염가이고 소형인 동시에 인너리드쪽의 본딩만으로 칩의 탑재가 가능하게 된다.
중앙에 칩수납구멍(25)을 갖고 한쪽면에 외부접속용단자(24)가 형성된 프린트배선기판(21)의 다른면에 중앙에 수납구멍(25)과 축선이 일치되는 구멍을 갖는 지지필름(27)위에 소정의 회로패턴(28a)이 형성되고 또 구멍 내부로 돌출되는 미세패턴의 인너리드(28b)가 형성된 기판(26)이 프린트배선기판(21)의 회로 패턴과 전기적으로 도통을 취하여 접합되어 있다.

Description

반도체 장치용 패키지 및 반도체 장치
제1도는 반도체 장치용 패키지의 일예를 나타내는 종단면도.
제2도는 제1도의 패키지의 저면도.
제3도는 반도체 장치로 형성한 일예를 나타내는 종단면도.
제4도는 기판의 다른 실시예를 나타내는 설명도.
제5도는 히트 싱크 형상의 다른 실시예를 나타내는 설명도.
제6도는 종래의 방열 구조를 갖는 반도체 장치의 일예를 나타내는 단면도.
* 도면의 주요부분에 대한 부호의 설명
20 : 반도체 장치용 패키지 21 : 인쇄 회로 보드
24 : 범프(단자) 25 : 칩-수납 구멍
26 : 기판 27 : 지지필름
28a : 회로 패턴 28b : 내부 리드
29 : 접착제 30 : 스페이서
31 : 칩 32 : 히트 싱크
본 발명은 반도체 장치용 패키지 및 반도체 장치에 관한 것이다.
TAB(Tab automated Bonding)테이프는 폴리이미드 등의 내열성의 지지 필름 위에 동박에 의해서 회로 패턴을 형성하고 지지 필름의 소자 수납 구멍 내부에 내부 리드를 연장 설비하고 지지 필름 외부에 외부리드를 연장 설비하고 있다.
이 TAB 테이프에 의한 본딩 방식은 실장 전의 반도체 소자(칩)의 테스트를 용이하게 행할 수 있고, 다핀 또한 와이어 본딩 방식에서는 불가능한 레벨의 협피치 칩으로서 일괄 본딩을 행할 수 있고, 또 와이어 본딩 방식에 비해서 고주파 특성이 우수하다는 고밀도 실장에 적합하다. 따라서 TAB 테이프에 의한 본딩 방식은 CPU 등 다핀, 협피치로 고속의 칩 본딩에 극히 적합하다.
그러나 TAB 테이프에 의한 본딩 방식은 외부 리드와 내부 리드 양자에 있어서 본딩이 필요하고 작업 공수가 많으며 또한 외부 리드는 기판 실장상 내부 리드만큼 피치를 좁게 할 수 없어 리드가 지지 필름 외부로 연장 설비되기 때문에 칩을 탑재했을 때의 반도체 장치 전체의 크기가 기본적으로 커져 소형화의 요청에 반한다.
또 CPU 등의 고출력 칩에 적용시킨 경우에 방열 구조를 취하기 어려우므로 복잡, 고가인 패키지 형태를 취하지 않을 수 없었다.
예를 들어 제6도는 종래의 방열 구조를 일예를 나타낸다.
이 종래의 반도체 장치에서는 PGA(핀 그리드 어레이)형태의 패키지(10)의 회로 패턴과 칩(11)을 TAB 테이프(12)에 의해서 접속하고 캡 (13)에 의해서 봉지하는 동시에 칩(11)에 접합된 지지체(14)에 땜납 등에 의해서 히트 싱크(15)를 고정한다는 복잡하고 고가인 패키지 구조를 취하고 있다.
따라서 본 발명은 상기 문제점을 해결하려는 것으로 그 목적은 실장성이 우수하고 염가이고 소형인 동시에 내부 리드측의 본딩에 있어서는 와이어 본딩 방식으로는 본딩 불가능한 다핀 협피치의 칩의 탑재가 가능한 반도체 장치용 패키지를 제공하는 것이다. 또한 본 발명의 목적은 염가이고 소형일 뿐만 아니라 다핀 협피치인 동시에 고출력인 칩을 탑재하고 또 방열성, 실장성, 전기적 특성이 우수한 반도체 장치를 제공하는데 있다.
본 발명은 상기 목적을 달성하기 위하여 다음 구성을 구비한다.
즉 본 발명에 의한 반도체 장치용 패키지에서는 중앙에 칩-수납 구멍을 갖고 한쪽 면에 외부 접속용 단자가 형성된 인쇄 회로 보드의 다른 면에 중앙에 상기 수납 구멍과 축선이 일치하는 구멍을 갖는 지지 필름위에 소정의 회로 패턴이 형성되고 또 구멍 내부에 돌출되는 미세 패턴의 내부 리드가 형성된 기판이 상기 인쇄 회로 보드의 회로 패턴과 전기적으로 도통하여 접합되어 있는 것을 특징으로 한다.
또 본 발명에 의한 반도체 장치에서는 상기한 반도체 장치용 캐피지의 내부 리드 위에 칩이 일괄 본딩되어 탑재되고 상기 수납 구멍을 덮고 또한 칩에 직접 또는 간접적으로 맞닿아 히트 싱크가 고정되고 상기 수납 구멍의 반대쪽을 덮어 캡이 고정되고 칩이 봉지되어 있는 것을 특징으로 한다.
본 발명에 의한 반도체 장치용 패키지에 의하면 칩과의 전기적 접합에는 TAB 방식의 본딩에 의해서 본딩을 용이하게 행할 수 있고 특히 와이어 본딩 방식으로는 대응이 불가능한 다핀, 협피치의 칩의 패키지로서 적합하다. 또 TAB 테이프와 상이하여 외부로 돌출되는 외부 리드를 갖지 않으므로 소형이고 또한 고밀도 실장성이 우수한 염가의 패키지를 제공할 수 있다.
또 본 발명에 의한 반도체 장치에 의하면 다핀, 협피치에 더하여 고출력 하이 클럭의 칩을 탑재하고 또 방열성, 고밀도 실장성, 또 고주파 전기 특성이 우수한 반도체 장치를 제공할 수 있다.
이하 본 발명의 실시예를 첨부한 도면을 참조하여 상세히 설명한다.
제1도는 반도체 장치용 패키지(20)의 일예를 나타내는 단면도이고, 제2도는 그 저면도이다.
21은 다층 인쇄 회로 보드이고 스루홀 도금 등의 관통 구멍을 거쳐서 상하 패턴간의 도통이 취해지고 다층으로 형성되어 내부에 신호 패턴 이외에 전기적 특성상 신호층과는 분리된 그랜드 패턴 및 전원 패턴 등의 회로가 형성되어 있다.
인쇄 회로 보드(21)의 하면에는 외부 접속용 범프(24)(단자)가 형성되어 있다.
범프(24)는 리드 핀이라도 좋다.
인쇄 회로 보드(21)의 중앙에는 칩-수납 구멍(25)이 형성되어 있다. 또 인쇄 회로 보드(21)의 하면의 칩-수납 구멍(25)의 주연부는 캡을 끼워 맞추기 위한 단자가 형성되도록 요부(부)가 설비되어 있다.
또 인쇄 회로 보드(21)는 하면에 범프(24)등의 단자가 형성된 단층의 것이라도 좋다.
26은 인쇄 회로 보드(21)의 상면에 접착제에 의해 고정된 플렉시블 기판이고 도시한 예에서는 폴리이미드등의 지지 필름(27)의 하면 쪽에 동박을 에칭 가공하여 지지 필름(27)의 하면 상의 회로 패턴(28a)과 상기 칩-수납 구멍(25)내로 돌출하는 내부 리드(28b)의 패턴이 형성되어 있다.
지지 필름(27)도 마찬가지로 중앙에 구멍을 갖는 틀모양으로 형성되어 있으나 이 구멍은 칩-수납 구멍(25)보다도 작은 직경으로 형성하여 지지 필름(27)의 일부를 칩-수납 구멍(25)내로 돌출시켜서 칩-수납 구멍(25)내로 돌출하는 내부 리드(28b)이 기부를 지지시키도록 하면 좋다.
플렉시블 기판(26)은 상기한 바와 같이 접착제(29)에 의해서 인쇄 회로 보드(21)의 상면에 고착된다.
인쇄 회로 보드(21)의 상면의 회로 패턴과 지지 필름(27) 하면의 상기 회로 패턴(28a)은 통상의 인쇄 회로 보드의 상하 패턴의 접속과 마찬가지로 소요 장소에 드릴 등에 의해서 관통 구멍을 뚫어 이 관통 구멍에 스루홀 도금 피막을 형성하여 이 스루홀 도금 피막에 의해서 도통이 되도록 되어 있다. 즉 패키지(20) 본체의 전체 구조로 보면 통상의 인쇄 회로 보드와 마찬가지 구조 및 제법에 의해서 형상할 수 있다. 그리고 본 실시예에서는 최상층의 회로 패턴의 내부 리드(28b)만이 칩-수납 구멍(25) 내에 TAB 테이프 상으로 돌출되어 설비되어 있는 점이 상이하다.
지지 필름(27)의 상면에는 유리 필러가 들어 있는 수지 등으로 된 스페이서(30)를 접착제에 의해서 고정하는 것이 바람직하다.
이 스페이서(30)의 두께는 내부 리드(28b) 위에 칩(31)(제3도)을 탑재했을때에 칩(31)의 상면과 스페이서(30)의 상면이 동일 높이가 되는 두께가 바람직하다.
제3도는 상기 패키지(20)에 칩(31)을 탑재하여 봉지한 반도체 장치의 일예를 나타낸다.
칩(31)은 일괄 본딩에 의해서 내부 리드(28b) 위에 탑재할 수 있다.
이와 같이 탑재된 칩(31) 상면과 스페이서(30) 상면의 높이는 대략 동일하게 된다.
칩(31) 상면과 스페이서(30) 상면에 접착제(33)를 도포하고 칩-수납 구멍(25)을 덮어 히트 싱크(32)를 고정한다.
히트 싱크(32)에는 알루미늄, 동-텅스텐 합금, 동 등의 금속을 사용할 수 있다.
한편 칩-수납 구멍(25)의 하면을 캡(34)으로 기밀하게 봉지하여 반도체 장치로 완성한다.
또 지지 필름(27)은 제4도에 나타낸 바와 같이 내부 리드(28b)의 상하 양면에 설비함으로써 내부 리드(28b)를 양면에서 지지할 수 있으므로 강도의 보충이 가능하다. 이 경우에도 관통 구멍을 설비함으로써 패턴(28a)과 인쇄 회로 보드(21) 상면의 회로 패턴과의 전기적 접합은 상기와 같이 행할 수 있다.
또 스페이서(30)는 반드시 설비할 필요는 없다. 이 경우에는 제5도에 나타낸 것과 같이 히트 싱크(32)에 칩(31)의 두께만큼의 요부(부)를 설비한 것을 사용하면 좋다.
이상 본 발명에 대해서 실시예를 들어 여러 가지 설명을 하였으나 본 발명은 이 실시예에 한정되는 것은 아니고 발명의 사상을 일탈하지 않는 범위 내에서 다수의 개변을 행할 수 있음은 물론이다.
본 발명에 의한 반도체 장치용 패키지에 의하면 칩과의 전기적 접합에는 TAB 방식의 본딩에 의해서 본딩을 용이하게 행할 수 있고 특히 와이어 본딩 방식으로는 본딩이 불가능한 다핀, 협피치의 칩 패키지로서 적합하다. 또 TAB 테이프와 상이하고 외부로 돌출되는 외부 리드를 갖지 않으므로 소형이고 또한 고밀도 실장성이 우수한 염가의 패키지를 제공할 수 있다.
또 본 발명에 의한 반도체 장치에 의하면 다핀, 협피치에 더하여 고출력 하이 클럭의 칩을 탑재하고 또 방열성, 고밀도 실장성 또 고주파 전기 특성이 우수한 반도체 장치를 제공할 수 있다.

Claims (7)

  1. 칩-수납 구멍, 각각의 표면들 및 회로 패턴을 갖는 것으로, 그에 전기적으로 접속되는 외부 접속 단자가 상기 표면들중 하나에 설치되어 있는 인쇄 회로 보드; 및 상기 칩-수납 구멍과 실질적으로 축선이 일치하는 중앙 구멍을 갖는 지지 필름 및 상기 지지 필름 상에 형성된 회로 패턴을 구비하는 것으로, 상기 회로 패턴의 적어도 일부분이 마이크로 패턴을 갖는 내부 리드로서 상기 중앙 구멍의 내부로 돌출되어 있는 플렉시블 기판을 구비하고, 상기 플렉시블 기판의 회로 패턴이 상기 인쇄 회로 보드의 회로 패턴에 전기적으로 접속되도록 상기 플렉시블 기판이 상기 인쇄 회로 보드의 다른 표면에 본딩되어 있는 것을 특징으로 하는 반도체 장치 패키지.
  2. 제1항에 있어서, 상기 인쇄 회로 보드는 다층 인쇄 회로 보드인 것을 특징으로 하는 반도체 장치 패키지.
  3. 칩-수납 구멍, 각각의 표면들 및 회로 패턴을 갖는 것으로, 그에 전기적으로 접속되는 외부 접속 단자가 상기 표면들중 하나에 설치되어 있는 인쇄 회로 보드; 및 상기 칩-수납 구멍과 실질적으로 축선이 일치하는 중앙 구멍을 갖는 지지 필름 및 상기 지지 필름 상에 형성된 회로 패턴을 구비하는 것으로, 상기 회로 패턴의 적어도 일부분이 마이크로 패턴을 갖는 내부 리드로서 상기 중앙 구멍의 내부를 돌출되어 있는 플렉시블 기판을 구비하고, 상기 플렉시블 기판의 회로 패턴이 상기 인쇄 회로 보드의 회로 패턴에 전기적으로 접속되도록 상기 플렉시블 기판이 상기 인쇄 회로 보드의 다른 표면에 본딩되어 있는 패키지와; 상기 패키지의 상기 내부 리드 상에 본딩 및 탑재되어 있는 반도체 칩과; 상기 칩-수납 구멍을 덮고 상기 반도체 칩을 직접 또는 간접으로 접촉하여 상기 칩을 지지하기 위하여 상기 패키지에 부착되는 열 방출 플레이트; 및 상기 칩-수납 구멍에 위치하는 상기 반도체 칩을 밀봉하는 수단을 구비하는 것을 특징으로하는 반도체 장치.
  4. 제3항에 있어서, 상기 열 방출 플레이트는 스페이서를 통해 상기 패키지에 부착되어 있는 것을 특징으로 하는 반도체 장치.
  5. 제3항에 있어서, 상기 밀봉하는 수단은 상기 열 방출 플레이트와 함께 상기 칩-수납 구멍을 밀봉하여 닫는 캡을 구비하는 것을 특징으로 하는 반도체 장치.
  6. 제3항에 있어서, 상기 밀봉 수단은 상기 칩-수납 구멍에 충진된 성형 수지를 구비하는 것을 특징으로하는 반도체 장치.
  7. 칩-수납 구멍, 각각의 표면들 및 회로 패턴을 갖는 것으로, 그에 전기적으로 접속되는 외부 접속 단자가 상기 표면들중 하나에 설치되어 있는 인쇄 회로 보드; 및 상기 칩-수납 구멍과 실질적으로 축선이 일치하는 중앙 구멍을 갖는 지지 필름 및 상기 지지 필름 상에 형성된 회로 패턴을 구비하는 것으로, 상기 회로 패턴의 적어도 일부분이 마이크로 패턴을 갖는 내부 리드로서 상기 중앙 구멍의 내부로 돌출되어 있는 플렉시블 기판을 구비하고, 상기 플렉시블 기판의 회로 패턴이 상기 인쇄 회로 보드의 회로 패턴에 전기적으로 접속되도록 상기 플렉시블 기판이 상기 인쇄 회로 보드의 다른 표면에 본딩되어 있는 패키지와; 상기 패키지의 상기 내부 리드 상에 본딩 및 탑재되어 있는 반도체 칩; 및 상기 칩-수납 구멍에 충진되어 있는 성형 수지를 구비하는 밀봉 수단을 구비하는 것을 특징으로 하는 반도체 장치.
KR1019940005728A 1993-03-23 1994-03-22 반도체 장치용 패키지 및 반도체 장치 KR0135585B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP5063737A JPH06275677A (ja) 1993-03-23 1993-03-23 半導体装置用パッケージおよび半導体装置
JP93-63737 1993-03-23

Publications (2)

Publication Number Publication Date
KR940022812A KR940022812A (ko) 1994-10-21
KR0135585B1 true KR0135585B1 (ko) 1998-04-22

Family

ID=13238028

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940005728A KR0135585B1 (ko) 1993-03-23 1994-03-22 반도체 장치용 패키지 및 반도체 장치

Country Status (5)

Country Link
US (1) US5404273A (ko)
EP (1) EP0617465B1 (ko)
JP (1) JPH06275677A (ko)
KR (1) KR0135585B1 (ko)
DE (1) DE69414291T2 (ko)

Families Citing this family (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5854534A (en) 1992-08-05 1998-12-29 Fujitsu Limited Controlled impedence interposer substrate
US5397921A (en) * 1993-09-03 1995-03-14 Advanced Semiconductor Assembly Technology Tab grid array
JPH0831988A (ja) * 1994-07-20 1996-02-02 Nec Corp テープキャリアパッケージの封止構造
JPH0846085A (ja) * 1994-08-02 1996-02-16 Fujitsu Ltd 半導体装置及びその製造方法
EP0698922B1 (en) * 1994-08-12 2001-06-06 STMicroelectronics S.r.l. Leadframe for supporting integrated semiconductor devices
JPH0878574A (ja) * 1994-09-08 1996-03-22 Shinko Electric Ind Co Ltd 半導体装置及びその製造方法
KR0170023B1 (ko) * 1994-12-16 1999-02-01 황인길 반도체 패키지
US5972736A (en) * 1994-12-21 1999-10-26 Sun Microsystems, Inc. Integrated circuit package and method
JP2636777B2 (ja) * 1995-02-14 1997-07-30 日本電気株式会社 マイクロプロセッサ用半導体モジュール
EP0882384A4 (en) * 1995-07-14 1999-03-24 Olin Corp WELDED GRID ELECTRONIC BOX
JP2910670B2 (ja) * 1996-04-12 1999-06-23 日本電気株式会社 半導体実装構造
WO1997044821A1 (en) * 1996-05-22 1997-11-27 Olin Corporation Metal electronic package with peripherally attached leads
US5726079A (en) * 1996-06-19 1998-03-10 International Business Machines Corporation Thermally enhanced flip chip package and method of forming
USRE39426E1 (en) 1996-06-19 2006-12-12 International Business Machines Corporation Thermally enhanced flip chip package and method of forming
US5724230A (en) * 1996-06-21 1998-03-03 International Business Machines Corporation Flexible laminate module including spacers embedded in an adhesive
JP2770820B2 (ja) * 1996-07-01 1998-07-02 日本電気株式会社 半導体装置の実装構造
US5812376A (en) * 1997-04-21 1998-09-22 Chrysler Corporation Mounting assembly for electrical components and heat sinks
TW449844B (en) * 1997-05-17 2001-08-11 Hyundai Electronics Ind Ball grid array package having an integrated circuit chip
US6552264B2 (en) 1998-03-11 2003-04-22 International Business Machines Corporation High performance chip packaging and method
JP2000114413A (ja) * 1998-09-29 2000-04-21 Sony Corp 半導体装置、その製造方法および部品の実装方法
TW399309B (en) * 1998-09-30 2000-07-21 World Wiser Electronics Inc Cavity-down package structure with thermal via
JP3269815B2 (ja) * 1999-12-13 2002-04-02 富士通株式会社 半導体装置及びその製造方法
US6350954B1 (en) 2000-01-24 2002-02-26 Motorola Inc. Electronic device package, and method
WO2001094874A1 (de) * 2000-06-07 2001-12-13 Siemens Aktiengesellschaft Zündbauteil zum auslösen eines insassenschutzmittels eines kraftfahrzeuges
US6469907B1 (en) 2000-10-23 2002-10-22 Team Pacific, Corporation Packaging for power and other circuitry
JP2002134650A (ja) * 2000-10-23 2002-05-10 Rohm Co Ltd 半導体装置およびその製造方法
US6828663B2 (en) * 2001-03-07 2004-12-07 Teledyne Technologies Incorporated Method of packaging a device with a lead frame, and an apparatus formed therefrom
US6653167B2 (en) * 2001-09-10 2003-11-25 Sun Microsystems, Inc. Facilitating heat transfer from an integrated circuit package
US6784540B2 (en) * 2001-10-10 2004-08-31 International Rectifier Corp. Semiconductor device package with improved cooling
US6933603B2 (en) * 2002-07-11 2005-08-23 Teledyne Technologies Incorporated Multi-substrate layer semiconductor packages and method for making same
JP3858834B2 (ja) * 2003-02-24 2006-12-20 オンキヨー株式会社 半導体素子の放熱器
US7656236B2 (en) 2007-05-15 2010-02-02 Teledyne Wireless, Llc Noise canceling technique for frequency synthesizer
US8179045B2 (en) 2008-04-22 2012-05-15 Teledyne Wireless, Llc Slow wave structure having offset projections comprised of a metal-dielectric composite stack
JP2010267954A (ja) * 2009-04-15 2010-11-25 Panasonic Corp 電子機器
US9202660B2 (en) 2013-03-13 2015-12-01 Teledyne Wireless, Llc Asymmetrical slow wave structures to eliminate backward wave oscillations in wideband traveling wave tubes
FR3037439A1 (fr) * 2015-06-12 2016-12-16 St Microelectronics Sa Dispositif electronique a plaque arriere evidee.
DE102015115271B4 (de) * 2015-09-10 2021-07-15 Infineon Technologies Ag Elektronikbaugruppe mit entstörkondensatoren und verfahren zum betrieb der elektronikbaugruppe
US10008411B2 (en) 2016-12-15 2018-06-26 Infineon Technologies Ag Parallel plate waveguide for power circuits
US10410952B2 (en) 2016-12-15 2019-09-10 Infineon Technologies Ag Power semiconductor packages having a substrate with two or more metal layers and one or more polymer-based insulating layers for separating the metal layers

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4939570A (en) * 1988-07-25 1990-07-03 International Business Machines, Corp. High power, pluggable tape automated bonding package
FR2641102B1 (ko) * 1988-12-27 1991-02-22 Ebauchesfabrik Eta Ag
US4964019A (en) * 1989-12-27 1990-10-16 Ag Communication Systems Corporation Multilayer bonding and cooling of integrated circuit devices
JPH0496257A (ja) * 1990-08-03 1992-03-27 Hitachi Ltd ピングリッドアレイ形半導体集積回路装置
US5294750A (en) * 1990-09-18 1994-03-15 Ngk Insulators, Ltd. Ceramic packages and ceramic wiring board
US5102829A (en) * 1991-07-22 1992-04-07 At&T Bell Laboratories Plastic pin grid array package
JP3000307B2 (ja) * 1991-08-28 2000-01-17 株式会社日立製作所 冷却装置付き半導体装置およびその製造方法

Also Published As

Publication number Publication date
EP0617465B1 (en) 1998-11-04
KR940022812A (ko) 1994-10-21
EP0617465A1 (en) 1994-09-28
US5404273A (en) 1995-04-04
DE69414291D1 (de) 1998-12-10
JPH06275677A (ja) 1994-09-30
DE69414291T2 (de) 1999-03-25

Similar Documents

Publication Publication Date Title
KR0135585B1 (ko) 반도체 장치용 패키지 및 반도체 장치
KR100694739B1 (ko) 다수의 전원/접지면을 갖는 볼 그리드 어레이 패키지
KR100310398B1 (ko) 열전도체를구비한패드어레이반도체소자및그제조방법
US5311407A (en) Printed circuit based for mounted semiconductors and other electronic components
US4618739A (en) Plastic chip carrier package
US6414381B1 (en) Interposer for separating stacked semiconductor chips mounted on a multi-layer printed circuit board
US6143590A (en) Multi-chip semiconductor device and method of producing the same
US5521435A (en) Semiconductor device and a fabrication process thereof
US6306686B1 (en) Method of fabricating an electronic package with interconnected chips
US5552635A (en) High thermal emissive semiconductor device package
JP2780649B2 (ja) 半導体装置
US20140251658A1 (en) Thermally enhanced wiring board with built-in heat sink and build-up circuitry
US5796038A (en) Technique to produce cavity-up HBGA packages
KR100995478B1 (ko) 패키지형 반도체 디바이스 및 그 형성 방법
KR19990069447A (ko) 반도체 패키지와 그 제조방법
US6351389B1 (en) Device and method for packaging an electronic device
US6057594A (en) High power dissipating tape ball grid array package
JPS6110299A (ja) 集積回路実装構造
JP3486236B2 (ja) 半導体装置及びその製造方法
JPH09148482A (ja) 半導体装置
JP2500664B2 (ja) 半導体装置
KR100207901B1 (ko) 멀티칩 장착용 고방열 패키지의 제조 방법
JPH08172142A (ja) 半導体パッケージ及びその製造方法並びに半導体装置
JPH07326690A (ja) 半導体装置用パッケージおよび半導体装置
KR0184075B1 (ko) 홈이 형성된 패키지 몸체를 갖는 3차원 적층형 패키지

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070110

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee