KR0125571B1 - 음성 재생회로 - Google Patents

음성 재생회로

Info

Publication number
KR0125571B1
KR0125571B1 KR1019880016721A KR880016721A KR0125571B1 KR 0125571 B1 KR0125571 B1 KR 0125571B1 KR 1019880016721 A KR1019880016721 A KR 1019880016721A KR 880016721 A KR880016721 A KR 880016721A KR 0125571 B1 KR0125571 B1 KR 0125571B1
Authority
KR
South Korea
Prior art keywords
signal
address
read
speed
address signal
Prior art date
Application number
KR1019880016721A
Other languages
English (en)
Other versions
KR890010804A (ko
Inventor
다께시 아라이
Original Assignee
이우에 사또시
상요덴기 가부시기가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이우에 사또시, 상요덴기 가부시기가이샤 filed Critical 이우에 사또시
Publication of KR890010804A publication Critical patent/KR890010804A/ko
Application granted granted Critical
Publication of KR0125571B1 publication Critical patent/KR0125571B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/02Analogue recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/18Driving; Starting; Stopping; Arrangements for control or regulation thereof
    • G11B15/1808Driving of both record carrier and head
    • G11B15/1875Driving of both record carrier and head adaptations for special effects or editing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/005Reproducing at a different information rate from the information rate of recording
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/80Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N9/802Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving processing of the sound signal
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/90Tape-like record carriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

내용 없음

Description

음성 재생 회로
제1도는 본 발명 회로의 한 실시예를 도시한 회로 블럭도.
제2도는 본 발명 회로의 5배속 재생 모드의 동작 설명도.
제3도는 본 발명 회로의 2배속 재생 모드의 동작 설명도.
제4도는 본 발명 회로의 1/2 연속 재생 모드의 동작 설명도.
제5도는 본 발명 회로의 5배 역전 재생 모드의 동작 설명도.
제6도는 메모리의 기입 독출 타이밍 설명도.
* 도면의 주요 부분에 대한 부호의 설명
9 : AD 변환 회로12 : 메모리
14 : DA 변환 회로
본 발명은 역전 재생시에 재생 음성 신호를 소정 속도로 역전 도출하는 역전 음성 재생 회로에 관한 것이다.
비디오 테이프 레코더나 오디오 테이프 레코더에는 재생시에 테이프를 역방향으로 고속 주행시키면서 음성 신호를 재생하여 소망의 재생 위치를 억세스하는 리뷰(review) 기구가 설치되어 있다.
그러나, 리뷰 재생음의 경우, 신호가 시간적 역으로 재생되기 때문에 음성의 의미가 파악되지 않는다. 더구나, 신호가 시간축으로 압축되어 있기 때문에, 음성 주파수가 높아질 뿐아니라 그 내용을 인식할 수 없다.
그래서, 일본국 실용신안 공개(소) 제59-45,607호 공보(G 11 B 5/207)에는 리뷰 재생시에 재생 음성 신호를 리뷰 속도에 비례한 속도로 메모리에 기억하고 기억 완료 후에 재생 음성 신호를 원래대로 시간축으로 신장해서 도출하는 구성이 제안되어 있다.
그러나, 전술한 종래의 기술의 경우, 재생 음성 신호의 기입기간에 도출되는 음성 신호가 중단된다. 그래서, 기입과 도출을 병행해서 할 수 있는 메모리를 사용해서, 단지 항시 AD 변환 데이타를 독출하도록 구성하는 것을 고려할 수 있다. 그러나 기입속도가 빠르고 메모리의 용량에도 한계가 있기 때문에 도출되는 음성 신호 연속 기간이 짧아 져서 불연속부분이 많은 음성이 도출된다. 그래서, 메모리의 용량을 증가시키면 전술한 문제점은 해결할 수 있지만, 경비 증가를 면할 수 없다.
그러므로, 본 발명은 한정된 용량의 메모리를 사용해서 가능한 한 길게 음성 신호를 도출하는 역전 음성 재생 회로를 제안하고자 하는 것이다.
본 발명은, 기록 매체를 기록시의 거의 N배 속도로 역방향 재생하는 수단과, 재생 음성 신호를 재생속도에 비례하는 속도로 AD 변환하는 AD 변환수단과, 이 AD 변환 데이타를 기억하면서 소정 속도로 독출하는 메모리와, 독출된 AD 변환 데이타를 DA 변환하는 DA 변환수단과, 정속(定速)으로 또한 연속적으로 변화하는 독출 어드레스를 메모리에 공급하고 독출시의 -N배 속도로 변화하는 어드레스 정보를 독출 어드레스의 일순회 사이클의 N/(N+1)배의 주기로 1/(N+1)배의 기간에 기입 어드레스로서 메모리에 공급하는 어드레스 제어회로를 각각 구비한 것을 특징으로 한다.
그러므로, 본 발명에 의하면 독출되는 AD 변환 데이타는 메모리의 전 용량분의 길이에 걸쳐서 연속하게 된다.
이하 본 발명을 도시한 한 실시예에 따라 설명한다.
본 실시예는 배속(倍速) 재생 등의 특수 재생이 가능한 비디오 테이프 레코더에 본 발명을 채용하는 것이다.
우선, 본 실시예의 비디오 테이프 레코더는, 시스템 콘트롤 회로(1)이 재생모드를 지정하는 모드 지령 신호를 발(發) 한다. 본 실시예의 지정 모드는, 통상 재생 모드 외에, 5배속 재생 모드, 9배속 재생 모드, -5배속 재생 모드, -9 배속 재생 모드 및 1/2 배속 재생 모드이다. 이 특수 재생 모드를 실현하기 위해 기준 신호 발생 회로 (2)는 모드 지정신호를 받아 기준 신호 주파수를 변경한다. 헤드 서보 회로(3)은 이 기준 신호와 실린더(6)의 회전 검출 출력을 받아, 실린더(6) 내의 실린더 모터의 회전을 제어해서, 비디오 헤드를 소정 속도로 회전시킨다. 또한 캡스턴 서보회로(4)는 제어 트랙(CT)을 재생하는 제어 헤드(5)에서 얻어지는 재생 제어 신호를 소정비로 분주해서 기준 신호와 위상 비교하고 있고, 캡스턴 모터(8)을 소정 속도로 구동하고 있다. 다라서, 비디오 테이프(T)는 지정 모드에 따라서 주행되어지고, 오디오 트랙(AT)을 주사하는 오디오 헤드(7)에서는 테이프 속도에 따른 재생 음성 신호가 얻어진다.
전술한 구성은 통상의 비디오 테이프 레코더와 동일하므로 상세한 설명은 생략한다.
이하, 음성 신호 처리 회로의 구성 요소에 대하여 설명한다. 우선 AD 변환 회로(9)는, 테이프(T)의 주행속도에 비례하는 재생 음성 신호를, AD 변환 펄스에 기인해서 테이프(T)의 주행속도에 비례하는 속도로 6 비트의 AD 변환 출력을 형성 도출한다. 병직렬 변환 회로(10)은, 전송 펄스에 기인해서 AD 변환출력을 병렬로 입력하고, 기입 펄스에 동기해서 메모리(12)에 직렬로 공급한다. N 체배 회로(11)은 15KHz의 기준 샘플링 펄스를 시스템 콘트롤 회로(1)에서 얻어지는 모드 지령 신호의 배속도 정보에 기인해서 N 체배히고, 이 N 체배 펄스를 AD 변환 펄스나 전송 펄스로서 도출하고 있다. 메모리(12)는, 기입 모드로 기입 어드레스 신호에 따라 기입을 하고, 독출 모드로 독출 어드레스 신호에 따라 독출을 하는 256 Kbit의 RAM이다. 직병렬 변환 회로(13)은 1비트씩 독출된 AD 변환 출력을 6비트의 병렬 데이타로 변환한다. DA 변환 회로(14)는 15KHz의 기준 샘플링 펄스에 동기해서 병렬 데이타를 DA 변환해서 음성 신호를 형성 도출한다. 발진회로(15)는 15KHz의 기준 샘플링 펄스와 90KHz의 기준 클럭 펄스를 형성 도출한다. (N+1) 체배 회로(16)은 모드 지령 신호의 배속도 정보(倍速度 情報)에 따라서 기준 클럭 펄스를 (N+1) 체배한 체배 출력을 기입 펄스 발생 회로(18)에 입력하고 있다. 독출 펄스 발생 회로(17)은 기준 클럭 펄스를 그대로 독출펄스로서 도출한다. 기입 펄스 발생 회로(18)은 체배 출력으로부터 독출 펄스에 위상 동기하는 출력을 취하여 기입 펄스를 형성 도출한다. 어드레스 정보 발생 회로(19)는, 모드 지령 신호의 방향 정보에 기인해서 정 방향 재생시에는 가산 계수 모드로 되고 역방향 재생시에는 감산 계수 모드로 되며, 모드 설정시에 발하여지는 리셋트 펄스에 의해서 리셋트된 후에, 기입 펄스를 가산 또는 감산해서 계수함으로써, 어드레스 정보를 형성 도출한다. 또한 독출 어드레스 발생 회로(20)은, 리셋트 후에 독출 펄스를 가산 계수해서 독출 어드레스 신호를 도출한다. 게이트 펄스 발생 회로(21)은 모드 지령 신호의 배속도 정보와 방향 정보에 따라서 어드레스 정보(AD)와 독출 어드레스 신호(RA)를 비교해서 적합한 게이트 펄스(GP)를 형성하고 있다. 기입 어드레스 발생 게이트(22)는 이게이트 펄스 발생 기간 중에만 게이트를 개방해서 어드레스 정보를 기입 어드레스 신호로서 형성 도출한다. 어드레스 절환 회로(23)은 기입 펄스와 게이트 펄스의 AND 게이트의 논리적 출력 발생시에 기입 어드레스 신호를 선택하고, 독출 펄스 발생시에 독출 어드레스 신호를 선택해서 메모리(12)에 입력한다. 따라서 메모리는, AND 게이트의 논리적 출력을 받아 기입 모드로 되고 기입 어드레스 신호에 따라서 AD 변환 출력을 1비트씩 기입하여, 독출 펄스를 받아 독출 모드로 되고 독출 어드레스 신호에 따라서 AD 변환 출력을 1비트씩 독출한다.
본 실시예의 특징으로 하는 바는, 재생 음성 신호를 샘플링해서 처리하는 점에 있고, 이하 5배속 재생모드, 2배속 재생 모드, 1/2 저속 재생모드, 5배 역전 재생모드에 있어서의 동작을 설명한다.
((A) 5배속 재생 모드의 경우)
이 5배속 재생 모드에서는, 재생 음성 신호를 5배 속도로 메모리에 기입하고, 기입의 개시와 동시에 정 속도로 독출을 하고, 독출이 종료한 시점에서 기입을 개시함으로써 중단없이 또 될수 있는 한 연속하는 음성을 형성 도출하고 있다.
그래서 제1도에 있어서, 발진회로(15)에서 얻어지는 15KHz의 기준 샘플링 펄스는, 시스템 콘트롤 회로(1)의 모드 지령 신호를 제어 입력하는 N 체배 회로(11)에 있어서 5 체배된다. 이 75KHZ의 5 체배 펄스가 재생 음성 신호를 입력하는 AD 변환 회로(9)의 AD 변환 펄스로서 이용된다. 이 AD 변환 회로(9)에서 얻어지는 6비트의 AD 변환 출력은 병 직렬 변환 회로(10)에 전송되어 직렬화되어서 기입 어드레스 변경 때마다 1비트씩 256K 비트의 메모리(12)에 기억된다.
또한 발진회로(15)에서 도출되는 90KHz의 기준 클럭 펄스는, 모드 지령 신호를 제어 입력으로 하는 (N+1) 체배 회로(16)에 있어서 6 체배된다. 기준 클럭 펄스는 독출 펄스 발생회로(17)을 통해서 독출펄스로서 독출 어드레스 발생 회로(20)에 입력된다. 이 독출 어드레스 발생 회로(20)은 독출 펄스를 상기 메모리(12) 용량의 비트수에 가까운 갯수만큼 분만 계수해서, 독출 어드레스 신호를 형성 도출하고 있다.
한편, 6 체배 클럭을 계수 입력으로 하는 기입 펄스 발생 회로(18)은, 독출 펄스 발생시에 6 체배 클럭의 통과를 지지하는 기입 펄스를 발생한다. 그러므로 기입 펄스는 5회 연속적으로 발생되어지고, 독출 펄스 발생시에 휴지 상태로 된다. 이 기입 펄스를 계수하는 어드레스 정보 발생 회로(19)는 독출 어드레스의 5배 속도로 변화하는 어드레스 정보(AD1)을 형성한다. 제2도는 5배속 재생 모드의 동작 설명 파형도를 도시한 것으로, (AD1)은 어드레스 정보의 값 변화를 나타낸다. 또한, 어드레스 정보 발생 회로(19)는 초기상태에 있어서, 독출 어드레스 발생 회로(20)과, 함께 동시 리셋트되기 깨문에, 양 어드레스는 소정의 위상관계로 규정되어 있다. 게이트 제어회로(21)은 모든 지정신호를 식별해서 독출 어드레스 신호(RA1)이 초기상태로 될 때마다 어드레스 정보가 초기치에서 풀카운트치에서 도달할 때까지의 기간에 게이트 펄스(GP1)을 발생시킨다. 이 게이트 펄스(GP1)을 입력하는 기입 어드레스 발생 게이트(22)에서는, 게이트펄스(GP1) 발생 기간 중에 일순회하는 기입 어드레스 신호(WA1)이 도출된다. 따라서 제2도에서 명백한 것과 같이 기입 어드레스 신호(WA1)은, 독출 어드레스 신호(RA1)과 초기치 타이밍을 공통으로 해서 독출 어드레스 신호(RA1)이 일순회하는 기간 중에 1회만 순환한다. 바꿔 말하면, 메모리(12)는 기입과 독출을 동시에 개시하고, 고속으로 메모리(12) 전체에 기입된 AD 변환 데이타를 소정 속도로 전부 독출한다. 기입 어드레스 신호(WA1)과 독출 어드레스 신호(RA1)을 입력하는 어드레스 절환 회로(23)은, 게이트펄스(GP1) 발생 기간 중에 발생하는 기입 펄스에 동기해서 기입 어드레스 신호(WA1)을 선택 도출하여 독출 펄스에 동기해서 독출 어드레스를 선택하고 있고, 기입 어드레스 신호의 선택의 동기해서 메모리(12)를 기입 모드에 설정하고 있다. 따라서, 메모리(12)는, 기입 기간 중 5회 연속적으로 기입한 후 1회의 독출을 하고, 독출 기간 중 6회에 1회의 비율로 독출 어드레스를 형성 도출한다. 제6도의(MD1)은 전술한 기입과 독출의 타이밍을 도시한 설명도이다. 독출된 AD 변환 출력은, 직병렬 변환 회로(13)에 있어서 6비트의 병렬 데이타로 변환한 후, DA 변환 회로(14)에 입력되어 기준 샘플링 펄스에 동기해서 15KHz의 비율로 아날로그화된다. 이 DA 변환 출력은, 기록시와 동일 속도의 음성 신호로서 도출된다. 그러므로, 이 5배속 재생 모드에서는, 2.8초 주기로0.56초씩 연속 기억된 재생 신호가, 5배로 시간축 신장되어, 2.8초씩의 음성으로서 중단되는 일없이 항상도출된다.
또한, 전술한 5배속 재생 모드를 대신해서 9배속 재생 모드를 설정할 경우에는, 모드 지령 신호를 입력하는 N 체배 회로(11)과 (N+1) 체배 회로(16)의 체배치를 변경하면 좋다.
((B) 2배속 재생 모드의 경우)
이 2배속 재생 모드에서는, 다른 배속 재생 모드와는 다르며, 재생 음성 신호를 2배 속도로 메모리에 2회 연속해서 기입하고, 기입 개시와 동시에 정속도로 2회의 독출을 실행함으로써, 연속하는 5.6초분의 음성 신호를 형성 도출하고 있다. 즉 2배속 재생시에는 전술한 배속 재생시에 비해서 음성 신호의 연속기간이 2배로 된다.
그래서, 2배속 재생 모드에서는, 모드 지령 신호에 따라 N 체배 회로(11)에 있어서 샘플링 펄스가 2 체배된다. 이 30KHz의 2 체배 펄스가, 재생 음성 신호를 입력하는 AD 변환 회로(9)의 AD 변환 펄스로서 이용된다. 30KHz로 AD 변환된 AD 변환 출력은, 병 직렬 변환 회로(10)을 통해서 메모리(12)에 공급된다.
한편 발진회로(15)가 발하는 기준 클럭 펄스는, (N+1) 체배회로(16)에 있어서 모드 지령 신호에 따라서 3 체배된다. 또한 기준 클럭 펄스는, 독출 펄스 발생 회로(17)을 통해서 독출 펄스로서 독출 어드레스 발생 회로(20)에 입력되어서 정속으로 변화하는 독출 어드레스 신호를 형성 도출하고 있다. 또한, 기입 펄스 발생 회로(18)은, 독출 펄스 발생 타이밍으로 3 체배 클럭을 취하여 기입 펄스를 형성하고 있다. 이 기입 펄스는, 어드레스 정보 발생 회로(19)에 있어서 계수되어 어드레스 정보를 형성 도출한다. 이 어드레스 정보를 입력하는 게이트 펄스 발생 회로(21)은, 모드 지령 신호에 기인해서, 독출 어드레스가 일순회하는 기간 중에 하이레벨로 되고 다음 일순회 기간에 로우 레벨로 되는 게이트 펄스(GP2)를 형성 도출한다. 따라서 기입 어드레스 발생 게이트(22)로부터는, 어드레스 정보가 2순회하는 기간 중 기입 어드레스 신호(WA2)가 형성 도출된다. 어드레스 절환 회로(23)은 게이트 펄스(GP2) 발생 기간 중 기입 펄스 발생 타이밍으로 기입 어드레스 신호(WA2)를 선택해서 독출 펄스 발생 타이밍 독출어드레스 신호(RA2)를 선택하고 있다. 따라서, 메모리(12)는 양 어드레스 신호에 따라서 기업과 독출을 행한다. 그 결과 독출된 DA 변환 데이타는 직병렬 변환 회로(13)에 입력되고, 병렬신호로서 DA 변환 회로(14)에 입력된다. DA 변환된 음성 신호는 5.8초간 연속하는 음성이며 중단하는 일없이 도출된다. 또한 제6도 중의(MD2)는, 메모리의 기입과 독출 타이밍의 설명도이다.
((C) 1/2 연속 저속 재생의 경우)
이 1/2 연속 저속 재생 모드에서는, 기입은 연속해서 행해지고 독출은 2.8초 단위로 2회씩 반복된다.
그래서, 1/2 연속 저속 재생 모드에서는, 모드 지령에 따라 N 체배 회로(11)이 1/2 체배 출력을 발하고, AD 변환 회로(9)가 7.5KHz로 AD 변환을 행한다. 이 AD 변환 출력은 병 직렬 변환 회로(10)을 통해서 메모리(12)에 1 비트씩 공급된다. 메모리(12)의 기입 어드레스 신호(WA3)은 기입 펄스를 계수함으로써 실현된다. 이 기입 펄스는, 기준 클럭 펄스을 입력하는 (N+1) 체배 회로(16)에서 얻어지는 1.5체배 출력을 기입 펄스 발생 회로(19)에 입력함으로써 형성된다. 1.5 체배 출력의 위상은, 기준 클럭 펄스에 전부 일치하고 또한 기준 클럭 펄스 주기의 2주기에 1회의 비율로 추가한 출력 펄스이고, 기입 펄스 발생 회로(19)에 있어서 독출 펄스와 일치하는 1.5 체배 출력이 취해져, 기준 클럭 펄스 주기의 2배 주기로 발하여진다. 이 기입 펄스를 계수하는 어드레스 정보 발생 회로(19)는, 독출 펄스를 계수하는 독출 어드레스 발생 회로(20)과 계수 위상을 일치시키고 있고, 어드레스 정보(AD3)은 전개상태의 기입 어드레스 발생 게이트(22)를 통해서 전부 어드레스 신호(WA3)으로서 도출된다. 기입 어드레스 신호(WA3)은 어드레서 신호(WA3)은 어드레스 절환 회로(23)을 통해서 메모리(12)에 입력되고, 독출속도의 1/2 속도로 기입된다. 기입된 AD 변환 데이타는 독출 어드레스 신호(RA3)에 기인해서 독출 된다. 제6도의 (MD3)은 메모리(12)의 기입과 독출 타이밍을 모식적으로 도시한 설명도로서, 독출 속도가 90KHz, 기입속도가 45KHz인 것을 도시하고 있다. 메모리(12)에서 독출된 AD 변환 출력은 직병렬 변환 회로(13)에 있어서 병렬화되고, DA 변환 회로(14)에 있어서 15KHz의 기준 샘플링 클럭에 의해서 아날로그화되어 도출된다. 따라서, 1/2 연속 재생 모드에서는, 기입과 독출이 항상 행해지고, 2.8초 단위로 2회씩 음성 신호가 형성 도출된다.
((D) 5배 역전 재생 모드)
이 5배 역전 재생 모드에서는, 독출기간의 1/6 기간에 발생하는 재생 음성 신호를 어드레스를 반대로 해서 기입하고 있고, 이 기입 종료와 독출 개시가 일치하도록 기입기간의 타이밍을 규정하고, 약 2.3초분 연속하는 음성 신호를 형성 도출하고 있다.
모드 지령 신호를 입력하는 N 체배 회로(11)은, 기준 샘플링 펄스를 5 체배해서, AD 변환 회로(9)에 입력하고 있고, 재생 음성 신호는 75KHz로 AD 변환된다. AD 변환 출력은 병 직렬 변환 회로(10)에 입력되어 직렬 데이타로서 메모리(12)에 공급된다.
기준 클럭 펄스를 입력하는 (N+1) 체배 회로(16)은 6 체배 출력을 기입 펄스 발생 회로(18)에 입력하고 있다. 이 기입 펄스 발생 회로(18)은 기준 클럭 펄스와 동 위상의 독출 펄스와 위상을 공통으로 하는 6 체배 출력을 위한 기입 펄스를 도출하고 있다. 이 기입 펄스를 입력하는 어드레스 정보 발생 회로(19)는, 모드 지령 신호에 기인해서 감산 계수 모드에 설정되어 있고, 독출속도의 5배로 감산 계수를 행한다. 그 결과 얻어지는 어드레스 정보(AD) 기입 어드레스 게이트(22)와 게이트 펄스 발생 회로(21)에 입력된다. 게이트 펄스 발생 회로(21)은, 모드 지령 신호에 따라서 독출 어드레스신호의 어드레스를 6분할한 구간을 구해서, 5구간에 1구간의 비율로 하이레벨로 되는 게이트 펄스(GP4)를 형성 도출한다. 따라서 기입 어드레스 발생 게이트(22)는 5구간 주기로 1구간씩 어드레스 정보(AD4)를 기입 어드레스 신호(WA4)로서 도출하고 있다. 이 기입 어드레스 신호(WA4)는, 독출펄스를 계수하는 독출 어드레스 발생 회로(20)에 입력해서 얻어지는 독출 어드레스 신호(RA4)와 함께 어드레스 절환 회로(23)에 입력된다. 어드레스 전환 회로(23)과 메모리(12)는, 기입 펄스와 게이트 펄스(GP4)의 논리적 출력과, 독출 펄스를 절환 제어 입력으로 하고 있고, 기입 타이밍에서는 기입 어드레스 신호(WA4)를 메모리(12)에 입력하고, 독출 타이밍에서는 독출 어드레스 신호(RA4)를 메모리(12)에 입력하고 있다. 제6도의(MD4)는 메모리(12)의 기입과 독출의 타이밍 배열을 도시한 것이다. 따라서, 메모리(12)에는, AD 변환 출력이 어드레스를 역으로 하여 기입된다. 동시에, 메모리(12)에는 독출 어드레스 신호(RA4)가 항상 입력되고, AD 변환 출력은 중단되는 일없이 항상 도출된다. 그 결과 얻어지는 AD 변환 출력은, 직병렬 변환 회로(13)에 입력되어 병렬화되고, DA 변환 회로(14)에 있어서 아날로그화되어 도출된다.
제5도(WA4)와 (RA4)는 기입과 독출 기간의 관계를 나타낸 것으로,(a)-(b)기간에 기입된AD 변환 데이타는, (b)-(d) 기간에 신장해서 독출되고, (c)-(d) 기간에 기입된 AD 변환 데이타는 (d)-(f) 기간에 신장해서 독출되고, (e)-(f) 기간에 기입된 AD 변환 데이타는 (f)-(h) 기간에 신장해서 독출되는 것을 나타내고 있다.
전술한 5배 역전 재생 모드에 대신해서 9배 역전 재생 모드를 설정하는 경우에는, N 체배 회로(11)과 (N+1) 체배 회로(16)의 체배치를 변경함과 동시에, 게이트 펄스 발생 회로(21)에서 독출의 일순회 주기인 9/10 주기로 1/10 구간의 게이트 펄스를 형성할 필요가 있다.
그러므로, 일반의 N 배속 재생 모드에서는, 독출의 일순회 주기의 N/(N+1) 주기로 1/(N+1) 구간의 게이트 펄스를 형성할 필요가 있다.
그러므로, 본 발명에 의하면, 역전 배속 재생시에 연속 기간이 긴 음성 신호를 중단함이 없이 도출할 수 있다.

Claims (3)

  1. 기록 매체에 선정된 기록 속도로 기록된 음성 신호를 재생하기 위하여 적어도 상기 음성 신호를 포함하는 상기 기록 매체를 기록 시의 방향과 역방향으로 상기 선정된 기록 속도의 N (N은 자면수)배의 재생 속도로 주사하기 위한 수단(1, 2, 3, 4, 5, 6, 7, 8), 디지탈 신호가 기입되고 독출될 수 있는 메모리 수단(12), 상기 디지탈 신호가 상기 메모리 수단으로부터 독출되는 어드레스를 특정하기 위하여 선정된 주기로 어느 한 방향으로 변화하는 독출 어드레스 신호를 발생시키기 위한 독출 어드레스 발생 수단(15, 17, 20), 상기 독출 어드레스 신호의 속도의 N배의 속도로 상기 독출 어드레스 신호의 방향과 역방향으로 변환하는 어드레스 정보를 발생시키기 위한(15, 16, 18, 19), 상기 디지탈 신호가 상기 메모리 수단에 기입되는 어드레스를 특정하기 위한 기입 어드레스 신호로서 상기 어드레스 정보를 상기 독출 어드레스 신호의 상기 선정된 주기의 N/(N+1)배에 해당하는 주기로 상기 독출 어드레스 신호의 상기 선정된 주기의 1/(N+1)배에 해당하는 제1의 기간 동안에만 제공하기 위한 어드레스 발생수단(21, 22), 상기 속출 어드레스 신호가 발생될 때 상기 메모리 수단으로 상기 독출 어드레스 신호를 제공하고 상기 기입 어드레스 신호가 상기 제1의 기간동안에 발생될때 상기 메모리 수단으로 상기 기입 어드레스 신호를 제공하기 위한 어드레스 제공수단(17, 18, 23, 26), 상기 재생 속도에 비례하는 제1의 속도로 상기 재생 수단에 의해 재생된 상기 음성 신호를 디지탈 신호로 변환시키고 이를 상기 메모리 수단의 상기 기입 어드레스 신호에 의해 특정된 어드레스에 기입하기 위한 수단(9, 10, 11, 15), 및 상기 기록 속도에 비례하는 제2의 속도로 상기 디지탈 음성 신호를 상기 메모리 수단의 상기 독출 어드레스 신호에 의해 특정된 어드레스로부터 독출하고 이를 아날로그 신호로 변환하기위한 수단(13, 14, 15)를 포함하는 음성 재생 장치.
  2. 기록 매체에 선정된 기록 속도로 기록된 음성 신호를 재생하기 위하여 적어도 상기 음성 신호를 포함하는 상기 기록 매체를 기록 시의 방향과 동일한 방향으로 상기 선정된 기록 속도의 절반의 재생 속도로 주사하기 위한 수단(1, 2, 3, 4, 5, 6, 7, 8), 디지탈 신호가 기입되고 독출될 수 있는 메모리 수단(12), 상기 디지탈 신호가 상기 메모리 수단으로부터 독출되는 어드레스를 특정하기 위하여 선정된 주기로 어느 한 방향으로 변화하는독출 어드레스 신호를 발생시키기 위한 독출 어드레스 발생수단 (15, 17, 20), 상기 디지탈 신호가 상기 메모리 수단에 기입되는 어드레스를 특정하기 위하여 상기 독출 어드레스 신호의 상기 선정된 주기의 두배의 주기로 상기 독출 어드레스 신호의 상기 변화의 시작과 동기되어 상기 독출 어드레스 신호의 방향과 동일한 방향으로 변화하는 기입 어드레스 신호를 발생시키기 위한 기입 어드레스 발생수단(15, 16, 18, 19, 21, 22), 상기 독출 어드레스 신호가 발생될 때 상기 메모리 수단으로 상기 독출 어드레스 신호를 제공하고 상기 기입 어드레스 신호가 발생될 때 상기 메모리 수단으로 상기 기입 어드레스 신호를 제공하기 위한 어드레스 제공수단(17,18,23,26), 상기 재생 속도에 비례하는 제1의 속도로 상기 재생 수단에 의해 재생된 상기 음성 신호를 디지탈 신호로 변환시키고 이를 상기 메모리 수단의 상기 기입 어드레스 신호에 의해 특정된 어드레스에 기입하기 위한 수단(9, 10, 11, 15), 및 상기 기록 속도에 비례하는 제2의 속도로 상기 디지탈 음성 신호를 상기 메모리 수단의 상기 독출 어드레스 신호에 의해 특정된 어드레스로부터 독출하고 이를 아날로그 신호로 변환하기 위한 수단(13, 14, 15)를 포함하는 음성 재생 장치.
  3. 기록 매체에 선정된 기록 속도로 기록된 음성 신호를 재생하기 위하여 적어도 상기 음성 신호를 포함하는 상기 기록 매체를 기록 시의 방향과 동일한 방향으로 상기 선정된 기록 속도의 두배의 재생 속도로 주사하기 위한 수단(1, 2, 3, 4, 5, 6, 7, 8), 디지탈 신호가 기입되고 독출될 수 있는 메모리 수단(12), 상기 디지탈 신호가 상기 메모리 수단으로부터 독출되는 어드레스를 특정하기 위하여 선정된 주기로 어느 한 방향으로 변화하는 독출 어드레스 신호를 발생시키기 위한 독출 어드레스 발생 수단(15,17,20). 상기 독출 어드레스 신호의 속도의 두배의 속도로 상기 독출 어드레스 신호의 방향으로 동일한 방향으로 변화하는 어드레스 정보를 발생시키기 위한 수단(15, 16, 18, 19), 상기 디지탈 신호가 상기 메모리 수단에 기입되는 어드레스를 특정하기 위한 기입 어드레스 신호로서 상기 어드레스 정보를 상기 독출 어드레스 신호의 상기 선정된 주기의 두배의 주기로 상기 독출 어드레스 신호의 상기 선정된 주기에 해당하는 제1의 기간동안에만 제공하기 위한 기입 어드레스 발생 수단(21, 22), 상기 독출 어드레스 신호가 발생될 때 상기 메모리 수단으로 상기 독출 어드레스 신호를 제공하고 상기 기입 어드레스 신호가 상기 제1의 기간에 발생될 때 상기 메모리 수단으로 상기 기입 어드레스 신호를 제공하기 위한 어드레스 제공 수단(17, 18, 23, 26), 상기 재생 속도에 비례하는 제1의 속도로 상기 재생 수단에 의해 재생된 상기 음성 신호를 디지탈 신호로 변환시키고 이를 상기 메모리 수단의 상기 기입 어드레스 신호에 의해 특정된 어드레스에 기입하기 위한 수단(9, 10, 11, 15), 및 상기 기록 속도에 비례되는 제2의 속도로 상기 디지탈 음성 신호를 상기 메모리 수단의 상기 독출 어드레스 신호에 의해 특정된 어드레스로부터 독출하고 이를 아날로그 신호로 변환하기 위한 수단(13, 14, 15)를 포함하는 음성 재생 장치.
KR1019880016721A 1987-12-16 1988-12-15 음성 재생회로 KR0125571B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP62319321A JPH0664834B2 (ja) 1987-12-16 1987-12-16 逆転音声再生回路
JP62-319321 1987-12-16

Publications (2)

Publication Number Publication Date
KR890010804A KR890010804A (ko) 1989-08-10
KR0125571B1 true KR0125571B1 (ko) 1998-07-01

Family

ID=18108890

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880016721A KR0125571B1 (ko) 1987-12-16 1988-12-15 음성 재생회로

Country Status (6)

Country Link
US (1) US5010421A (ko)
EP (1) EP0324126B1 (ko)
JP (1) JPH0664834B2 (ko)
KR (1) KR0125571B1 (ko)
CA (1) CA1316259C (ko)
DE (1) DE3870435D1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2624826B2 (ja) * 1989-03-31 1997-06-25 シャープ株式会社 音声信号再生装置
DE69030944T2 (de) * 1989-11-14 1998-02-05 Matsushita Electric Ind Co Ltd Bandwiedergabegerät
JP2843703B2 (ja) * 1992-01-24 1999-01-06 株式会社ケンウッド デジタル記録再生装置
DE4404932C2 (de) * 1993-02-16 1995-06-22 Gold Star Co Kurzdarstellungs-Playbackvorrichtung und -verfahren für einen Video-Cassettenrecorder
US5568329A (en) * 1993-09-17 1996-10-22 Victor Company Of Japan, Ltd. Audio signal processing apparatus for high speed or forward/reverse direction reproduction
US5572377A (en) * 1994-01-28 1996-11-05 Sony Corporation Pitch control apparatus for sound reproducing system
JP3460291B2 (ja) * 1994-01-28 2003-10-27 ソニー株式会社 信号蓄積供給方法及び装置
DE69836786T2 (de) * 1997-10-03 2007-04-26 Matsushita Electric Industrial Co., Ltd., Kadoma Speicherschnittstellenvorrichtung und Vorrichtung zur Speicheradressengeneration

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4853803A (en) * 1985-12-27 1989-08-01 Canon Kabushiki Kaisha Multi-mode and multi-channel reproducing apparatus with channel change coordinated with mode change

Also Published As

Publication number Publication date
KR890010804A (ko) 1989-08-10
JPH01159865A (ja) 1989-06-22
JPH0664834B2 (ja) 1994-08-22
EP0324126A1 (en) 1989-07-19
EP0324126B1 (en) 1992-04-22
US5010421A (en) 1991-04-23
DE3870435D1 (de) 1992-05-27
CA1316259C (en) 1993-04-13

Similar Documents

Publication Publication Date Title
US4206476A (en) Control circuit for use with a time-compression/time-expansion system in a pulse signal record/playback device
KR0125571B1 (ko) 음성 재생회로
JPH07115619A (ja) ビデオ信号再生装置
KR920001486A (ko) 디지탈신호 재생처리 장치
JP2935940B2 (ja) デジタルvtrの画面検索制御装置
KR0138329B1 (ko) 디지탈신호처리시스템에 있어서 인터페이스방법 및 장치
JPS63317979A (ja) 音声信号補正装置
KR890003598Y1 (ko) 시간축 보정 회로에서의 ram제어 펄스 발생 회로
JPS6128290Y2 (ko)
JP2925826B2 (ja) ディジタル信号記録再生装置
SU1137535A1 (ru) Устройство дл контрол магнитной записи
JPS6370966A (ja) デジタル記録再生装置
JP2778084B2 (ja) 音声信号の記録方法及び装置
KR100403254B1 (ko) 음성기록재생장치용메모리의판독/기록제어방법및제어회로
JP3505208B2 (ja) 音声再生装置
SU1501143A1 (ru) Способ записи цифровой информации на магнитный носитель
JPH0279262A (ja) Pcmオーディオデータ記録再生装置
KR100296210B1 (ko) 음성신호재생장치
JPH02252173A (ja) 音声デジタル信号の記録再生装置
JPS61271671A (ja) 再生ビデオデータの処理装置
JPH05284463A (ja) ディジタルvtrの音声データ再生装置
JPS61229275A (ja) ディジタル信号処理装置
JPH06162676A (ja) 磁気記録装置
JPS6154078A (ja) デイジタルデ−タレコ−ダ
JPS5827884B2 (ja) 再生装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070920

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee