KR0138329B1 - 디지탈신호처리시스템에 있어서 인터페이스방법 및 장치 - Google Patents

디지탈신호처리시스템에 있어서 인터페이스방법 및 장치

Info

Publication number
KR0138329B1
KR0138329B1 KR1019940002311A KR19940002311A KR0138329B1 KR 0138329 B1 KR0138329 B1 KR 0138329B1 KR 1019940002311 A KR1019940002311 A KR 1019940002311A KR 19940002311 A KR19940002311 A KR 19940002311A KR 0138329 B1 KR0138329 B1 KR 0138329B1
Authority
KR
South Korea
Prior art keywords
data
interface unit
target interface
request signal
memory
Prior art date
Application number
KR1019940002311A
Other languages
English (en)
Other versions
KR950025552A (ko
Inventor
목철웅
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019940002311A priority Critical patent/KR0138329B1/ko
Priority to US08/330,783 priority patent/US5617455A/en
Priority to CN94117806A priority patent/CN1099077C/zh
Priority to JP6271067A priority patent/JP2926636B2/ja
Publication of KR950025552A publication Critical patent/KR950025552A/ko
Application granted granted Critical
Publication of KR0138329B1 publication Critical patent/KR0138329B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B7/00Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation by modifying optical properties or the physical structure, reproducing using an optical beam at lower power by sensing optical properties; Record carriers therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/00007Time or data compression or expansion
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/00992Circuits for stereophonic or quadraphonic recording or reproducing

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Communication Control (AREA)

Abstract

디지탈신호처리시스템에 있어서 본 발명에 의한 인터페이스방법 및 장치에서는 대상 인터페이스부로부터 데이타전송 요구신호의 출력여부를 1회만 점검하여 출력이 확인되면 212 바이트의 데이타를 연속적으로 대상 인터페이스부에 전송함으로써 인터페이스부를 구현하는 하드웨어를 간소화시킬수 있을뿐 아니라 전송데이타의 L-CH, R-CH 구분을 위해 212 바이트의 데이타와 함께 1 바이트의 데이타를 L-CH/R-CH 점검용으로 전송함으로써 시스템 제어부 예컨데 마이콤의 부하를 경감시킬수 있는 효과가 있다.

Description

디지탈신호처리시스템에 있어서 인터페이스방법 및 장치
제 1 도는 일반적인 디지탈신호처리시스템을 나타낸 블럭도이다.
제 2A∼2D도는 제 1 도에 도시된 디지탈신호처리시스템에서 채택하고 있는 데이타 구조도이다.
제 3 도는 제 1 도에 있어서 종래의 인터페이스장치를 나타낸 블럭도이다.
제 4A∼4E도는 제 3 도에 있어서 출력 인터페이스부의 입출력신호의 타이밍도이다.
제 5 도는 제 1 도에 있어서 본 발명에 의한 인터페이스장치를 나타낸 블럭도이다.
제 6A∼6E도는 제 5 도에 있어서 출력 인터페이스부L/R구분신호발생부 의 입출력신호의 타이밍도이다.
*도면의 주요부분에 대한 부호의 설명
1:디스크/데크 메카니즘3:픽업부
5:피드모터7:스핀들모터
9:서보 콘트롤러11:RF 앰프부
13:어드레스 디코더15:EFM 디코더
17:메모리19:SRMC
21:ATRAC 디코더23:디지탈/아날로그 변환기
25:디스플레이부/키입력부27:시스템 콘트롤러
본 발명은 디지탈신호처리시스템에 있어서 인터페이스방법 및 장치에 관한 것으로, 특히 최종적인 데이타 수신단으로 소정의 데이타를 전송하기 전에 해당데이타를 미리 저장해 두기 위해 메모리를 사용하는 시스템에 있어서 해당 수신단과의 일정한 약속을 통해 데이타와 제어신호들의 전송을 위한 인터페이스방법 및 장치에 관한 것이다.
제 1 도는 일반적인 디지탈신호처리시스템을 나타낸 블럭도로서, 미니디스크재생장치를 예로 든 것이다.
제 1 도를 참조하면, 서보부를 구성하는 각 모터, 즉 피드(feed) 모터 (5), 스핀들 모터(7) 등의 모터 제어를 통해 픽업부(3)는 디스크 (1)로부터 RF(Radio Frequency) 신호를 읽어 들인 후 RF 앰프부(11)에서 소정의 레벨로 증폭시킨다.
RF 앰프부(11)의 출력신호는 종래의 CD(Compact Disk)의 신호처리부와 유사한 EFM(Eight to Fourteen Modulation) 디코더(15)에서 복호화되어 메모리(17)에 쓰여지는데 이때 메모리(17)는 SRMC(Shock Resistance Memory Controller;19)에 의해 제어된다.
메모리(17)에 저장되어 있는 디지탈 데이타는 ATRAC(Adaptive TRansform Acoustic Coding) 디코더(21)의 데이타 요구신호에 따라서 SRMC(19)의 제어에 의해 212 바이트 (byte)의 사운드 그룹 단위로 출력된다. 한편, 해당 디지탈 데이타의 오류 여부를 나터내는 오류플래그도 메모리(17)에 저장되어 있으므로 이 오류플래그도 디지탈 데이타와 함께 출력된다.
ARTAC 디코더(21)에서는 SRMC(19)에서 출력되는 사운드 그룹 단위의 데이타를 받아들여 원래의 데이타로 신장 (expansion)하여 디지탈/아날로그 변환기(23)로 출력한다.
시스템 콘트롤러(27)는 서보 콘트롤러(9), EFM 디코더(15), SRMC(19), ATRAC 디코더(21)와 디스플레이/키입력부(25)를 제어한다.
제 2 A ∼ 2D도는 제 1도에 도시된 디지탈신호처리시스템에서 채택하고 있는 데이타 구조도이다.
미니디스크의 데이타 구조는 제 2A도에 도시된 바와 같다. 36개의 섹터(sector)로 구성되는 1클러스터(cluster)가 기록의 기본단위이다. 1 클러스터는 32개의 오디오 데이타용 섹터와 4개의 서브데이타용 섹터로 구성된다. 기록시 이 4개의 서브데이타용 섹터 중 3개의 섹터는 링크 섹터 (L)로 할당되고, 1개의 섹터만이 서브데이타 섹터(S)로 할당된다. 한편, 재생전용 디스크인 경우에는 4개의 섹터 모두가 서브데이타 섹터(S)로 할당된다.
1 섹터는 제 2 B도에 도시된 바와 같이 2352 바이트로 구성되며, 이중 싱크 패턴 12 바이트와 헤더 8 바이트를 합한 20 바이트를 뺀 2332 바이트에 오디오 데이타가 채워진다. 이 2332 바이트는 제 2 C도에 도시된바와 같이 다시 424 바이트로 이루어지는 5.5 개의 사운드 그룹으로 구성된다.
1 사운드 그룹은 제 2 D 도에 도시된 바와 같이 좌, 우 채널의 212 바이트 즉 총 424 바이트로 구성되고, 이는 ATRAC 디코더(21)의 처리 기본 단위가 된다. 424바이트는 512 바이트 (11.61 msec)의 샘플로부터 추출된다.
제 3 도는 제 1 도에 있어서 종래의 대상 인터페이스부로의 데이타 전송처리를 나타낸 블럭도이고, 제 4A ∼4E도는 제 3도에 있어서 출력 인터페이스부(I/F)(33)의 입/출력신호의 타이밍도이다.
제 4 A∼4E도에 도시된 인터페이스 타이밍도는 1 워드(word)의 데이타에 대한 전송 사이클을 나타내고 있다. 한편, 데이타 신장의 기본단위인 사운드 그룹에 맞도록 212 바이트를 전송해야 하므로 이와 같은 사이클을 106회 실행한다.
제 3 도 및 제 4 도에 있어서, 대상 인터페이스부(도시되지 않음)로부터 데이타 전송 요구신호(XRQ;제 4B도)가 출력 인터페이스부(33)에 입력되면, 출력 인터페이스부(33)에서는 데이타 전송 요구신호(XRQ; 제 4 B도)에 따라서 메모리(31)로부터 독출어드레스에 해당하는 데이타를 읽어내어 다시 출력 인터페이스부(33)를 통해 외부의 대상 인터페이스부에 바이트 단위의 직렬데이타로 전송하는 동시에 동기펄스(제 4 D도)를 출력한다. 이때 데이타클럭(제 4A도)은 샘플링 주파수 (FS)의 128배인 128FS(약 177nsec)가 사용된다.
전송데이타(제 4C도)는 대상 인터페이스부(여기서는 제 1도의 21)에서 신장과정을 거친 후 디지탈/아날로그 변환기(제1도의 23)에 인가된다. 또한, 전송데이타(제4C도)의 오류여부를 표시하는 오류플래그(제4E도)도 메모리 (31)로부터 독출하여 바이트 단위로 전송하는데 편의상 '하이'일 때 오류임을 나타낸다.
두 번째 바이트의 동기펄스(제4D도)의 하강에지에서 데이타 전송 요구신호 (XRQ;제 4B도)를 '하이'로 두고, 두 번째 바이트의 동기펄스 (제 4D도)가 상승에지가 됨으로써 1 워드에 대한 데이타전송이 완료되고, 상기와 같은 사이클을 106회 반복한다.
그러나, 종래의 오디오용의 데이타를 대상 인터페이스부에 전송하는 구성 및 인터페이스 타이밍에 있어서, 대상 인터페이스부로부터 데이타 전송 요구신호를 매 워드마다 입력하게 되므로 출력 인터페이스부는 그 때마다 데이타 전송 요구신호를 점검해야 하는 문제점이 있었다.
또한, 전송하는 사운드 그룹 단위의 212 바이트의 오디오 데이타가 왼쪽 채널(Left Channel;이하 L-CH라 약함)의 데이타인지 혹은 오른쪽 채널 (Right Channel;이하 R-CH이라 약함)의 데이타인지의 구분없이 전송되는 문제점이 있었다.
따라서 본 발명의 목적은 상기 문제점을 해결하기 위하여 디지탈신호처리시스템에 있어서 대상 인터페이스부로부터 데이타전송 요구신호의 출력여부를 1회만 점검하여 출력이 확인되면 212 바이트의 데이타를 연속적으로 대상 인터페이스부에 전송하기 위한 인터페이스방법을 제공하는데 있다.
본 발명의 다른 목적은 상기 디지탈신호처리시스템에 있어서 인터페이스방법을 실현하는데 가장 적합한 장치를 제공하는데 있다.
상기 목적을 달성하기 위하여 본 발명은 기록매체로부터 재생되는 디지탈 데이타를 메모리에 저장하고, 대상 인터페이스부의 데이타전송 요구신호에 의해서 상기 메모리로부터 데이타를 독출하여 상기 대상 인터페이스부에 전송하기 위한 디지탈신호처리시스템의 인터페이스방법에 있어서,
상기 대상 인터페이스부의 1회의 데이타전송 요구신호에 대해 상기 메모리에 저장되어 있는 데이타 중 상기 대상 인터페이스부의 데이타 처리단위의 사운드 그룹 데이타를 연속적으로 전송하는 데이타전송단계; 및
상기 데이타전송단계에서 전송되는 상기 데이타의 채널구분을 위한 1 바이트의 채널구분데이타를 상기 데이타와 함께 상기 대상 인터페이스부에 전송하는 체널구분데이타전송단계를 포함하는 것을 특징으로 한다.
상기 다른 목적을 달성하기 위하여 본 발명은 기록매체로부터 재생되는 디지탈 데이타를 메모리에 저장하고, 대상 인터페이스부의 데이타전송 요구신호에 의해서 상기 메모리로부터 데이타를 독출하여 상기 대상 인터페이스부에 전송하기 위한 디지탈신호처리시스템의 인터페이스장치에 있어서,
상기 대상 인터페이스부의 1회의 데이타전송 요구신호에 대해 상기 메모리에 저장되어 있는 데이타 중 상기 대상 인터페이스부의 데이타 처리단위의 사운드 그룹 데이타를 연속적으로 전송하는 출력 인터페이스수단 ; 및
상기 출력 인터페이스수단으로부터 전송되는 데이타와 함께 상기 대상 인터페이스부로 전송하기 위한 1바이트의 채널구분데이타를 발생하는 채널구분데이타 발생수단을 포함하는 것을 특징으로 한다.
이어서 첨부된 도면을 참조하여 본 발명의 바람직한 일실시예의 구성 및 동작에 대하여 상세히 설명하기로 한다.
제 5 도는 제 1 도에 있어서 본 발명에 의한 대상 인터페이스부로의 데이타 전송처리를 위한 인터페이스장치를 나타낸 블럭도이다.
제 5 도에 도시된 블럭도의 구성은, 대상 인터페이스부로 전송하고자 하는 디지탈 데이타를 저장하는 메모리(35)와, 대상 인터페이스부의 1회의 데이타전송 요구신호에 대해 메모리(35)에 저장되어 있는 데이타 중 212 바이트의 사운드 그룹 데이타를 연속적으로 전송하고, 212 바이트 데이타와 함께 213번째의 데이타로서 대상 인터페이스부로 전송하기 위한 1 바이트의 채널구분데이타를 발생하는 출력 인터페이스부 L/R구분신호 발생부(37)로 이루어진다.
제 6a ∼ 6e도는 제5 도에 있어서 출력 인터페이스부 L/R 구분신호 발생부(37)의 입/출력신호의 타이밍도이다.
제 6a도는 표본화주파수(FS;44.1MHz)의 128배가 되는 비트클럭신호이며, 데이타클럭에 해당하는 신호이다.
제 6b도는 액티브 로우 (active low)인 데이타 전송 요구신호(XRQ)로서, 외부의 대상 인터페이스부(도시되지 않음)로부터 출력 인터페이스부 L/R구분신호발생부(37)에 입력된다.
제 6c도는 대상 인터페이스부에 출력되는 전송데이타로서, 1 바이트에서 MSB 1st이며, 비트클럭(제6a도)에 동기된다.
제 6d도는 출력 인터페이스부L/R구분신호발생부(37)의 출력데이타 중 한 바이트에 해당하는 동기펄스신호로서, 펄스폭은 비트클럭 (제 6a도)의 4배이다.
제 6e도는 전송데이타(제6c도)의 오류여부를 표시하는 오류플래그신호로서, 해당 데이타의 바이트 구간에서 '0' 또는 '1'로 나터내며 편의상 여기서는 '1'일 때 오류라고 간주하기로 한다.
그러면 본 발명의 동작에 대하여 제 5도와 제 6도를 참조하여 상세히 설명하기로 한다.
제 5도 및 제 6도에 있어서, 메모리(35)는 제 1도에 도시된 메모리(17)와 동일한 것이고, 출력 인터페이스부 L/R구분신호 발생부(37)는 SRMC(제1도의 19)를 구성하는 내부기능 블럭들 중의 하나에 해당한다.
외부의 대상 인터페이스부와 출력 인터페이스부L/R구분신호발생부(37)와의 인터페이스 동작은 다음과 같이 이루어진다.
인터페이스되는 신호는 제 6A∼6E도에서와 같이 모두 5 종류가 있으며 그 중 외부의 대상 인터페이스부에서 입력되는 신호는 데이타 전송 요구신호(XRQ;제 6B도) 뿐이다. 따라서 데이타 전송시작은 바로 데이타 전송 요구신호(XRQ;제6B도)가 액티브되어야 가능하며, 데이타 전송 요구신호(XRQ;제 6B도)가 출력 인터페이스부L/R구분신호발생부(37)에 입력되면, 출력 인터페이스부L/R구분신호발생부(37)는 메모리(35)에 저장되어 있는 데이타를 독출하기 위해 독출어드레스를 생성하여 메모리(35)에 인가한다. 메모리(35)로부터 독출어드레스에 해당하는 데이타를 읽어들인다.
일반적으로 메모리(35)로부터 4 비트 혹은 8비트 단위로 병렬로 입력되므로 출력 인터페이스부L/R구분신호발생부(37)에서는 해당 데이타를 직렬데이타로 변환하여 외부의 대상 인터페이스부로 전송하게 된다.
즉, 데이타 전송 요구신호(XRQ;제 6B도)가 입력되면 대상 인터페이스부, 여기서는 ATRAC 디코더(21)의 데이타 처리단위인 212 바이트의 사운드 그룹에 해당하는 데이타를 메모리(35)로부터 독출하여 외부 인터페이스부에 전송한 후 메모리 (35)의 독출동작을 홀딩하고 있다가 다시 데이타 전송 요구신호(XRQ;제 6B도)가 액트브되면 홀드한 그 다음 독출어드레스에서부터 메모리(35)의 독출동작을 재개하게 된다.
동작상 주의할 점은 데이타로서 212바이트 뿐만 아니라 213번째의 L-CH/R-CH 구분데이타까지 전송되어야만 1회의 사운드 그룹 데이타에 대한 전송이 완료된다는 것이다.
L-CH/R-CH 구분데이타는 출력 인터페이스부L/R구분신호발생부(37)에서 생성되는데, 제 2도에서 설명한 바와 같이 섹터의 선두에 있는 4바이트의 헤더 데이타 중 3번째에 해당하는 섹터 넘버와 데이타전송 요구신호(XRQ;제6B도)의 조합으로 생성될 수 있다. 여기서는 편의상 213번째 바이트가 'FF'일 때 L-CH, '00'일 때 R-CH로 한다. 한편, 섹터 넘버로 L-CH/R-CH 구분데이타를 생성할 수 있는 근거는 해당 섹터 넘버가 짝수일 때 해당 섹터의 첫 번째 사운드 그룹의 L-CH이 된다는 규정 때문이다.
상술한 바와 같은 방법에 의해 데이타가 대상 인터페이스부에 전송되면 이 데이타를 입력으로 하는 대상 인터페이스부는 입력데이타의 바이트수를 계수하여 213바이트의 입력이 완료되면 데이타전송 요구신호(XRQ;제 6B도)를 '하이'로 설정해 줌으로써 인터페이스부 L/R구분신호발생부(37)에서의 메모리(35) 독출동작을 홀드하게 하는 한편, 213번째 바이트의 데이타 패턴을 점검하여 현재 입력된 212 바이트의 데이타가 어느 채널의 데이타인지를 파악할 수 있게 된다. 여기서 전송데이타의 입력완료 여부는 동기펄스 (제 6D도)를 계수함으로써 파악할 수 있다.
한편, 메모리(35)에서는 데이타 이외에도 이 데이타의 오류여부를 바이트 단위로 알 수 있는 오류플래그(제 6E도)도 저장되어 있어서 데이타 전송 요구신호(XRQ;제 6B도)가 입력되면 오류플래그를 메모리(35)로부터 독출하여 데이타와 함께 전송한다.
본 발명에 의한 인터페이스방법이 적용되거나 이용될 수 있는 디지탈신호처리장치에는 미니디스크, CD-ROM, CD-I(Compact Disk Interactive) 등의 디스크를 기록매체로 이용하는 장치와, 테이프를 기록매체로 이용하는 DAT(Digital Audio Tape Recorder) 등을 들 수 있다.
상술한 바와 같이 디지탈신호처리시스템에 있어서 본 발명에 의한 인터페이스방법 및 장치에서는 대상 인터페이스부로부터 데이타전송 요구신호의 출력여부를 1회만 점검하여 출력이 확인되면 1회의 데이타전송 요구신호가 액티브하는 동안 212 바이트의 데이타를 연속적으로 대상 인터페이스부에 전송함으로써 인터페이스부를 구현하는 하드웨어를 간소화시킬 수 있는 효과가 있다.
또한, 전송데이타의 L-CH, R-CH 구분을 위해 212 바이트의 데이타와 함께 1 바이트의 데이타를 L-CH/R-CH 점검용으로 전송함으로써 시스템 제어부 예컨데 마이콤의 부하를 경감시킬수 있는 효과가 있다.

Claims (7)

  1. 기록매체로부터 재생되는 디지탈 데이타를 메로리에 저장하고, 대상 인터페이스부의 데이타전송 요구신호에 의해서 상기 메모리로부터 데이타를 독출하여 상기 대상 인터페이스부에 전송하기 위한 디지탈신호처리시스템의 인터페이스방법에 있어서, 상기 대상 인터페이스부의 1회의 데이타전송 요구신호에 대해 상기 메모리에저장되어 있는 데이타 중 상기 대상 인터페이스부의 데이타 처리단위의 사운드 그룹 데이타를 연속적으로 전송하는 데이타전송단계; 및 상기 데이타전송단계에서 전송되는 상기 데이타의 채널구분을 위한 1 바이트의 채널구분데이타를 상기 데이타와 함께 상기 대상 인터페이스부에 전송하는 체널구분데이타전송단계를 포함하는 것을 특징으로 하는 인터페이스방법.
  2. 제 1항에 있어서, 상기 데이타전송단계에서는 인터페이스 타이밍에 의해 데이타 뿐만 아니라 상기 데이타에 대한 비트클럭, 동기펄스와 오류플래그를 함께 상기 대상 인터페이스부로 전송하는 것을 특징으로 하는 인터페이스방법.
  3. 기록매체로부터 재생되는 디지탈 데이타를 메모리에 저장하고, 대상 인터페이스부의 데이타전송 요구신호에 의해서 상기 메모리부터 데이타를 독출하여 상기 대상 인터페이스부에 전송하기 위한 디지탈신호처리시스템의 인터페이스장치에 있어서, 상기 대상 인터페이스부의 1회의 데이타전송 요구신호에 대해 상기 메모리에 저장되어 있는 데이타 중 상기 대상 인터페이스부의 데이타 처리단위의 사운드 그룹 데이타를 연속적으로 전송하는 출력 인터페이스수단; 및 상기 출력 인터페이스수단으로부터 전송되는 데이타와 함께 상기 대상 인터페이스부로 전송하기 위한 1 바이트의 채널구분데이타를 발생하는 채널구분데이타 발생수단을 포함하는 것을 특징으로 하는 인터페이스장치.
  4. 제 3항에 있어서, 상기 출력 인터페이스수단에서는 인터페이스 타이밍에 의해 데이타 뿐만 아니라 상기 데이타에 대한 비트클럭, 동기펄스와 오류플래그를 함께 상기 대상 인터페이스부로 전송하는 것을 특징으로 하는 인터페이스장치.
  5. 제 4항에 있어서, 상기 1회의 데이타전송 요구신호가 액티브한 동안 상기 대상 인터페이스부로 데이타 입력이 완료되었는지의 여부는 상기 동기펄스를 계수하여 파악하는 것을 특징으로 하는 인터페이스장치.
  6. 제 3항에 있어서, 상기 채널구분데이타는 섹터의 선두에 있는 4바이트의 헤더 데이타 중 3번째에 해당하는 섹터 넘버와 데이타전송 요구신호의 조합으로 생성되는 것을 특징으로 하는 인터페이스장치.
  7. 제 3항에 있어서, 상기 대상 인터페이스부는 상기 출력 인터페이스수단으로부터 데이타 전송을 원할 경우 상기 데이타전송 요구신호를 '로우'로 설정하고, 입력되는 데이타의 바이트수를 계수하여 상기 대상 인터페이스부의 데이타 처리단위에 해당하는 바이트의 데이타와 상기 채널구분데이타의 입력이 완료되면 상기 데이타 전송 요구신호를 '하이'로 설정하는 것을 특징으로 하는 인터페이스장치.
KR1019940002311A 1994-02-07 1994-02-07 디지탈신호처리시스템에 있어서 인터페이스방법 및 장치 KR0138329B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1019940002311A KR0138329B1 (ko) 1994-02-07 1994-02-07 디지탈신호처리시스템에 있어서 인터페이스방법 및 장치
US08/330,783 US5617455A (en) 1994-02-07 1994-10-28 Interface method and device in digital signal processing system
CN94117806A CN1099077C (zh) 1994-02-07 1994-10-31 数字信号处理系统中的接口方法和装置
JP6271067A JP2926636B2 (ja) 1994-02-07 1994-11-04 ディジタル信号処理システムにおけるインタフェース方法及び装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940002311A KR0138329B1 (ko) 1994-02-07 1994-02-07 디지탈신호처리시스템에 있어서 인터페이스방법 및 장치

Publications (2)

Publication Number Publication Date
KR950025552A KR950025552A (ko) 1995-09-18
KR0138329B1 true KR0138329B1 (ko) 1998-06-15

Family

ID=19376974

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940002311A KR0138329B1 (ko) 1994-02-07 1994-02-07 디지탈신호처리시스템에 있어서 인터페이스방법 및 장치

Country Status (4)

Country Link
US (1) US5617455A (ko)
JP (1) JP2926636B2 (ko)
KR (1) KR0138329B1 (ko)
CN (1) CN1099077C (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69130762T2 (de) * 1990-09-18 1999-09-09 Rodime Plc Digitale servosteuerung für ein plattenlaufwerk
US5977891A (en) * 1997-09-29 1999-11-02 Robert S. Turner Base four serial communication system
KR20010064497A (ko) * 1999-12-29 2001-07-09 박종섭 시리얼 디지털 사운드 데이터 인터페이스장치

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04105269A (ja) * 1990-08-24 1992-04-07 Sony Corp ディスク記録装置及びディスク記録再生装置
US5305302A (en) * 1990-12-04 1994-04-19 Conner Peripherals, Inc. Track format and record carrier system for split data field support
JP3158556B2 (ja) * 1991-09-27 2001-04-23 ソニー株式会社 ディスク記録装置及びディスク再生装置
US5420849A (en) * 1993-04-26 1995-05-30 Olympus Optical Co., Ltd. Apparatus for reproducing data from optical data recording medium
JP2865526B2 (ja) * 1993-06-30 1999-03-08 三洋電機株式会社 光ディスク再生装置

Also Published As

Publication number Publication date
KR950025552A (ko) 1995-09-18
JP2926636B2 (ja) 1999-07-28
JPH07226020A (ja) 1995-08-22
US5617455A (en) 1997-04-01
CN1099077C (zh) 2003-01-15
CN1118464A (zh) 1996-03-13

Similar Documents

Publication Publication Date Title
JP2569478B2 (ja) デ−タ記録装置
JPS607651A (ja) デイジタル情報信号の記録装置
US5056402A (en) MIDI signal processor
US4586093A (en) Method and apparatus for synchronizing playback of tapes recorded in different formats
KR0138329B1 (ko) 디지탈신호처리시스템에 있어서 인터페이스방법 및 장치
EP0338812A2 (en) Magnetic tape recording/reproducing apparatus for digital video signals and associated digital sound signals, and corresponding recording/reproducing method
US5493547A (en) Recording eight digital audio channels on a single magneto optical disk
KR0125571B1 (ko) 음성 재생회로
US5359582A (en) Subcode reading apparatus for a compact disc player
US5465179A (en) Multichannel recording and/or reproducing apparatus
US5402398A (en) Digital data processing apparatus capable of converting CD-DA audio data into blocks
JPH0583985B2 (ko)
JPH0572004B2 (ko)
KR940001053Y1 (ko) 데이타 백업장치의 프레임 번호 검출회로
JP2576953B2 (ja) デイスク再生装置
JP2553072B2 (ja) 同期回路
JP2881493B2 (ja) サブコード読取り方法及びディスク装置
JP2523364B2 (ja) デジタル信号記録再生装置
JPH04330669A (ja) ディジタル磁気記録再生装置
JP2523365B2 (ja) デジタル信号記録再生装置
EP0449213A2 (en) Interleave address generating circuit of digital audio tape recorder
JPS62150559A (ja) Pcm信号記録再生装置及び再生装置
JPH10302414A (ja) データの処理及び出力方法並びに装置
JPH0574047A (ja) 情報信号伝送装置
JPS6111988A (ja) 固体化レコ−ダ装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080130

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee