JPWO2015033463A1 - 半導体装置およびその製造方法、電力変換装置、3相モータシステム、自動車、ならびに鉄道車両 - Google Patents

半導体装置およびその製造方法、電力変換装置、3相モータシステム、自動車、ならびに鉄道車両 Download PDF

Info

Publication number
JPWO2015033463A1
JPWO2015033463A1 JP2015535257A JP2015535257A JPWO2015033463A1 JP WO2015033463 A1 JPWO2015033463 A1 JP WO2015033463A1 JP 2015535257 A JP2015535257 A JP 2015535257A JP 2015535257 A JP2015535257 A JP 2015535257A JP WO2015033463 A1 JPWO2015033463 A1 JP WO2015033463A1
Authority
JP
Japan
Prior art keywords
region
semiconductor device
semiconductor
type
concentration
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2015535257A
Other languages
English (en)
Other versions
JP6236456B2 (ja
Inventor
望月 和浩
和浩 望月
典史 亀代
典史 亀代
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Publication of JPWO2015033463A1 publication Critical patent/JPWO2015033463A1/ja
Application granted granted Critical
Publication of JP6236456B2 publication Critical patent/JP6236456B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B60VEHICLES IN GENERAL
    • B60LPROPULSION OF ELECTRICALLY-PROPELLED VEHICLES; SUPPLYING ELECTRIC POWER FOR AUXILIARY EQUIPMENT OF ELECTRICALLY-PROPELLED VEHICLES; ELECTRODYNAMIC BRAKE SYSTEMS FOR VEHICLES IN GENERAL; MAGNETIC SUSPENSION OR LEVITATION FOR VEHICLES; MONITORING OPERATING VARIABLES OF ELECTRICALLY-PROPELLED VEHICLES; ELECTRIC SAFETY DEVICES FOR ELECTRICALLY-PROPELLED VEHICLES
    • B60L50/00Electric propulsion with power supplied within the vehicle
    • B60L50/50Electric propulsion with power supplied within the vehicle using propulsion power supplied by batteries or fuel cells
    • B60L50/51Electric propulsion with power supplied within the vehicle using propulsion power supplied by batteries or fuel cells characterised by AC-motors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/36Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the concentration or distribution of impurities in the bulk material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/6606Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/8611Planar PN junction diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/53Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/537Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02PCONTROL OR REGULATION OF ELECTRIC MOTORS, ELECTRIC GENERATORS OR DYNAMO-ELECTRIC CONVERTERS; CONTROLLING TRANSFORMERS, REACTORS OR CHOKE COILS
    • H02P27/00Arrangements or methods for the control of AC motors characterised by the kind of supply voltage
    • H02P27/04Arrangements or methods for the control of AC motors characterised by the kind of supply voltage using variable-frequency supply voltage, e.g. inverter or converter supply voltage
    • H02P27/06Arrangements or methods for the control of AC motors characterised by the kind of supply voltage using variable-frequency supply voltage, e.g. inverter or converter supply voltage using dc to ac converters or inverters
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02TCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO TRANSPORTATION
    • Y02T10/00Road transport of goods or passengers
    • Y02T10/60Other road transportation technologies with climate change mitigation effect
    • Y02T10/70Energy storage systems for electromobility, e.g. batteries

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Sustainable Development (AREA)
  • Sustainable Energy (AREA)
  • Transportation (AREA)
  • Mechanical Engineering (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Inverter Devices (AREA)

Abstract

炭化ケイ素デバイスを有する半導体装置において、耐圧変動を抑え、かつ、終端構造の低面積化を実現することのできる技術を提供する。上記課題を解決するために、本発明では、炭化ケイ素デバイスを有する半導体装置において、接合終端部に、p型の第1領域と、第1領域よりも外周側に設けられたp型の第2領域と、を設け、第1領域には、第1濃度勾配を設け、第2領域には、第1濃度勾配よりも大きい第2濃度勾配を設ける。

Description

本発明は、半導体装置およびその製造方法、電力変換装置、3相モータシステム、自動車、ならびに鉄道車両に関する。
本技術分野の背景技術として、特許第5122810号公報(特許文献1)がある。この公報には、炭化ケイ素デバイスのためのエッジ終端構造が記載されており、このエッジ終端構造は、炭化ケイ素ベースの半導体接合から間隔をおいて配置された、炭化ケイ素層中の複数の同心円のフローティングガードリングを有する。
また、第73回応用物理学会学術講演会講演予稿集(非特許文献1)には、2ゾーンJTE(Junction Termination Extension:接合終端部、接合終端延長部、エッチ終端部)と空間変調型JTEとを組み合わせたJTE構造が記載されている。
特許第5122810号公報
第73回応用物理学会学術講演会講演予稿集第15−282頁
炭化ケイ素デバイスを有する半導体装置では、炭化ケイ素と、その表面を保護するために形成される絶縁膜との界面に正電荷が存在し、この正電荷が、高電界の印加によって半導体装置の耐圧変動を引き起こす可能性がある。しかし、前述の非特許文献1に記載されたJTE構造を採用することにより、炭化ケイ素と絶縁膜との界面に存在する正電荷の量が1×1012〜1×1013cm−2程度存在しても、半導体装置の耐圧変動を抑えることができる。
しかし、前述の非特許文献1に記載されたJTE構造では、250μm以上の幅のJTEが必要である。このため、前述の非特許文献1に記載されたJTE構造を採用した半導体装置は、チップサイズの割にアクティブ領域の面積が取れない、またはアクティブ領域の面積を取ればチップサイズが大きくなり高コストになる。ひいては、当該半導体装置を用いた電力変換装置、および当該電力変換装置を用いた3相モータシステムの小型化に不利となる、または低コスト化が困難となる。さらには、当該3相モータシステムを用いた自動車および鉄道車両の軽量化に不利となる、または低コスト化が困難となる。
そこで、本発明は、炭化ケイ素デバイスを有する半導体装置において、耐圧変動を抑え、かつ、終端構造の低面積化を実現することのできる技術を提供する。
上記課題を解決するために、本発明では、炭化ケイ素デバイスを有する半導体装置において、接合終端部に、p型の第1領域と、第1領域よりも外周側に設けられたp型の第2領域と、を設け、第1領域には、第1濃度勾配を設け、第2領域には、第1濃度勾配よりも大きい第2濃度勾配を設ける。
本発明によれば、炭化ケイ素デバイスを有する半導体装置において、耐圧変動を抑え、かつ、終端構造の低面積化を実現することができる。
上記した以外の課題、構成、および効果は、以下の実施形態の説明により明らかにされる。
炭化ケイ素pnダイオードの周囲に、一定の濃度勾配を有するJTEを設けた半導体装置を示す要部断面図である。 図1のA−A線に沿った断面におけるp型不純物(アルミニウム(Al))の濃度分布を示す模式図である。 炭化ケイ素pnダイオードの周囲に、一定の濃度勾配を有するJTEを設けた半導体装置の耐圧と、JTEの高濃度領域へイオン注入されるp型不純物の注入量との関係を示すグラフ図である。 JTEの濃度勾配の定義を示す説明図である。 実施例1における半導体装置の構成の一例を示す要部平面図である。 実施例1における半導体装置の構成の一例を示す要部断面図(図5のB−B線に沿った要部断面図)である。 図6のC−C線に沿った断面におけるp型不純物(アルミニウム(Al))の濃度分布を示す模式図である。 実施例1における半導体装置の製造工程を示す要部断面図である。 図8に続く、半導体装置の製造工程を示す要部断面図である。 図9に続く、半導体装置の製造工程を示す要部断面図である。 図10に続く、半導体装置の製造工程を示す要部断面図である。 図11に続く、半導体装置の製造工程を示す要部断面図である。 図12に続く、半導体装置の製造工程を示す要部断面図である。 実施例1における半導体装置の製造方法を説明する工程図である。 実施例2における半導体装置の構成の一例を示す要部断面図である。 実施例3における電力変換装置(インバータ)の一例を示す回路図である。 (a)は、実施例4における電気自動車の構成の一例を示す概略図であり、(b)は、昇圧コンバータの一例を示す回路図である。 実施例5における鉄道車両に備えられるコンバータおよびインバータの一例を示す回路図である。
以下の実施の形態において、便宜上その必要があるときは、複数のセクションまたは実施の形態に分割して説明するが、特に明示した場合を除き、それらはお互いに無関係なものではなく、一方は他方の一部または全部の変形例、詳細、補足説明等の関係にある。
また、以下の実施の形態において、要素の数等(個数、数値、量、範囲等を含む)に言及する場合、特に明示した場合および原理的に明らかに特定の数に限定される場合等を除き、その特定の数に限定されるものではなく、特定の数以上でも以下でもよい。
また、以下の実施の形態において、その構成要素(要素ステップ等も含む)は、特に明示した場合および原理的に明らかに必須であると考えられる場合等を除き、必ずしも必須のものではないことは言うまでもない。
また、「Aからなる」、「Aよりなる」、「Aを有する」、「Aを含む」と言うときは、特にその要素のみである旨明示した場合等を除き、それ以外の要素を排除するものでないことは言うまでもない。同様に、以下の実施の形態において、構成要素等の形状、位置関係等に言及するときは、特に明示した場合および原理的に明らかにそうでないと考えられる場合等を除き、実質的にその形状等に近似または類似するもの等を含むものとする。このことは、上記数値および範囲についても同様である。
また、以下の実施の形態で用いる図面においては、平面図であっても図面を見易くするためにハッチングを付す場合もある。また、以下の実施の形態を説明するための全図において、同一機能を有するものは原則として同一の符号を付し、その繰り返しの説明は省略する。以下、本実施の形態を図面に基づいて詳細に説明する。
まず、本発明に先立って本発明者らによって検討されたJTE構造について説明する。
半導体に炭化ケイ素を用いた半導体装置は、半導体にケイ素を用いた半導体装置に比べて、電力変換装置の損失を低減することができる。そのため、炭化ケイ素デバイスを有する半導体装置を用いた電力変換装置を3相モータシステムに使用することにより、3相モータシステムの損失を低減することができる。また、当該3相モータシステムの損失に起因した発熱を放熱するための冷却系を簡素化できることから、当該3相モータシステムを備える自動車および鉄道車両を軽量化することができる。
しかし、前述の特許文献1に記載されているように、炭化ケイ素デバイスを有する半導体装置では、炭化ケイ素と、その表面を保護するために形成される絶縁膜との界面に1×1012〜2×1012cm−2程度の正電荷が存在し、この正電荷が、高電界の印加により半導体装置の耐圧変動を引き起こす可能性がある。
一方、前述の非特許文献1には、炭化ケイ素PIN(P-Intrinsic-N)ダイオードの周囲に、低濃度領域と高濃度領域とから構成されるJTEを形成し、高濃度領域の幅と間隔との比をチップ端部に近づくに従って順に小さくする技術が提案されている。JTEの目的は、炭化ケイ素デバイスの端部における電界集中を低減すること、および空乏領域の不均一な広がりを抑えて、半導体装置の耐圧変動を低減することである。
そこで、本発明者らは、炭化ケイ素pnダイオードを有する半導体装置において、低濃度領域と高濃度領域とから構成され、一定の濃度勾配を有するJTEの検討を行った。
図1は、炭化ケイ素pnダイオードの周囲に、一定の濃度勾配を有するJTEを設けた半導体装置を示す要部断面図である。図2は、図1のA−A線に沿った断面におけるp型不純物(アルミニウム(Al))の濃度分布を示す模式図である。図3は、炭化ケイ素pnダイオードの周囲に、一定の濃度勾配を有するJTEを設けた半導体装置の耐圧と、JTEの高濃度領域へイオン注入されるp型不純物の注入量との関係を示すグラフ図である。半導体装置は、炭化ケイ素pnダイオードと、その周囲に形成されたJTEとから構成され、1つの半導体チップに形成されている。
図1に示すように、n型の炭化ケイ素からなる基板21の表面に、n型のドリフト層22が形成されている。ドリフト層22の上面の中央領域にはp型領域23が形成され、p型領域23を囲むようにドリフト層22の上面にJTE26が形成されている。さらに、p型領域23には、アノード電極25が電気的に接続され、基板21の裏面には、カソード電極24が電気的に接続されて、炭化ケイ素pnダイオードが構成されている。
JTE26は、p型領域23と接して、p型領域23の周囲に形成されたp型領域30と、互いに幅および間隔が異なる複数のp型の高濃度領域27と、隣り合う高濃度領域27の間に形成された、互いに幅および間隔が異なる複数のp型の低濃度領域28と、から構成される。p型領域30、高濃度領域27、および低濃度領域28は、ドリフト層22にp型不純物、例えばアルミニウムをイオン注入法により導入することにより形成される。
図2に示すように、高濃度領域27の幅と間隔との比はJTE26の外側(チップ端部)に近づくに従って順に小さくなっており、JTE26は一定の濃度勾配Sを有している。このように、JTE26に一定の濃度勾配Sを有するJTE構造を採用することにより、例えば図3に示すように、高濃度領域27へイオン注入されるp型不純物の注入量が8×1012cm−2cm程度変動しても、半導体装置の耐圧変動を抑えることができる。
従って、JTE26に一定の濃度勾配Sを有するJTE構造を採用すれば、炭化ケイ素と絶縁膜との界面に存在する正電荷の量が1×1012(=(1+0)×1012)〜1×1013(=(2+8)×1012)cm−2程度存在しても、半導体装置の耐圧変動を抑えることができる。
しかし、JTE26が一定の濃度勾配Sを有する場合には、p型領域30を除くJTE26の幅Lを250μm以上にする必要があるため、チップサイズの割にアクティブ領域の面積が取れない、またはアクティブ領域の面積を取ればチップサイズが大きくなり高コストになることが本発明者らによって明らかとなった。
以下に、JTE26が250μm以上の幅Lを必要とする理由について、図4および前述の図2を用いて説明する。図4は、JTEの濃度勾配の定義を示す説明図である。
図4に示すように、JTE26を構成する高濃度領域27および低濃度領域28のそれぞれの濃度をNおよびNとし、両領域の幅の和を一定のピッチPとする。この場合、i番目(iは正の整数)の高濃度領域27の幅をaとすると、i番目の高濃度領域27と低濃度領域28の平面濃度Nは、
=[N+N(P−a)]/P
で表される。
また、(i+1)番目の高濃度領域27と低濃度領域28の平面濃度Ni+1は、
i+1=[Ni+1+N(P−ai+1)]/P
で表される。
従って、水平方向の濃度勾配Sは、
S=(N−Ni+1)/P
=(a−ai+1)(N−N)/P
と求められる。
高濃度領域27の幅と低濃度領域28の幅との和が一定のピッチから構成されていない場合でも、一定の間隔(例えば10μm)ごとに平均濃度を求めたうえで、水平方向の濃度勾配Sを求めることができる。
または、濃度勾配Sの概略値は、JTE26の幅Lを用いて求めることもできる。一例として、高濃度領域27の濃度Nが6×1017cm−3、低濃度領域28の濃度Nが2×1017cm−3の場合について説明する。p型領域30を除くJTE26の幅Lが600μmの場合、濃度勾配Sは0.7×1015cm−3/μmとなる。一方、幅Lが250μm、200μm、および130μmの場合、濃度勾配Sはそれぞれ1.6×1015cm−3/μm、2.0×1015cm−3/μm、および3.1×1015cm−3/μmとなる。
そこで、p型領域30の幅を20μmで固定し、幅Lが600μm、250μm、200μm、および130μmのJTE26を作製して、種々の条件で半導体装置の耐圧評価を行った。その結果、幅Lが600μmおよび250μmのJTE26を有する半導体装置では、アバランシェ降伏に伴う発光は観察されなかった。これに対して、幅Lが200μmのJTE26を有する半導体装置では、JTE26の最外周近傍または最内周近傍でアバランシェ降伏に伴う発光が観察された。また、幅Lが130μmのJTE26を有する半導体装置では、JTE26内の種々の場所でアバランシェ降伏に伴う発光が観察された。
この結果から、アバランシェ降伏を回避するためには、濃度勾配Sを1.6×1015cm−3/μm以下とする必要があり、そのためには、JTE26の幅Lを250μm以上とする必要があることが分かる。従って、アバランシェ降伏を回避するために、炭化ケイ素pnダイオードの周囲に、1.6×1015cm−3/μm以下の一定の濃度勾配Sを有するJTE26を設けても、JTE26の幅Lに250μm以上が必要とされるので、チップサイズの割にアクティブ領域の面積が取れない、またはアクティブ領域の面積を取ればチップサイズが大きくなり高コストになる。
特に、半導体に炭化ケイ素を用いる半導体装置において製造歩留りの低下を回避するためには、半導体チップの大きさを2〜3mm角以下にすることが望ましい。そのため、JTEの面積を縮小できないことは、半導体チップの実効面積(半導体チップの面積からJTEの面積を除いた面積)の低下に直結する課題である。
実施例1における炭化ケイ素pnダイオードを有する半導体装置を図5および図6を用いて説明する。図5は、実施例1における半導体装置の構成の一例を示す要部平面図である。図6は、実施例1における半導体装置の構成の一例を示す要部断面図(図5のB−B線に沿った要部断面図)である。
図5および図6に示すように、n型の炭化ケイ素からなる基板11の表面に、n型の炭化ケイ素からなるエピタキシャル層10が形成されており、このエピタキシャル層10はn型のドリフト層12として利用することができる。エピタキシャル層10の上面のアクティブ領域となる中央領域にはp型領域13が形成され、p型領域13を囲むようにエピタキシャル層10の上面にJTE16が形成されている。p型領域13には、アノード電極15が電気的に接続され、基板11の裏面には、カソード電極14が電気的に接続されて、炭化ケイ素pnダイオードが構成されている。半導体装置は、その一辺の長さが、例えば3mm×3mm程度の四角形状である。
JTE16は、p型領域13と接して、p型領域13の周囲に形成されたp型領域20と、複数のp型の高濃度領域17と、複数のp型の中濃度領域19と、複数のp型の低濃度領域18と、から構成される。そして、JTE16の内周側の領域に、p型領域20に続いて高濃度領域17と中濃度領域19とが交互に形成され、JTE16の外周側の領域に、低濃度領域18が形成され、JTE16の内周側の領域と外周側の領域との間の中間領域に、高濃度領域17と低濃度領域18とが交互に形成されている。p型領域20、高濃度領域17、中濃度領域19、および低濃度領域18は、エピタキシャル層10にp型不純物、例えばアルミニウムをイオン注入法により導入することにより形成される。
p型領域20は、幅が、例えば20μm、エピタキシャル層10の上面からの深さが、例えば0.8μm、アルミニウム濃度が、例えば6×1017cm−3である。また、高濃度領域17のエピタキシャル層10は、上面からの深さが、例えば0.8μm、アルミニウム濃度が、例えば6×1017cm−3である。中濃度領域19のエピタキシャル層10は、上面からの深さが、例えば0.8μm、アルミニウム濃度が、例えば4×1017cm−3である。低濃度領域18のエピタキシャル層10は、上面からの深さが、例えば0.8μm、アルミニウム濃度が、例えば2×1017cm−3である。
さらに、エピタキシャル層10の上面を保護するために、絶縁膜IFが形成されており、この絶縁膜IFには、アノード電極15を露出させるための開口部が設けられている。
次に、JTE16の構造について、図7を用いて詳細に説明する。図7は、図6のC−C線に沿った断面におけるp型不純物(アルミニウム(Al))の濃度分布を示す模式図である。
図7に示すように、p型領域20のp型領域13と反対の端部から、JTE16の外周(チップ端部)に向かって、濃度が徐々に低くなる複数の領域が形成されている。図7では、JTE16の外周に向かって、高濃度領域17および中濃度領域19から構成される第1の領域AR1、高濃度領域17および低濃度領域18から構成される第2の領域AR2、および低濃度領域18から構成される第3の領域AR3が設けられている。
そして、耐圧変動によってアバランシェ降伏が起こりやすい、JTE16の内周側に位置する第1の領域AR1の第1の濃度勾配S1およびJTE16の外周側に位置する第3の領域AR3の第3の濃度勾配S3を1.6×1015cm−3/μm以下としている。すなわち、第1の領域AR1の第1の濃度勾配S1は1.6×1015cm−3/μm以下、第2の領域AR2の第2の濃度勾配S2は1.6×1015cm−3/μmより大きく6.3×1015cm−3/μm以下、および第3の領域AR3の第3の濃度勾配S3は1.6×1015cm−3/μm以下に設定している。
第1の領域AR1の第1の濃度勾配S1を1.6×1015cm−3/μm以下とすることにより、エピタキシャル層10と絶縁膜IFとの界面に存在する正電荷の量が1×1013cm−2程度の場合に電界強度がピークとなるJTE16の内周側において、アバランシェ降伏を回避することができる。
また、第3の領域AR3の第3の濃度勾配S3を1.6×1015cm−3/μm以下とすることにより、エピタキシャル層10と絶縁膜IFとの界面に存在する正電荷の量が0〜1×1012cm−2程度の場合に電界強度がピークとなるJTE16の外周側において、アバランシェ降伏を回避することができる。なお、エピタキシャル層10と絶縁膜IFとの界面に存在する正電荷の量が2×1012cm−12未満とならない場合は、JTE16の外周側におけるアバランシェ降伏は起きにくいため、第3の濃度勾配S3は不要となる。
また、第2の領域AR2の第2の濃度勾配S2を1.6×1015cm−3/μmより大きく6.3×1015cm−3/μm以下とすることにより、JTE16におけるアバランシェ降伏を回避したまま、p型領域20を除くJTE16の幅Lを短くすることができる。これは、第1の領域AR1の幅L1、第2の領域AR2の幅L2、および第3の領域AR3の幅L3を、それぞれ独立して設定できるからである。
すなわち、第1の領域AR1では、アバランシェ降伏を回避できる第1の濃度勾配S1(1.6×1015cm−3/μm以下)を得るために必要な幅L1が設定される。同様に、第3の領域AR3では、アバランシェ降伏を回避できる第3の濃度勾配S3(1.6×1015cm−3/μm以下)を得るために必要な幅L3が設定される。しかし、第2の領域AR2では、第1の領域AR1および第3の領域AR3よりもアバランシェ降伏が起きにくいことから、第2の濃度勾配S2(1.6×1015cm−3/μmより大きく6.3×1015cm−3/μm以下)を第1の濃度勾配S1および第3の濃度勾配S3よりも大きくすることができる。
第1の領域AR1において1.6×1015cm−3/μmの第1の濃度勾配S1を得る場合は、高濃度領域17および中濃度領域19のそれぞれの幅を調整して、125μmの幅L1を設定することができる。また、第2の領域AR2において6.3×1015cm−3/μmの第2の濃度勾配S2を得る場合は、高濃度領域17および低濃度領域18のそれぞれの幅を調整して、32μmの幅L2を設定することができる。また、第3の領域AR3で0cm−3/μmの第3の濃度勾配S3を得る場合は、低濃度領域18の幅を調整して、例えば20μmの幅L3を設定することができる。これにより、p型領域20を除くJTE16の幅Lを177μmとすることができる。
このように、アバランシェ降伏が起きやすいJTE16の内周側の領域(第1の領域AR1)および必要に応じて外周側の領域(第3の領域AR3)の濃度勾配を1.6×1015cm−3/μm以下とする。一方、アバランシェ降伏が起きにくいJTE16の中間領域(第2の領域AR2)の濃度勾配を1.6×1015cm−3/μmより大きく6.3×1015cm−3/μm以下として、中間領域の幅を縮小する。これにより、エピタキシャル層10と絶縁膜IFとの界面に存在する正電荷に起因する耐圧変動が抑えられて、アバランシェ降伏を回避できる。さらに、JTE16の面積を小さくできることから、チップサイズの割にアクティブ領域の面積を大きく取れる、またはチップサイズを小さくすることで低コスト化が可能になる。
また、前述したように、JTE16は、例えば6×1017cm−3を有する高濃度領域17、例えば4×1017cm−3を有する中濃度領域19、および例えば2×1017cm−3を有する低濃度領域18から構成されている。そして、第1の領域AR1では、中濃度領域19は高濃度領域17に挟まれ、第2の領域ARでは、低濃度領域18は高濃度領域17に挟まれている。
その詳細は後述する半導体装置の製造方法において説明するが、このような構成とすることにより、高濃度領域17、中濃度領域19、および低濃度領域18を3回ではなく、2回のイオン注入により形成することができるので、半導体装置の低コスト化が可能となる。
次に、実施例1における炭化ケイ素pnダイオードを有する半導体装置の製造方法を図8〜図14を用いて工程順に説明する。図8〜図13は、実施例1における半導体装置の要部断面図である。図14は、実施例1における半導体装置の製造方法を説明する工程図である。
<工程P1>
まず、図8に示すように、炭化ケイ素を主に含むn型の基板11を準備する。続いて、基板11の表面に炭化ケイ素からなるエピタキシャル層10をエピタキシャル成長法により形成する。エピタキシャル層10はドリフト層12として利用することができる。基板11およびエピタキシャル層10はn型不純物(例えば窒素)を含んでおり、基板11の不純物濃度はエピタキシャル層10の不純物濃度よりも高い。
基板11の不純物濃度は、例えば1×1018〜1×1019cm−3程度である。また、基板11の表面は(0001)面、(000−1)面、または(11−2)面などを用いることができるが、いずれを選択してもよい。
エピタキシャル層10の仕様は、後の工程を経て形成される炭化ケイ素pnダイオードに設定される耐圧によって異なるが、エピタキシャル層10に含まれる不純物は基板11と同じ導電型であり、その不純物濃度は、例えば1×1015〜4×1016cm−3程度、その厚さは、例えば3〜80μm程度である。
<工程P2>
次に、図9に示すように、エピタキシャル層10の上面にマスク材料層RP1を形成し、マスク材料層RP1から露出するエピタキシャル層10の上面にp型不純物(例えばアルミニウム)をイオン注入することにより、エピタキシャル層10の上面にp型の低濃度領域18を形成する。低濃度領域18のp型不純物(例えばアルミニウム)の濃度は、例えば2×1017cm−3、注入深さは、例えば0.8μmである。
<工程P3>
次に、図10に示すように、マスク材料層RP1を除去した後、エピタキシャル層10の上面にマスク材料層RP2を形成し、マスク材料層RP2から露出するエピタキシャル層10の上面にp型不純物(例えばアルミニウム)をイオン注入することにより、エピタキシャル層10の上面にp型領域20、高濃度領域17、および中濃度領域19を形成する。この際、p型不純物(例えばアルミニウム)のイオン注入は、仮にイオン注入を行っていない領域に行ったとしたら、p型不純物(例えばアルミニウム)の濃度が、例えば4×1017cm−3、注入深さが、例えば0.8μmとなる条件で行う。
ここで、p型領域20および高濃度領域17は、低濃度領域18が形成されている領域にp型不純物をイオン注入することにより形成される。すなわち、形成済みの低濃度領域18のp型不純物(例えばアルミニウム)の濃度2×1017cm−3、注入深さ0.8μmと重畳して、p型領域20および高濃度領域17のp型不純物(例えばアルミニウム)の濃度は、例えば6×1017cm−3、注入深さは、例えば0.8μmとなる。一方、中濃度領域19は、低濃度領域18が形成されていない領域にp型不純物をイオン注入することにより形成される。すなわち、中濃度領域19のp型不純物(例えばアルミニウム)の濃度は、例えば4×1017cm−3、注入深さは、例えば0.8μmとなる。
<工程P4>
次に、図11に示すように、マスク材料層RP2を除去した後、エピタキシャル層10の上面にマスク材料層RP3を形成し、マスク材料層RP3から露出するエピタキシャル層10の上面にp型不純物(例えばアルミニウム)をイオン注入することにより、エピタキシャル層10の上面の中央領域にp型領域13を形成する。p型領域13のp型不純物(例えばアルミニウム)の濃度は、例えば2×1019cm−3、注入深さは、例えば0.8μmである。
<工程P5>
次に、マスク材料層RP3を除去した後、アニールを行い、イオン注入した不純物の活性化を行う。これにより、エピタキシャル層10の上面の中央領域にp型領域13とドリフト層12とから構成される炭化ケイ素pnダイオードが形成され、その周囲に高濃度領域17、中濃度領域19、および低濃度領域18から構成されるJTE16が形成される。
<工程P6>
次に、図12に示すように、p型領域13の上面にアノード電極15を、例えばスパッタリング法などにより形成する。続いて、アノード電極15の上面を露出するようにエピタキシャル層10の上面に絶縁膜(図示は省略)を形成する。
<工程P7>
次に、図13に示すように、基板11の裏面にカソード電極14を、例えばスパッタリング法などにより形成する。
以上のようにして、実施例1における炭化ケイ素pnダイオードを有する半導体装置を製造することができる。
このように、実施例1によれば、炭化ケイ素と絶縁膜との界面に正電荷が存在しても、炭化ケイ素pnダイオードを有する半導体装置において耐圧変動を抑えることができる。さらに、JTE16の面積を小さくできることから、チップサイズの割にアクティブ領域の面積を大きく取れる、またはチップサイズを小さくすることで低コスト化が可能になる。
また、JTE16を構成する高濃度領域17、中濃度領域19、および低濃度領域18を3回ではなく、2回のイオン注入により形成することができるので、半導体装置の低コスト化が可能となる。
実施例2における炭化ケイ素JBS(Junction Barrier Schottky:ジャンクション・バリア・ショットキー)ダイオードを有する半導体装置を図15を用いて説明する。図15は、実施例2における半導体装置の構成の一例を示す要部断面図である。
図15に示すように、炭化ケイ素JBSダイオードは、前述の実施例1において説明した炭化ケイ素pnダイオードにおいて、p型領域13を離散的に形成したものである。
p型領域13が形成されず、アノード電極15と直接ショットキー接触するドリフト層12の領域に、順バイアス時の熱電子放出電流が流れる。この熱電子放出電流は炭化ケイ素pnダイオードの拡散電流と比較して低い電圧で流れるため、炭化ケイ素JBSダイオードは、炭化ケイ素pnダイオードと比較して順方向電圧を低くすることができる。また、逆バイアス時には、p型領域13から空乏層が拡がり、アノード電極15とドリフト層12との界面に印加される電界強度が緩和される。その結果、炭化ケイ素JBSダイオードは、p型領域13のないショットキー・バリア・ダイオードと比較して逆方向リーク電流を少なくすることができる。
実施例2における半導体装置の製造工程と、前述の実施例1における半導体装置の製造工程とは、p型領域13の製造工程のみが異なる。実施例2では、前述の図11に示したマスク材料層PR3を離散パターンとすればよい。
このように、実施例2によれば、炭化ケイ素JBSダイオードを有する半導体装置においても、前述した実施例1と同様の効果を得ることができる。
前述の実施例1において説明した炭化ケイ素pnダイオードを有する半導体装置および前述の実施例2において説明した炭化ケイ素JBSダイオードを有する半導体装置は、電力変換装置に用いることができる。実施例3における電力変換装置を図16を用いて説明する。図16は、実施例3における電力変換装置(インバータ)の一例を示す回路図である。
図16に示すように、インバータ2は、スイッチング素子(例えばIGBT(Insulated Gate Bipolar Transistor))4と、ダイオード5と、からなる。各単相において、電源電位(Vcc)と負荷(例えばモータ)1の入力電位との間にスイッチング素子4とダイオード5とが逆並列に接続されており、負荷1の入力電位と接地電位(GND)との間にもスイッチング素子4とダイオード5とが逆並列に接続されている。つまり、負荷1では各単相に2つのスイッチング素子4と2つのダイオード5が設けられており、3相で6つのスイッチング素子4と6つのダイオード5が設けられている。そして、個々のスイッチング素子4のゲート電極には制御回路3が接続されており、この制御回路3によってスイッチング素子4が制御される。従って、制御回路3でインバータ2を構成するスイッチング素子4を流れる電流を制御することにより、負荷1を駆動することができる。
スイッチング素子4とダイオード5とは、逆並列に接続されている。このときのダイオード5の機能について以下に説明する。
ダイオード5は、負荷1がインダクタンスを含まない純抵抗である場合、還流するエネルギーがないため不要である。しかし、負荷1にモータのようなインダクタンスを含む回路が接続されている場合、ONしているスイッチング素子4とは逆方向に負荷電流が流れるモードがある。このとき、スイッチング素子4単体では、この逆方向に流れる負荷電流を流し得る機能をもたないので、スイッチング素子4に逆並列にダイオード5を接続する必要がある。
すなわち、インバータ1において、例えばモータのように負荷1にインダクタンスを含む場合、スイッチング素子4をOFFしたとき、インダクタンスに蓄えられたエネルギーを必ず放出しなければならない。しかし、スイッチング素子4単体では、インダクタンスに蓄えられたエネルギーを開放するための逆方向電流を流すことができない。そこで、このインダクタンスに蓄えられた電気エネルギーを還流するため、スイッチング素子4に逆方向にダイオード5を接続する。つまり、ダイオード5は、インダクタンスに蓄えられた電気エネルギーを開放するために逆方向電流を流すという機能を有している。
このように、実施例3によれば、ダイオード5に、前述の実施例1または前述の実施例2において説明した半導体装置を用いることにより、例えばアクティブ領域の面積を大きく取ることでダイオードの素子数を減らすことができ、インバータなどの電力変換装置を小型化することができる。
また、電力変換装置は、3相モータシステムに用いることができる。前述の図16に示した負荷1は3相モータであり、インバータ2に、前述の実施例1または前述の実施例2において説明した半導体装置を備えた電力変換装置を用いることにより、3相モータシステムを小型化することができる。
前述の実施例3において説明した3相モータシステムは、ハイブリッド車、電気自動車などの自動車に用いることができる。実施例4における3相モータシステムを用いた自動車を図17(a)および(b)を用いて説明する。図17(a)は、実施例4における電気自動車の構成の一例を示す概略図であり、図17(b)は、実施例4における昇圧コンバータの一例を示す回路図である。
図17(a)に示すように、電気自動車は、駆動輪101aおよび駆動輪101bが接続された駆動軸102に動力を入出力可能とする3相モータ103と、3相モータ103を駆動するためのインバータ104と、バッテリ105と、を備える。さらに、昇圧コンバータ108と、リレー109と、電子制御ユニット110と、を備え、昇圧コンバータ108は、インバータ104が接続された電力ライン106と、バッテリ105が接続された電力ライン107とに接続されている。
3相モータ103は、永久磁石が埋め込まれたロータと、3相コイルが巻回されたステータと、を備えた同期発電電動機である。インバータ104は、前述の実施例3において説明したインバータ2を用いることができる。
昇圧コンバータ108は、図17(b)に示すように、インバータ113に、リアクトル111および平滑用コンデンサ112が接続された構成からなる。インバータ113は、前述の実施例3において説明したインバータ2と同様であり、インバータ2内のスイッチング素子114およびダイオード115の構成も前述の実施例3において説明したスイッチング素子4およびダイオード5の構成とそれぞれ同じである。
電子制御ユニット110は、マイクロプロセッサと、記憶装置と、入出力ポートと、を備えており、3相モータ103のロータ位置を検出するセンサからの信号、またはバッテリ105の充放電値などを受信する。そして、インバータ104、昇圧コンバータ108、およびリレー109を制御するための信号を出力する。
このように、実施例4によれば、電力変換装置であるインバータ104および昇圧コンバータ108に、前述の実施例3において説明した電力変換装置を用いることができる。また、3相モータ103、およびインバータ104などからなる3相モータシステムに、前記の実施例3において説明した3相モータシステムを用いることができる。これにより、電気自動車に占める駆動系の容積を低減することができて、電気自動車の小型化、軽量化、および省スペース化を図ることができる。
なお、実施例4では、電気自動車について説明したが、エンジンも併用するハイブリッド自動車にも同様に3相モータシステムを適用することができる。
前述の実施例3において説明した3相モータシステムは、鉄道車両に用いることができる。実施例5における3相モータシステムを用いた鉄道車両を図18を用いて説明する。図18は、実施例5における鉄道車両に備えられるコンバータおよびインバータの一例を示す回路図である。
図18に示すように、鉄道車両には架線OW(例えば25kV)からパンダグラフPGを介して電力が供給される。トランス9を介して電圧が1.5kVまで降圧され、コンバータ7で交流から直流に変換される。さらに、キャパシタ8を介してインバータ2で直流から交流に変換されて、負荷1である3相モータを駆動する。コンバータ7内のスイッチング素子4およびダイオード5の構成、およびインバータ2内のスイッチング素子4およびダイオード5の構成は、前述の実施例3において説明したスイッチング素子4およびダイオード5の構成と同じである。なお、図18では、前述の実施例3において説明した制御回路3は省略している。また、図中、符号RTは線路、符号WHは車輪を示す。
このように、実施例5によれば、コンバータ7に、前述の実施例3において説明した電力変換装置を用いることができる。また、負荷1、インバータ2、および制御回路からなる3相モータシステムに、前述の実施例3において説明した3相モータシステムを用いることができる。これにより、鉄道車両の小型化および軽量化を図ることができる。
以上、本発明者らによってなされた発明を実施の形態に基づき具体的に説明したが、本発明は前記実施の形態に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることはいうまでもない。
1 負荷
2 インバータ
3 制御回路
4 スイッチング素子
5 ダイオード
7 コンバータ
8 キャパシタ
9 トランス
10 エピタキシャル層
11 基板
12 ドリフト層
13 p型領域
14 カソード電極
15 アノード電極
16 JTE
17 高濃度領域
18 低濃度領域
19 中濃度領域
20 p型領域
21 基板
22 ドリフト層
23 p型領域
24 カソード電極
25 アノード電極
26 JTE
27 高濃度領域
28 低濃度領域
30 p型領域
101a,101b 駆動輪
102 駆動軸
103 3相モータ
104 インバータ
105 バッテリ
106,107 電力ライン
108 昇圧コンバータ
109 リレー
110 電子制御ユニット
111 リアクトル
112 平滑用コンデンサ
113 インバータ
114 スイッチング素子
115 ダイオード
AR1 第1の領域
AR2 第2の領域
AR3 第3の領域
IF 絶縁膜
L1,L2,L3 幅
OW 架線
PG パンダグラフ
RP1,RP2,RP3 マスク材料層
RT 線路
S 濃度勾配
S1 第1の濃度勾配
S2 第2の濃度勾配
S3 第3の濃度勾配
WH 車輪

Claims (15)

  1. 半導体基板と、
    前記半導体基板の表面に形成されたn型の半導体層と、
    前記半導体層の上面側に形成された接合終端部と、
    を備える半導体装置であって、
    前記接合終端部は、
    p型の第1領域と、
    前記第1領域よりも前記半導体基板の端部側に設けられたp型の第2領域と、
    を備え、
    前記第1領域は、第1濃度勾配を有し、
    前記第2領域は、前記第1濃度勾配よりも大きい第2濃度勾配を有する、半導体装置。
  2. 請求項1記載の半導体装置において、
    前記第1濃度勾配が、1.6×1015cm−3/μm以下であり、
    前記第2濃度勾配が、1.6×1015cm−3/μmよりも大きく、6.3×1015cm−3/μm以下である、半導体装置。
  3. 請求項1記載の半導体装置において、
    前記半導体層は、炭化ケイ素である、半導体装置。
  4. 請求項1記載の半導体装置において、
    前記第1領域および前記第2領域は、アルミニウムを含有する、半導体装置。
  5. 請求項1記載の半導体装置において、
    前記接合終端部は、
    前記第2領域よりも前記半導体基板の端部側に設けられたp型の第3領域、を備え、
    前記第3領域は、前記第2濃度勾配よりも小さい第3濃度勾配を有する、半導体装置。
  6. 請求項5記載の半導体装置において、
    前記第1濃度勾配および前記第3濃度勾配が、1.6×1015cm−3/μm以下であり、
    前記第2濃度勾配が、1.6×1015cm−3/μmよりも大きく、6.3×1015cm−3/μm以下である、半導体装置。
  7. 半導体基板と、
    前記半導体基板の表面に形成されたn型の半導体層と、
    前記半導体層の上面側に形成された接合終端部と、
    を備える半導体装置であって、
    前記接合終端部は、
    第1不純物濃度を有するp型の第1半導体領域と、
    前記第1不純物濃度よりも低い第2不純物濃度を有するp型の第2半導体領域と、
    前記第2不純物濃度よりも低い第3不純物濃度を有するp型の第3半導体領域と、
    を備え、
    第1領域において、前記第2半導体領域が前記第1半導体領域に挟まれ、
    前記第1領域よりも前記半導体基板の端部側に設けられた第2領域において、前記第3半導体領域が前記第1半導体領域に挟まれている、半導体装置。
  8. 請求項7記載の半導体装置において、
    前記半導体層は、炭化ケイ素である、半導体装置。
  9. 請求項7記載の半導体装置において、
    前記第1半導体領域、前記第2半導体領域、および前記第3半導体領域は、アルミニウムを含有する、半導体装置。
  10. (a)半導体基板の表面にn型の半導体層を形成する工程と、
    (b)前記半導体層の上面側に、第1濃度勾配を有するp型の第1領域と、第2濃度勾配を有するp型の第2領域とが、前記半導体基板の端部に向かって順に配置される接合終端部を形成する工程と、
    を含む半導体装置の製造方法において、
    前記(b)工程は、
    (b1)前記第1領域の一部、および前記第2領域に、p型の第1不純物をイオン注入する工程と、
    (b2)前記第1領域、および前記第2領域の一部に、p型の第2不純物をイオン注入する工程と、
    を含み、
    前記第1領域には、前記第1不純物と前記第2不純物とが重畳してイオン注入された第1不純物領域、および前記第2不純物のみがイオン注入された第2不純物領域が形成され、
    前記第2領域には、前記第1不純物と前記第2不純物とが重畳してイオン注入された第3不純物領域、および前記第1不純物のみがイオン注入された第4不純物領域が形成される、半導体装置の製造方法。
  11. 請求項10記載の半導体装置の製造方法において、
    前記第1濃度勾配が、1.6×1015cm−3/μm以下であり、
    前記第2濃度勾配が、1.6×1015cm−3/μmよりも大きく、6.3×1015cm−3/μm以下である、半導体装置の製造方法。
  12. 請求項1記載の半導体装置を備える、電力変換装置。
  13. 請求項12記載の電力変換装置を備える、3相モータシステム。
  14. 請求項13記載の3相モータシステムを備える、自動車。
  15. 請求項13記載の3相モータシステムを備える、鉄道車両。
JP2015535257A 2013-09-09 2013-09-09 半導体装置およびその製造方法 Active JP6236456B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2013/074222 WO2015033463A1 (ja) 2013-09-09 2013-09-09 半導体装置およびその製造方法、電力変換装置、3相モータシステム、自動車、ならびに鉄道車両

Publications (2)

Publication Number Publication Date
JPWO2015033463A1 true JPWO2015033463A1 (ja) 2017-03-02
JP6236456B2 JP6236456B2 (ja) 2017-11-22

Family

ID=52627968

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015535257A Active JP6236456B2 (ja) 2013-09-09 2013-09-09 半導体装置およびその製造方法

Country Status (5)

Country Link
US (1) US9711600B2 (ja)
EP (1) EP3046149B1 (ja)
JP (1) JP6236456B2 (ja)
CN (1) CN105493293B (ja)
WO (1) WO2015033463A1 (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106463547B (zh) 2014-12-25 2019-10-18 富士电机株式会社 半导体装置
JP6523886B2 (ja) * 2015-09-11 2019-06-05 株式会社東芝 半導体装置
JP6787690B2 (ja) * 2016-05-19 2020-11-18 ローム株式会社 高速ダイオード及びその製造方法
CN108475704B (zh) * 2016-07-15 2021-10-22 富士电机株式会社 碳化硅半导体装置
JP6798377B2 (ja) * 2017-03-17 2020-12-09 富士電機株式会社 半導体集積回路装置
JP2019054170A (ja) * 2017-09-15 2019-04-04 株式会社東芝 半導体装置
CN107910379A (zh) * 2017-11-22 2018-04-13 北京燕东微电子有限公司 一种SiC结势垒肖特基二极管及其制作方法
WO2019159237A1 (ja) 2018-02-13 2019-08-22 新電元工業株式会社 半導体装置及び半導体装置の製造方法
US10937869B2 (en) * 2018-09-28 2021-03-02 General Electric Company Systems and methods of masking during high-energy implantation when fabricating wide band gap semiconductor devices
CN111211157A (zh) * 2018-11-21 2020-05-29 深圳比亚迪微电子有限公司 快恢复二极管及其制备方法
WO2021050912A1 (en) 2019-09-13 2021-03-18 Milwaukee Electric Tool Corporation Power converters with wide bandgap semiconductors
US20220157951A1 (en) * 2020-11-17 2022-05-19 Hamza Yilmaz High voltage edge termination structure for power semicondcutor devices and manufacturing method thereof

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010267783A (ja) * 2009-05-14 2010-11-25 Mitsubishi Electric Corp 炭化珪素半導体装置の製造方法
JP2012195519A (ja) * 2011-03-18 2012-10-11 Kyoto Univ 半導体素子及び半導体素子の製造方法
JP2012527117A (ja) * 2009-05-12 2012-11-01 クリー インコーポレイテッド シリコンカーバイドデバイス用の拡散接合終端構造及びこれを組み込むシリコンカーバイドデバイスの製造方法
WO2013136550A1 (ja) * 2012-03-16 2013-09-19 三菱電機株式会社 半導体装置およびその製造方法
WO2014045480A1 (ja) * 2012-09-21 2014-03-27 三菱電機株式会社 半導体装置及び半導体装置の製造方法

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6393153A (ja) * 1986-10-07 1988-04-23 Toshiba Corp 半導体装置の製造方法
JP3171888B2 (ja) 1991-10-25 2001-06-04 松下電工株式会社 シャフト盤
US6002159A (en) * 1996-07-16 1999-12-14 Abb Research Ltd. SiC semiconductor device comprising a pn junction with a voltage absorbing edge
JP4562835B2 (ja) * 1999-11-05 2010-10-13 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP5088993B2 (ja) * 2001-02-16 2012-12-05 株式会社半導体エネルギー研究所 半導体装置の作製方法
US7589032B2 (en) * 2001-09-10 2009-09-15 Semiconductor Energy Laboratory Co., Ltd. Laser apparatus, laser irradiation method, semiconductor manufacturing method, semiconductor device, and electronic equipment
US7026650B2 (en) 2003-01-15 2006-04-11 Cree, Inc. Multiple floating guard ring edge termination for silicon carbide devices
JP2005079339A (ja) * 2003-08-29 2005-03-24 National Institute Of Advanced Industrial & Technology 半導体装置、およびその半導体装置を用いた電力変換器、駆動用インバータ、汎用インバータ、大電力高周波通信機器
JP4186919B2 (ja) * 2004-12-07 2008-11-26 三菱電機株式会社 半導体装置
US7498633B2 (en) * 2005-01-21 2009-03-03 Purdue Research Foundation High-voltage power semiconductor device
US20060194400A1 (en) * 2005-01-21 2006-08-31 Cooper James A Method for fabricating a semiconductor device
JP2008103529A (ja) 2006-10-19 2008-05-01 Toyota Central R&D Labs Inc 半導体装置
JP4286877B2 (ja) * 2007-03-13 2009-07-01 Okiセミコンダクタ株式会社 炭化珪素半導体装置およびその製造方法
JP5452062B2 (ja) * 2009-04-08 2014-03-26 三菱電機株式会社 炭化珪素半導体装置の製造方法
JP5601849B2 (ja) 2010-02-09 2014-10-08 三菱電機株式会社 炭化珪素半導体装置の製造方法
KR101540039B1 (ko) * 2010-04-23 2015-07-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
DE112011103469B4 (de) 2010-10-15 2023-01-19 Mitsubishi Electric Corporation Halbleitervorrichtung
JP2012094683A (ja) * 2010-10-27 2012-05-17 National Institute Of Advanced Industrial & Technology ワイドバンドギャップ半導体装置
JP5697744B2 (ja) * 2011-04-04 2015-04-08 三菱電機株式会社 半導体装置およびその製造方法
KR101916223B1 (ko) * 2012-04-13 2018-11-07 삼성전자 주식회사 반도체 장치 및 그 제조 방법
JP6029397B2 (ja) * 2012-09-14 2016-11-24 三菱電機株式会社 炭化珪素半導体装置
JP5692947B1 (ja) * 2013-03-25 2015-04-01 新電元工業株式会社 半導体素子

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012527117A (ja) * 2009-05-12 2012-11-01 クリー インコーポレイテッド シリコンカーバイドデバイス用の拡散接合終端構造及びこれを組み込むシリコンカーバイドデバイスの製造方法
JP2010267783A (ja) * 2009-05-14 2010-11-25 Mitsubishi Electric Corp 炭化珪素半導体装置の製造方法
JP2012195519A (ja) * 2011-03-18 2012-10-11 Kyoto Univ 半導体素子及び半導体素子の製造方法
WO2013136550A1 (ja) * 2012-03-16 2013-09-19 三菱電機株式会社 半導体装置およびその製造方法
WO2014045480A1 (ja) * 2012-09-21 2014-03-27 三菱電機株式会社 半導体装置及び半導体装置の製造方法

Also Published As

Publication number Publication date
JP6236456B2 (ja) 2017-11-22
CN105493293B (zh) 2018-08-24
US20160218187A1 (en) 2016-07-28
CN105493293A (zh) 2016-04-13
US9711600B2 (en) 2017-07-18
WO2015033463A1 (ja) 2015-03-12
EP3046149B1 (en) 2019-08-21
EP3046149A1 (en) 2016-07-20
EP3046149A4 (en) 2017-04-12

Similar Documents

Publication Publication Date Title
JP6236456B2 (ja) 半導体装置およびその製造方法
CN107342329B (zh) 二极管以及使用了二极管的电力变换装置
JP6309656B2 (ja) 半導体装置及びその製造方法、電力変換装置、3相モータシステム、自動車並びに鉄道車両
US9960259B2 (en) Semiconductor device, method for manufacturing same, power conversion device, three-phase motor system, automobile, and railway carriage
JP6336055B2 (ja) 半導体装置、半導体装置の製造方法、電力変換装置、3相モータシステム、自動車、および鉄道車両
US10236370B2 (en) Semiconductor device and method of manufacturing the same, power converter, three-phase motor system, automobile and railway vehicle
JP6255111B2 (ja) 半導体装置、インバータモジュール、インバータ、鉄道車両、および半導体装置の製造方法
JP6283122B2 (ja) 半導体スイッチング素子および炭化珪素半導体装置の製造方法
WO2016002057A1 (ja) 半導体装置、パワーモジュール、電力変換装置、3相モータシステム、自動車、並びに鉄道車両
JP2019125760A (ja) 炭化ケイ素半導体装置およびその製造方法、電力変換装置、自動車並びに鉄道車両
WO2015040675A1 (ja) 半導体装置、電力変換装置、鉄道車両、および半導体装置の製造方法
JP2018037621A (ja) 半導体装置およびその製造方法、電力変換装置
JP2020038944A (ja) 半導体装置およびその製造方法、電力変換装置、3相モータシステム、自動車並びに鉄道車両
JP6592119B2 (ja) 半導体スイッチング素子および炭化珪素半導体装置の製造方法
JP6556892B2 (ja) 半導体装置、半導体装置の製造方法、電力変換装置、3相モータシステム、自動車、および鉄道車両
WO2020137124A1 (ja) 炭化ケイ素半導体装置、電力変換装置、3相モータシステム、自動車および鉄道車両
JP2017108030A (ja) 半導体装置およびその製造方法、パワーモジュール、電力変換装置、自動車並びに鉄道車両
JP6473073B2 (ja) 半導体装置、パワーモジュール、電力変換装置、自動車および鉄道車両
WO2015193965A1 (ja) 半導体装置、パワーモジュール、電力変換装置、鉄道車両、および半導体装置の製造方法

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170307

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170421

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20170704

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170920

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20171002

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20171024

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20171030

R150 Certificate of patent or registration of utility model

Ref document number: 6236456

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350