JPWO2012102032A1 - プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置 - Google Patents

プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置 Download PDF

Info

Publication number
JPWO2012102032A1
JPWO2012102032A1 JP2012554687A JP2012554687A JPWO2012102032A1 JP WO2012102032 A1 JPWO2012102032 A1 JP WO2012102032A1 JP 2012554687 A JP2012554687 A JP 2012554687A JP 2012554687 A JP2012554687 A JP 2012554687A JP WO2012102032 A1 JPWO2012102032 A1 JP WO2012102032A1
Authority
JP
Japan
Prior art keywords
voltage
electrode
sustain
discharge
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2012554687A
Other languages
English (en)
Inventor
裕也 塩崎
裕也 塩崎
貴彦 折口
貴彦 折口
鮎彦 齋藤
鮎彦 齋藤
雄一 坂井
雄一 坂井
佑紀 今井
佑紀 今井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Publication of JPWO2012102032A1 publication Critical patent/JPWO2012102032A1/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0228Increasing the driving margin in plasma displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0238Improving the black level

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

高精細度化された大画面のプラズマディスプレイパネルを駆動する際にも、安定した書込み動作を行う。そのために、走査電極および維持電極からなる表示電極対とデータ電極とを有する放電セルを複数備えたプラズマディスプレイパネルを、発光するべき放電セルに書込み放電を発生する書込み期間と、ベース電位から書込み放電を発生した放電セルに維持放電を発生する電圧まで変位する維持パルスを表示電極対に印加する維持期間とを有する複数のサブフィールドで1フィールドを構成して駆動するプラズマディスプレイパネルの駆動方法において、維持期間における最後の維持パルスの発生後に、ベース電位から所定電圧まで上昇する上り傾斜波形電圧を走査電極に印加し、かつ、この所定電圧を維持パルスの電圧未満に設定する。

Description

本発明は、交流面放電型のプラズマディスプレイパネルを用いたプラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法に関する。
プラズマディスプレイパネル(以下、「パネル」と略記する)として代表的な交流面放電型パネルは、対向配置された前面基板と背面基板との間に多数の放電セルが形成されている。
前面基板は、1対の走査電極と維持電極とからなる表示電極対が前面側のガラス基板上に互いに平行に複数対形成されている。そして、それら表示電極対を覆うように誘電体層および保護層が形成されている。
背面基板は、背面側のガラス基板上に複数の平行なデータ電極が形成され、それらデータ電極を覆うように誘電体層が形成され、さらにその上にデータ電極と平行に複数の隔壁が形成されている。そして、誘電体層の表面と隔壁の側面とに蛍光体層が形成されている。
そして、表示電極対とデータ電極とが立体交差するように、前面基板と背面基板とを対向配置して密封する。密封された内部の放電空間には、例えば分圧比で5%のキセノンを含む放電ガスを封入し、表示電極対とデータ電極とが対向する部分に放電セルを形成する。このような構成のパネルにおいて、各放電セル内でガス放電により紫外線を発生し、この紫外線で赤色(R)、緑色(G)および青色(B)の各色の蛍光体を励起発光してカラーの画像表示を行う。
放電セルにおける発光と非発光との2値制御を組み合わせてパネルの画像表示領域に画像を表示する方法としては一般にサブフィールド法が用いられている。
サブフィールド法では、1フィールドを、発光輝度が互いに異なる複数のサブフィールドに分割する。そして、各放電セルでは、所望の階調値に応じた組合せで各サブフィールドの発光・非発光を制御する。これにより1フィールドの発光輝度を所望の階調値にして各放電セルを発光し、パネルの画像表示領域に、様々な階調値の組合せで構成された画像を表示する。
サブフィールド法において、各サブフィールドは、初期化期間、書込み期間および維持期間を有する。
初期化期間では、各走査電極に初期化波形を印加し、各放電セルで初期化放電を発生する初期化動作を行う。これにより、各放電セルにおいて、続く書込み動作のために必要な壁電荷を形成するとともに、書込み放電を安定して発生するためのプライミング粒子(放電を発生させるための励起粒子)を発生する。
書込み期間では、走査電極に走査パルスを順次印加するとともに、データ電極には表示すべき画像信号にもとづき選択的に書込みパルスを印加する。これにより、発光を行うべき放電セルの走査電極とデータ電極との間に書込み放電を発生し、その放電セル内に壁電荷を形成する(以下、これらの動作を総称して「書込み」とも記す)。
維持期間では、サブフィールド毎に定められた輝度重みにもとづく数の維持パルスを走査電極と維持電極とからなる表示電極対に交互に印加する。これにより、書込み放電を発生した放電セルで維持放電を発生し、その放電セルの蛍光体層を発光させる(以下、放電セルを維持放電により発光させることを「点灯」、発光させないことを「非点灯」とも記す)。これにより、各サブフィールドにおいて、各放電セルを、輝度重みに応じた輝度で発光させる。このようにして、パネルの各放電セルを画像信号の階調値に応じた輝度で発光させて、パネルの画像表示領域に画像を表示する。
維持期間において、表示電極対への維持パルスの印加が終了した後、上昇する傾斜電圧を維持電極に印加して微弱放電(消去放電)を発生する技術が開示されている(例えば、特許文献1参照)。消去放電を発生することにより、維持放電によって生じた放電セル内の壁電荷を消去し、表示電極対間の電位差を緩和して、続くサブフィールドの書込み期間における書込み放電を安定に発生することが可能となる。
また、維持期間において表示電極対への維持パルスの印加が終了した後、所定の電圧まで上昇した後その電圧を一定期間維持する傾斜電圧を走査電極に印加し、その後、上昇する傾斜電圧を維持電極に印加して放電セル内の壁電荷を消去する技術が開示されている(例えば、特許文献2参照)。
また、維持期間において表示電極対への維持パルスの印加が終了した後、上昇する傾斜電圧を走査電極に印加するとともにその傾斜を表示画像の平均輝度に応じて変更することで放電セル内の壁電荷を消去する技術が開示されている(例えば、特許文献3参照)。
高精細度化された大画面のパネルでは、駆動しなければならない電極の数が増加し、また、駆動時のインピーダンスも増加するため、書込み動作が不安定になりやすい傾向にある。そのため、そのようなパネルを備えたプラズマディスプレイ装置においても、安定に書込み放電を発生し、画像をパネルに安定して表示することが求められている。
特開2004−348140号公報 特開2005−141224号公報 特開2003−5700号公報
本発明は、走査電極および維持電極からなる表示電極対とデータ電極とを有する放電セルを複数備えたパネルを、発光するべき放電セルに書込み放電を発生する書込み期間と、ベース電位から書込み放電を発生した放電セルに維持放電を発生する電圧まで変位する維持パルスを表示電極対に印加する維持期間とを有する複数のサブフィールドで1フィールドを構成して駆動するパネルの駆動方法である。この駆動方法では、維持期間における最後の維持パルスの発生後に、ベース電位から所定電圧まで上昇する上り傾斜波形電圧を走査電極に印加し、かつ、上記の所定電圧を維持パルスの電圧未満に設定する。
これにより、高精細度化された大画面のパネルを駆動する際にも安定した書込み動作を行い、品質の高い画像をパネルに表示することが可能となる。
また、本発明は、走査電極および維持電極からなる表示電極対とデータ電極とを有する放電セルを複数備えたパネルを、発光するべき放電セルに書込み放電を発生する書込み期間と、ベース電位から書込み放電を発生した放電セルに維持放電を発生する電圧まで変位する維持パルスを表示電極対に印加する維持期間とを有する複数のサブフィールドで1フィールドを構成して駆動するパネルの駆動方法である。この駆動方法では、1フィールドの最終サブフィールドを除くサブフィールドでは、維持期間における最後の維持パルスの発生後に、ベース電位から維持パルスの電圧未満に設定された所定電圧まで上昇する上り傾斜波形電圧を走査電極に印加する。また、1フィールドの最終サブフィールドでは、維持期間における最後の維持パルスの発生後に、ベース電位から維持パルスの電圧以上に設定された電圧まで上昇する上り傾斜波形電圧を走査電極に印加する。
これにより、高精細度化された大画面のパネルを駆動する際にも安定した書込み動作を行い、品質の高い画像をパネルに表示することが可能となる。
また、本発明は、走査電極および維持電極からなる表示電極対とデータ電極とを有する放電セルを複数備えたパネルを、初期化期間と、発光するべき放電セルに書込み放電を発生する書込み期間と、ベース電位から書込み放電を発生した放電セルに維持放電を発生する電圧まで変位する維持パルスを表示電極対に印加する維持期間とを有する複数のサブフィールドで1フィールドを構成して駆動するパネルの駆動方法である。この駆動方法では、第1種サブフィールドと、第2種サブフィールドとを1フィールド内に設ける。第1種サブフィールドでは、初期化期間において、放電セルに放電が発生する電圧まで上昇する上り傾斜波形電圧と、負の電圧に向かって下降する第1の下り傾斜波形電圧とを印加する走査電極と、放電セルに放電が発生しない電圧と第1の下り傾斜波形電圧とを印加する走査電極とが存在する。第2種サブフィールドでは、初期化期間において、直前のサブフィールドで書込み放電を発生した放電セルだけに放電が発生する電圧まで下降する第2の下り傾斜波形電圧を走査電極に印加する。そして、第1種サブフィールドの初期化期間において走査電極に第1の下り傾斜波形電圧を印加する期間はデータ電極に第1の電圧を印加する。第2種サブフィールドの初期化期間において走査電極に第2の下り傾斜波形電圧を印加する期間はデータ電極に第1の電圧よりも高い第2の電圧を印加する。そして、1フィールドの最終サブフィールドを除くサブフィールドでは、維持期間における最後の維持パルスの発生後に、ベース電位から維持パルスの電圧未満に設定された所定電圧まで上昇する上り傾斜波形電圧を走査電極に印加する。また、1フィールドの最終サブフィールドでは、維持期間における最後の維持パルスの発生後に、ベース電位から維持パルスの電圧以上に設定された電圧まで上昇する上り傾斜波形電圧を走査電極に印加する。
これにより、高精細度化された大画面のパネルを駆動する際にも安定した書込み動作を行い、品質の高い画像をパネルに表示することが可能となる。また、黒の輝度を低減し、コントラストの高い画像をパネルに表示することが可能となる。
また、本発明のパネルの駆動方法においては、第2の下り傾斜波形電圧の最低電圧を、第1の下り傾斜波形電圧の最低電圧よりも高い電圧にして、第2の下り傾斜波形電圧を発生してもよい。
また、本発明のパネルの駆動方法においては、第1の下り傾斜波形電圧を走査電極に印加する期間は維持電極に正の電圧を印加し、第2の下り傾斜波形電圧を走査電極に印加する期間は上記の正の電圧よりも高い電圧を維持電極に印加してもよい。
また、本発明のパネルの駆動方法においては、維持期間において維持パルスの発生後に走査電極に印加する上り傾斜波形電圧を、第1種サブフィールドの初期化期間において走査電極に印加する上り傾斜波形電圧よりも急峻な勾配で発生することが望ましい。
また、本発明は、走査電極および維持電極からなる表示電極対とデータ電極とを有する放電セルを複数備えたパネルと、発光するべき放電セルに書込み放電を発生する書込み期間と、ベース電位から書込み放電を発生した放電セルに維持放電を発生する電圧まで変位する維持パルスを表示電極対に印加する維持期間とを有する複数のサブフィールドで1フィールドを構成してパネルを駆動する駆動回路とを備えたプラズマディスプレイ装置である。このプラズマディスプレイ装置において、駆動回路は、維持期間における最後の維持パルスの発生後に、ベース電位から維持パルスの電圧未満に設定された所定電圧まで上昇する上り傾斜波形電圧を走査電極に印加する。
これにより、高精細度化された大画面のパネルを駆動する際にも安定した書込み動作を行い、品質の高い画像をパネルに表示することが可能となる。
また、本発明は、走査電極および維持電極からなる表示電極対とデータ電極とを有する放電セルを複数備えたパネルと、発光するべき放電セルに書込み放電を発生する書込み期間と、ベース電位から書込み放電を発生した放電セルに維持放電を発生する電圧まで変位する維持パルスを表示電極対に印加する維持期間とを有する複数のサブフィールドで1フィールドを構成してパネルを駆動する駆動回路とを備えたプラズマディスプレイ装置である。このプラズマディスプレイ装置において、駆動回路は、1フィールドの最終サブフィールドを除くサブフィールドでは、維持期間における最後の維持パルスの発生後に、ベース電位から維持パルスの電圧未満に設定された所定電圧まで上昇する上り傾斜波形電圧を走査電極に印加する。また、1フィールドの最終サブフィールドでは、維持期間における最後の維持パルスの発生後に、ベース電位から維持パルスの電圧以上に設定された電圧まで上昇する上り傾斜波形電圧を走査電極に印加する。
これにより、高精細度化された大画面のパネルを駆動する際にも安定した書込み動作を行い、品質の高い画像をパネルに表示することが可能となる。
また、本発明は、走査電極および維持電極からなる表示電極対とデータ電極とを有する放電セルを複数備えたパネルと、初期化期間と、発光するべき放電セルに書込み放電を発生する書込み期間と、ベース電位から書込み放電を発生した放電セルに維持放電を発生する電圧まで変位する維持パルスを表示電極対に印加する維持期間とを有する複数のサブフィールドで1フィールドを構成してパネルを駆動する駆動回路とを備えたプラズマディスプレイ装置である。このプラズマディスプレイ装置において、駆動回路は、第1種サブフィールドと第2種サブフィールドとを1フィールド内に設けてパネルを駆動する。第1種サブフィールドでは、初期化期間において、放電セルに放電が発生する電圧まで上昇する上り傾斜波形電圧と、負の電圧に向かって下降する第1の下り傾斜波形電圧とを印加する走査電極と、放電セルに放電が発生しない電圧と第1の下り傾斜波形電圧とを印加する走査電極とが存在する。第2種サブフィールドでは、初期化期間において、直前のサブフィールドで書込み放電を発生した放電セルだけに放電が発生する電圧まで下降する第2の下り傾斜波形電圧を走査電極に印加する。そして、第1種サブフィールドの初期化期間において、走査電極に第1の下り傾斜波形電圧を印加する期間は、データ電極に第1の電圧を印加する。第2種サブフィールドの初期化期間において、走査電極に第2の下り傾斜波形電圧を印加する期間は、データ電極に第1の電圧よりも高い第2の電圧を印加する。そして、1フィールドの最終サブフィールドを除くサブフィールドでは、維持期間における最後の維持パルスの発生後に、ベース電位から維持パルスの電圧未満に設定された所定電圧まで上昇する上り傾斜波形電圧を走査電極に印加する。また、1フィールドの最終サブフィールドでは、維持期間における最後の維持パルスの発生後に、ベース電位から維持パルスの電圧以上に設定された電圧まで上昇する上り傾斜波形電圧を走査電極に印加する。
これにより、高精細度化された大画面のパネルを駆動する際にも安定した書込み動作を行い、品質の高い画像をパネルに表示することが可能となる。また、黒の輝度を低減し、コントラストの高い画像をパネルに表示することが可能となる。
図1は、本発明の実施の形態1におけるプラズマディスプレイ装置に用いるパネルの構造を示す分解斜視図である。 図2は、本発明の実施の形態1におけるプラズマディスプレイ装置に用いるパネルの電極配列図である。 図3は、本発明の実施の形態1におけるプラズマディスプレイ装置に用いるパネルの各電極に印加する駆動電圧波形を示す図である。 図4は、本発明の実施の形態1における電圧Vrと電圧Vsとの電圧差と電圧Vi4と電圧Vaとの電圧差との関係を示す図である。 図5は、本発明の実施の形態1におけるプラズマディスプレイ装置の回路ブロック図である。 図6は、本発明の実施の形態1におけるプラズマディスプレイ装置の走査電極駆動回路の構成を概略的に示す回路図である。 図7は、本発明の実施の形態1におけるプラズマディスプレイ装置の維持電極駆動回路の構成を概略的に示す回路図である。 図8は、本発明の実施の形態1におけるプラズマディスプレイ装置のデータ電極駆動回路の構成を概略的に示す回路図である。 図9は、本発明の実施の形態2におけるプラズマディスプレイ装置に用いるパネルの各電極に印加する駆動電圧波形を示す図である。 図10は、本発明の実施の形態2において強制初期化波形を印加する走査電極とフィールドとの関係を概略的に示す図である。 図11は、本発明の実施の形態2におけるプラズマディスプレイ装置の駆動回路の動作を説明するためのタイミングチャートである。 図12は、本発明の実施の形態3におけるプラズマディスプレイ装置に用いるパネルの各電極に印加する駆動電圧波形の一例を示す図である。 図13は、本発明の実施の形態3におけるプラズマディスプレイ装置に用いるパネルの各電極に印加する駆動電圧波形の他の一例を示す図である。 図14は、本発明の実施の形態3における1フィールドの最終サブフィールドの維持期間で消去動作をするために発生する上り傾斜波形電圧の波形形状の他の例を示す図である。 図15は、本発明の実施の形態における走査電極に印加する下り傾斜波形電圧の波形形状の他の例を示す波形図である。
以下、本発明の実施の形態におけるプラズマディスプレイ装置について、図面を用いて説明する。
(実施の形態1)
図1は、本発明の実施の形態1におけるプラズマディスプレイ装置に用いるパネル10の構造を示す分解斜視図である。
ガラス製の前面基板21上には、走査電極22と維持電極23とからなる表示電極対24が複数形成されている。そして、走査電極22と維持電極23とを覆うように誘電体層25が形成され、その誘電体層25上に保護層26が形成されている。
保護層26は、放電セルにおける放電を発生しやすくするために、電子放出性能の高い材料である酸化マグネシウム(MgO)を主成分とする材料で形成されている。
保護層26は、一つの層で構成されていてもよく、あるいは複数の層で構成されていてもよい。また、層の上に粒子が存在する構成であってもよい。
背面基板31上にはデータ電極32が複数形成され、データ電極32を覆うように誘電体層33が形成され、さらにその上に井桁状の隔壁34が形成されている。そして、隔壁34の側面および誘電体層33上には赤色(R)、緑色(G)および青色(B)の各色に発光する蛍光体層35が設けられている。
これら前面基板21と背面基板31とを、微小な放電空間を挟んで表示電極対24とデータ電極32とが交差するように対向配置し、前面基板21と背面基板31との間隙に放電空間を設ける。そして、その外周部をガラスフリット等の封着材によって封着する。そして、その内部の放電空間には、例えばネオン(Ne)とキセノン(Xe)の混合ガスを放電ガスとして封入する。
放電空間は隔壁34によって複数の区画に仕切られており、表示電極対24とデータ電極32とが交差する部分に、画素を構成する放電セルが形成される。そして、これらの放電セルを放電、発光(点灯)することにより、パネル10にカラーの画像が表示される。
なお、パネル10においては、表示電極対24が延伸する方向に配列された連続する3つの放電セル、すなわち、赤色(R)に発光する放電セルと、緑色(G)に発光する放電セルと、青色(B)に発光する放電セルとの3つの放電セルで1つの画素が構成される。
なお、パネル10の構造は上述したものに限られるわけではなく、例えばストライプ状の隔壁を備えたものであってもよい。また、放電ガスの混合比率は、例えばキセノン分圧を10%にしてもよいが、放電セルにおける発光効率を向上するためにキセノン分圧をさらに上げてもよく、その他の混合比率であってもよい。
図2は、本発明の実施の形態1におけるプラズマディスプレイ装置に用いるパネル10の電極配列図である。
パネル10には、水平方向(行方向、ライン方向)に延長されたn本の走査電極SC1〜走査電極SCn(図1の走査電極22)およびn本の維持電極SU1〜維持電極SUn(図1の維持電極23)が配列され、垂直方向(列方向)に延長されたm本のデータ電極D1〜データ電極Dm(図1のデータ電極32)が配列されている。
そして、1対の走査電極SCi(i=1〜n)および維持電極SUiと1つのデータ電極Dj(j=1〜m)とが交差した領域に放電セルが1つ形成される。すなわち、1対の表示電極対24上には、m個の放電セルが形成され、m/3個の画素が形成される。そして、放電セルは放電空間内にm×n個形成され、m×n個の放電セルが形成された領域がパネル10の画像表示領域となる。例えば、画素数が1920×1080個のパネルでは、m=1920×3となり、n=1080となる。なお、本実施の形態においては、n=1080とするが、本発明は何らこの数値に限定されるものではない。
次に、本実施の形態におけるプラズマディスプレイ装置のパネル10の駆動方法について説明する。なお、本実施の形態におけるプラズマディスプレイ装置は、サブフィールド法によって階調表示を行う。サブフィールド法では、1フィールドを時間軸上で複数のサブフィールドに分割し、各サブフィールドに輝度重みをそれぞれ設定する。それぞれのサブフィールドは初期化期間、書込み期間および維持期間を有する。そして、サブフィールド毎に各放電セルの発光・非発光を制御することによってパネル10に画像を表示する。
輝度重みとは、各サブフィールドで表示する輝度の大きさの比を表すものであり、各サブフィールドでは輝度重みに応じた数の維持パルスを維持期間に発生する。したがって、例えば、輝度重み「8」のサブフィールドは、輝度重み「1」のサブフィールドの約8倍の輝度で発光し、輝度重み「2」のサブフィールドの約4倍の輝度で発光する。したがって、画像信号に応じた組合せで各サブフィールドを選択的に発光させることによって様々な階調を表示し、画像を表示することができる。
本実施の形態では、1フィールドを10のサブフィールド(サブフィールドSF1、サブフィールドSF2、・・・、サブフィールドSF10)に分割し、時間的に後のサブフィールドほど輝度重みが大きくなるように、各サブフィールドはそれぞれ、(1、2、3、6、11、18、30、44、60、80)の輝度重みを有する例を説明する。
本実施の形態では、この構成により、赤の画像信号(R信号)、緑の画像信号(G信号)、青の画像信号(B信号)をそれぞれ0から255までの256階調で表示することができる。
初期化期間では初期化放電を発生し、続く書込み放電に必要な壁電荷を各電極上に形成する初期化動作を行う。このときの初期化動作には、全ての放電セルに初期化放電を発生する全セル初期化動作と、直前のサブフィールドの維持期間で維持放電を発生した放電セルに対して選択的に初期化放電を発生する選択初期化動作とがある。
書込み期間では、発光するべき放電セルで選択的に書込み放電を発生し、維持放電に必要な壁電荷を形成する書込み動作を行う。
そして、維持期間では、維持パルスを表示電極対24に交互に印加し、書込み放電を発生した放電セルで維持放電を発生してその放電セルを発光する維持動作を行う。
なお、本実施の形態では、複数のサブフィールドのうち、1つのサブフィールドの初期化期間においては全セル初期化動作を行い、他のサブフィールドの初期化期間においては選択初期化動作を行う。以下、全セル初期化動作を行うサブフィールドを「全セル初期化サブフィールド」と呼称し、選択初期化動作を行うサブフィールドを「選択初期化サブフィールド」と呼称する。
本実施の形態では、サブフィールドSF1の初期化期間では全セル初期化動作を行い、サブフィールドSF2からサブフィールドSF10の初期化期間では選択初期化動作を行う例を説明する。これにより、画像の表示に関係のない発光はサブフィールドSF1における全セル初期化動作の放電にともなう発光のみとなる。したがって、維持放電を発生しない黒表示領域の輝度である黒輝度は全セル初期化動作における微弱発光だけとなり、パネル10にコントラストの高い画像を表示することが可能となる。
また、各サブフィールドの維持期間においては、それぞれのサブフィールドの輝度重みに所定の比例定数を乗じた数の維持パルスを表示電極対24のそれぞれに印加する。この比例定数が輝度倍率である。
したがって、例えば、輝度倍率が2倍のとき、輝度重み「2」のサブフィールドの維持期間では、走査電極22と維持電極23とにそれぞれ4回ずつ維持パルスを印加する。そのため、その維持期間で発生する維持パルスの数は8となる。
しかし、本実施の形態は、1フィールドを構成するサブフィールドの数や各サブフィールドの輝度重みが上記の値に限定されるものではない。また、画像信号等にもとづいてサブフィールド構成を切換える構成であってもよい。
図3は、本発明の実施の形態1におけるプラズマディスプレイ装置に用いるパネル10の各電極に印加する駆動電圧波形を示す図である。
図3には、書込み期間において最初に書込み動作を行う走査電極SC1、書込み期間において最後に書込み動作を行う走査電極SCn、維持電極SU1〜維持電極SUn、およびデータ電極D1〜データ電極Dmのそれぞれに印加する駆動電圧波形を示す。
また、図3には、初期化期間に走査電極SC1〜走査電極SCnに印加する駆動電圧の波形形状が異なる2つのサブフィールドの駆動電圧波形を示す。この2つのサブフィールドとは、全セル初期化サブフィールドであるサブフィールドSF1と、選択初期化サブフィールドであるサブフィールドSF2である。
なお、他のサブフィールドにおける駆動電圧波形は、維持期間における維持パルスの発生数が異なる以外はサブフィールドSF2の駆動電圧波形とほぼ同様である。また、以下における走査電極SCi、維持電極SUi、データ電極Dkは、各電極の中から画像データ(サブフィールド毎の点灯・非点灯を示すデータ)にもとづき選択された電極を表す。
まず、全セル初期化サブフィールドであるサブフィールドSF1について説明する。
サブフィールドSF1の初期化期間前半部では、データ電極D1〜データ電極Dm、維持電極SU1〜維持電極SUnには、それぞれ電圧0(V)を印加する。走査電極SC1〜走査電極SCnには、電圧Vi1を印加する。電圧Vi1は、維持電極SU1〜維持電極SUnに対して放電開始電圧未満の電圧に設定する。
さらに、走査電極SC1〜走査電極SCnに、電圧Vi1から電圧Vi2に向かって緩やかに上昇する傾斜波形電圧を印加する。以下、この傾斜波形電圧を、「上りランプ電圧L1」と呼称する。また、電圧Vi2は、維持電極SU1〜維持電極SUnに対して放電開始電圧を超える電圧に設定する。なお、この上りランプ電圧L1の勾配の一例として、約1.3V/μsecという数値を挙げることができる。
この上りランプ電圧L1が上昇する間に、走査電極SC1〜走査電極SCnと維持電極SU1〜維持電極SUnとの間、および走査電極SC1〜走査電極SCnとデータ電極D1〜データ電極Dmとの間に、それぞれ微弱な初期化放電が持続して発生する。そして、走査電極SC1〜走査電極SCn上に負の壁電圧が蓄積され、データ電極D1〜データ電極Dm上および維持電極SU1〜維持電極SUn上には正の壁電圧が蓄積される。さらに、それ以降の放電の発生を助けるプライミング粒子も発生する。
この電極上の壁電圧とは、電極を覆う誘電体層上、保護層上、蛍光体層上等に蓄積された壁電荷により生じる電圧を表す。
初期化期間後半部では、維持電極SU1〜維持電極SUnには正の電圧Veを印加し、データ電極D1〜データ電極Dmには第1の電圧として電圧0(V)を印加する。走査電極SC1〜走査電極SCnには、電圧Vi3から負の電圧Vi4に向かって緩やかに下降する第1の下り傾斜波形電圧を印加する。
以下、この第1の下り傾斜波形電圧を「下りランプ電圧L2」と呼称する。電圧Vi3は、維持電極SU1〜維持電極SUnに対して放電開始電圧未満となる電圧に設定し、電圧Vi4は放電開始電圧を超える電圧に設定する。なお、この下りランプ電圧L2の勾配の一例として、例えば、約−2.5V/μsecという数値を挙げることができる。また、電圧Vi4は後述する走査パルスを発生するときの負の電圧Vaに電圧Vset2を重畳した電圧に等しい。
走査電極SC1〜走査電極SCnに下りランプ電圧L2を印加する間に、走査電極SC1〜走査電極SCnと維持電極SU1〜維持電極SUnとの間、および走査電極SC1〜走査電極SCnとデータ電極D1〜データ電極Dmとの間に、それぞれ微弱な初期化放電が発生する。
そして、走査電極SC1〜走査電極SCn上の負の壁電圧および維持電極SU1〜維持電極SUn上の正の壁電圧が弱められ、データ電極D1〜データ電極Dm上の正の壁電圧は書込み動作に適した値に調整される。さらに、それ以降の放電の発生を助けるプライミング粒子も発生する。このプライミング粒子は、続く書込み期間において書込み放電の放電遅れ時間を短くする働きを有する。放電遅れ時間とは、放電セルに印加する電圧が放電開始電圧を超えてから、実際に放電が発生するまでの時間のことである。
以上により、全ての放電セルで初期化放電を発生する全セル初期化動作が終了する。
以下、全セル初期化動作を行う期間を「全セル初期化期間」と記す。また、全セル初期化動作を行うために発生する駆動電圧波形を「全セル初期化波形」と記す。
続く書込み期間では、走査電極SC1〜走査電極SCnには、電圧Vaの走査パルスを順次印加する。データ電極D1〜データ電極Dmには、発光するべき放電セルに対応するデータ電極Dkに正の電圧Vdの書込みパルスを印加する。こうして、各放電セルに選択的に書込み放電を発生する。
具体的には、初期化期間後半部に引き続き、データ電極D1〜データ電極Dmには電圧0(V)を、維持電極SU1〜維持電極SUnには電圧Veを印加し、走査電極SC1〜走査電極SCnに電圧Vcを印加する。
次に、最初に書込み動作を行う1行目の走査電極SC1に負の電圧Vaの走査パルスを印加する。それとともに、データ電極D1〜データ電極Dmのうちの1行目において発光するべき放電セルのデータ電極Dkに正の電圧Vdの書込みパルスを印加する。このときデータ電極Dkと走査電極SC1との交差部の電圧差は、外部印加電圧の差(電圧Vd−電圧Va)にデータ電極Dk上の壁電圧と走査電極SC1上の壁電圧との差が加算されたものとなる。これによりデータ電極Dkと走査電極SC1との電圧差が放電開始電圧を超え、データ電極Dkと走査電極SC1との間に放電が発生する。
また、維持電極SU1〜維持電極SUnに電圧Veを印加しているため、維持電極SU1と走査電極SC1との電圧差は、外部印加電圧の差である(電圧Ve−電圧Va)に維持電極SU1上の壁電圧と走査電極SC1上の壁電圧との差が加算されたものとなる。このとき、電圧Veを、放電開始電圧をやや下回る程度の電圧値に設定することで、維持電極SU1と走査電極SC1との間を、放電には至らないが放電が発生しやすい状態とすることができる。
これにより、データ電極Dkと走査電極SC1との間に発生する放電に誘発されて、データ電極Dkと交差する領域にある維持電極SU1と走査電極SC1との間に放電が発生する。こうして、発光するべき放電セルに書込み放電が発生し、走査電極SC1上に正の壁電圧が蓄積され、維持電極SU1上に負の壁電圧が蓄積され、データ電極Dk上にも負の壁電圧が蓄積される。
このようにして、1行目において、発光するべき放電セルで書込み放電を発生して各電極上に壁電圧を蓄積する書込み動作を行う。一方、書込みパルスを印加しなかったデータ電極32と走査電極SC1との交差部の電圧は放電開始電圧を超えないので、書込み放電は発生しない。
次に、2番目に書込み動作を行う走査電極SC2に走査パルスを印加するとともに、2番目に書込み動作を行う行の発光するべき放電セルに対応するデータ電極Dkに書込みパルスを印加する。走査パルスと書込みパルスとが同時に印加された放電セルでは書込み放電が発生し、書込み動作が行われる。
以上の書込み動作をn行目の放電セルに至るまで順次行い、書込み期間が終了する。このようにして、書込み期間では、発光するべき放電セルに選択的に書込み放電を発生し、その放電セルに、続く維持期間において維持放電を発生するために必要な壁電荷を形成する。
続く維持期間では、データ電極D1〜データ電極Dmに電圧0(V)を印加する。そして、維持電極SU1〜維持電極SUnに電圧0(V)を印加するとともに走査電極SC1〜走査電極SCnに正の電圧Vsの維持パルスを印加する。書込み放電を発生した放電セルでは、走査電極SCiと維持電極SUiとの電圧差が、維持パルスの電圧Vsに走査電極SCi上の壁電圧と維持電極SUi上の壁電圧との差が加算されたものとなる。
これにより、走査電極SCiと維持電極SUiとの電圧差が放電開始電圧を超え、走査電極SCiと維持電極SUiとの間に維持放電が発生する。そして、この放電により発生した紫外線により蛍光体層35が発光する。また、この放電により、走査電極SCi上に負の壁電圧が蓄積され、維持電極SUi上に正の壁電圧が蓄積される。さらに、データ電極Dk上にも正の壁電圧が蓄積される。書込み期間において書込み放電が発生しなかった放電セルでは維持放電は発生せず、初期化期間の終了時における壁電圧が保たれる。
続いて、走査電極SC1〜走査電極SCnには電圧0(V)を印加し、維持電極SU1〜維持電極SUnには電圧Vsの維持パルスを印加する。直前に維持放電を発生した放電セルでは、維持電極SUiと走査電極SCiとの電圧差が放電開始電圧を超える。これにより、再び維持電極SUiと走査電極SCiとの間に維持放電が発生し、維持電極SUi上に負の壁電圧が蓄積され、走査電極SCi上に正の壁電圧が蓄積される。
以降同様に、走査電極SC1〜走査電極SCnと維持電極SU1〜維持電極SUnとに、輝度重みに所定の輝度倍率を乗じた数の維持パルスを交互に印加する。こうすることで、書込み期間において書込み放電を発生した放電セルで維持放電が継続して発生する。
そして、維持期間において全ての維持パルスを発生した後に、すなわち、維持期間における最後の維持パルスの発生後に、維持電極SU1〜維持電極SUnおよびデータ電極D1〜データ電極Dmには電圧0(V)を印加したまま、走査電極SC1〜走査電極SCnには、ベース電位であり放電開始電圧未満となる電圧0(V)から、所定電圧である電圧Vrまで緩やかに上昇する上り傾斜波形電圧を印加する。以下、この上り傾斜波形電圧を「上り消去ランプ電圧L3」と呼称する。
これにより、維持放電を発生した放電セルにおいて、微弱な放電を持続して発生し、データ電極Dk上の正の壁電圧を残したまま、走査電極SCiおよび維持電極SUi上の壁電圧の一部または全部を消去する。
具体的には、維持電極SU1〜維持電極SUnおよびデータ電極D1〜データ電極Dmには電圧0(V)を印加したまま、電圧0(V)から電圧Vrに向かって上昇する上り消去ランプ電圧L3を、上りランプ電圧L1よりも急峻な勾配で発生し、走査電極SC1〜走査電極SCnに印加する。この勾配は、例えば、約5V/μsecである。電圧Vrを放電開始電圧を超える電圧に設定することで、維持放電を発生した放電セルの維持電極SUiと走査電極SCiとの間で、微弱な放電が発生する。
そして、この微弱な放電は、走査電極SC1〜走査電極SCnへの印加電圧が放電開始電圧を超えて上昇する期間、持続して発生する。そして、上昇する電圧があらかじめ定めた電圧Vrに到達したら、走査電極SC1〜走査電極SCnへの印加電圧を電圧0(V)まで下降する。
なお、本実施の形態では、電圧Vrを維持パルスの電圧Vsよりも低い電圧に設定している。その理由については後述する。
この微弱な放電で発生した荷電粒子は、維持電極SUiと走査電極SCiとの間の電圧差を緩和するように、維持電極SUi上および走査電極SCi上に壁電荷となって蓄積される。これにより、走査電極SC1〜走査電極SCnと維持電極SU1〜維持電極SUnとの間の壁電圧は、走査電極SCiに印加した電圧と放電開始電圧の差、例えば(電圧Vr−放電開始電圧)の程度まで弱められる。すなわち、上り消去ランプ電圧L3により発生する放電は、消去放電として働く。
その後、走査電極SC1〜走査電極SCnを電圧0(V)に戻し、維持期間における維持動作が終了する。
サブフィールドSF2の初期化期間では、データ電極D1〜データ電極Dmには、第1の電圧である電圧0(V)を印加する。また、維持電極SU1〜維持電極SUnには、電圧Veを印加する。そして、走査電極SC1〜走査電極SCnには、放電開始電圧未満となる電圧Vi3’(例えば、ベース電位である電圧0(V))から放電開始電圧を超える負の電圧Vi4に向かって緩やかに下降する下り傾斜波形電圧(下りランプ電圧L4)を印加する。
この下りランプ電圧L4の勾配は下りランプ電圧L2の勾配と同じであってもよく、その一例として、例えば、約−2.5V/μsecという数値を挙げることができる。
これにより、直前のサブフィールド(図3では、サブフィールドSF1)の維持期間で維持放電を発生した放電セルでは、微弱な初期化放電が発生する。そして、走査電極SCi上および維持電極SUi上の壁電圧が弱められ、データ電極Dk上の壁電圧も書込み動作に適した値に調整される。
一方、直前のサブフィールドの維持期間で維持放電を発生しなかった放電セルでは、初期化放電は発生せず、直前のサブフィールドの初期化期間終了時における壁電荷が保たれる。このようにしてサブフィールドSF2における初期化動作が完了する。
このように、サブフィールドSF2における初期化動作は、直前のサブフィールドの書込み期間で書込み放電を発生し維持期間で維持放電を発生した放電セルだけに初期化放電を発生する選択初期化動作となる。以下、選択初期化動作を行う期間を選択初期化期間と記す。
サブフィールドSF2の書込み期間および維持期間では、維持パルスの発生数を除き、各電極に対してサブフィールドSF1の書込み期間および維持期間と同様の駆動電圧波形を印加する。また、サブフィールドSF3以降の各サブフィールドでは、維持パルスの発生数を除き、各電極に対してサブフィールドSF2と同様の駆動電圧波形を印加する。
以上が、本実施の形態において、画像を表示する際にパネル10の各電極に印加する駆動電圧波形の概要である。
なお、本実施の形態において各電極に印加する電圧の大きさは、例えば、電圧Vi1=150(V)、電圧Vi2=350(V)、電圧Vi3=215(V)、電圧Vi3’=0(V)、電圧Vi4=−175(V)、電圧Vc=−50(V)、電圧Va=−200(V)、電圧Vs=215(V)、電圧Vr=200(V)、電圧Ve=170(V)、電圧Vd=60(V)である。ただし、これらの電圧値は、実施の形態における一例を挙げたものに過ぎない。各電圧値は上述した値に限定されるものではなく、パネル10の特性やプラズマディスプレイ装置の仕様等に合わせて、適宜最適な値に設定することが望ましい。
次に、上り消去ランプ電圧L3の到達電位である電圧Vrを維持パルスの電圧Vsよりも低い電圧に設定する理由について説明する。
図4は、本発明の実施の形態1における電圧Vrと電圧Vsとの電圧差と電圧Vi4と電圧Vaとの電圧差との関係を示す図である。
なお、以下、電圧Vi4と電圧Vaとの電圧差を、電圧Vset2と記す。すなわち、電圧Vi4=電圧Va+電圧Vset2となる。
図4において、横軸は、電圧Vrと電圧Vsとの電圧差、すなわち電圧Vr−電圧Vsを表し、縦軸は電圧Vi4と電圧Vaとの電圧差、すなわち電圧Vi4−電圧Va(電圧Vset2)を表す。
図4において、丸印でプロットされたグラフは、続く書込み期間において安定に書込み放電を発生できる電圧Vset2の上限を表す。電圧Vset2を、この上限を超える電圧に設定すると、続く書込み期間において誤放電が発生する可能性が高くなる。この誤放電とは、書込みパルスを印加しない放電セル(走査パルスだけを印加する放電セル)においても書込み放電が発生する現象のことである。
また、図4において、三角印でプロットされたグラフは、続く書込み期間において安定に書込み放電を発生できる電圧Vset2の下限を表す。電圧Vset2を、この下限未満の電圧に設定すると、続く書込み期間において、書込みパルスを印加する放電セルにおいて書込み放電が発生しないという書込み不良が発生する可能性が高くなる。
したがって、この上限と下限との差が大きいほど、続く書込み期間において安定に書込み動作を行うことができる。
なお、図4に示すグラフは、電圧Vs=215(V)、電圧Va=−200(V)に設定し、電圧Vrを電圧Vs+5(V)から電圧Vs−30(V)まで5(V)きざみで変化させながら、電圧Vset2を可変して放電の発生を確認するという手順で実験を行い、得られた結果を示したものである。
そして、図4に示すように、電圧Vr−電圧Vsが電圧0(V)のとき、すなわち、電圧Vr=電圧Vsのときには、電圧Vset2の上限(約83.5(V))と下限(約76.5(V))との差は、約7(V)であった。
また、電圧Vr−電圧Vsが−5(V)のとき、すなわち、電圧Vr=電圧Vs−5(V)のときには、電圧Vset2の上限(約84.1(V))と下限(約76(V))との差は、約8.1(V)であった。
また、電圧Vr−電圧Vsが−10(V)のとき、すなわち、電圧Vr=電圧Vs−10(V)のときには、電圧Vset2の上限(約85.2(V))と下限(約75.5(V))との差は、約9.7(V)であった。
また、電圧Vr−電圧Vsが−15(V)のとき、すなわち、電圧Vr=電圧Vs−15(V)のときには、電圧Vset2の上限(約85.5(V))と下限(約74(V))との差は、約11.5(V)であった。
また、電圧Vr−電圧Vsが−20(V)のとき、すなわち、電圧Vr=電圧Vs−20(V)のときには、電圧Vset2の上限(約85.2(V))と下限(約73.5(V))との差は、約11.7(V)であった。
また、電圧Vr−電圧Vsが−25(V)のとき、すなわち、電圧Vr=電圧Vs−25(V)のときには、電圧Vset2の上限(約85.5(V))と下限(約73(V))との差は、約12.5(V)であった。
また、電圧Vr−電圧Vsが−30(V)のとき、すなわち、電圧Vr=電圧Vs−30(V)のときには、電圧Vset2の上限(約85.4(V))と下限(約73(V))との差は、約12.4(V)であった。
このように、図4に示す結果から、電圧Vrを電圧Vsよりも低い電圧に設定することで、電圧Vrを電圧Vsに等しい電圧に設定するときよりも、続く書込み期間において安定に書込み放電を発生できる電圧Vset2の上限と下限との差を大きくし、書込み動作を安定化することができることが確認された。
これは、電圧Vrを電圧Vsよりも低い電圧に設定することで、電圧Vrを電圧Vsに等しい電圧に設定するときよりも、消去放電の持続時間が短縮されて維持放電で発生した壁電荷がより多く残存し、その結果、特に走査電極22と維持電極23との間に生じる放電がより安定化するようになるためと考えられる。
これらのことから、本実施の形態では、電圧Vrを、電圧Vsよりも低い電圧に設定するものとする。
ただし、電圧Vr−電圧Vsが−35(V)以下のとき、すなわち、電圧Vrを電圧Vs−35(V)以下にすると、それに続く維持期間で、書込みパルスを印加しない放電セルにおいても維持放電が持続する可能性が高くなることが確認された。これは、電圧Vrを下げ過ぎることで消去放電が不足して壁電荷およびプライミング粒子の残存量が過大となるためと考えられる。
このように、電圧Vrを低くし過ぎると、続く維持期間で誤放電が発生するおそれがあることが確認された。そこで、本実施の形態では、電圧Vrを、電圧Vsよりも低く、かつ、続く維持期間で誤放電が発生しない電圧に設定するものとする。
具体的には、本実施の形態では、図4に示した特性にもとづき、電圧Vrを、電圧Vs−5(V)から電圧Vs−30(V)の範囲で設定するものとする。例えば、電圧Vs=215(V)、電圧Vr=200(V)に設定する。
ただし、これらの電圧値は、実施の形態における一例に過ぎない。各電圧値は上述した値に限定されるものではなく、パネル10の特性やプラズマディスプレイ装置の仕様等に合わせて、適宜最適な値に設定することが望ましい。
次に、本実施の形態におけるプラズマディスプレイ装置の構成について説明する。なお、以下の説明においては、スイッチング素子を導通する動作を「オン」、遮断する動作を「オフ」と表記する。
図5は、本発明の実施の形態1におけるプラズマディスプレイ装置40の回路ブロック図である。
プラズマディスプレイ装置40は、パネル10とパネル10を駆動する駆動回路とを備える。駆動回路は、画像信号処理回路41、データ電極駆動回路42、走査電極駆動回路43、維持電極駆動回路44、タイミング発生回路45および各回路ブロックに必要な電源を供給する電源回路(図示せず)を備えている。
画像信号処理回路41は、入力された画像信号にもとづき、各放電セルに階調値を割り当てる。そして、その階調値を、サブフィールド毎の発光・非発光を示す画像データに変換する。
例えば、入力された画像信号sigがR信号、G信号、B信号を含むときには、そのR信号、G信号、B信号にもとづき、各放電セルにR、G、Bの各階調値(1フィールドで表現される階調値)を割り当てる。あるいは、入力された画像信号sigが輝度信号(Y信号)および彩度信号(C信号、またはR−Y信号およびB−Y信号、またはu信号およびv信号等)を含むときには、その輝度信号および彩度信号にもとづきR信号、G信号、B信号を算出し、その後、各放電セルにR、G、Bの各階調値を割り当てる。そして、各放電セルに割り当てたR、G、Bの階調値を、サブフィールド毎の発光・非発光を示す画像データに変換する。
タイミング発生回路45は、水平同期信号および垂直同期信号にもとづき、各回路ブロックの動作を制御する各種のタイミング信号を発生する。そして、発生したタイミング信号をそれぞれの回路ブロック(画像信号処理回路41、データ電極駆動回路42、走査電極駆動回路43および維持電極駆動回路44等)へ供給する。
走査電極駆動回路43は、初期化波形発生回路、維持パルス発生回路、走査パルス発生回路(図示せず)を有する。初期化波形発生回路は、初期化期間に走査電極SC1〜走査電極SCnに印加する初期化波形を発生する。維持パルス発生回路は、維持期間に走査電極SC1〜走査電極SCnに印加する維持パルスを発生する。走査パルス発生回路は、複数の走査電極駆動IC(走査IC)を備え、書込み期間に走査電極SC1〜走査電極SCnに印加する走査パルスを発生する。そして、走査電極駆動回路43は、タイミング発生回路45から供給されるタイミング信号にもとづいて走査電極SC1〜走査電極SCnをそれぞれ駆動する。
データ電極駆動回路42は、画像データを構成するサブフィールド毎のデータを、各データ電極D1〜データ電極Dmに対応する書込みパルスに変換する。そして、タイミング発生回路45から供給されるタイミング信号にもとづいて、各データ電極D1〜データ電極Dmに書込みパルスを印加する。
維持電極駆動回路44は、維持パルス発生回路および電圧Veを発生する回路を備え(図示せず)、タイミング発生回路45から供給されるタイミング信号にもとづいて維持電極SU1〜維持電極SUnを駆動する。
図6は、本発明の実施の形態1におけるプラズマディスプレイ装置40の走査電極駆動回路43の構成を概略的に示す回路図である。
走査電極駆動回路43は、維持パルス発生回路50と、傾斜波形電圧発生回路60と、走査パルス発生回路70とを備えている。なお、各回路ブロックは、タイミング発生回路45から供給されるタイミング信号にもとづき動作するが、図6では、タイミング信号の経路の詳細は省略する。また、走査パルス発生回路70に入力される電圧を「基準電位A」と記す。
維持パルス発生回路50は、電力回収回路51と、スイッチング素子Q55と、スイッチング素子Q56と、スイッチング素子Q59とを有する。電力回収回路51は、電力回収用のコンデンサC10、スイッチング素子Q11、スイッチング素子Q12、逆流防止用のダイオードDi11、ダイオードDi12、共振用のインダクタL11、インダクタL12を有する。
電力回収回路51は、パネル10に蓄えられた電力を、パネル10の電極間容量とインダクタL12とをLC共振させてパネル10から回収し、コンデンサC10に蓄える。そして、回収した電力を、パネル10の電極間容量とインダクタL11とをLC共振させてコンデンサC10からパネル10に再度供給し、走査電極SC1〜走査電極SCnを駆動するときの電力として再利用する。
スイッチング素子Q55は、走査電極SC1〜走査電極SCnを電圧Vsにクランプし、スイッチング素子Q56は、走査電極SC1〜走査電極SCnを電圧0(V)にクランプする。スイッチング素子Q59は分離スイッチであり、走査電極駆動回路43を構成するスイッチング素子の寄生ダイオード等を介して電流が逆流するのを防止する。
このようにして、維持パルス発生回路50は、走査電極SC1〜走査電極SCnに印加する電圧Vsの維持パルスを発生する。
走査パルス発生回路70は、スイッチング素子Q71H1〜スイッチング素子Q71Hn、スイッチング素子Q71L1〜スイッチング素子Q71Ln、スイッチング素子Q72、負の電圧Vaを発生する電源、電圧Vpを発生する電源E71を有する。そして、走査パルス発生回路70の基準電位Aに電圧Vpを重畳して電圧Vc(Vc=Va+Vp)を発生し、電圧Vaと電圧Vcとを切換えながら走査電極SC1〜走査電極SCnに印加することで走査パルスを発生する。例えば、電圧Va=−200(V)であり、電圧Vp=150(V)であれば、電圧Vc=−50(V)となる。
そして、走査パルス発生回路70は、走査電極SC1〜走査電極SCnのそれぞれに、図3に示したタイミングで走査パルスを順次印加する。なお、走査パルス発生回路70は、維持期間では維持パルス発生回路50の出力電圧をそのまま出力する。すなわち、基準電位Aの電圧を走査電極SC1〜走査電極SCnへ出力する。
傾斜波形電圧発生回路60は、ミラー積分回路61、ミラー積分回路62、ミラー積分回路63を備え、図3に示した傾斜波形電圧を発生する。
ミラー積分回路61は、トランジスタQ61とコンデンサC61と抵抗R61とを有する。そして、入力端子IN61に一定の電圧を印加する(入力端子IN61として図示される2つの丸の間に一定の電圧差を与える)ことにより、電圧Vtに向かって緩やかに上昇する上り傾斜波形電圧を発生する。
なお、本実施の形態では、電圧Vi2は、電圧Vtに電圧Vpを重畳した電圧に等しくなるように設定する。すなわち、ミラー積分回路61を動作させているときは、スイッチング素子Q72およびスイッチング素子Q71L1〜スイッチング素子Q71Lnをオフにし、スイッチング素子Q71H1〜スイッチング素子Q71Hnをオンにして、ミラー積分回路61で発生した上り傾斜波形電圧に電源E71の電圧Vpを重畳することで上りランプ電圧L1を発生する。
ミラー積分回路62は、トランジスタQ62とコンデンサC62と抵抗R62と逆流防止用のダイオードDi62とを有する。そして、入力端子IN62に一定の電圧を印加する(入力端子IN62として図示される2つの丸の間に一定の電圧差を与える)ことにより、電圧Vrに向かって緩やかに上昇する上り傾斜波形電圧(上り消去ランプ電圧L3)を発生する。
ミラー積分回路63は、トランジスタQ63とコンデンサC63と抵抗R63とを有する。そして、入力端子IN63に一定の電圧を印加する(入力端子IN63として図示される2つの丸の間に一定の電圧差を与える)ことにより、電圧Vi4に向かって緩やかに下降する下り傾斜波形電圧(下りランプ電圧L2、下りランプ電圧L4)を発生する。
なお、スイッチング素子Q69は分離スイッチであり、走査電極駆動回路43を構成するスイッチング素子の寄生ダイオード等を介して電流が逆流するのを防止する。
なお、これらのスイッチング素子およびトランジスタは、MOSFETやIGBT等の一般に知られた半導体素子を用いて構成することができる。また、これらのスイッチング素子およびトランジスタは、タイミング発生回路45で発生したそれぞれのスイッチング素子およびトランジスタに対応するタイミング信号により制御される。
図7は、本発明の実施の形態1におけるプラズマディスプレイ装置40の維持電極駆動回路44の構成を概略的に示す回路図である。
維持電極駆動回路44は、維持パルス発生回路80と、一定電圧発生回路85とを備えている。なお、各回路ブロックは、タイミング発生回路45から供給されるタイミング信号にもとづき動作するが、図7では、タイミング信号の経路の詳細は省略する。
維持パルス発生回路80は、電力回収回路81と、スイッチング素子Q83と、スイッチング素子Q84とを有する。電力回収回路81は、電力回収用のコンデンサC20、スイッチング素子Q21、スイッチング素子Q22、逆流防止用のダイオードDi21、ダイオードDi22、共振用のインダクタL21、インダクタL22を有する。
電力回収回路81は、パネル10に蓄えられた電力を、パネル10の電極間容量とインダクタL22とをLC共振させてパネル10から回収し、コンデンサC20に蓄える。そして、回収した電力を、パネル10の電極間容量とインダクタL21とをLC共振させてコンデンサC20からパネル10に再度供給し、維持電極SU1〜維持電極SUnを駆動するときの電力として再利用する。
スイッチング素子Q83は維持電極SU1〜維持電極SUnを電圧Vsにクランプし、スイッチング素子Q84は維持電極SU1〜維持電極SUnを電圧0(V)にクランプする。
このようにして、維持パルス発生回路80は、走査電極SC1〜走査電極SCnに印加する電圧Vsの維持パルスを発生する。
一定電圧発生回路85は、スイッチング素子Q86、スイッチング素子Q87を有する。そして、維持電極SU1〜維持電極SUnに電圧Veを印加する。
なお、これらのスイッチング素子は、MOSFETやIGBT等の一般に知られた素子を用いて構成することができる。またこれらのスイッチング素子は、タイミング発生回路45で発生したそれぞれのスイッチング素子に対応するタイミング信号により制御される。
図8は、本発明の実施の形態1におけるプラズマディスプレイ装置40のデータ電極駆動回路42の構成を概略的に示す回路図である。
なお、データ電極駆動回路42は、画像信号処理回路41から供給される画像データおよびタイミング発生回路45から供給されるタイミング信号にもとづき動作するが、図8では、それらの信号の経路の詳細は省略する。
データ電極駆動回路42は、スイッチング素子Q91H1〜スイッチング素子Q91Hm、スイッチング素子Q91L1〜スイッチング素子Q91Lmを有する。そしてスイッチング素子Q91Ljをオンにすることでデータ電極Djに電圧0(V)を印加し、スイッチング素子Q91Hjをオンにすることでデータ電極Djに電圧Vdを印加する。
以上示したように、本実施の形態では、維持期間における最後の維持パルスの発生後に、維持電極SU1〜維持電極SUnおよびデータ電極D1〜データ電極Dmには電圧0(V)を印加したまま、走査電極SC1〜走査電極SCnには、放電開始電圧未満となる電圧0(V)から、所定電圧である電圧Vrに向かって緩やかに上昇する上り傾斜波形電圧(上り消去ランプ電圧L3)を印加する。そして、電圧Vrを、電圧Vsよりも低く、かつ、続く書込み期間で誤放電が発生しない電圧に設定する。これにより、高精細度化された大画面のパネル10を駆動する際にも安定した書込み動作を行い、品質の高い画像をパネル10に表示することが可能となる。
なお、本実施の形態では、第1の電圧を電圧0(V)とする例を説明したが、本発明は何ら第1の電圧が電圧0(V)に限定されるものではない。第1の電圧は、上述した効果を得られる範囲で設定すればよい。
(実施の形態2)
実施の形態1では、全セル初期化動作を行う回数を1フィールドに1回にしてパネル10を駆動する例を説明した。しかし、本発明は何らこの構成に限定されるものではない。例えば、全セル初期化動作を行う回数を複数フィールドに1回にしてパネル10を駆動する構成にも適用することが可能であり、その場合にも、上述と同様の効果を得ることができる。
全セル初期化動作を行う回数を複数フィールドに1回にする駆動方法では、1フィールドに1回全セル初期化動作を行う構成と比較して、全セル初期化動作にともなって発生する発光を低減することができ、黒輝度(維持放電を発生しない階調の輝度)を下げ、パネル10に表示される画像のコントラストを向上することができる。
以下、全セル初期化動作を行う回数を3フィールドに1回にしてパネル10を駆動する例を説明する。
図9は、本発明の実施の形態2におけるプラズマディスプレイ装置に用いるパネル10の各電極に印加する駆動電圧波形を示す図である。
図9には、書込み期間において最初に書込み動作を行う走査電極SC1、書込み期間において2番目に書込み動作を行う走査電極SC2、維持電極SU1〜維持電極SUn、およびデータ電極D1〜データ電極Dmのそれぞれに印加する駆動電圧波形を示す。
本実施の形態において、サブフィールドSF1は、強制初期化動作を行う放電セルと強制初期化動作を行わない放電セルとが存在する第1種サブフィールドである。また、サブフィールドSF2からサブフィールドSF10は、全ての放電セルで選択初期化動作を行う第2種サブフィールドである。
強制初期化動作は、直前のサブフィールドにおける書込み放電(維持放電)の発生の有無にかかわらず放電セルで強制的に初期化放電を発生する初期化動作であり、実施の形態1で説明した全セル初期化動作と同じ初期化動作である。したがって、強制初期化動作で各電極に印加する駆動電圧波形は、全セル初期化期間において各電極に印加する全セル初期化波形に等しい。
なお、図9には、サブフィールドSF1の初期化期間において、走査電極SC1上に形成された放電セルでは強制初期化動作を行い、走査電極SC2上に形成された放電セルでは強制初期化動作を行わず選択初期化動作を行うときの駆動電圧波形を示す。
第1種サブフィールドであるサブフィールドSF1の初期化期間の前半部では、データ電極D1〜データ電極Dmに電圧0(V)を印加し、維持電極SU1〜SUnにも電圧0(V)を印加する。そして、強制初期化動作を行う走査電極SC1には、実施の形態1に示した全セル初期化波形と同様の波形形状の駆動電圧波形を印加する。
これにより、走査電極SC1上に形成された放電セルにおいては、実施の形態1に示した全セル初期化動作と同様の初期化動作が行われ、直前のサブフィールドにおける書込み放電(維持放電)の発生の有無にかかわらず放電セルに初期化放電が発生する。
一方、強制初期化動作を行わない走査電極SC2には、電圧0(V)から、電圧Vi2よりも低い電圧Vi5まで緩やかに上昇する上り傾斜波形電圧(上りランプ電圧L5)を印加する。電圧Vi5を放電開始電圧未満の電圧に設定することで、走査電極SC2上に形成された放電セルでは、初期化放電は発生しない。
このように、サブフィールドSF1の初期化期間の前半部では、強制初期化動作を行う走査電極22(例えば、走査電極SC1)には、直前のサブフィールドにおける書込み放電(維持放電)の発生の有無にかかわらず放電が発生する電圧Vi2に向かって緩やかに上昇する上り傾斜波形電圧(上りランプ電圧L1)を印加する。また、強制初期化動作を行わない走査電極22(例えば、走査電極SC2)には、電圧Vi2よりも低い電圧Vi5に向かって緩やかに上昇する上り傾斜波形電圧(上りランプ電圧L5)を印加する。
サブフィールドSF1の初期化期間の後半部では、実施の形態1に示した全セル初期化期間の後半部と同様の波形形状の駆動電圧波形を各電極に印加する。このとき、強制初期化動作を行う走査電極22に印加する駆動電圧波形と強制初期化動作を行わない走査電極22に印加する駆動電圧波形とは同じ波形形状である。
これにより、強制初期化動作を行った放電セル(例えば、走査電極SC1上に形成された放電セル)では、微弱な初期化放電が発生する。
一方、強制初期化動作を行わなかった放電セル(例えば、走査電極SC2上に形成された放電セル)では、直前のサブフィールド、すなわち、直前のフィールドの最終サブフィールド(例えば、サブフィールドSF10)で書込み放電(維持放電)を発生した放電セルだけに、微弱な初期化放電が発生する。直前のサブフィールドで書込み放電(維持放電)を発生しなかった放電セルでは初期化放電は発生せず、それ以前の壁電圧が保持される。
したがって、強制初期化動作を行わない放電セルにおいて行う初期化動作は選択初期化動作となる。
このように、第1種サブフィールド(サブフィールドSF1)では、初期化期間において、強制初期化動作を行う放電セルと選択初期化動作を行う放電セルとが混在する。
そして、強制初期化動作を行う放電セルの走査電極22には、全セル初期化波形と同じ波形形状の初期化波形を印加する。すなわち、強制初期化動作を行う放電セルの走査電極22には、上りランプ電圧L1と下りランプ電圧L2とを印加する。上りランプ電圧L1は、直前のサブフィールドにおける書込み放電(維持放電)の発生の有無にかかわらず放電セルに初期化放電が発生する電圧Vi2まで上昇する上り傾斜波形電圧である。下りランプ電圧L2は、放電が発生する電圧Vi4まで下降する下り傾斜波形電圧である。
また、強制初期化動作を行わない放電セルの走査電極22には、上りランプ電圧L5と下りランプ電圧L2とを印加する。上りランプ電圧L5は、電圧Vi2よりも低く放電セルに初期化放電が発生しない電圧Vi5まで上昇する上り傾斜波形電圧である。下りランプ電圧L2は、電圧Vi4まで下降する下り傾斜波形電圧である。
以下、強制初期化動作を行う期間を「強制初期化期間」と記す。また、強制初期化動作を行うために発生する駆動電圧波形を「強制初期化波形」と記す。
続くサブフィールドSF1の書込み期間および維持期間における動作は、実施の形態1と同じである。
すなわち、維持期間における最後の維持パルスの発生後に、維持電極SU1〜維持電極SUnおよびデータ電極D1〜データ電極Dmには電圧0(V)を印加したまま、走査電極SC1〜走査電極SCnには、放電開始電圧未満となる電圧0(V)から、所定電圧である電圧Vrに向かって緩やかに上昇する上り傾斜波形電圧(上り消去ランプ電圧L3)を印加する。そして、電圧Vrを、電圧Vsよりも低く、かつ、続く書込み期間で誤放電が発生しない電圧に設定する。
続く選択初期化サブフィールドであるサブフィールドSF2は、初期化期間において全ての放電セルで選択初期化動作を行う第2種サブフィールドである。
サブフィールドSF2の初期化期間(選択初期化期間)では、実施の形態1の選択初期化期間に示した駆動電圧波形と同じ波形形状の駆動電圧波形を各電極に印加してもよい。しかし、走査電極SC1〜走査電極SCnに印加する下り傾斜波形電圧の最低電圧を、下りランプ電圧L2の最低電圧である電圧Vi4よりも高く設定してもよい。
本実施の形態においては、選択初期化期間に、走査電極SC1〜走査電極SCnに印加する下り傾斜波形電圧の最低電圧を、電圧Vi4よりも電圧値の高い電圧Vi6とし、電圧Vi3’から電圧Vi6まで下降する第2の下り傾斜波形電圧(以下、「下りランプ電圧L6」と呼称する)を走査電極SC1〜走査電極SCnに印加する例を説明する。
サブフィールドSF2の初期化期間では、維持電極SU1〜維持電極SUnには、電圧Veよりも電圧値の高い電圧Vhを印加する。走査電極SC1〜走査電極SCnには、放電開始電圧未満となる電圧Vi3’(例えば、電圧0(V))から放電開始電圧を超える負の電圧Vi6に向かって緩やかに下降する下り傾斜波形電圧(下りランプ電圧L6)を印加する。
この下りランプ電圧L6の勾配は下りランプ電圧L2の勾配と同じであってもよく、その一例として、例えば、約−2.5V/μsecという数値を挙げることができる。
そして、走査電極SC1〜走査電極SCnに下りランプ電圧L6を印加する期間は、データ電極D1〜データ電極Dmに、第1の電圧(電圧0(V))よりも電圧値の高い第2の電圧(正の電圧Vg)を印加する。
下りランプ電圧L6の最低電圧である電圧Vi6は、上述したように、下りランプ電圧L2の最低電圧である電圧Vi4よりも高く、かつ直前のサブフィールドで書込み放電(維持放電)を発生した放電セルだけに放電が発生する電圧に設定する。このとき、電圧Vgと電圧Vi6との差分の電圧(放電セルに印加される電圧)が、電圧Vi4と同程度の電圧になるように電圧Vi6を設定することが望ましい。
続くサブフィールドSF2の書込み期間および維持期間における動作は、実施の形態1に示した駆動電圧波形と同じである。
すなわち、維持期間における最後の維持パルスの発生後に、維持電極SU1〜維持電極SUnおよびデータ電極D1〜データ電極Dmには電圧0(V)を印加したまま、走査電極SC1〜走査電極SCnには、放電開始電圧未満となる電圧0(V)から、所定電圧である電圧Vrに向かって緩やかに上昇する上り傾斜波形電圧(上り消去ランプ電圧L3)を印加する。そして、電圧Vrを、電圧Vsよりも低く、かつ、続く書込み期間で誤放電が発生しない電圧に設定する。
また、サブフィールドSF3以降の各サブフィールドでは、維持パルスの発生数を除き、各電極に対してサブフィールドSF2と同様の駆動電圧波形を印加する。
なお、本実施の形態において各電極に印加する電圧の大きさは、例えば、電圧Vi1=150(V)、電圧Vi2=350(V)、電圧Vi3=215(V)、電圧Vi3’=0(V)、電圧Vi4=−175(V)、電圧Vi5=200(V)、電圧Vi6=−120(V)、電圧Vc=−50(V)、電圧Va=−200(V)、電圧Vs=215(V)、電圧Vr=200(V)、電圧Ve=170(V)、電圧Vd=55(V)、電圧Vh=215(V)、電圧Vg=55(V)である。ただし、これらの電圧値は、実施の形態における一例を挙げたものに過ぎない。各電圧値は上述した値に限定されるものではなく、パネル10の特性やプラズマディスプレイ装置の仕様等に合わせて、適宜最適な値に設定することが望ましい。
次に、強制初期化波形を印加する走査電極22とフィールドとの関係について説明する。
本実施の形態においては、各フィールドのそれぞれに対して強制初期化波形を印加する走査電極22を以下の規則にもとづき設定する。
すなわち、時間的に連続するNフィールド(Nは自然数)を1つのフィールド群とし、連続して配置されたN本の走査電極22を1つの走査電極群とする。例えば、時間的に連続する3つのフィールドを1つのフィールド群とし、連続して配置された3本の走査電極22を1つの走査電極群とする。
そして、1つの走査電極群を構成する各走査電極22には、1つのフィールド群でそれぞれ1回ずつ強制初期化波形を印加する。
また、1つのフィールド群を構成するそれぞれのフィールドでは、1つのフィールドで、それぞれの走査電極群の1つの走査電極22だけに強制初期化波形を印加する。したがって、例えば、走査電極22の数が1080本であり、走査電極群の数が360であれば、1つのフィールドで強制初期化波形を印加する走査電極22の数は360本になる。そして、次のフィールドで他の360本の走査電極22に強制初期化波形を印加し、3つ目のフィールドで残りの360本の走査電極22に強制初期化波形を印加することになる。
そして、強制初期化波形を印加する走査電極22に隣接する走査電極22には、強制初期化波形を印加しないように、強制初期化波形を印加する走査電極22を設定する。
図10は、本発明の実施の形態2において強制初期化波形を印加する走査電極22とフィールドとの関係を概略的に示す図である。
図10において、横方向のマスはフィールドを現し、縦方向のマスは走査電極22を表す。また、図10には、N=3の例、すなわち、時間的に連続する3つのフィールドで1つのフィールド群を構成し、配置的に連続する3本の走査電極22で1つの走査電極群を構成する例を示す。
また、図10には、フィールドFj〜フィールドFj+2、フィールドFj+3〜フィールドFj+5、フィールドFj+6〜フィールドFj+8、フィールドFj+9〜フィールドFj+11、のそれぞれがフィールド群を構成し、走査電極SCi〜走査電極SCi+2、走査電極SCi+3〜走査電極SCi+5、走査電極SCi+6〜走査電極SCi+8、のそれぞれが走査電極群を構成している例を示す。
また、図10において、「○」は、サブフィールドSF1の初期化期間において強制初期化動作を行うことを表す。すなわち、「○」は、サブフィールドSF1の初期化期間において、上りランプ電圧L1と下りランプ電圧L2とを有する強制初期化波形を走査電極22に印加することを表す。「×」は、サブフィールドSF1の初期化期間において強制初期化動作を行わないことを表す。すなわち、「×」は、サブフィールドSF1の初期化期間において、上りランプ電圧L5と下りランプ電圧L2とを有する初期化波形を走査電極22に印加することを表す。
図10から明らかなように、1つの走査電極群を構成する各走査電極22には、1つのフィールド群でそれぞれ1回ずつ強制初期化波形を印加している。
例えば、走査電極SCiには、フィールドFj、フィールドFj+3、フィールドFj+6、フィールドFj+9、・・・、のそれぞれで強制初期化波形を印加している。これは、他の走査電極22についても同様である。
これにより、毎フィールドに1回ずつ強制初期化動作を行う場合と比較して、強制初期化動作を行う回数が3分の1に低減される。したがって、強制初期化動作によって生じる発光の回数も3分の1となり、表示画像の黒輝度もその分だけ低減することができる。
また、1つのフィールド群を構成するそれぞれのフィールドでは、1つのフィールドで、それぞれの走査電極群の1つの走査電極22だけに強制初期化波形を印加している。
例えば、フィールドFjでは、走査電極SCi、走査電極SCi+3、走査電極SCi+6、・・・、に強制初期化波形を印加し、フィールドFj+1では、走査電極SCi+1、走査電極SCi+4、走査電極SCi+7、・・・、に強制初期化波形を印加し、フィールドFj+2では、走査電極SCi+2、走査電極SCi+5、走査電極SCi+8、・・・、に強制初期化波形を印加している。これは、他のフィールドについても同様である。
これにより、強制初期化波形を印加する走査電極22を各フィールドに分散できるので、フリッカー(表示画像に表れるちらつきのこと)を低減することができる。
また、強制初期化波形を印加する走査電極22に隣接する走査電極22には、強制初期化波形を印加していない。
例えば、フィールドFjで、走査電極SCi+3には強制初期化波形を印加し、走査電極SCi+3に隣接する走査電極SCi+2および走査電極SCi+4には強制初期化波形を印加していない。これは、他の走査電極22についても同様である。
これにより、強制初期化波形を印加する走査電極22の時間的連続性および空間的連続性を低減できるので、強制初期化動作にともなう発光を使用者に認識されにくくすることができる。
このように本実施の形態においては、放電セルのそれぞれにおいて、連続する複数のフィールドのうちの1つのフィールドだけで強制初期化動作を行う。これにより、強制初期化動作を行う回数を複数フィールドに1回とし、強制初期化動作にともなって発生する階調表示に関係しない発光を低減して黒輝度を低下し、コントラストの高い画像をパネル10に表示することができる。
なお、強制初期化動作には、続く書込み期間において書込み放電を発生するために必要な壁電荷を放電セル内に蓄積する働きがある。さらに、放電遅れ時間を短くし書込み放電を安定に発生するために必要なプライミング粒子を発生する働きがある。
そのため、単に強制初期化動作の回数を低減すると、続く書込み期間において、書込みパルスを印加した放電セルで書込み放電が発生しない書込み不良が生じる可能性が高くなる。あるいは、書込み放電の放電遅れ時間が長くなりすぎて書込み動作が不安定になる等の可能性が高くなる。これにより、正常に画像を表示することができなくなるおそれがある。
しかしながら、本実施の形態においては、選択初期化動作を行う第2種サブフィールド(例えば、サブフィールドSF2からサブフィールドSF10)の初期化期間において、データ電極D1〜データ電極Dmに第1の電圧(電圧0(V))よりも高い第2の電圧(電圧Vg)を印加する。
さらに、走査電極SC1〜走査電極SCnに印加する下り傾斜波形電圧(下りランプ電圧L6)の最低電圧(電圧Vi6)を、第1種サブフィールドであるサブフィールドSF1の初期化期間において走査電極SC1〜走査電極SCnに印加する下り傾斜波形電圧(下りランプ電圧L2)の最低電圧(電圧Vi4)よりも高く設定する。
これにより、強制初期化動作の回数を低減した本実施の形態における駆動方法においても、書込み放電を安定に発生することができる。これは、次のような理由による。
まず、第1種サブフィールド(サブフィールドSF1)の初期化期間において、データ電極D1〜データ電極Dmに正の電圧Vgを印加しない理由について説明する。
第1種サブフィールド(サブフィールドSF1)の初期化期間では強制初期化動作を行う放電セルが存在する。すなわち、初期化期間の前半部において、直前のサブフィールドにおける書込み放電(維持放電)の発生の有無にかかわらず放電が発生する電圧Vi2に向かって上昇する上り傾斜波形電圧(上りランプ電圧L1)を印加して強制的に初期化放電を発生する放電セルが存在する。
このような放電セルのデータ電極32上には、正極性の高い壁電圧が蓄積する。そして、データ電極32上に正極性の高い壁電圧が蓄積した放電セルに、さらに正の電圧Vgをデータ電極D1〜データ電極Dmに印加すると、走査電極22とデータ電極32との間の電圧差が大きくなりすぎてしまい、初期化期間の後半部に強い放電が発生するおそれが高くなる。そして、初期化期間の後半部に強い放電が発生すると、その放電セルでは壁電荷およびプライミング粒子が過剰になり、続く書込み期間で誤放電を発生する確率が高くなる。
本実施の形態では、このような現象が発生しないように、強制初期化動作を行う放電セルが存在する第1種サブフィールド(サブフィールドSF1)の初期化期間では、データ電極32に正の電圧Vgを印加しない。
一方、強制初期化動作を行う回数を低減すると、各放電セルの壁電圧のばらつきが大きくなる可能性がある。
そして、データ電極32上の壁電圧が減少した放電セルでは、走査電極22とデータ電極32との間の放電が発生しにくくなり、初期化放電が発生しにくくなる。
しかしながら、本願発明者は、選択初期化動作を行う際にデータ電極D1〜データ電極Dmに正の電圧を印加することで、選択初期化動作を行う放電セルで安定に初期化放電を発生し、データ電極Dk上の壁電圧を精度よくそろえることができることを実験的に確認した。これは、データ電極D1〜データ電極Dmに正の電圧を印加することで、走査電極22とデータ電極32との間の放電が安定に発生しやすくなるためと思われる。
そこで、本実施の形態においては、選択初期化動作を行う第2種サブフィールド(サブフィールドSF2からサブフィールドSF10)の初期化期間において、データ電極D1〜データ電極Dmに正の電圧Vgを印加するものとする。
なお、放電セルに発生する初期化放電の放電強度を、下りランプ電圧L2によって発生する放電と同程度にするために、電圧Vi6と第2の電圧(電圧Vg)との電圧差が、電圧Vi4と第1の電圧(電圧0(V))との電圧差とほぼ等しくなるように各電圧を設定することが望ましい。これにより、強制初期化動作後の書込み期間における書込み放電と、選択初期化動作後の書込み期間における書込み放電とを、同程度の放電強度にすることができる。
なお、維持電極SU1〜維持電極SUnに電圧Veよりも高い電圧Vhを印加するのは、電圧Vi6を電圧Vi4よりも高くすることで、走査電極22と維持電極23との間に放電が発生しにくくなることを防止するためである。
本実施の形態では、このようにしてデータ電極Dk上の壁電圧を精度よく調整することにより、強制初期化動作の回数を削減しつつ書込み放電を安定に発生することを可能にしている。
次に、本実施の形態における駆動電圧波形を発生する回路の、第1種サブフィールド(サブフィールドSF1)から第2種サブフィールド(サブフィールドSF2)にかけての動作について説明する。
なお、本実施の形態で用いる走査電極駆動回路、維持電極駆動回路、データ電極駆動回路は、実施の形態1で説明した走査電極駆動回路43、維持電極駆動回路44、データ電極駆動回路42と同じ構成であるので、各回路の構成については説明を省略する。
本実施の形態では、図9に示した駆動電圧波形において、電圧Vi1は電圧Vpに等しく、電圧Vi2は電圧(Vt+Vp)に等しく、電圧Vi3は電圧Vsに等しく、電圧Vcは電圧(Va+Vp)に等しいものとする。これは、図3に示した駆動電圧波形においても同様である。
また、図9に示した駆動電圧波形において、電圧Vi5は電圧Vtに等しく、電圧Vgは電圧Vdに等しく、電圧Vhは電圧Vsに等しいものとする。しかし、これらの電圧は上記した数値に限定されるものではなく、パネル10の特性やプラズマディスプレイ装置の仕様等に応じて適宜設定することが望ましい。
図11は、本発明の実施の形態2におけるプラズマディスプレイ装置の駆動回路の動作を説明するためのタイミングチャートである。
なお、図11では、走査電極SC1〜走査電極SCnのうち、強制初期化波形を印加する走査電極22を走査電極SCxで示し、強制初期化波形を印加しない走査電極22を走査電極SCyで示した。
また、図11では、スイッチング素子Q71H1〜スイッチング素子Q71Hnのうち、走査電極SCxに対応するスイッチング素子をスイッチング素子Q71Hxで示し、走査電極SCyに対応するスイッチング素子をスイッチング素子Q71Hyで示した。同様にスイッチング素子Q71L1〜スイッチング素子Q71Lnのうち、走査電極SCxに対応するスイッチング素子をスイッチング素子Q71Lxで示し、走査電極SCyに対応するスイッチング素子をスイッチング素子Q71Lyで示した。
サブフィールドSF1の初期化期間の前半部では、まず走査電極駆動回路43のスイッチング素子Q56をオンにして走査電極SCx、走査電極SCyに電圧0(V)を印加する。
次に、スイッチング素子Q56をオフにするとともに、強制初期化波形を印加する走査電極SCxに対しては、スイッチング素子Q71Lxをオフにし、スイッチング素子Q71Hxをオンにして、電圧Vpを印加する。一方、強制初期化動作を行わない走査電極SCyに対しては、電圧0(V)を印加したままとする。
次に、ミラー積分回路61の入力端子IN61に一定の電圧を印加して、基準電位Aの電圧を電圧Vtまで緩やかに上昇させる。強制初期化波形を印加する走査電極SCxには、基準電位Aに電圧Vpを重畳した電圧が印加されるので、この走査電極SCxに、電圧Vpから電圧(Vt+Vp)まで緩やかに上昇する上り傾斜波形電圧(上りランプ電圧L1)を印加することができる。
一方、強制初期化波形を印加しない走査電極SCyには基準電位Aが印加されるので、この走査電極SCyに、電圧0(V)から電圧Vtまで緩やかに上昇する上り傾斜波形電圧(上りランプ電圧L5)を印加することができる。
続くサブフィールドSF1の初期化期間の後半部では、維持電極駆動回路44のスイッチング素子Q84をオフにし、スイッチング素子Q86およびスイッチング素子Q87をオンにして、維持電極SU1〜維持電極SUnに電圧Veを印加する。
そして、走査電極駆動回路43のスイッチング素子Q71Hxをオフにし、スイッチング素子Q71Lxをオンにするとともに、スイッチング素子Q55およびスイッチング素子Q59をオンにして、走査電極SCx、走査電極SCyに電圧Vsを印加する。
その後、スイッチング素子Q69をオフにするとともにミラー積分回路63の入力端子IN63に一定の電圧を印加してミラー積分回路63を動作させ、走査電極SCx、走査電極SCyに電圧Vi3から電圧Vi4まで緩やかに下降する下り傾斜波形電圧(下りランプ電圧L2)を印加する。
サブフィールドSF1の書込み期間では、走査電極駆動回路43のミラー積分回路63のトランジスタQ63をオフにし、スイッチング素子Q72をオンにして、基準電位Aの電圧を電圧Vaにする。そして、スイッチング素子Q71Lxおよびスイッチング素子Q71Lyをオフにし、スイッチング素子Q71Hxおよびスイッチング素子Q71Hyをオンにして、走査電極SCxおよび走査電極SCyに電圧(Va+Vp)、すなわち電圧Vcを印加する。
次に、スイッチング素子Q71H1をオフにし、スイッチング素子Q71L1をオンにして、電圧Vcから電圧Vaに変位する走査パルスを走査電極SC1に印加する。
また、データ電極駆動回路42のスイッチング素子Q91L1〜スイッチング素子Q91Lmをオンにし、スイッチング素子Q91H1〜スイッチング素子Q91Hmをオフにして、データ電極D1〜データ電極Dmに電圧0(V)を印加する。
そして、走査電極SC1に走査パルスを印加するタイミングで、画像データにもとづき、書込みパルスを印加するデータ電極Djに対して、スイッチング素子Q91Ljをオフにし、スイッチング素子Q91Hjをオンにして、電圧0(V)から電圧Vdに変位する書込みパルスをデータ電極Djに印加する。
一定の時間の後(1行目における書込み動作終了後)、スイッチング素子Q71H1をオンにし、スイッチング素子Q71L1をオフにして、走査電極SC1への印加電圧を電圧Vcに戻す。それと同時に、スイッチング素子Q91Ljをオンにし、スイッチング素子Q91Hjをオフにして、データ電極Djへの印加電圧を電圧0(V)に戻す。このようにして、走査電極SC1に走査パルスを印加し、データ電極Djに書込みパルスを印加する。
引き続き、走査電極SC2に対して、上述と同様の動作を行い、走査電極SC2に走査パルスを印加し、データ電極Djに書込みパルスを印加する。
なお、図11には、走査電極SCxに走査パルスを印加し、その後、走査電極SCyに走査パルスを印加する例を示す。
以下同様に、走査電極SCnに至るまで、走査パルスを順次走査電極22に印加し、書込みパルスをデータ電極Djに印加する。
その後、スイッチング素子Q72、スイッチング素子Q71Hx、スイッチング素子Q71Hyをそれぞれオフにし、スイッチング素子Q56、スイッチング素子Q69、スイッチング素子Q71Lx、スイッチング素子Q71Lyをそれぞれオンにして、走査電極SCx、走査電極SCyに電圧0(V)を印加する。こうして、書込み期間が終了する。
サブフィールドSF1の維持期間では、走査電極駆動回路43の維持パルス発生回路50、および維持電極駆動回路44の維持パルス発生回路80を用いて、走査電極SC1〜走査電極SCn、および維持電極SU1〜維持電極SUnに、輝度重みに応じた数の維持パルスをそれぞれ印加する。
そして、その維持期間における全ての維持パルスを発生した後に、走査電極駆動回路43のスイッチング素子Q56をオフにする。それとともに、ミラー積分回路62の入力端子IN62に一定の電圧を印加してミラー積分回路62を動作させ、走査電極SC1〜走査電極SCnに、電圧Vrまで緩やかに上昇する上り傾斜波形電圧を印加する。なお、この電圧Vrは電圧Vsよりも低い電圧(例えば、電圧Vr=電圧Vs−15(V))である。
サブフィールドSF2の初期化期間では、データ電極駆動回路42のスイッチング素子Q91L1〜スイッチング素子Q91Lmをオフにし、スイッチング素子Q91H1〜スイッチング素子Q91Hmをオンにして、データ電極D1〜データ電極Dmに正の電圧Vd、すなわち、電圧Vgを印加する。
また、維持電極駆動回路44のスイッチング素子Q84をオフにし、スイッチング素子Q83をオンにして、維持電極SU1〜維持電極SUnに電圧Vs、すなわち、電圧Vhを印加する。
そして、走査電極駆動回路43のスイッチング素子Q71L1〜スイッチング素子Q71Lnをオンにし、スイッチング素子Q71H1〜スイッチング素子Q71Hnをオフにしたまま、ミラー積分回路63の入力端子IN63に一定の電圧を印加する。こうしてミラー積分回路63を動作させ、走査電極SC1〜走査電極SCnに下り傾斜波形電圧を印加する。
走査電極SC1〜走査電極SCnに印加する下り傾斜波形電圧が電圧Vi6に達したら、入力端子IN63に印加していた電圧を停止する。こうして、電圧Vi3’(電圧0(V))から電圧Vi6まで緩やかに下降する下り傾斜波形電圧(下りランプ電圧L6)を走査電極SC1〜走査電極SCnに印加する。
続くサブフィールドSF2の書込み期間および維持期間の動作はサブフィールドSF1の書込み期間および維持期間と同様である。
このようにして、本実施の形態においては、データ電極駆動回路42、走査電極駆動回路43および維持電極駆動回路44を用いて図9に示した駆動電圧波形を発生し、データ電極D1〜データ電極Dm、走査電極SC1〜走査電極SCnおよび維持電極SU1〜維持電極SUnのそれぞれに印加することができる。
そして、第1種サブフィールドの初期化期間において走査電極22に下り傾斜波形電圧を印加するとともにデータ電極32に第1の電圧(電圧0(V))を印加する。また、第2種サブフィールドの初期化期間において走査電極に下り傾斜波形電圧を印加するとともにデータ電極に第1の電圧よりも高い第2の電圧(電圧Vg)を印加する。こうすることにより、強制初期化動作の回数を削減して黒輝度を抑えるとともに安定した書込み動作を行うことができる。
このように、本実施の形態では、強制初期化動作を行う回数を複数フィールドに1回にすることで、1フィールドに1回強制初期化動作を行う構成と比較して、強制初期化動作にともない発生する発光を減らすことができる。これにより、黒輝度(維持放電を発生しない階調の輝度)を下げ、パネル10に表示される画像のコントラストを向上することができる。
そして、実施の形態1と同様に、維持期間における最後の維持パルスの発生後に、維持電極SU1〜維持電極SUnおよびデータ電極D1〜データ電極Dmには電圧0(V)を印加したまま、走査電極SC1〜走査電極SCnには、放電開始電圧未満となる電圧0(V)から、所定電圧である電圧Vrに向かって緩やかに上昇する上り傾斜波形電圧(上り消去ランプ電圧L3)を印加する。そして、電圧Vrを、電圧Vsよりも低く、かつ、続く書込み期間で誤放電が発生しない電圧に設定する。
これにより、高精細度化された大画面のパネル10を駆動する際にも安定した書込み動作を行い、品質の高い画像をパネル10に表示することが可能となる。
なお、本実施の形態では、各放電セルにおいて3フィールドに1回の割合で強制初期化動作を行う構成を説明したが、本発明は何らこの構成に限定されるものではない。強制初期化動作を行う回数をどのように設定するかは、パネル10の特性やプラズマディスプレイ装置の仕様、および、パネル10に表示する画像のコントラスト比の設定等に応じて適宜設定することが望ましい。
なお、本実施の形態では、第1種サブフィールドの初期化期間の前半部において、強制初期化動作を行わない走査電極22に上りランプ電圧L5を印加する構成を説明したが、本発明は何らこの構成に限定されるものではない。第1種サブフィールドの初期化期間の前半部において、強制初期化動作を行わない走査電極22に印加する電圧は、その走査電極22上に形成された放電セルに放電が発生しない電圧であればよい。例えば、電圧0(V)の固定電圧などであってもよい。
(実施の形態3)
実施の形態1および実施の形態2では、全てのサブフィールドで、上り消去ランプ電圧L3の最大電圧を電圧Vsよりも低い電圧Vrに設定する構成を説明した。しかし、本発明は何らこの構成に限定されるものではなく、電圧Vs以上の電圧まで上昇する上り消去ランプ電圧を発生する構成としてもかまわない。
本願発明者は、1フィールドの最終サブフィールドに関しては、上り消去ランプ電圧L3に代えて、電圧Vs以上の電圧まで上昇する上り傾斜波形電圧を走査電極SC1〜走査電極SCnに印加することで、書込み動作をさらに安定に発生できることを確認した。
これは、維持期間に発生する維持パルスの数が多いサブフィールドに関しては、維持動作で発生する壁電荷およびプライミングが過剰となるため、消去動作を比較的大きくする方が、それ以降の動作が安定するためと考えられる。
そこで、本実施の形態では、1フィールドの最終サブフィールドのみ、電圧Vs以上の電圧Vr2に向かって上昇する上り消去ランプ電圧L7を発生し、走査電極SC1〜走査電極SCnに印加するものとする。
図12は、本発明の実施の形態3におけるプラズマディスプレイ装置に用いるパネル10の各電極に印加する第1の駆動電圧波形の一例を示す図である。
図12には、書込み期間において最初に書込み動作を行う走査電極SC1、書込み期間において最後に書込み動作を行う走査電極SCn、維持電極SU1〜維持電極SUn、およびデータ電極D1〜データ電極Dmのそれぞれに印加する駆動電圧波形を示す。
図12に示す駆動電圧波形は、図3に示した駆動電圧波形とほぼ同じ波形形状である。ただし、最終サブフィールド(サブフィールドSF10)の維持期間の最後に、上り消去ランプ電圧L3に代えて上り消去ランプ電圧L7を発生する点が、図3に示した駆動電圧波形とは異なる。
図13は、本発明の実施の形態3におけるプラズマディスプレイ装置に用いるパネル10の各電極に印加する第1の駆動電圧波形の他の一例を示す図である。
図13には、書込み期間において最初に書込み動作を行う走査電極SC1、書込み期間において2番目に書込み動作を行う走査電極SC2、維持電極SU1〜維持電極SUn、およびデータ電極D1〜データ電極Dmのそれぞれに印加する駆動電圧波形を示す。
図13に示す駆動電圧波形は、図9に示し駆動電圧波形とほぼ同じ波形形状である。ただし、最終サブフィールド(サブフィールドSF10)の維持期間の最後に、上り消去ランプ電圧L3に代えて上り消去ランプ電圧L7を発生する点が、図9に示した駆動電圧波形とは異なる。
図12、図13に示した上り消去ランプ電圧L7は、上り消去ランプ電圧L3と同じ勾配で、電圧Vs以上の電圧Vr2まで上昇する上り傾斜波形電圧である。本実施の形態では、例えば、電圧Vr2を約255(V)に設定する。
なお、実施の形態では、本願発明者の行った実験にもとづき、電圧Vr2を、電圧Vs+0(V)から電圧Vs+60(V)の範囲で設定するものとする。
これは、上り消去ランプ電圧L7は維持放電を発生した放電セルにおいて微弱な放電を発生するが、電圧Vr2をこの上限よりも大きい値に設定すると、上り消去ランプ電圧L7による放電が過剰となり、この放電による微弱発光が大きくなって、黒の輝度(維持放電を発生しない放電セルが発生する輝度)が上昇し、表示画像のコントラストを損なうおそれがあるためである。
このように、本実施の形態においては、最終サブフィールド(サブフィールドSF10)の維持期間においては、維持期間における最後の維持パルスの発生後に、維持電極SU1〜維持電極SUnおよびデータ電極D1〜データ電極Dmには電圧0(V)を印加したまま、走査電極SC1〜走査電極SCnには、放電開始電圧未満となる電圧0(V)から、電圧Vs以上の電圧Vr2に向かって緩やかに上昇する上り傾斜波形電圧(上り消去ランプ電圧L7)を印加する。
そして、最終サブフィールドを除くサブフィールドにおいては、実施の形態1、実施の形態2と同様に、維持期間における最後の維持パルスの発生後に、維持電極SU1〜維持電極SUnおよびデータ電極D1〜データ電極Dmには電圧0(V)を印加したまま、走査電極SC1〜走査電極SCnには、放電開始電圧未満となる電圧0(V)から、所定電圧である電圧Vrに向かって緩やかに上昇する上り傾斜波形電圧(上り消去ランプ電圧L3)を印加する。電圧Vrは、電圧Vsよりも低く、かつ、続く維持期間で誤放電が発生しない電圧に設定する。
これにより、書込み動作および維持動作をより安定に行い、パネル10における画像表示品質をさらに向上することが可能となる。
なお、回路の構成上、電圧Vr2まで上昇する上り消去ランプ電圧L7を発生できない場合、上り消去ランプ電圧L7の代替波形を1フィールドの最終サブフィールドで走査電極SC1〜走査電極SCnに印加して、上述と同様の動作を実現することも可能である。
図14は、本発明の実施の形態3における1フィールドの最終サブフィールドの維持期間で消去動作をするために発生する上り傾斜波形電圧の波形形状の他の例を示す図である。
なお、図14には、比較のために、上り消去ランプ電圧L7を併記する。
例えば、ミラー積分回路62では、電圧Vrまでの上り傾斜波形電圧しか発生できない。そこで、ミラー積分回路62の入力端子IN62に一定の電圧を印加してミラー積分回路62を動作させ、走査電極SC1〜走査電極SCnに、電圧Vrまで緩やかに上昇する上り傾斜波形電圧を一旦印加する。この電圧Vrは電圧Vsよりも低い電圧(例えば、電圧Vr=電圧Vs−15(V))である。
上り傾斜波形電圧が電圧Vrに到達した後、ミラー積分回路62の動作を停止し、走査電極SC1〜走査電極SCnに印加する電圧を電圧0(V)に戻す。
その後、スイッチング素子Q71L1〜スイッチング素子Q71Lnをオフにし、スイッチング素子Q71H1〜スイッチング素子Q71Hnをオンにして、基準電位Aに電圧Vpを重畳し、その状態でミラー積分回路62を再度動作させる。これにより、ミラー積分回路62が発生する上り傾斜波形電圧に電圧Vpを重畳した波形電圧を発生することができる。したがって、電圧Vrよりもさらに高い電圧まで上昇する上り傾斜波形電圧を、走査電極SC1〜走査電極SCnに印加することが可能となる。
そして、走査電極SC1〜走査電極SCnに印加する電圧が電圧Vr2まで上昇したら、ミラー積分回路62の動作を停止し、スイッチング素子Q71L1〜スイッチング素子Q71Lnをオンにし、スイッチング素子Q71H1〜スイッチング素子Q71Hnをオフにして、基準電位Aを走査電極SC1〜走査電極SCnに印加する。かつ、スイッチング素子Q56をオンにして基準電位Aを電圧0(V)にして、走査電極SC1〜走査電極SCnに印加する電圧を電圧0(V)に戻す。
こうすることで、電圧0(V)から電圧Vr(例えば、約200(V))まで上昇する上り傾斜波形電圧と、電圧Vp(例えば、約150(V))から電圧Vr2(例えば、約255(V))まで上昇する上り傾斜波形電圧との2つのピークをもつ波形を発生し、走査電極SC1〜走査電極SCnに印加することができる。例えば、このような波形で、上り消去ランプ電圧L7を代替することも可能である。
なお、本実施の形態では、下り傾斜波形電圧(下りランプ電圧L4、下りランプ電圧L6)を全て同じ勾配で発生する構成を説明したが、例えば、下り傾斜波形電圧を複数の期間に分け、各期間で勾配を変えて下り傾斜波形電圧を発生する構成としてもよい。
図15は、本発明の実施の形態における走査電極22に印加する下り傾斜波形電圧の波形形状の他の例を示す波形図である。
例えば、図15に示すように、初期化放電が発生するまでは比較的急峻な勾配(例えば、−8V/μsec)で下降し、その後、やや緩やかな勾配(例えば、−2.5V/μsec)で下降し、最後に、さらに緩やかな勾配(例えば、−1V/μsec)で下降して、下り傾斜波形電圧を発生する構成としてもよい。このような構成であっても、上述と同様の効果が得られることが確認された。また、この構成では、下り傾斜波形電圧を発生する期間を短縮できるという効果も得られる。
あるいは、図示はしないが、下り傾斜波形電圧を2つの期間に分け、各期間で勾配を変えて下り傾斜波形電圧を発生する構成としてもよい。
なお、本実施の形態では、全てのサブフィールドで全セル初期化動作および選択初期化動作のいずれかを行う構成を説明した。しかし、例えば、パネル上の全ての放電セルに対して全セル初期化動作を一度も行わないフィールドを発生しながらパネルを駆動する構成であってもよい。そして、そのような場合であっても本実施の形態に示した構成を適用することは可能である。
なお、本発明は1フィールドを構成するサブフィールドの数、強制初期化サブフィールドとするサブフィールド、各サブフィールドが有する輝度重み等が上述した数値に限定されるものではない。また、画像信号等にもとづいてサブフィールド構成を切換える構成であってもよい。
なお、図3、図9、図11、図12、図13に示した駆動電圧波形は本発明の実施の形態における一例を示したものに過ぎず、本発明は何らこの駆動電圧波形に限定されるものではない。
なお、図5、図6、図7、図8に示した駆動回路の構成は本発明の実施の形態における一例を示したものに過ぎず、本発明は何らこれらの回路構成に限定されるものではない。
なお、本発明における実施の形態に示した各回路ブロックは、実施の形態に示した各動作を行う電気回路として構成されてもよく、あるいは、同様の動作をするようにプログラミングされたマイクロコンピュータ等を用いて構成されてもよい。
なお、本発明における実施の形態では、1つのフィールドを10のサブフィールドで構成する例を説明した。しかし、本発明は1フィールドを構成するサブフィールドの数が何ら上記の数に限定されるものではない。例えば、サブフィールドの数をより多くすることで、パネル10に表示できる階調の数をさらに増加することができる。あるいは、サブフィールドの数をより少なくすることで、パネル10の駆動に要する時間を短縮することができる。
なお、本発明における実施の形態では、1画素を赤、緑、青の3色の放電セルで構成する例を説明したが、1画素を4色あるいはそれ以上の色の放電セルで構成するパネルにおいても、本発明における実施の形態に示した構成を適用することは可能であり、同様の効果を得ることができる。
なお、本発明の実施の形態において示した具体的な数値は、画面サイズが50インチ、表示電極対24の数が1024のパネル10の特性にもとづき設定したものであって、単に実施の形態における一例を示したものに過ぎない。本発明はこれらの数値に何ら限定されるものではなく、各数値はパネルの仕様やパネルの特性、およびプラズマディスプレイ装置の仕様等にあわせて最適に設定することが望ましい。また、これらの各数値は、上述した効果を得られる範囲でのばらつきを許容するものとする。また、1フィールドを構成するサブフィールドの数や各サブフィールドの輝度重み等も本発明における実施の形態に示した値に限定されるものではなく、また、画像信号等にもとづいてサブフィールド構成を切換える構成であってもよい。
本発明は、高精細度化された大画面のパネルを駆動する際にも安定した書込み動作を行うことができ、品質の高い画像をパネルに表示することが可能であり、パネルの駆動方法およびプラズマディスプレイ装置として有用である。
10 パネル
21 前面基板
22 走査電極
23 維持電極
24 表示電極対
25,33 誘電体層
26 保護層
31 背面基板
32 データ電極
34 隔壁
35 蛍光体層
40 プラズマディスプレイ装置
41 画像信号処理回路
42 データ電極駆動回路
43 走査電極駆動回路
44 維持電極駆動回路
45 タイミング発生回路
50,80 維持パルス発生回路
51,81 電力回収回路
60 傾斜波形電圧発生回路
61,62,63 ミラー積分回路
70 走査パルス発生回路
85 一定電圧発生回路
Di11,Di12,Di21,Di22,Di62 ダイオード
L11,L12,L21,L22 インダクタ
Q11,Q12,Q21,Q22,Q5,Q6,Q55,Q56,Q59,Q69,Q72,Q83,Q84,Q86,Q87,Q71H1〜Q71Hn,Q71L1〜Q71Ln,Q91H1〜Q91Hm,Q91L1〜Q91Lm スイッチング素子
C10,C20,C61,C62,C63 コンデンサ
R61,R62,R63,R9,R12,R13 抵抗
Q61,Q62,Q63 トランジスタ
IN61,IN62,IN63 入力端子
E71 電源
L1,L5 上りランプ電圧
L2,L4,L6 下りランプ電圧
L3,L7 上り消去ランプ電圧

Claims (9)

  1. 走査電極および維持電極からなる表示電極対とデータ電極とを有する放電セルを複数備えたプラズマディスプレイパネルを、発光するべき放電セルに書込み放電を発生する書込み期間と、ベース電位から前記書込み放電を発生した放電セルに維持放電を発生する電圧まで変位する維持パルスを前記表示電極対に印加する維持期間とを有する複数のサブフィールドで1フィールドを構成して駆動するプラズマディスプレイパネルの駆動方法であって、
    前記維持期間における最後の前記維持パルスの発生後に、ベース電位から所定電圧まで上昇する上り傾斜波形電圧を前記走査電極に印加し、かつ、前記所定電圧を前記維持パルスの電圧未満に設定する
    ことを特徴とするプラズマディスプレイパネルの駆動方法。
  2. 走査電極および維持電極からなる表示電極対とデータ電極とを有する放電セルを複数備えたプラズマディスプレイパネルを、発光するべき放電セルに書込み放電を発生する書込み期間と、ベース電位から前記書込み放電を発生した放電セルに維持放電を発生する電圧まで変位する維持パルスを前記表示電極対に印加する維持期間とを有する複数のサブフィールドで1フィールドを構成して駆動するプラズマディスプレイパネルの駆動方法であって、
    1フィールドの最終サブフィールドを除くサブフィールドでは、前記維持期間における最後の前記維持パルスの発生後に、ベース電位から前記維持パルスの電圧未満に設定された所定電圧まで上昇する上り傾斜波形電圧を前記走査電極に印加し、
    1フィールドの最終サブフィールドでは、前記維持期間における最後の前記維持パルスの発生後に、ベース電位から前記維持パルスの電圧以上に設定された電圧まで上昇する上り傾斜波形電圧を前記走査電極に印加する
    ことを特徴とするプラズマディスプレイパネルの駆動方法。
  3. 走査電極および維持電極からなる表示電極対とデータ電極とを有する放電セルを複数備えたプラズマディスプレイパネルを、初期化期間と、発光するべき放電セルに書込み放電を発生する書込み期間と、ベース電位から前記書込み放電を発生した放電セルに維持放電を発生する電圧まで変位する維持パルスを前記表示電極対に印加する維持期間とを有する複数のサブフィールドで1フィールドを構成して駆動するプラズマディスプレイパネルの駆動方法であって、
    前記初期化期間において、前記放電セルに放電が発生する電圧まで上昇する上り傾斜波形電圧と、負の電圧に向かって下降する第1の下り傾斜波形電圧とを印加する走査電極と、
    前記放電セルに放電が発生しない電圧と前記第1の下り傾斜波形電圧とを印加する走査電極とが存在する第1種サブフィールドと、前記初期化期間において、直前のサブフィールドで書込み放電を発生した放電セルだけに放電が発生する電圧まで下降する第2の下り傾斜波形電圧を前記走査電極に印加する第2種サブフィールドとを1フィールド内に設け、
    前記第1種サブフィールドの初期化期間において前記走査電極に前記第1の下り傾斜波形電圧を印加する期間は前記データ電極に第1の電圧を印加し、前記第2種サブフィールドの初期化期間において前記走査電極に前記第2の下り傾斜波形電圧を印加する期間は前記データ電極に前記第1の電圧よりも高い第2の電圧を印加し、
    1フィールドの最終サブフィールドを除くサブフィールドでは、前記維持期間における最後の前記維持パルスの発生後に、ベース電位から前記維持パルスの電圧未満に設定された所定電圧まで上昇する上り傾斜波形電圧を前記走査電極に印加し、
    1フィールドの最終サブフィールドでは、前記維持期間における最後の前記維持パルスの発生後に、ベース電位から前記維持パルスの電圧以上に設定された電圧まで上昇する上り傾斜波形電圧を前記走査電極に印加する
    ことを特徴とするプラズマディスプレイパネルの駆動方法。
  4. 前記第2の下り傾斜波形電圧の最低電圧を、前記第1の下り傾斜波形電圧の最低電圧よりも高い電圧にして、前記第2の下り傾斜波形電圧を発生する
    ことを特徴とする請求項3に記載のプラズマディスプレイパネルの駆動方法。
  5. 前記第1の下り傾斜波形電圧を前記走査電極に印加する期間は前記維持電極に正の電圧を印加し、前記第2の下り傾斜波形電圧を前記走査電極に印加する期間は前記正の電圧よりも高い電圧を前記維持電極に印加する
    ことを特徴とする請求項3に記載のプラズマディスプレイパネルの駆動方法。
  6. 前記維持期間において前記維持パルスの発生後に前記走査電極に印加する上り傾斜波形電圧を、前記第1種サブフィールドの前記初期化期間において前記走査電極に印加する上り傾斜波形電圧よりも急峻な勾配で発生する
    ことを特徴とする請求項3に記載のプラズマディスプレイパネルの駆動方法。
  7. 走査電極および維持電極からなる表示電極対とデータ電極とを有する放電セルを複数備えたプラズマディスプレイパネルと、
    発光するべき放電セルに書込み放電を発生する書込み期間と、ベース電位から前記書込み放電を発生した放電セルに維持放電を発生する電圧まで変位する維持パルスを前記表示電極対に印加する維持期間とを有する複数のサブフィールドで1フィールドを構成して前記プラズマディスプレイパネルを駆動する駆動回路とを備えたプラズマディスプレイ装置であって、
    前記駆動回路は、
    前記維持期間における最後の前記維持パルスの発生後に、ベース電位から前記維持パルスの電圧未満に設定された所定電圧まで上昇する上り傾斜波形電圧を前記走査電極に印加する
    ことを特徴とするプラズマディスプレイ装置。
  8. 走査電極および維持電極からなる表示電極対とデータ電極とを有する放電セルを複数備えたプラズマディスプレイパネルと、
    発光するべき放電セルに書込み放電を発生する書込み期間と、ベース電位から前記書込み放電を発生した放電セルに維持放電を発生する電圧まで変位する維持パルスを前記表示電極対に印加する維持期間とを有する複数のサブフィールドで1フィールドを構成して前記プラズマディスプレイパネルを駆動する駆動回路とを備えたプラズマディスプレイ装置であって、
    前記駆動回路は、
    1フィールドの最終サブフィールドを除くサブフィールドでは、前記維持期間における最後の前記維持パルスの発生後に、ベース電位から前記維持パルスの電圧未満に設定された所定電圧まで上昇する上り傾斜波形電圧を前記走査電極に印加し、
    1フィールドの最終サブフィールドでは、前記維持期間における最後の前記維持パルスの発生後に、ベース電位から前記維持パルスの電圧以上に設定された電圧まで上昇する上り傾斜波形電圧を前記走査電極に印加する
    ことを特徴とするプラズマディスプレイ装置。
  9. 走査電極および維持電極からなる表示電極対とデータ電極とを有する放電セルを複数備えたプラズマディスプレイパネルと、
    初期化期間と、発光するべき放電セルに書込み放電を発生する書込み期間と、ベース電位から前記書込み放電を発生した放電セルに維持放電を発生する電圧まで変位する維持パルスを前記表示電極対に印加する維持期間とを有する複数のサブフィールドで1フィールドを構成して前記プラズマディスプレイパネルを駆動する駆動回路とを備えたプラズマディスプレイ装置であって、
    前記駆動回路は、
    前記初期化期間において、前記放電セルに放電が発生する電圧まで上昇する上り傾斜波形電圧と、負の電圧に向かって下降する第1の下り傾斜波形電圧とを印加する走査電極と、
    前記放電セルに放電が発生しない電圧と前記第1の下り傾斜波形電圧とを印加する走査電極とが存在する第1種サブフィールドと、前記初期化期間において、直前のサブフィールドで書込み放電を発生した放電セルだけに放電が発生する電圧まで下降する第2の下り傾斜波形電圧を前記走査電極に印加する第2種サブフィールドとを1フィールド内に設けて前記プラズマディスプレイパネルを駆動し、
    前記第1種サブフィールドの初期化期間において前記走査電極に前記第1の下り傾斜波形電圧を印加する期間は前記データ電極に第1の電圧を印加し、前記第2種サブフィールドの初期化期間において前記走査電極に前記第2の下り傾斜波形電圧を印加する期間は前記データ電極に前記第1の電圧よりも高い第2の電圧を印加し、
    1フィールドの最終サブフィールドを除くサブフィールドでは、前記維持期間における最後の前記維持パルスの発生後に、ベース電位から前記維持パルスの電圧未満に設定された所定電圧まで上昇する上り傾斜波形電圧を前記走査電極に印加し、
    1フィールドの最終サブフィールドでは、前記維持期間における最後の前記維持パルスの発生後に、ベース電位から前記維持パルスの電圧以上に設定された電圧まで上昇する上り傾斜波形電圧を前記走査電極に印加する
    ことを特徴とするプラズマディスプレイ装置。
JP2012554687A 2011-01-28 2012-01-25 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置 Pending JPWO2012102032A1 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2011016039 2011-01-28
JP2011016039 2011-01-28
PCT/JP2012/000445 WO2012102032A1 (ja) 2011-01-28 2012-01-25 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Publications (1)

Publication Number Publication Date
JPWO2012102032A1 true JPWO2012102032A1 (ja) 2014-06-30

Family

ID=46580607

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012554687A Pending JPWO2012102032A1 (ja) 2011-01-28 2012-01-25 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Country Status (4)

Country Link
US (1) US20130307832A1 (ja)
JP (1) JPWO2012102032A1 (ja)
CN (1) CN103329191A (ja)
WO (1) WO2012102032A1 (ja)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001265279A (ja) * 2000-03-22 2001-09-28 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法
JP2003005700A (ja) * 2001-06-20 2003-01-08 Matsushita Electric Ind Co Ltd プラズマディスプレイ表示装置
JP2003005704A (ja) * 2001-06-25 2003-01-08 Matsushita Electric Ind Co Ltd プラズマディスプレイの駆動方法
JP2003050563A (ja) * 2001-05-30 2003-02-21 Matsushita Electric Ind Co Ltd プラズマディスプレイパネル表示装置とその駆動方法
JP2003140609A (ja) * 2001-10-31 2003-05-16 Matsushita Electric Ind Co Ltd プラズマディスプレイの駆動方法
JP2003255887A (ja) * 2002-03-07 2003-09-10 Matsushita Electric Ind Co Ltd プラズマディスプレイ装置
JP2005148594A (ja) * 2003-11-19 2005-06-09 Pioneer Plasma Display Corp プラズマディスプレイパネルの駆動方法
JP2010107547A (ja) * 2008-10-28 2010-05-13 Panasonic Corp プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2010266651A (ja) * 2009-05-14 2010-11-25 Panasonic Corp プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008084709A1 (ja) * 2007-01-12 2008-07-17 Panasonic Corporation プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5245282B2 (ja) * 2007-04-25 2013-07-24 パナソニック株式会社 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
KR20120112701A (ko) * 2010-03-10 2012-10-11 파나소닉 주식회사 플라즈마 디스플레이 장치, 플라즈마 디스플레이 시스템, 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치용 셔터 안경의 제어 방법

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001265279A (ja) * 2000-03-22 2001-09-28 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法
JP2003050563A (ja) * 2001-05-30 2003-02-21 Matsushita Electric Ind Co Ltd プラズマディスプレイパネル表示装置とその駆動方法
JP2003005700A (ja) * 2001-06-20 2003-01-08 Matsushita Electric Ind Co Ltd プラズマディスプレイ表示装置
JP2003005704A (ja) * 2001-06-25 2003-01-08 Matsushita Electric Ind Co Ltd プラズマディスプレイの駆動方法
JP2003140609A (ja) * 2001-10-31 2003-05-16 Matsushita Electric Ind Co Ltd プラズマディスプレイの駆動方法
JP2003255887A (ja) * 2002-03-07 2003-09-10 Matsushita Electric Ind Co Ltd プラズマディスプレイ装置
JP2005148594A (ja) * 2003-11-19 2005-06-09 Pioneer Plasma Display Corp プラズマディスプレイパネルの駆動方法
JP2010107547A (ja) * 2008-10-28 2010-05-13 Panasonic Corp プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2010266651A (ja) * 2009-05-14 2010-11-25 Panasonic Corp プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Also Published As

Publication number Publication date
WO2012102032A1 (ja) 2012-08-02
US20130307832A1 (en) 2013-11-21
CN103329191A (zh) 2013-09-25

Similar Documents

Publication Publication Date Title
JP4946593B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
WO2010116696A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP5131241B2 (ja) プラズマディスプレイパネルの駆動方法
JP5092501B2 (ja) プラズマディスプレイ装置
JP4935483B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP4935482B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
WO2010119636A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012102032A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2010266651A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2010131466A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012090451A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2008268555A (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
WO2012102031A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP5263450B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2010119635A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012102043A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012102033A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2010266648A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012017647A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2010266652A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2013046652A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2011148644A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012035761A1 (ja) プラズマディスプレイ装置の駆動方法およびプラズマディスプレイ装置
WO2012017633A1 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
WO2012102029A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20140304