WO2012017647A1 - プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置 - Google Patents

プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置 Download PDF

Info

Publication number
WO2012017647A1
WO2012017647A1 PCT/JP2011/004388 JP2011004388W WO2012017647A1 WO 2012017647 A1 WO2012017647 A1 WO 2012017647A1 JP 2011004388 W JP2011004388 W JP 2011004388W WO 2012017647 A1 WO2012017647 A1 WO 2012017647A1
Authority
WO
WIPO (PCT)
Prior art keywords
voltage
electrode
discharge
sustain
scan electrode
Prior art date
Application number
PCT/JP2011/004388
Other languages
English (en)
French (fr)
Inventor
豊 吉濱
史人 草間
Original Assignee
パナソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニック株式会社 filed Critical パナソニック株式会社
Publication of WO2012017647A1 publication Critical patent/WO2012017647A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising

Definitions

  • the present invention relates to an AC surface discharge type plasma display panel driving method and a plasma display apparatus.
  • a typical plasma display panel (hereinafter abbreviated as “panel”) as a display device has a large number of discharge cells formed between a front substrate and a rear substrate arranged to face each other.
  • a plurality of pairs of display electrodes composed of a pair of scan electrodes and sustain electrodes are formed on the front glass substrate in parallel with each other.
  • a dielectric layer and a protective layer are formed so as to cover the display electrode pairs.
  • the back substrate has a plurality of parallel data electrodes formed on the glass substrate on the back side, a dielectric layer is formed so as to cover the data electrodes, and a plurality of barrier ribs are formed thereon in parallel with the data electrodes. ing. And the fluorescent substance layer is formed in the surface of a dielectric material layer, and the side surface of a partition.
  • the front substrate and the rear substrate are arranged opposite to each other and sealed so that the display electrode pair and the data electrode are three-dimensionally crossed.
  • a discharge gas containing xenon at a partial pressure ratio of 5% is sealed, and a discharge cell is formed in a portion where the display electrode pair and the data electrode face each other.
  • ultraviolet rays are generated by gas discharge in each discharge cell, and the phosphors of each color of red (R), green (G) and blue (B) are excited and emitted by the ultraviolet rays. Display an image.
  • the subfield method is generally used as a method for driving the panel.
  • one field is divided into a plurality of subfields, and light emission and non-light emission of each discharge cell are controlled in each subfield.
  • gradation display is performed by controlling the number of times of light emission generated in one field.
  • Each subfield has an initialization period, an address period, and a sustain period.
  • an initialization waveform is applied to each scan electrode, and an initialization operation is performed to generate an initialization discharge in each discharge cell.
  • wall charges necessary for the subsequent address operation are formed, and priming particles (excited particles for generating the discharge) for generating the address discharge stably are generated.
  • Initializing operation includes forced initializing operation that generates initializing discharge in each discharge cell regardless of the operation of the previous subfield, and initializing discharge is generated only in the discharge cell that has generated address discharge in the immediately preceding subfield. There is a selective initialization operation to do.
  • an address discharge is selectively generated in the discharge cells according to the image to be displayed, and an address operation is performed to form wall charges in the discharge cells.
  • scan pulses are sequentially applied to the scan electrodes, and address pulses are selectively applied to the data electrodes based on the image signal to be displayed. Thereby, an address discharge is generated between the scan electrode and the data electrode of the discharge cell to emit light, and a wall charge is formed in the discharge cell.
  • the sustain pulses of the number based on the luminance weight determined for each subfield are alternately applied to the display electrode pairs composed of the scan electrodes and the sustain electrodes, and the sustain discharge is generated in the discharge cells that have generated the address discharge.
  • the sustaining operation for causing the phosphor layer of the discharge cell to emit light is performed (hereinafter, the discharge cell is caused to emit light by the sustain discharge is also referred to as “lighting” and the light emission is not referred to as “non-lighting”).
  • each discharge cell is made to emit light with the luminance according to the luminance weight.
  • the light emission of the phosphor layer due to the sustain discharge is light emission related to gradation display, and the other light emission is light emission not related to gradation display.
  • each discharge cell of the panel is caused to emit light with a luminance corresponding to the gradation value of the image signal, and an image is displayed in the image display area of the panel.
  • One of the important factors in improving the image display quality on the panel is the improvement in contrast.
  • a driving method is disclosed in which light emission not related to gradation display is reduced as much as possible, the luminance when displaying black, which is the lowest gradation, is lowered, and the contrast ratio is improved.
  • the forced initialization operation is performed using a gradually changing ramp waveform voltage.
  • the forced initializing operation is performed in the initializing period of one subfield, and the selective initializing operation is performed in the initializing period of the other subfield. In this way, the number of times of forced initialization operation is set to once per field.
  • black luminance The luminance of the black display area where no sustain discharge occurs (hereinafter abbreviated as “black luminance”) varies depending on light emission not related to image display, for example, light emission caused by initialization discharge.
  • light emission in the black display region is only weak light emission when the initialization operation is performed on all the discharge cells. Thereby, it is possible to reduce the black luminance and display an image with high contrast (see, for example, Patent Document 1).
  • the number of forced initialization operations per unit time (for example, 1 second) can be reduced and the black luminance can be further decreased as compared with the driving method described in Patent Document 1. it can.
  • the wall charge necessary for generating the address discharge in the subsequent address period is accumulated in the discharge cell, and the discharge delay time is shortened to surely generate the address discharge.
  • the discharge delay time is the time required from when the voltage applied to the discharge cell exceeds the discharge start voltage until the actual discharge occurs. The longer the discharge delay time, the more unstable the generation of discharge.
  • the address discharge operation becomes unstable due to a long discharge delay time of the address discharge, or a malfunction such as no address discharge occurs, resulting in normal image display. become unable.
  • the present invention is a panel driving method for driving a panel having a plurality of discharge cells each having a scan electrode, a sustain electrode, and a data electrode.
  • a single field is formed by using a plurality of subfields each having an address period, a sustain period, and an erase period.
  • a scan pulse is applied to the scan electrode and an address pulse is applied to the data electrode. This is applied to selectively generate an address discharge in the discharge cell, and in the sustain period, sustain pulses of the number corresponding to the luminance weight are alternately applied to the scan electrode and the sustain electrode to maintain the address discharge in the discharge cell.
  • a predetermined voltage is applied to the scan electrode and the sustain electrode, and an erase discharge is selectively generated only in the discharge cells in which the address discharge is generated in the immediately preceding address period.
  • the voltage obtained by subtracting the voltage applied to the data electrode from the low-voltage side voltage of the sustain pulse applied to the scan electrode during the sustain period is defined as the first voltage
  • the data is obtained from the high-voltage side voltage of the sustain pulse applied to the scan electrode during the sustain period
  • the voltage obtained by subtracting the voltage applied to the electrode is the second voltage
  • the voltage obtained by subtracting the low voltage side voltage of the write pulse applied to the data electrode from the low voltage side voltage of the scan pulse applied to the scan electrode in the write period is the third voltage.
  • the voltage applied to each electrode is set so that the voltage obtained by subtracting the third voltage from the first voltage is equal to or higher than the discharge start voltage of the discharge using the data electrode as an anode and the scan electrode as a cathode.
  • a voltage obtained by subtracting the third voltage from the second voltage is a discharge start voltage of discharge using the data electrode as an anode and the scan electrode as a cathode, and the data electrode as a cathode and the scan electrode as an anode.
  • the high-voltage side voltage of the sustain pulse is applied to the scan electrode, and during the erase period, a downward ramp waveform voltage is applied to the scan electrode, and then a positive rectangular waveform voltage is applied to the scan electrode. Thereafter, a positive voltage is applied to the sustain electrode and a downward ramp waveform voltage is applied to the scan electrode.
  • scan pulses are sequentially applied from one scan electrode arranged at one end of the panel to the other scan electrode arranged at the other end of the panel.
  • a first field to be applied, and a second field for sequentially applying a scan pulse from the other scan electrode arranged at the other end to the one scan electrode arranged at the one end in the address period The panel may be driven alternately.
  • a discharge cell coated with a phosphor emitting red light a discharge cell coated with a phosphor emitting green light, and a discharge coated with a phosphor emitting blue light.
  • a data electrode of a discharge cell coated with a phosphor emitting green light is applied in a sustain period of at least one subfield of a plurality of subfields constituting one field.
  • the applied voltage may be lower than the voltage applied to the data electrode of the discharge cell coated with red phosphor and the voltage applied to the data electrode of the discharge cell coated with blue phosphor. Good.
  • a discharge cell coated with a phosphor emitting red light a discharge cell coated with a phosphor emitting green light, and a discharge coated with a phosphor emitting blue light.
  • the voltage applied to the data electrode of the discharge cell coated with the phosphor emitting green light during the sustain period of the subfield with the smallest luminance weight emits red light.
  • the voltage may be lower than the voltage applied to the data electrode of the discharge cell coated with the body and the voltage applied to the data electrode of the discharge cell coated with the phosphor emitting blue light.
  • a discharge cell coated with a phosphor emitting red light a discharge cell coated with a phosphor emitting green light, and a discharge coated with a phosphor emitting blue light.
  • the voltage applied to the data electrode of the discharge cell coated with a phosphor emitting green light has the smallest luminance weight in the sustain period of the subfield with the smallest luminance weight. You may make it lower than the maintenance period of a subfield except a subfield.
  • a discharge cell coated with a phosphor emitting red light a discharge cell coated with a phosphor emitting green light
  • a discharge cell coated with a phosphor emitting green light a discharge coated with a phosphor emitting blue light.
  • the voltage applied to the data electrode of the discharge cell coated with a phosphor emitting green light One field is a subfield that is lower than the voltage applied to the data electrode of the discharge cell coated with red phosphor and the voltage applied to the data electrode of the discharge cell coated with blue phosphor. At least one of them may be provided.
  • a first discharge is generated with the scan electrode as the cathode and the data electrode as the anode, and then a discharge with the sustain electrode as the cathode and the scan electrode as the anode is generated. Thereafter, it is desirable to generate a second discharge with the scanning electrode as the cathode and the data electrode as the anode.
  • the present invention is a plasma display device including a panel including a plurality of discharge cells each having a scan electrode, a sustain electrode, and a data electrode, and a drive circuit that drives the panel and displays an image on the panel.
  • the drive circuit forms a single field using a plurality of subfields having an address period, a sustain period, and an erase period, and applies a scan pulse to the scan electrode and an address pulse to the data electrode in the address period. Then, an address discharge is selectively generated in the discharge cell, and in the sustain period, a sustain pulse of the number corresponding to the luminance weight is alternately applied to the scan electrode and the sustain electrode to sustain the discharge cell in which the address discharge is generated.
  • the erase period a predetermined voltage is applied to the scan electrode and the sustain electrode, and an erase discharge is selectively generated only in the discharge cells in which the address discharge is generated in the immediately preceding address period. Then, the drive circuit sets the voltage obtained by subtracting the voltage applied to the data electrode from the low-voltage side voltage of the sustain pulse applied to the scan electrode during the sustain period as the first voltage, and sets the high voltage of the sustain pulse applied to the scan electrode during the sustain period.
  • the voltage obtained by subtracting the voltage applied to the data electrode from the side voltage is the second voltage, and the voltage obtained by subtracting the low voltage side voltage of the write pulse applied to the data electrode from the low voltage side voltage of the scan pulse applied to the scan electrode in the write period Is applied to each electrode so that the voltage obtained by subtracting the third voltage from the first voltage is equal to or higher than the discharge start voltage of the discharge having the data electrode as the anode and the scan electrode as the cathode.
  • the voltage obtained by subtracting the third voltage from the second voltage is the discharge start voltage of the discharge using the data electrode as the anode and the scan electrode as the cathode and the data electrode as the cathode.
  • Electrodes to set the voltage applied to each electrode so that the following sum of the discharge start voltage of the discharge of the anode. Then, the driving circuit applies the high-voltage side voltage of the sustain pulse to the scan electrode at the end of the sustain period, applies the downward ramp waveform voltage to the scan electrode during the erase period, and then generates a positive rectangular waveform voltage. Then, a positive voltage is applied to the sustain electrode, and a downward ramp waveform voltage is applied to the scan electrode.
  • FIG. 1 is an exploded perspective view showing a structure of a panel used in the plasma display device in accordance with the first exemplary embodiment of the present invention.
  • FIG. 2 is an electrode array diagram of the panel used in the plasma display device in accordance with the first exemplary embodiment of the present invention.
  • FIG. 3 is a diagram schematically showing drive voltage waveforms applied to the respective electrodes of the panel used in the plasma display device in accordance with the first exemplary embodiment of the present invention.
  • FIG. 4 is a waveform diagram schematically showing voltage waveforms applied to the scan electrode and the data electrode in one subfield in the first embodiment of the present invention.
  • FIG. 5 is a diagram illustrating an example of a method for simply measuring the discharge start voltage.
  • FIG. 1 is an exploded perspective view showing a structure of a panel used in the plasma display device in accordance with the first exemplary embodiment of the present invention.
  • FIG. 2 is an electrode array diagram of the panel used in the plasma display device in accordance with the first exemplary embodiment of the present invention.
  • FIG. 6 is a circuit block diagram of the plasma display device in accordance with the first exemplary embodiment of the present invention.
  • FIG. 7 is a circuit diagram schematically showing a scan electrode driving circuit of the plasma display device in accordance with the first exemplary embodiment of the present invention.
  • FIG. 8 is a circuit diagram schematically showing a sustain electrode driving circuit of the plasma display device in accordance with the first exemplary embodiment of the present invention.
  • FIG. 9 is a circuit diagram schematically showing a data electrode driving circuit of the plasma display device in accordance with the first exemplary embodiment of the present invention.
  • FIG. 10 is a diagram schematically showing a drive voltage waveform of the first field applied to each electrode of the panel used in the plasma display device in accordance with the second exemplary embodiment of the present invention.
  • FIG. 11 is a diagram schematically showing a drive voltage waveform of the second field applied to each electrode of the panel used in the plasma display device in accordance with the second exemplary embodiment of the present invention.
  • FIG. 1 is an exploded perspective view showing the structure of panel 10 used in the plasma display device in accordance with the first exemplary embodiment of the present invention.
  • a plurality of display electrode pairs 24 each including a scanning electrode 22 and a sustaining electrode 23 are formed on a glass front substrate 21.
  • a dielectric layer 25 is formed so as to cover the scan electrode 22 and the sustain electrode 23, and a protective layer 26 is formed on the dielectric layer 25.
  • This protective layer 26 is made of a material using magnesium oxide (MgO) having high electron emission performance and excellent durability in order to easily generate discharge by lowering the discharge start voltage in the discharge cell.
  • MgO magnesium oxide
  • a plurality of data electrodes 32 are formed on the rear substrate 31, a dielectric layer 33 is formed so as to cover the data electrodes 32, and a grid-like partition wall 34 is formed thereon.
  • a phosphor layer 35R that emits red (R)
  • a phosphor layer 35G that emits green (G)
  • a phosphor layer 35B that emits blue (B).
  • the phosphor layer 35R, the phosphor layer 35G, and the phosphor layer 35B are collectively referred to as a phosphor layer 35.
  • the red phosphor for example, a phosphor mainly composed of (Y, Gd) BO 3 : Eu is used, and as the green phosphor, for example, Zn 2 SiO 4 : Mn is mainly composed.
  • a phosphor mainly composed of BaMgAl 10 O 17 : Eu is used as the blue phosphor.
  • the phosphor forming the phosphor layer 35 is not limited to the above-described phosphor.
  • the front substrate 21 and the rear substrate 31 are arranged to face each other so that the display electrode pair 24 and the data electrode 32 intersect with each other with a minute discharge space interposed therebetween. And the outer peripheral part is sealed with sealing materials, such as glass frit. Then, for example, a mixed gas of neon and xenon is sealed in the discharge space inside as a discharge gas.
  • the discharge space is partitioned into a plurality of sections by partition walls 34, and discharge cells are formed at the intersections between the display electrode pairs 24 and the data electrodes 32.
  • discharge is generated in these discharge cells, and the phosphor layer 35 of the discharge cells emits light (lights the discharge cells), thereby displaying a color image on the panel 10.
  • One pixel is composed of three discharge cells that emit blue (B) light.
  • the structure of the panel 10 is not limited to that described above.
  • the rear substrate 31 may include a stripe-shaped partition wall.
  • FIG. 2 is an electrode array diagram of panel 10 used in the plasma display device in accordance with the first exemplary embodiment of the present invention.
  • the panel 10 includes n scan electrodes SC1 to SCn (scan electrode 22 in FIG. 1) extended in the horizontal direction (row direction) and n sustain electrodes SU1 to SUn (sustain electrodes in FIG. 1). 23) are arranged, and m data electrodes D1 to Dm (data electrodes 32 in FIG. 1) extending in the vertical direction (column direction) are arranged.
  • a green phosphor is applied as a phosphor layer 35G to a discharge cell having a blue color
  • a blue phosphor is applied as a phosphor layer 35B to a discharge cell having a data electrode Dp + 2.
  • the plasma display device in the present embodiment drives the panel 10 by the subfield method.
  • the subfield method one field is divided into a plurality of subfields on the time axis, and a luminance weight is set for each subfield. Therefore, each field has a plurality of subfields.
  • An image is displayed on the panel 10 by controlling light emission / non-light emission of each discharge cell for each subfield.
  • the luminance weight represents a ratio of the luminance magnitudes displayed in each subfield, and the number of sustain pulses corresponding to the luminance weight is generated in the sustain period in each subfield. Therefore, for example, the subfield with the luminance weight “8” emits light with a luminance about eight times that of the subfield with the luminance weight “1”, and emits light with about four times the luminance of the subfield with the luminance weight “2”. Therefore, by selectively causing each subfield to emit light in a combination corresponding to an image signal, various gradations can be displayed on the panel 10 and an image can be displayed.
  • each subfield has a write period, a sustain period, and an erase period.
  • the forced initialization operation is not performed.
  • the forced initializing operation is an initializing operation that forcibly generates an initializing discharge in a discharge cell regardless of whether or not there has been a discharge so far.
  • a scan pulse is applied to the scan electrode 22 and an address pulse (data pulse) is selectively applied to the data electrode 32 to perform an address operation that selectively generates an address discharge in the discharge cells to emit light.
  • an address pulse data pulse
  • wall charges for generating a sustain discharge in the subsequent sustain period are formed in the discharge cell.
  • the number of sustain pulses obtained by multiplying the luminance weight of each subfield by a predetermined proportional constant is alternately applied to the scan electrode 22 and the sustain electrode 23.
  • This proportionality constant is the luminance magnification.
  • the sustain pulse is applied to the scan electrode 22 and the sustain electrode 23 four times in the sustain period of the subfield having the luminance weight “2”. Therefore, the number of sustain pulses generated in the sustain period is 8.
  • a sustain discharge is generated in the discharge cell that has generated the address discharge in the immediately preceding address period, and the discharge cell emits light.
  • the operation of applying the sustain pulse to the discharge cell and emitting the discharge is the sustain operation.
  • a subfield in which the sustain period is omitted may be provided in order to keep the emission luminance low.
  • an erasing discharge is generated only in the discharge cells that have generated the address discharge in the address period of the subfield to which the erasing period belongs. Therefore, this erasing discharge is selectively generated only in the discharge cells that have generated the address discharge.
  • this erasing discharge is generated, wall charges formed by the address discharge or the subsequent sustain discharge are erased, and wall charges necessary for the address discharge in the subsequent subfield are formed on each electrode.
  • these operations are also referred to as “erase operations”.
  • one field is divided into 10 subfields (SF1, SF2,..., SF10), and each subfield is (1, 2, 3, 6, 11, 18, 30). , 44, 60, 80).
  • the number of subfields and the luminance weight of each subfield are not limited to the above values.
  • the structure which switches the structure of a subfield based on an image signal etc. may be sufficient.
  • FIG. 3 schematically shows drive voltage waveforms applied to each electrode of panel 10 used in the plasma display device in accordance with the first exemplary embodiment of the present invention.
  • FIG. 3 shows scan electrode SC1 that performs the address operation first in the address period, scan electrode SCn that performs the address operation last in the address period, sustain electrode SU1 to sustain electrode SUn, and data electrode D1 to data electrode Dm.
  • the drive voltage waveform to be applied is shown.
  • Scan electrode SCi, sustain electrode SUi, and data electrode Dk in the following represent electrodes selected based on image data (data indicating light emission / non-light emission for each subfield) from among the electrodes.
  • FIG. 3 mainly shows drive voltage waveforms in two subfields, subfield SF1 and subfield SF2.
  • voltage 0 (V) is applied to data electrode D1 to data electrode Dm
  • voltage Ve is applied to sustain electrode SU1 to sustain electrode SUn
  • scan electrode SC1 to scan electrode SCn are applied to scan electrode SC1.
  • a voltage Vc is applied.
  • a scan pulse having a negative voltage Va is applied to the scan electrode SC1 in the first row where the address operation is first performed.
  • an address pulse (data pulse) of the positive voltage Vd is applied to the data electrode Dk corresponding to the discharge cell to emit light in the first row among the data electrodes D1 to Dm.
  • the voltage difference at the intersection between the data electrode Dk of the discharge cell to which the address pulse of the voltage Vd is applied and the scan electrode SC1 is the difference between the externally applied voltage (voltage Vd ⁇ voltage Va) and the wall voltage on the data electrode Dk and the scan electrode.
  • the difference from the wall voltage on SC1 is added.
  • the voltage difference between data electrode Dk and scan electrode SC1 exceeds discharge start voltage VFds, and a discharge is generated between data electrode Dk and scan electrode SC1.
  • the voltage difference between sustain electrode SU1 and scan electrode SC1 is the difference between the externally applied voltages (voltage Ve ⁇ voltage Va), and sustain electrode SU1.
  • the difference between the upper wall voltage and the wall voltage on the scan electrode SC1 is added.
  • the sustain electrode SU1 and the scan electrode SC1 are not easily discharged but are likely to be discharged. Can do.
  • a discharge is generated between the sustain electrode SU1 and the scan electrode SC1 in a region intersecting the data electrode Dk, induced by a discharge generated between the data electrode Dk and the scan electrode SC1.
  • address discharge is generated in the discharge cells (discharge cells to emit light) to which the scan pulse and address pulse are simultaneously applied.
  • positive wall voltage is accumulated on scan electrode SC1
  • negative wall voltage is accumulated on sustain electrode SU1
  • negative wall voltage is also accumulated on data electrode Dk. Is done.
  • the wall voltage on the electrode represents a voltage generated by wall charges accumulated on the dielectric layer 25 covering the electrode, the protective layer 26, the phosphor layer 35, and the like.
  • a scan pulse is applied to the scan electrode SC2 in the second row, and an address pulse is applied to the data electrode Dk corresponding to the discharge cell to emit light in the second row.
  • an address discharge is generated between data electrode Dk and scan electrode SC2 and between sustain electrode SU2 and scan electrode SC2, a positive wall voltage is accumulated on scan electrode SC2, and a negative voltage is applied on sustain electrode SU2. And a negative wall voltage is also accumulated on the data electrode Dk.
  • the voltage at the intersection between the data electrode Dh and the scan electrode SC2 to which no address pulse is applied does not exceed the discharge start voltage VFds, no address discharge occurs. In this way, an address operation is performed in which an address discharge is generated in the discharge cells that should emit light in the second row, and a wall voltage is accumulated on each electrode.
  • the same addressing operation is performed by scanning electrode SC3 in the third row, scanning electrode SC4 in the fourth row,..., Scanning electrode SC (n ⁇ 1) in the (n ⁇ 1) th row, scanning in the nth row.
  • the process is sequentially performed from the discharge cell in the third row to the discharge cell in the nth row in the order of the electrode SCn, and the address period of the subfield SF1 is completed.
  • the first voltage V1, the second voltage V2, and the third voltage V3 are defined as follows.
  • FIG. 4 is a waveform diagram schematically showing voltage waveforms applied to scan electrode 22 and data electrode 32 in one subfield in the first embodiment of the present invention.
  • a voltage obtained by subtracting the voltage 0 (V)) is defined as a third voltage V3.
  • the discharge start voltage VFds is the discharge start voltage in the address period in which the data electrode Dj is the anode and the scan electrode SCi is the cathode
  • the discharge start voltage is the discharge start voltage in the sustain period in which the data electrode Dj is the cathode and the scan electrode SCi is the anode.
  • the voltage is VFsd.
  • the discharge with the data electrode Dj as the anode and the scan electrode SCi as the cathode is a discharge in which the electric field in the discharge cell when the discharge occurs is a high potential side on the data electrode Dj side and a low potential side on the scan electrode SCi side. It is.
  • the discharge with the data electrode Dj as the cathode and the scan electrode SCi as the anode is a discharge in which the electric field in the discharge cell when the discharge occurs is a low potential side on the data electrode Dj side and a high potential side on the scan electrode SCi side. is there.
  • the protective layer 26 of magnesium oxide having high electron emission performance is formed on the front substrate 21 with the scan electrode SCi, the discharge start voltage VFds is lower than the discharge start voltage VFsd.
  • the voltage Va of the scan pulse applied to the scan electrode SCi is set so as to satisfy the following two conditions (condition 1) and (condition 2).
  • a voltage obtained by subtracting the third voltage V3 from the second voltage V2 is a discharge start voltage VFds of discharge using the data electrode Dj as an anode and the scan electrode SCi as a cathode.
  • the discharge start voltage VFsd of the discharge having the data electrode Dj as the cathode and the scan electrode SCi as the anode is, (V2 ⁇ V3) ⁇ (VFds + VFsd) It is.
  • the voltage difference between the scan electrode SCi and the sustain electrode SUi causes the voltage Vs of the sustain pulse to be the wall voltage on the scan electrode SCi and the wall voltage on the sustain electrode SUi. The difference between and is added.
  • the voltage difference between scan electrode SCi and sustain electrode SUi exceeds discharge start voltage VFss, and a sustain discharge is generated between scan electrode SCi and sustain electrode SUi.
  • the fluorescent substance layer 35 light-emits with the ultraviolet-ray which generate
  • negative wall voltage is accumulated on scan electrode SCi
  • positive wall voltage is accumulated on sustain electrode SUi.
  • a positive wall voltage is also accumulated on the data electrode Dk.
  • sustain pulses of the number obtained by multiplying the luminance weight by a predetermined luminance magnification are alternately applied to scan electrode SC1 through scan electrode SCn and sustain electrode SU1 through sustain electrode SUn.
  • the sustain discharge is continuously generated in the discharge cells in which the address discharge is generated in the address period.
  • the maintenance operation in the maintenance period of subfield SF1 is completed.
  • the sustain pulse of voltage Vs is applied to scan electrode SC1 through scan electrode SCn, and the sustain period ends.
  • the voltage applied to scan electrode SC1 through scan electrode SCn is applied while voltage 0 (V) is applied to sustain electrode SU1 through sustain electrode SUn after the generation of the last sustain pulse in the sustain period.
  • a downward ramp waveform voltage that gradually decreases from Vs to voltage 0 (V) and gradually decreases from voltage 0 (V) to voltage Vi is applied to scan electrode SC1 through scan electrode SCn.
  • This erasing discharge is the first discharge generated with the scanning electrode SCi as a cathode and the data electrode Dk as an anode.
  • the voltage Vi is set to be equal to or slightly higher than the voltage Va of the scanning pulse.
  • the positive voltage Vd is applied to the data electrodes D1 to Dm while the voltage 0 (V) is applied to the sustain electrodes SU1 to SUn, and the positive polarity is applied to the scan electrodes SC1 to SCn.
  • a rectangular waveform voltage of voltage Vs is applied.
  • the second erasing discharge is generated in the discharge cell that has generated the first erasing discharge.
  • This discharge is a first discharge using scan electrode SCi as an anode and sustain electrode SUi as a cathode, and is a weak discharge.
  • the voltage 0 (V) is applied to the data electrodes D1 to Dm, and the positive voltage Ve is applied to the sustain electrodes SU1 to SUn. Then, the voltage applied to scan electrode SC1 through scan electrode SCn is lowered from voltage Vs to voltage 0 (V), and a downward ramp waveform voltage that gradually falls from voltage 0 (V) to voltage Vi is applied to scan electrode SC1 through scan. Apply to electrode SCn.
  • This discharge is a second discharge with the scan electrode SCi as a cathode and the data electrode Dk as an anode, and is a weak discharge.
  • This weak discharge discharges an excessive portion of the wall voltage on the scan electrode SCi, the wall voltage on the sustain electrode SUi, and the wall voltage on the data electrode Dk, and the wall voltage in the discharge cell is suitable for the address operation. Adjusted to the wall voltage.
  • erasing that selectively generates erasing discharges in the discharge cells that generated the sustaining discharge in the immediately preceding sustaining period (in the subfield in which the sustaining period is omitted, the discharge cell in which the addressing discharge occurred) Perform the action.
  • an erase discharge is generated only in the discharge cells that have generated an address discharge in the address period of the subfield to which the erase period belongs, and no address discharge is generated.
  • An erase discharge does not occur in the discharged cells. Accordingly, in a discharge cell displaying black (gradation value “0”) that does not generate a sustain discharge, neither an initializing discharge, an address discharge, a sustain discharge, nor an erasing discharge is generated. There is no light emission.
  • each voltage value is desirably set optimally based on the discharge characteristics of panel 10 and the specifications of the plasma display device.
  • the subfield configuration described above is merely an example in the present embodiment, and the present invention is not limited to this subfield configuration. It is desirable to optimally set the number of subfields constituting one field and the luminance weight of each subfield according to the characteristics of the panel and the specifications of the plasma display device.
  • the wall voltage on each electrode is shown assuming a reference potential of wall voltage 0 (V) inside the discharge cell space.
  • V wall voltage
  • the discharge start voltage VFds and the discharge start voltage VFsd of the panel 10 used in the present embodiment are measured by the method described later, and their values are as follows.
  • the discharge start voltage varies depending on the phosphor.
  • the inventor of the present application measured the panel 10, and in the discharge cell coated with the red phosphor, the discharge start voltage VFds between the “data electrode 32 and the scan electrode 22” was 200 ⁇ 10 (V), and the discharge start voltage was The VFsd was 320 ⁇ 10 (V).
  • the discharge start voltage VFds between “data electrode 32 and scan electrode 22” is 220 ⁇ 10 (V), and the discharge start voltage VFsd is 350 ⁇ 10 (V). there were.
  • the discharge start voltage VFds between the “data electrode 32 and the scan electrode 22” is 200 ⁇ 10 (V), and the discharge start voltage VFsd is 330 ⁇ 10 (V). there were.
  • the discharge start voltage VFss between the “scan electrode 22 and the sustain electrode 23” is 250 ⁇ 10 (V) in the discharge cell coated with the red phosphor and the discharge cell coated with the blue phosphor. It was 280 ⁇ 10 (V) in the discharge cell coated with the phosphor.
  • the low-voltage side voltage of the sustain pulse is the voltage 0 (V)
  • the voltage applied to the data electrode 32 during the sustain period is the voltage 0 (V)
  • the first voltage V1 is the voltage 0. (V).
  • the third voltage V3 is the voltage Va ( ⁇ 280 (V)).
  • the discharge start voltage VFds is larger in the discharge cell coated with the green phosphor than the other discharge cells, and its maximum value is the voltage 230 (V) in consideration of variation.
  • (Condition 1) is (first voltage V1 ⁇ third voltage V3) ⁇ VFds.
  • (Maximum value of VFds) 230 (V) It is. That is, (First voltage V1 ⁇ third voltage V3)> (maximum value of VFds)
  • (condition 1) is satisfied in all discharge cells.
  • the second voltage V2 is the voltage Vs (200 (V)).
  • the discharge start voltage VFsd is smaller in the discharge cell coated with the red phosphor than the other discharge cells, and its minimum value is the voltage 310 (V) in consideration of variation.
  • the discharge start voltage VFds is smaller in discharge cells coated with red and blue phosphors than other discharge cells, and its minimum value is a voltage 190 (V) in consideration of variation. Therefore, the minimum value of the sum of the discharge start voltage VFsd and the discharge start voltage VFds is the voltage 500 (V).
  • a voltage not lower than the voltage Va which is the low voltage side voltage of the scan pulse and not higher than the voltage Vs which is the high voltage side voltage of the sustain pulse is applied to the scan electrode 22.
  • a voltage lower than the voltage Va that is the low-voltage side voltage of the scan pulse or a voltage that exceeds the voltage Vs that is the high-voltage side voltage of the sustain pulse is not applied to the scan electrode 22. Therefore, the discharge cells that did not generate the address discharge do not emit light.
  • of the voltage Va which is the low-voltage side voltage of the scan pulse is the high-voltage side voltage of the sustain pulse. Is larger than the absolute value
  • the drive voltage waveform applied to each electrode, in particular, the voltage Va of the scan pulse is set so as to satisfy (Condition 1) and (Condition 2).
  • an erasing discharge is selectively generated only in the discharge cells that have generated the address discharge in the address period of the subfield to which the erasing period belongs.
  • the voltage obtained by subtracting the third voltage V3 from the first voltage V1 is equal to or higher than the discharge start voltage VFds (Condition 1), and the second voltage V2 to the third voltage.
  • the voltage obtained by subtracting V3 does not exceed the sum of the discharge start voltage VFds and the discharge start voltage VFsd (condition 2).
  • address discharge is generated in the discharge cells that should generate address discharge, and address discharge is not generated in discharge cells that should not generate address discharge, even if forced initialization is not performed. Can do. That is, the write operation can be performed stably. The reason is considered as follows.
  • the forced initialization operation is not performed in this embodiment. Therefore, in the discharge cell displaying black (gradation value “0”), neither an initializing discharge, an addressing discharge, a sustaining discharge, nor an erasing discharge is generated. Therefore, it is difficult to appropriately control the wall voltage, and the wall voltage of the discharge cell displaying black tends to be unstable.
  • the wall voltage is slowly accumulated on the electrodes so as to alleviate the potential difference between the electrodes by the voltages applied to the scan electrodes SCi, the sustain electrodes SUi, and the data electrodes Dj. It will be done.
  • the neglected wall voltage when the sustain pulse is alternately applied to the scan electrode SCi and the sustain electrode SUi is It is a voltage between the high voltage and the low voltage.
  • the drive voltage waveform other than the sustain pulse is also applied to the discharge cell, it is considered that the neglected wall voltage of each discharge cell is substantially close to the low voltage of the sustain pulse.
  • the neglected wall voltage is greatly affected by the charging characteristics of the phosphor applied inside the discharge cell.
  • the charging characteristics of the phosphor are +20 ( ⁇ C / g) for the red phosphor, ⁇ 30 ( ⁇ C / g) for the green phosphor, and +10 ( ⁇ C) for the blue phosphor. / G).
  • the leaving wall voltage of the discharge cell coated with the green phosphor is lower than that of the discharge cell coated with the red or blue phosphor. .
  • a wall voltage is gradually accumulated on the data electrode Dh of the discharge cell that displays black without generating an address discharge, generally toward the low-voltage side voltage of the sustain pulse or higher than the neglected wall voltage.
  • the voltage Va of the scan pulse in the present embodiment is a voltage satisfying (Condition 1). Therefore, a positive wall voltage sufficient to generate the address discharge is accumulated on the data electrode Dh, and the address discharge can be generated in the discharge cells without performing any forced initialization operation.
  • the wall voltage of the discharge cell displaying black gradually approaches the left wall voltage.
  • a dark current current that flows in a state where no discharge occurs
  • the voltage Va of the scan pulse in the address period is particularly (Condition 1).
  • the wall voltage necessary for the address discharge can be accumulated in the discharge cell without performing the forced initialization operation before the address period.
  • a dark current that plays the role of priming particles for stably generating the address discharge can be generated in the discharge cell.
  • the drive voltage waveform is set so as to satisfy (Condition 1) and (Condition 2) in all the discharge cells. Therefore, the address discharge can be stably generated even if the forced initialization operation is omitted. As a result, it is possible to display an image without causing light emission not related to gradation display.
  • an erase discharge is generated only in the discharge cells in which the address discharge is generated in the address period of the subfield to which the erase period belongs, and the discharge in which the address discharge is not generated. Erase discharge does not occur in the cell. Accordingly, in a discharge cell displaying black (gradation value “0”) that does not generate a sustain discharge, neither an initializing discharge, an address discharge, a sustain discharge, nor an erasing discharge is generated. There is no light emission.
  • a stable writing operation can be performed without performing a forced initialization operation, black luminance can be suppressed, and an image with high contrast can be displayed on the panel 10.
  • a sustain pulse of voltage Vs is applied to scan electrode SC1 through scan electrode SCn, and the sustain period ends.
  • a downward ramp waveform voltage that gently falls from voltage 0 (V) toward voltage Vi is applied to scan electrode SC1 through scan electrode SCn, and then a rectangular waveform voltage of voltage Vs is applied. Thereafter, a downward ramp waveform voltage that gently falls from the voltage 0 (V) toward the voltage Vi is applied again.
  • the slope of the downward ramp waveform voltage applied to scan electrode SC1 through scan electrode SCn in the erasing period is set to ⁇ 1.5 (V / ⁇ sec).
  • the present invention is not limited to this numerical value.
  • the erasing operation is performed using only the descending ramp waveform voltage without applying the ascending ramp waveform voltage. This is possible because the voltage Vi reached by the downward ramp waveform voltage is set to a very low voltage close to the voltage Va of the scanning pulse.
  • the wall voltage necessary for the address operation is accumulated in the discharge cell and the priming particles are generated by generating the erase discharge in the erase period without performing the forced initialization operation. Therefore, the address discharge can be stably generated in the subsequent address period.
  • the falling ramp waveform voltage is generated twice and the weak erasing discharge is repeatedly generated a plurality of times in the erasing period, so that the wall charge can be adjusted more accurately. Therefore, even in the plasma display device 40 that does not perform the forced initializing operation and does not adjust the wall charge by the initializing operation, the writing operation can be stably performed.
  • the initialization operation is performed without using the rising ramp waveform voltage in the initialization period. Therefore, it is not necessary to provide a circuit for generating an upward ramp waveform voltage in the scan electrode driving circuit described later.
  • discharge start voltage VFsd the discharge start voltage VFds
  • the wall voltage can be easily measured, for example, by the method described below.
  • FIG. 5 is a diagram showing an example of a method for simply measuring the discharge start voltage.
  • the wall charge is erased. Specifically, as shown in the wall charge erasing period of FIG. 5, a pulse voltage Vers sufficiently higher than the expected discharge start voltage is alternately applied between the electrodes to be measured, for example, the data electrode 32 and the scan electrode 22. Apply to.
  • a pulsed voltage Vmsr lower than the expected discharge start voltage is applied to one electrode (for example, the data electrode 32). Then, light emission due to the discharge at that time is detected by using a light detection sensor such as a photomultiplier.
  • the minimum value of the absolute value of the voltage Vmsr when light emission is observed in the measurement period is the discharge start voltage.
  • the discharge start voltage VFds of the discharge with the data electrode 32 as the anode and the scan electrode 22 as the cathode can be measured. Further, when the voltage Vmsr applied in the measurement period is a negative voltage, the discharge start voltage VFsd of the discharge having the data electrode 32 as a cathode and the scan electrode 22 as an anode can be measured.
  • the discharge start voltage is known, the voltage at which discharge starts is measured for the discharge cell in which the wall voltage is accumulated, and the wall voltage can be known as the difference between the voltage value and the discharge start voltage measured in advance. .
  • the discharge start voltage VFsd, the discharge start voltage VFds, and the wall voltage can be obtained from IEEE TRANSACTIONS ON ELECTRON DEVICES, VOL. ED-24, NO. 7, JULY, 1977 “Measurement of a Plasma in the AC Plasma Display panel Usage RF Capacitance and Microwave Techniques”, etc.
  • FIG. 6 is a circuit block diagram of plasma display device 40 in accordance with the first exemplary embodiment of the present invention.
  • the plasma display apparatus 40 uses a panel 10 having a plurality of discharge cells each having a scan electrode 22, a sustain electrode 23, and a data electrode 32, and a single field using a plurality of subfields having an address period, a sustain period, and an erase period. And a drive circuit that generates the drive voltage waveform shown in FIGS. 3 and 4 and applies it to each electrode of the panel 10 to drive the panel 10.
  • the drive circuit includes an image signal processing circuit 41, a data electrode drive circuit 42, a scan electrode drive circuit 43, a sustain electrode drive circuit 44, a timing generation circuit 45, and a power supply circuit (not shown) that supplies necessary power to each circuit block. It has.
  • the image signal processing circuit 41 sets a gradation value for each discharge cell based on the input image signal.
  • the gradation value is converted into image data indicating light emission / non-light emission for each subfield (data corresponding to light emission / non-light emission corresponding to digital signals “1” and “0”). That is, the image signal processing circuit 41 converts the image signal for each field into image data indicating light emission / non-light emission for each subfield.
  • the image signals input to the image signal processing circuit 41 are a red primary color signal sigR, a green primary color signal sigG, and a blue primary color signal sigB.
  • the image signal processing circuit 41 includes a primary color signal sigR, a primary color signal sigG, and a primary color signal. Based on sigB, each gradation value of R, G, B is set in each discharge cell.
  • an input image signal includes a luminance signal (Y signal) and a saturation signal (C signal, or RY signal and BY signal, or u signal and v signal, etc.).
  • the primary color signal sigR, the primary color signal sigG, and the primary color signal sigB are calculated based on the luminance signal and the saturation signal, and then each of the R, G, and B gradation values (the gradation expressed in one field) is applied to each discharge cell. Value). Then, the R, G, and B gradation values set in each discharge cell are converted into image data indicating light emission / non-light emission for each subfield.
  • the timing generation circuit 45 generates various timing signals for controlling the operation of each circuit block based on the horizontal synchronization signal and the vertical synchronization signal.
  • the generated timing signal is supplied to each circuit block (data electrode drive circuit 42, scan electrode drive circuit 43, sustain electrode drive circuit 44, image signal processing circuit 41, etc.).
  • Scan electrode drive circuit 43 includes a ramp waveform voltage generation circuit, a sustain pulse generation circuit, and a scan pulse generation circuit (not shown in FIG. 6), and is based on the timing signal supplied from timing generation circuit 45 as shown in FIG. 4 is generated and applied to each of scan electrode SC1 through scan electrode SCn.
  • the ramp waveform voltage generating circuit generates a descending ramp waveform voltage to be applied to scan electrode SC1 through scan electrode SCn based on the timing signal during the erase period.
  • the sustain pulse generating circuit generates a sustain pulse to be applied to scan electrode SC1 through scan electrode SCn based on the timing signal during the sustain period.
  • the scan pulse generating circuit includes a plurality of scan electrode driving ICs (scan ICs), and generates scan pulses to be applied to scan electrode SC1 through scan electrode SCn based on a timing signal during an address period.
  • Sustain electrode drive circuit 44 includes a sustain pulse generation circuit and a circuit for generating voltage Ve (not shown in FIG. 6), and the drive voltage shown in FIG. 3 based on the timing signal supplied from timing generation circuit 45.
  • a waveform is created and applied to each of sustain electrode SU1 through sustain electrode SUn.
  • a sustain pulse is generated based on the timing signal
  • voltage Ve is generated based on the timing signal and applied to sustain electrode SU1 through sustain electrode SUn.
  • the data electrode drive circuit 42 converts the data for each subfield constituting the image data based on the image signal into signals corresponding to the data electrodes D1 to Dm. Then, based on the signal and the timing signal supplied from the timing generation circuit 45, the data electrodes D1 to Dm are driven. In the address period, an address pulse is generated and applied to each of the data electrodes D1 to Dm.
  • FIG. 7 is a circuit diagram schematically showing scan electrode driving circuit 43 of plasma display device 40 in accordance with the first exemplary embodiment of the present invention.
  • Scan electrode drive circuit 43 includes sustain pulse generation circuit 50, ramp waveform voltage generation circuit 60, and scan pulse generation circuit 70, and operates each circuit based on a timing signal.
  • details of signal paths of control signals (timing signals supplied from the timing generation circuit 45) input to each circuit are omitted.
  • Sustain pulse generation circuit 50 includes power recovery circuit 51, switching element Q55, switching element Q56, and switching element Q59. Then, sustain pulses to be applied to scan electrode SC1 through scan electrode SCn are generated.
  • the power recovery circuit 51 recovers the power stored in the panel 10 from the panel 10 using LC resonance, and reuses the recovered power as power when driving the scan electrodes SC1 to SCn.
  • the panel 10 is supplied again.
  • Switching element Q55 clamps scan electrode SC1 through scan electrode SCn to voltage Vs
  • switching element Q56 clamps scan electrode SC1 through scan electrode SCn to voltage 0 (V).
  • the switching element Q59 is a separation switch, and is provided to prevent a current from flowing backward through a parasitic diode or the like of the switching element constituting the scan electrode driving circuit 43.
  • Scan pulse generation circuit 70 outputs the output voltage of sustain pulse generation circuit 50 as it is during the sustain period. That is, the voltage at node A is output to scan electrode SC1 through scan electrode SCn.
  • the ramp waveform voltage generation circuit 60 includes a Miller integration circuit 63 and generates the down ramp waveform voltage shown in FIG.
  • Miller integrating circuit 63 includes transistor Q63, capacitor C63, and resistor R63, and applies a constant voltage to input terminal IN63 (giving a constant voltage difference between two circles shown as input terminal IN63). As a result, a downward ramp waveform voltage that gradually decreases toward the voltage Vi is generated.
  • the switching element Q69 is a separation switch, and is provided to prevent a current from flowing backward through a parasitic diode or the like of the switching element constituting the scan electrode driving circuit 43.
  • the ramp waveform voltage generation circuit 60 since no upward ramp waveform voltage is generated, the ramp waveform voltage generation circuit 60 does not need a circuit for generating the upward ramp waveform voltage.
  • switching elements and transistors can be configured using generally known semiconductor elements such as MOSFETs and IGBTs. These switching elements and transistors are controlled by timing signals corresponding to the respective switching elements and transistors generated by the timing generation circuit 45.
  • FIG. 8 is a circuit diagram schematically showing sustain electrode drive circuit 44 of plasma display device 40 in accordance with the first exemplary embodiment of the present invention.
  • Sustain electrode drive circuit 44 includes sustain pulse generation circuit 80 and constant voltage generation circuit 85, and operates each circuit based on a timing signal.
  • control signals timing signals supplied from the timing generation circuit 45
  • Sustain pulse generation circuit 80 includes a power recovery circuit 81, a switching element Q83, and a switching element Q84. Then, sustain pulses to be applied to sustain electrode SU1 through sustain electrode SUn are generated.
  • the power recovery circuit 81 recovers the power stored in the panel 10 from the panel 10 using LC resonance and stores it in the power recovery capacitor. Further, in order to reuse the collected power as power for driving sustain electrode SU1 to sustain electrode SUn, the power is supplied again to panel 10 using LC resonance.
  • Switching element Q83 clamps sustain electrode SU1 through sustain electrode SUn to voltage Vs.
  • Switching element Q84 clamps sustain electrode SU1 through sustain electrode SUn to voltage 0 (V).
  • the constant voltage generation circuit 85 includes a switching element Q86 and a switching element Q87, and applies the voltage Ve to the sustain electrodes SU1 to SUn.
  • switching elements can also be configured by using generally known semiconductor elements such as MOSFETs and IGBTs. These switching elements are also controlled by timing signals corresponding to the respective switching elements generated by the timing generation circuit 45.
  • FIG. 9 is a circuit diagram schematically showing data electrode drive circuit 42 of plasma display device 40 in accordance with the first exemplary embodiment of the present invention.
  • control signals a timing signal supplied from the timing generation circuit 45 and image data supplied from the image signal processing circuit 41
  • the data electrode driving circuit 42 has switching elements Q91H1 to Q91Hm and switching elements Q91L1 to Q91Lm. Then, based on the image data (details of the image data are omitted in the drawing), the switching element Q91Lj is turned on to apply the voltage 0 (V) to the data electrode Dj and the switching element Q91Hj is turned on. A voltage Vd is applied to the electrode Dj.
  • the drive voltage waveforms shown in FIGS. 3 and 4 can be generated using these drive circuits.
  • the drive circuits shown in FIGS. 6, 7, 8, and 9 are examples, and the present invention is not limited to the circuit configurations of these drive circuits.
  • a stable address operation can be performed without performing a forced initialization operation. It can be carried out. Thereby, black brightness can be suppressed and an image with high contrast can be displayed on the panel 10.
  • the wall voltage can be sufficiently adjusted on each electrode by repeatedly generating a weak discharge multiple times without generating a strong discharge, and the subsequent address discharge is stably generated. can do.
  • the configuration has been described in which the downward ramp waveform voltage that gently falls from the voltage 0 (V) toward the voltage Vi is generated twice in the erasing period, but when the downward ramp waveform voltage is started.
  • the voltage is not limited to voltage 0 (V) at all.
  • the voltage applied to scan electrode SC1 through scan electrode SCn may be sharply reduced until immediately before discharge occurs in the discharge cells. Therefore, the downward ramp waveform voltage may be generated as a ramp waveform voltage that gently falls toward the voltage Vi from a voltage immediately before the discharge is generated in the discharge cell.
  • the first field and the second field are alternately generated to display an image on the panel 10.
  • the order of the address operation to each discharge cell in the address period differs between the first field and the second field.
  • FIG. 10 is a diagram schematically showing a drive voltage waveform of the first field applied to each electrode of the panel used in the plasma display device in accordance with the second exemplary embodiment of the present invention.
  • FIG. 11 is a diagram schematically showing a drive voltage waveform of the second field applied to each electrode of the panel used in the plasma display device in accordance with the second exemplary embodiment of the present invention.
  • Discharge cell data electrode Dp (p 3 ⁇ q ⁇ 2: q is an integer excluding 0 of m / 3 or less, for example, data electrode D1, data electrode D4, etc.), discharge cell coated with green phosphor Drive voltage waveform applied to each of the data electrode Dp + 1 (for example, the data electrode D2, the data electrode D5, etc.) and the data electrode Dp + 2 (for example, the data electrode D3, the data electrode D6, etc.) of the discharge cell coated with the blue phosphor.
  • Scan electrode SCi, sustain electrode SUi, and data electrode Dk in the following represent electrodes selected based on image data (data indicating light emission / non-light emission for each subfield) from among the electrodes.
  • 10 and 11 mainly show drive voltage waveforms in three subfields, that is, subfield SF1, subfield SF2, and subfield SF3.
  • the number of subfields constituting one field, the luminance weight assigned to each subfield, the configuration of each subfield, and the like are the same as those in the first embodiment, and a description thereof will be omitted.
  • both the first field and the second field are divided into 10 subfields (SF1, SF2,..., SF10) as in the first embodiment.
  • Each subfield has a luminance weight of (1, 2, 3, 6, 11, 18, 30, 44, 60, 80).
  • the number of subfields and the luminance weight of each subfield are not limited to the above values.
  • the structure which switches the structure of a subfield based on an image signal etc. may be sufficient.
  • the scanning electrode 22 in the writing period of the first field, among the plurality of scanning electrodes 22 formed on the panel 10, the scanning electrode 22 (one scanning electrode 22) arranged at one end of the panel 10.
  • the scan pulse is applied in order from the scan electrode SC1 that is the scan electrode SCn that is the scan electrode 22 (the other scan electrode 22) disposed at the other end of the panel 10. That is, the first discharge cell, the second discharge cell, the third discharge cell,..., The (n ⁇ 1) th discharge cell, and the nth discharge cell in this order.
  • voltage 0 (V) is applied to data electrode D1 to data electrode Dm
  • voltage Ve is applied to sustain electrode SU1 to sustain electrode SUn
  • Voltage Vc is applied to scan electrode SC1 through scan electrode SCn.
  • a negative scan pulse of voltage Va is applied to scan electrode SC1 in the first row where the address operation is first performed.
  • an address pulse (data pulse) of the positive voltage Vd is applied to the data electrode Dk corresponding to the discharge cell to emit light in the first row among the data electrodes D1 to Dm.
  • the voltage Va is set so as to satisfy (Condition 1) and (Condition 2) as in the first embodiment.
  • an address discharge is generated between data electrode Dk and scan electrode SC1, and between sustain electrode SU1 and scan electrode SC1, and a positive wall voltage is accumulated on scan electrode SC1, and on sustain electrode SU1.
  • a negative wall voltage is accumulated, and a negative wall voltage is also accumulated on the data electrode Dk.
  • a scan pulse of voltage Va is applied to scan electrode SC2 in the second row, and an address pulse of voltage Vd is applied to data electrode Dk corresponding to the discharge cell to be lit in the second row.
  • An address operation is performed in the discharge cell.
  • the same addressing operation is performed by scanning electrode SC3 in the third row, scanning electrode SC4 in the fourth row,..., Scanning electrode SC (n ⁇ 1) in the (n ⁇ 1) th row, scanning in the nth row.
  • the process is sequentially performed from the discharge cell in the third row to the discharge cell in the nth row in the order of the electrode SCn, and the address period of the subfield SF1 of the first field is completed.
  • the data electrode Dp (for example, the data electrode D1, the data electrode D4, the data electrode D7, etc.) of the discharge cell coated with the red phosphor, and the blue phosphor
  • the voltage Vd is applied to the data electrode Dp + 2 (for example, the data electrode D3, the data electrode D6, the data electrode D9, etc.) of the applied discharge cell, and the data electrode Dp + 1 (for example, of the discharge cell to which the green phosphor is applied)
  • the voltage 0 (V) is applied to the data electrode D2, the data electrode D5, the data electrode D8, and the like.
  • V voltage 0 (V) is applied to sustain electrode SU1 through sustain electrode SUn, and a sustain pulse of positive voltage Vs is applied to scan electrode SC1 through scan electrode SCn.
  • a sustain discharge is generated between the scan electrode SCi and the sustain electrode SUi, and the phosphor layer 35 emits light by the ultraviolet rays generated by the discharge.
  • sustain pulses of the number obtained by multiplying the luminance weight by a predetermined luminance magnification are alternately applied to scan electrode SC1 through scan electrode SCn and sustain electrode SU1 through sustain electrode SUn, and an address discharge is generated in the address period.
  • sustain discharge is continuously generated.
  • the sustain operation in the sustain period of the subfield SF1 of the first field is completed.
  • the sustain period ends while voltage Vs, which is the high-side voltage of the sustain pulse, is applied to scan electrode SC1 through scan electrode SCn.
  • the data electrode Dp (for example, the data electrode D1, the data electrode D4, the data of the discharge cell coated with the red phosphor) is applied.
  • the voltage 0 (V) is applied to the data electrode Dp + 2 (for example, the data electrode D3, the data electrode D6, the data electrode D9, etc.) of the discharge cell coated with the blue phosphor. Therefore, the voltage applied to all the data electrodes D1 to Dm is a voltage 0 (V).
  • This erasing discharge is the first discharge generated with the scanning electrode SCi as a cathode and the data electrode Dk as an anode.
  • the voltage Vi is set to be equal to or slightly higher than the voltage Va of the scanning pulse.
  • the voltage 0 (V) is applied to the data electrode Dp + 1 (for example, the data electrode D2, the data electrode D5, the data electrode D8, etc.) and the sustain electrodes SU1 to SUn of the discharge cell coated with the green phosphor.
  • the data electrode Dp for example, the data electrode D1, the data electrode D4, the data electrode D7, etc.
  • the voltage Vd is applied to the data electrode D3, the data electrode D6, the data electrode D9, and the like.
  • a rectangular waveform voltage having a positive voltage Vs is applied to scan electrode SC1 through scan electrode SCn.
  • the second erasing discharge is generated in the discharge cell that has generated the first erasing discharge.
  • This discharge is a first discharge using scan electrode SCi as an anode and sustain electrode SUi as a cathode, and is a weak discharge.
  • the voltage 0 (V) is applied to all the data electrodes D1 to Dm, and the positive voltage Ve is applied to the sustain electrodes SU1 to SUn. Then, the voltage applied to scan electrode SC1 through scan electrode SCn is lowered from voltage Vs to voltage 0 (V), and a downward ramp waveform voltage that gradually falls from voltage 0 (V) to voltage Vi is applied to scan electrode SC1 through scan. Apply to electrode SCn.
  • This discharge is a second discharge with the scan electrode SCi as a cathode and the data electrode Dk as an anode, and is a weak discharge.
  • This weak discharge discharges an excessive portion of the wall voltage on the scan electrode SCi, the wall voltage on the sustain electrode SUi, and the wall voltage on the data electrode Dk, and the wall voltage in the discharge cell is suitable for the address operation. Adjusted to the wall voltage.
  • the voltage Vd is applied to all the data electrodes D1 to Dm.
  • scan electrodes SC1 to SCn and sustain electrodes SU1 to SUn are supplied with sustain pulses of the number obtained by multiplying the luminance weight by a predetermined luminance magnification.
  • the sustain discharge is continuously generated in the discharge cells which are alternately applied and generate the address discharge in the address period.
  • V voltage 0 (V) is applied to sustain electrode SU1 through sustain electrode SUn, and a sustain pulse of voltage Vs is applied to scan electrode SC1 through scan electrode SCn.
  • Vs which is the high-side voltage of the sustain pulse
  • the voltage 0 (V) is applied to all the data electrodes D1 to Dm after the last sustain pulse is generated in the sustain period.
  • the voltage Vd is applied to all the data electrodes D1 to Dm while the voltage 0 (V) is applied to the sustain electrodes SU1 to SUn.
  • a rectangular waveform voltage having a positive voltage Vs is applied to scan electrode SC1 through scan electrode SCn.
  • voltage 0 (V) is applied to data electrode D1 through data electrode Dm
  • positive voltage Ve is applied to sustain electrode SU1 through sustain electrode SUn.
  • the voltage applied to scan electrode SC1 through scan electrode SCn is lowered from voltage Vs to voltage 0 (V), and a downward ramp waveform voltage that gradually falls from voltage 0 (V) to voltage Vi is applied to scan electrode SC1 through scan. Apply to electrode SCn.
  • the erasing period in the subfield SF2 of the first field ends.
  • sustain period and erase period in each subfield of subfield SF3 to subfield SF10 of the first field the write period and sustain of subfield SF2 of the first field are maintained except for the number of sustain pulses.
  • a drive voltage waveform similar to the period and the erase period is applied to each electrode.
  • the address operation is performed on each discharge cell in the reverse order to the address period of the first field.
  • the subfield SF1 of the second field is different from the subfield SF1 of the first field in the address period, the sustain period, and the erase period except that the order of the address operation to each discharge cell is reversed.
  • a drive voltage waveform similar to that of the subfield SF1 of the first field is applied to each electrode.
  • each subfield after the subfield SF2 of the second field the address period except that the order of the address operation to each discharge cell is opposite to that of each subfield after the subfield SF2 of the first field.
  • the same drive voltage waveform as that of each subfield after the subfield SF2 of the first field is applied to each electrode.
  • the first field and the second field generated in this way are alternately repeated to display an image on the panel 10.
  • the panel 10 is driven by alternately repeating the second field in which the address operation is performed on each discharge cell in the order of the discharge cell in the row, the discharge cell in the second row, and the discharge cell in the first row.
  • the scanning electrode 22 arranged at the upper end (one end) in the arrangement is the scanning electrode SC1, and the lower arrangement is arranged.
  • Scan electrode 22 arranged at the end (the other end) is scan electrode SCn, and the code increases in order from scan electrode SC1 to scan electrode SCn. That is, in panel 10, from the upper end of the arrangement toward the lower end of the arrangement, scan electrode SC1, scan electrode SC2, scan electrode SC3,..., Scan electrode SC (n -1), scan electrode SC1 to scan electrode SCn are arranged in the order of scan electrode SCn.
  • an image signal for displaying black in the entire image display area of the panel 10 an image signal in which no address operation is performed in all discharge cells and no sustain discharge occurs.
  • an all-black image signal an image signal for displaying black in the entire image display area of the panel 10
  • an image signal for which an address operation is performed in all discharge cells hereinafter referred to as an “entire white image signal”.
  • the priming particles are generated in the discharge cell in which the address discharge is generated, a part of the priming particles moves to the discharge cell adjacent to the discharge cell through the gap between the discharge cells. Therefore, the phenomenon is substantially equivalent to supplying priming particles from a discharge cell in which an address discharge has occurred to a discharge cell adjacent thereto.
  • the address discharge can be stably generated as compared with the state where the priming particles are insufficient.
  • scan pulses are applied to each of the scan electrodes SC1 to SCn in the same order in the address period of all subfields. For example, consider the case where the same write operation as the write period of the first field is performed in the write period of all subfields. In this case, scan pulses are sequentially applied from scan electrode SC1 arranged at the upper end of panel 10 to scan electrode SCn arranged at the lower end in the writing period of all subfields.
  • priming particles are supplied to the discharge cells adjacent to the discharge cell.
  • the address operation is performed from the upper end to the lower end of the panel 10, so that the scan pulse is applied immediately after the scan electrode SCi to which the discharge cell in which the address discharge has occurred belongs. Scan electrode SCi + 1.
  • the address operation is performed next to the row to which the discharge cell in which the address discharge has occurred belongs to the row immediately below the discharge cell in which the address discharge has occurred. For this reason, in the discharge cells adjacent immediately above, obliquely above, and directly beside the discharge cell in which the address discharge has occurred, priming particles are supplied from the discharge cell in which the address discharge has occurred after the address operation is completed. On the other hand, in the discharge cells immediately below and obliquely below the discharge cell in which the address discharge has occurred, the priming particles are supplied from the discharge cell in which the address discharge has occurred before the start of the address operation. Therefore, in the discharge cells adjacent immediately below and obliquely below the discharge cell in which the address discharge has occurred, the address discharge can be generated relatively stably by the supplied priming particles.
  • the address operation is performed in a state where the priming particles are insufficient.
  • the fact that the address discharge becomes unstable due to the lack of priming particles may be considered that the probability that the address discharge will occur is lower than when the address discharge occurs stably. This means that even in a discharge cell in which priming particles are insufficient, the probability of occurrence of address discharge is not “0”, and address discharge occurs while the address operation is repeated. As described above, the address discharge is stably generated in the discharge cells located immediately below and obliquely below the discharge cell in which the address discharge has occurred.
  • the first field and the second field are alternately generated to drive the panel 10. Therefore, when switching from a full black image signal to a full white image signal, in the first field, when an address discharge occurs in any one of the discharge cells, one after another, directly below and obliquely below that discharge cell, The number of discharge cells in which address discharge is generated stably increases. In the subsequent second field, the discharge cells in which the address discharge is stably generated one after another start from the discharge cell in which the address discharge has occurred in the first field, in the direction immediately above and obliquely upward.
  • the addresses are always written in the same order in the address period of all the subfields.
  • the number of discharge cells that stably generate address discharge can be increased rapidly, and after switching from a full black image signal to a full white image signal, The time required until white is displayed in the entire display area can be greatly reduced.
  • the data electrode Dp + 1 (for example, the data electrode) of the discharge cell coated with the green phosphor in the sustain period of the subfield SF1.
  • D2, data electrode D5, data electrode D8, etc. are applied to data electrodes Dp (for example, data electrode D1, data electrode D4, data electrode D7, etc.) of the discharge cell coated with red phosphor, and blue.
  • the voltage is set to 0 (V) lower than the voltage Vd applied to the data electrode Dp + 2 (for example, the data electrode D3, the data electrode D6, the data electrode D9, etc.) of the discharge cell coated with the phosphor.
  • the voltage applied to data electrode SC1 to data electrode SCn in the sustain period is set in this way, so that the setting range (setting margin) of scan pulse voltage Va applied to scan electrode 22 in the write period is set. Is spreading. The reason will be described below.
  • the discharge start voltage VFsd and the discharge start voltage VFds of the discharge cell coated with the green phosphor are the discharge cells of the discharge cell coated with the red phosphor and the discharge cell coated with the blue phosphor. It tends to be higher than the start voltage VFsd and the discharge start voltage VFds.
  • the setting range of the voltage Va that satisfies the above (Condition 1) and (Condition 2) depends on the discharge start voltage VFsd and the discharge start voltage VFds. For this reason, in the discharge cell to which the green phosphor is applied, the setting range of the voltage Va of the scan pulse moves (shifts) relatively to the high voltage side.
  • the wall voltage on the data electrode 32 of the discharge cell coated with the green phosphor is different from that of the discharge cell coated with the red phosphor and the blue voltage. It becomes substantially lower than the wall voltage on the data electrode 32 of the discharge cell coated with the phosphor. For these reasons, the setting range of the voltage Va of the discharge cell coated with the green phosphor is further shifted (shifted) to the high voltage side.
  • the voltage value of the scan pulse voltage Va in the plasma display device is set based on (Condition 1) and (Condition 2), and the set range of the scan pulse voltage Va in the discharge cell coated with the red phosphor. And the setting range of the scan pulse voltage Va in the discharge cell coated with the green phosphor and the set range of the scan pulse voltage Va in the discharge cell coated with the blue phosphor. Must be set in
  • the setting range of the scan pulse voltage Va for the discharge cell coated with green phosphor moves (shifts) to the high voltage side as compared with the other two-color discharge cells, the scan pulse voltage Va.
  • the setting range (setting margin) is relatively narrow.
  • the setting range of the voltage Va of the scan pulse in the discharge cell coated with the green phosphor set based on (Condition 1) and (Condition 2) can be moved (shifted) to the lower voltage side.
  • the setting range of the scan pulse voltage Va in the discharge cells of the respective colors can be made to be relatively the same range, and the set range (setting margin) of the scan pulse voltage Va can be relatively widened.
  • the voltage applied to the data electrode Dp + 1 of the discharge cell coated with the green phosphor during the sustain period of the subfield SF1 is applied to the data electrode 32 (data of the discharge cell of the other two colors).
  • the voltage 0 (V) is set lower than the voltage Vd applied to the electrode Dp and the data electrode Dp + 2).
  • the setting range of the voltage Va of the scanning pulse in the discharge cell coated with the green phosphor can be shifted (shifted) to the lower voltage side. Therefore, the setting range of the scan pulse voltage Va in the discharge cells of the respective colors is relatively set to the same range, and the set range (setting margin) of the scan pulse voltage Va is relatively widened.
  • the voltage applied to the data electrode Dp + 1 of the discharge cell coated with the green phosphor is set to the voltage 0 (V) in the sustain period of the subfield SF1, so that the voltage of the scan pulse It was confirmed that the setting range of Va can be expanded by a voltage (for example, 60 (V)) substantially equal to the voltage Vd.
  • any discharge of initialization discharge, address discharge, sustain discharge, and erase discharge does not occur. Therefore, the priming particles tend to be insufficient in the discharge cells that display black, and the discharge start voltage is higher than that in the discharge cells that display gradation values other than black (gradation values larger than gradation value “0”). It tends to be relatively high.
  • the voltage applied to the data electrode 32 of the discharge cell that displays black can be set lower than the voltage Vd applied to the data electrode of the discharge cell that displays a gradation value other than black
  • the setting range of voltage Va satisfying (Condition 1) and (Condition 2) is shifted (shifted) to the low voltage side, and the setting range (setting margin) of voltage Va is relatively widened. Can do.
  • the voltage applied to the data electrode Dp + 1 of the discharge cell coated with the green phosphor during the sustain period is set to the data electrode 32 (data electrode 32) of the other two color discharge cells. It can be seen that a voltage lower than the voltage Vd applied to Dp and data electrode Dp + 2) is desirable.
  • the coding is set so as to suppress the moving image pseudo contour as much as possible. Coding is a combination of lighting and non-lighting of each subfield set to display each gradation value.
  • the moving image pseudo contour is a phenomenon in which a pseudo contour that does not exist in an actual image is visible to the user when a moving image is displayed on the panel 10.
  • JP 2008-197430 A A technique related to coding that suppresses moving image pseudo contours is disclosed in, for example, “JP 2008-197430 A”.
  • coding is set so that a relatively low luminance weight subfield is selected from the subfields to be lit when displaying each gradation. ing.
  • the probability that the subfield with the smaller luminance weight is lit increases. Further, when a moving image is displayed on the panel 10, a discharge cell that displays black has a high probability of displaying dark gradation values close to black before and after (before and after time). Therefore, the probability that the subfield SF1 having the lowest luminance weight is turned on is relatively higher.
  • the voltage to be applied to data electrode Dp + 1 of the discharge cell coated with green phosphor is changed from subfield SF2 to subfield SF2.
  • the setting range of the scanning pulse voltage Va in the discharge cells of the respective colors can be made relatively uniform, and the setting range (setting margin) of the scanning pulse voltage Va can be relatively widened.
  • the first field and the second field are alternately generated to drive the panel 10.
  • the number of discharge cells that stably generate the address discharge can be rapidly increased as compared with the configuration in which the address operation is always performed on each discharge cell in the same order. Become. Therefore, when switching from a full black image signal to a full white image signal, it is possible to promptly display a white image in the image display area of the panel 10.
  • the data electrode Dp + 1 (for example, the data electrode D2) of the discharge cell coated with the green phosphor in the sustain period of the subfield SF1.
  • the data electrode D5, the data electrode D8, etc. are applied to the data electrode Dp (for example, the data electrode D1, the data electrode D4, the data electrode D7, etc.) of the discharge cell coated with the red phosphor, and the blue
  • the voltage is set to 0 (V) lower than the voltage Vd applied to the data electrode Dp + 2 (for example, the data electrode D3, the data electrode D6, the data electrode D9, etc.) of the discharge cell coated with the phosphor.
  • the setting range of the voltage Va of the scanning pulse in the discharge cell coated with the green phosphor can be shifted (shifted) to the lower voltage side. Accordingly, the setting range of the scan pulse voltage Va in the discharge cells of the respective colors can be relatively set to the same range, and the set range (setting margin) of the scan pulse voltage Va can be relatively widened.
  • a field having a subfield for performing an address operation in which a scan pulse is sequentially applied from scan electrode SC1 to scan electrode SCn in the address period is defined as the first field, and from scan electrode SCn in the address period.
  • the field having the subfield for performing the address operation for sequentially applying the scan pulse toward the scan electrode SC1 is defined as the second field.
  • the scan pulse is sequentially applied from the scan electrode SCn to the scan electrode SC1 in the address period.
  • a field having a subfield for performing an address operation is a first field
  • a field having a subfield for performing an address operation for sequentially applying a scan pulse from scan electrode SC1 toward scan electrode SCn in the address period is a second field. Even .
  • one field is composed of 10 subfields.
  • the number of subfields constituting one field is not limited to the above number.
  • the drive voltage waveforms shown in FIGS. 3, 10, and 11 are merely examples in the embodiment of the present invention, and the present invention is not limited to these drive voltage waveforms.
  • the circuit configurations shown in FIGS. 6, 7, 8, and 9 are merely examples in the embodiment of the present invention, and the present invention is not limited to these circuit configurations. .
  • each circuit block shown in the embodiment of the present invention may be configured as an electric circuit that performs each operation shown in the embodiment, or a microcomputer that is programmed to perform the same operation. May be used.
  • the specific numerical values shown in the embodiment of the present invention are set based on the characteristics of the panel 10 having a screen size of 50 inches and the number of display electrode pairs 24 of 1024. It is just an example. The present invention is not limited to these numerical values, and each numerical value is desirably set optimally in accordance with the characteristics of the panel and the specifications of the plasma display device. Each of these numerical values is allowed to vary within a range where the above-described effect can be obtained. Also, the number of subfields constituting one field, the luminance weight of each subfield, etc. are not limited to the values shown in the embodiment of the present invention, and the subfield configuration is based on the image signal or the like. It may be configured to switch.
  • the present invention makes it possible to perform a stable write operation without performing a forced initialization operation, and can suppress the black luminance and increase the contrast of the display image to improve the image display quality. It is useful as a plasma display device.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

 プラズマディスプレイパネルに画像を表示する際に、強制初期化動作を行わずに安定した書込み動作を行うことを可能にし、黒輝度を抑えて表示画像のコントラストを高める。そのために、第1の電圧から第3の電圧を減じた電圧が、データ電極を陽極とし走査電極を陰極とする放電開始電圧以上となり、かつ、第2の電圧から第3の電圧を減じた電圧が、データ電極を陽極とし走査電極を陰極とする放電開始電圧とデータ電極を陰極とし走査電極を陽極とする放電開始電圧との和以下となるように、各電極に印加する電圧を設定する。そして、維持期間の最後には、維持パルスの高圧側電圧を走査電極に印加し、消去期間には、下り傾斜波形電圧を走査電極に印加し、その後、正の矩形波形電圧を走査電極に印加し、その後、正の電圧を維持電極に印加するとともに下り傾斜波形電圧を走査電極に印加する。

Description

プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
 本発明は、交流面放電型のプラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置に関する。
 表示デバイスとして代表的なプラズマディスプレイパネル(以下、「パネル」と略記する)は、対向配置された前面基板と背面基板との間に多数の放電セルが形成されている。前面基板は、1対の走査電極と維持電極とからなる表示電極対が前面側のガラス基板上に互いに平行に複数対形成されている。そして、それら表示電極対を覆うように誘電体層および保護層が形成されている。
 背面基板は、背面側のガラス基板上に複数の平行なデータ電極が形成され、それらデータ電極を覆うように誘電体層が形成され、さらにその上にデータ電極と平行に複数の隔壁が形成されている。そして、誘電体層の表面と隔壁の側面とに蛍光体層が形成されている。
 そして、表示電極対とデータ電極とが立体交差するように、前面基板と背面基板とを対向配置して密封する。密封された内部の放電空間には、例えば分圧比で5%のキセノンを含む放電ガスを封入し、表示電極対とデータ電極とが対向する部分に放電セルを形成する。このような構成のパネルにおいて、各放電セル内でガス放電により紫外線を発生し、この紫外線で赤色(R)、緑色(G)および青色(B)の各色の蛍光体を励起発光してカラーの画像表示を行う。
 パネルを駆動する方法としては一般にサブフィールド法が用いられている。サブフィールド法では、1フィールドを複数のサブフィールドに分割し、それぞれのサブフィールドで各放電セルの発光と非発光とを制御する。そして、1フィールドに発生する発光の回数を制御することにより階調表示を行う。
 各サブフィールドは、初期化期間、書込み期間および維持期間を有する。
 初期化期間では、各走査電極に初期化波形を印加し、各放電セルで初期化放電を発生する初期化動作を行う。これにより、各放電セルにおいて、続く書込み動作のために必要な壁電荷を形成するとともに、書込み放電を安定して発生するためのプライミング粒子(放電を発生させるための励起粒子)を発生する。
 初期化動作には、直前のサブフィールドの動作にかかわらず各放電セルに初期化放電を発生する強制初期化動作と、直前のサブフィールドで書込み放電を発生した放電セルだけに初期化放電を発生する選択初期化動作がある。
 書込み期間では、表示する画像に応じて放電セルで選択的に書込み放電を発生し、放電セル内に壁電荷を形成する書込み動作を行う。書込み期間では、走査電極に走査パルスを順次印加するとともに、データ電極には表示すべき画像信号にもとづき選択的に書込みパルスを印加する。これにより、発光を行うべき放電セルの走査電極とデータ電極との間に書込み放電を発生し、その放電セル内に壁電荷を形成する。
 維持期間では、サブフィールド毎に定められた輝度重みにもとづく数の維持パルスを、走査電極と維持電極とからなる表示電極対に交互に印加し、書込み放電を発生した放電セルで維持放電を発生し、その放電セルの蛍光体層を発光させる維持動作を行う(以下、放電セルを維持放電により発光させることを「点灯」、発光させないことを「非点灯」とも記す)。これにより、各放電セルを、輝度重みに応じた輝度で発光させる。この維持放電による蛍光体層の発光は階調表示に関係する発光であり、それ以外の発光は階調表示に関係しない発光である。それ以外の発光の一例として、強制初期化動作によって生じる発光がある。
 このようにして、パネルの各放電セルを画像信号の階調値に応じた輝度で発光させて、パネルの画像表示領域に画像を表示する。
 パネルにおける画像表示品質を高める上で重要な要因の1つにコントラストの向上がある。そして、サブフィールド法の1つとして、階調表示に関係しない発光を極力減らし、最も低い階調である黒を表示する際の輝度を下げ、コントラスト比を向上させる駆動方法が開示されている。
 この駆動方法では、緩やかに変化する傾斜波形電圧を用いて強制初期化動作を行う。そして、1フィールドを構成する複数のサブフィールドのうち、1つのサブフィールドの初期化期間では強制初期化動作を行い、他のサブフィールドの初期化期間では選択初期化動作を行う。こうして、強制初期化動作を行う回数を1フィールドに1回にする。
 維持放電を発生しない黒を表示する領域の輝度(以下、「黒輝度」と略記する)は画像の表示に関係のない発光、例えば、初期化放電によって生じる発光等によって変化する。そして、上述の駆動方法では、黒を表示する領域における発光は全ての放電セルに初期化動作を行うときの微弱発光だけとなる。これにより、黒輝度を低減してコントラストの高い画像を表示することが可能になる(例えば、特許文献1参照)。
 また、表示電極対をn分割し、強制初期化動作を行う回数をnフィールドに1回とすることで、階調表示に関係しない発光をさらに減らして黒輝度をさらに下げ、コントラストをさらに向上させる駆動方法が開示されている(例えば、特許文献2参照)。
 特許文献2に記載の駆動方法を用いれば、特許文献1に記載の駆動方法よりも、単位時間(例えば、1秒間)あたりの強制初期化動作の回数を低減し、黒輝度をさらに下げることができる。
 しかしながら、強制初期化動作には、続く書込み期間において書込み放電を発生するために必要な壁電荷を放電セル内に蓄積する働き、および、放電遅れ時間を短くして書込み放電を確実に発生させるためのプライミング粒子を発生する働きがある。放電遅れ時間とは、放電セルに印加する電圧が放電開始電圧を超えてから実際に放電が発生するまでに要する時間のことであり、放電遅れ時間が長くなるほど放電の発生は不安定となる。
 そのため、強制初期化動作を省略すると、書込み放電の放電遅れ時間が長くなって書込み動作が不安定になったり、あるいは、書込み放電が発生しない等の動作不良が発生して、正常な画像表示ができなくなる。
 したがって、特許文献2に記載の駆動方法であっても、強制初期化動作を行う必要があり、その結果、維持放電を発生せず黒を表示する放電セルにおいても、強制初期化動作に起因する発光が発生する。
 このように、従来技術では、強制初期化動作を省略することは困難である。これは黒を表示するべき放電セルであっても発光が発生することを意味しており、そのためコントラストの向上には限界があった。
特開2000-242224号公報 特開2006-091295号公報
 本発明は、走査電極と維持電極とデータ電極とを有する放電セルを複数備えたパネルを駆動するパネルの駆動方法である。このパネルの駆動方法では、書込み期間と維持期間と消去期間とを有するサブフィールドを複数用いて1つのフィールドを構成し、書込み期間においては走査電極に走査パルスを印加するとともにデータ電極に書込みパルスを印加して放電セルに選択的に書込み放電を発生し、維持期間においては輝度重みに応じた数の維持パルスを走査電極と維持電極とに交互に印加して書込み放電を発生した放電セルに維持放電を発生し、消去期間においては走査電極および維持電極に所定の電圧を印加して直前の書込み期間で書込み放電を発生した放電セルだけに選択的に消去放電を発生する。そして、維持期間において走査電極に印加する維持パルスの低圧側電圧からデータ電極に印加する電圧を減じた電圧を第1の電圧とし、維持期間において走査電極に印加する維持パルスの高圧側電圧からデータ電極に印加する電圧を減じた電圧を第2の電圧とし、書込み期間において走査電極に印加する走査パルスの低圧側電圧からデータ電極に印加する書込みパルスの低圧側電圧を減じた電圧を第3の電圧とするとき、第1の電圧から第3の電圧を減じた電圧が、データ電極を陽極とし走査電極を陰極とする放電の放電開始電圧以上となるように各電極に印加する電圧を設定するとともに、第2の電圧から第3の電圧を減じた電圧が、データ電極を陽極とし走査電極を陰極とする放電の放電開始電圧とデータ電極を陰極とし走査電極を陽極とする放電の放電開始電圧との和以下となるように各電極に印加する電圧を設定する。さらに、維持期間の最後には、維持パルスの高圧側電圧を走査電極に印加し、消去期間には、下り傾斜波形電圧を走査電極に印加し、その後、正の矩形波形電圧を走査電極に印加し、その後、正の電圧を維持電極に印加するとともに下り傾斜波形電圧を走査電極に印加する。
 これにより、強制初期化動作を行わずに安定した書込み動作を行うことを可能にし、黒輝度を抑えることにより表示画像のコントラストを高め、プラズマディスプレイ装置における画像表示品質を高めることができる。
 また、本発明のパネルの駆動方法では、書込み期間において、パネルの一方の端部に配置された一方の走査電極から、パネルの他方の端部に配置された他方の走査電極へ順に走査パルスを印加する第1のフィールドと、書込み期間において、他方の端部に配置された他方の走査電極から一方の端部に配置された一方の走査電極へ順に走査パルスを印加する第2のフィールドとを交互に発生してパネルを駆動してもよい。
 また、本発明のパネルの駆動方法では、赤に発光する蛍光体が塗布された放電セルと、緑に発光する蛍光体が塗布された放電セルと、青に発光する蛍光体が塗布された放電セルとを備えたパネルを駆動するときに、1フィールドを構成する複数のサブフィールドのうちの少なくとも1つのサブフィールドの維持期間において、緑に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧を、赤に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧および青に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧よりも低くしてもよい。
 また、本発明のパネルの駆動方法では、赤に発光する蛍光体が塗布された放電セルと、緑に発光する蛍光体が塗布された放電セルと、青に発光する蛍光体が塗布された放電セルとを備えたパネルを駆動するときに、輝度重みが最も小さいサブフィールドの維持期間において、緑に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧を、赤に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧および青に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧よりも低くしてもよい。
 また、本発明のパネルの駆動方法では、赤に発光する蛍光体が塗布された放電セルと、緑に発光する蛍光体が塗布された放電セルと、青に発光する蛍光体が塗布された放電セルとを備えたパネルを駆動するときに、緑に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧を、輝度重みが最も小さいサブフィールドの維持期間では、輝度重みが最も小さいサブフィールドを除くサブフィールドの維持期間よりも低くしてもよい。
 また、本発明のパネルの駆動方法では、赤に発光する蛍光体が塗布された放電セルと、緑に発光する蛍光体が塗布された放電セルと、青に発光する蛍光体が塗布された放電セルとを備えたパネルを駆動するときに、消去期間において、走査電極に正の矩形波形電圧を印加する際に、緑に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧を、赤に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧および青に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧よりも低くするサブフィールドを、1フィールドの中に少なくとも1つ設けてもよい。
 また、本発明のパネルの駆動方法では、消去期間において、走査電極を陰極としデータ電極を陽極とする1回目の放電を発生し、その後、維持電極を陰極とし走査電極を陽極とする放電を発生し、その後、走査電極を陰極としデータ電極を陽極とする2回目の放電を発生することが望ましい。
 また、本発明は、走査電極と維持電極とデータ電極とを有する放電セルを複数備えたパネルと、パネルを駆動してパネルに画像を表示する駆動回路とを備えたプラズマディスプレイ装置である。そして、駆動回路は、書込み期間と維持期間と消去期間とを有するサブフィールドを複数用いて1つのフィールドを構成し、書込み期間においては走査電極に走査パルスを印加するとともにデータ電極に書込みパルスを印加して放電セルに選択的に書込み放電を発生し、維持期間においては輝度重みに応じた数の維持パルスを走査電極と維持電極とに交互に印加して書込み放電を発生した放電セルに維持放電を発生し、消去期間においては走査電極および維持電極に所定の電圧を印加して直前の書込み期間で書込み放電を発生した放電セルだけに選択的に消去放電を発生する。そして、駆動回路は、維持期間において走査電極に印加する維持パルスの低圧側電圧からデータ電極に印加する電圧を減じた電圧を第1の電圧とし、維持期間において走査電極に印加する維持パルスの高圧側電圧からデータ電極に印加する電圧を減じた電圧を第2の電圧とし、書込み期間において走査電極に印加する走査パルスの低圧側電圧からデータ電極に印加する書込みパルスの低圧側電圧を減じた電圧を第3の電圧とするとき、第1の電圧から第3の電圧を減じた電圧が、データ電極を陽極とし走査電極を陰極とする放電の放電開始電圧以上となるように各電極に印加する電圧を設定するとともに、第2の電圧から第3の電圧を減じた電圧が、データ電極を陽極とし走査電極を陰極とする放電の放電開始電圧とデータ電極を陰極とし走査電極を陽極とする放電の放電開始電圧との和以下となるように各電極に印加する電圧を設定する。そして、駆動回路は、維持期間の最後には、維持パルスの高圧側電圧を走査電極に印加し、消去期間には、下り傾斜波形電圧を走査電極に印加し、その後、正の矩形波形電圧を走査電極に印加し、その後、正の電圧を維持電極に印加するとともに下り傾斜波形電圧を走査電極に印加する。
 これにより、強制初期化動作を行わずに安定した書込み動作を行うことを可能にし、黒輝度を抑えることにより表示画像のコントラストを高め、プラズマディスプレイ装置における画像表示品質を高めることができる。
図1は、本発明の実施の形態1におけるプラズマディスプレイ装置に用いるパネルの構造を示す分解斜視図である。 図2は、本発明の実施の形態1におけるプラズマディスプレイ装置に用いるパネルの電極配列図である。 図3は、本発明の実施の形態1におけるプラズマディスプレイ装置に用いるパネルの各電極に印加する駆動電圧波形を概略的に示す図である。 図4は、本発明の実施の形態1における1つのサブフィールドにおいて走査電極およびデータ電極に印加する電圧波形を概略的に示す波形図である。 図5は、放電開始電圧を簡易的に測定する方法の一例を示す図である。 図6は、本発明の実施の形態1におけるプラズマディスプレイ装置の回路ブロック図である。 図7は、本発明の実施の形態1におけるプラズマディスプレイ装置の走査電極駆動回路を概略的に示す回路図である。 図8は、本発明の実施の形態1におけるプラズマディスプレイ装置の維持電極駆動回路を概略的に示す回路図である。 図9は、本発明の実施の形態1におけるプラズマディスプレイ装置のデータ電極駆動回路を概略的に示す回路図である。 図10は、本発明の実施の形態2におけるプラズマディスプレイ装置に用いるパネルの各電極に印加する第1のフィールドの駆動電圧波形を概略的に示す図である。 図11は、本発明の実施の形態2におけるプラズマディスプレイ装置に用いるパネルの各電極に印加する第2のフィールドの駆動電圧波形を概略的に示す図である。
 以下、本発明の実施の形態におけるプラズマディスプレイ装置について、図面を用いて説明する。
 (実施の形態1)
 図1は、本発明の実施の形態1におけるプラズマディスプレイ装置に用いるパネル10の構造を示す分解斜視図である。ガラス製の前面基板21上には、走査電極22と維持電極23とからなる表示電極対24が複数形成されている。そして、走査電極22と維持電極23とを覆うように誘電体層25が形成され、その誘電体層25上に保護層26が形成されている。
 この保護層26は、放電セルにおける放電開始電圧を下げて放電を発生しやすくするために、電子放出性能が高く耐久性に優れた酸化マグネシウム(MgO)を用いた材料で形成されている。
 背面基板31上にはデータ電極32が複数形成され、データ電極32を覆うように誘電体層33が形成され、さらにその上に井桁状の隔壁34が形成されている。そして、隔壁34の側面および誘電体層33上には赤色(R)に発光する蛍光体層35R、緑色(G)に発光する蛍光体層35G、および青色(B)に発光する蛍光体層35Bが設けられている。以下、蛍光体層35R、蛍光体層35G、蛍光体層35Bをまとめて蛍光体層35とも記す。
 本実施の形態においては、赤色蛍光体としては、例えば(Y、Gd)BO:Euを主成分とする蛍光体を用い、緑色蛍光体としては、例えばZnSiO:Mnを主成分とする蛍光体を用い、青色蛍光体としては、例えばBaMgAl1017:Euを主成分とする蛍光体を用いている。しかし、本発明は蛍光体層35を形成する蛍光体が何ら上述の蛍光体に限定されるものではない。
 これら前面基板21と背面基板31とを、微小な放電空間を挟んで表示電極対24とデータ電極32とが交差するように対向配置する。そして、その外周部をガラスフリット等の封着材によって封着する。そして、その内部の放電空間には、例えばネオンとキセノンの混合ガスを放電ガスとして封入する。
 放電空間は隔壁34によって複数の区画に仕切られており、表示電極対24とデータ電極32とが交差する部分に放電セルが形成されている。
 そして、これらの放電セルで放電を発生し、放電セルの蛍光体層35を発光(放電セルを点灯)することにより、パネル10にカラーの画像を表示する。
 なお、パネル10においては、表示電極対24が延伸する方向に配列された連続する3つの放電セル、すなわち、赤色(R)に発光する放電セルと、緑色(G)に発光する放電セルと、青色(B)に発光する放電セルの3つの放電セルで1つの画素が構成される。
 なお、パネル10の構造は上述したものに限られるわけではなく、例えば背面基板31はストライプ状の隔壁を備えたものであってもよい。
 図2は、本発明の実施の形態1におけるプラズマディスプレイ装置に用いるパネル10の電極配列図である。パネル10には、水平方向(行方向)に延長されたn本の走査電極SC1~走査電極SCn(図1の走査電極22)およびn本の維持電極SU1~維持電極SUn(図1の維持電極23)が配列され、垂直方向(列方向)に延長されたm本のデータ電極D1~データ電極Dm(図1のデータ電極32)が配列されている。そして、1対の走査電極SCi(i=1~n)および維持電極SUiと1つのデータ電極Dj(j=1~m)とが交差した部分に放電セルが形成される。すなわち、1対の表示電極対24上には、m個の放電セルが形成され、m/3個の画素が形成される。そして、放電セルは放電空間内にm×n個形成され、m×n個の放電セルが形成された領域がパネル10の画像表示領域となる。例えば、画素数が1920×1080個のパネルでは、m=1920×3となり、n=1080となる。
 そして、例えば、データ電極Dp(p=3×q-2 : qはm/3以下の0を除く整数)を有する放電セルには赤の蛍光体が蛍光体層35Rとして塗布され、データ電極Dp+1を有する放電セルには緑の蛍光体が蛍光体層35Gとして塗布され、データ電極Dp+2を有する放電セルには青の蛍光体が蛍光体層35Bとして塗布されている。
 次に、パネル10を駆動するための駆動電圧波形とその動作の概要について説明する。
 本実施の形態におけるプラズマディスプレイ装置は、サブフィールド法によってパネル10を駆動する。サブフィールド法では、1フィールドを時間軸上で複数のサブフィールドに分割し、各サブフィールドに輝度重みをそれぞれ設定する。したがって、各フィールドはそれぞれ複数のサブフィールドを有する。そして、サブフィールド毎に各放電セルの発光・非発光を制御することによってパネル10に画像を表示する。
 輝度重みとは、各サブフィールドで表示する輝度の大きさの比を表すものであり、各サブフィールドでは輝度重みに応じた数の維持パルスを維持期間に発生する。そのため、例えば、輝度重み「8」のサブフィールドは、輝度重み「1」のサブフィールドの約8倍の輝度で発光し、輝度重み「2」のサブフィールドの約4倍の輝度で発光する。したがって、画像信号に応じた組合せで各サブフィールドを選択的に発光させることによって、パネル10に様々な階調を表示し、画像を表示することができる。
 なお、本実施の形態において、それぞれのサブフィールドは、書込み期間、維持期間および消去期間を有する。そして、本実施の形態においては、強制初期化動作を行わない。強制初期化動作とは、それまでの放電の有無にかかわらず放電セルに強制的に初期化放電を発生する初期化動作のことである。
 書込み期間では、走査電極22に走査パルスを印加するとともにデータ電極32に選択的に書込みパルス(データパルス)を印加し、発光するべき放電セルに選択的に書込み放電を発生する書込み動作を行う。書込み動作により、続く維持期間で維持放電を発生するための壁電荷をその放電セル内に形成する。
 維持期間では、それぞれのサブフィールドの輝度重みに所定の比例定数を乗じた数の維持パルスを走査電極22および維持電極23に交互に印加する。この比例定数が輝度倍率である。例えば、輝度倍率が2倍のとき、輝度重み「2」のサブフィールドの維持期間では、走査電極22と維持電極23とにそれぞれ4回ずつ維持パルスを印加する。そのため、その維持期間で発生する維持パルスの数は8となる。そして、直前の書込み期間に書込み放電を発生した放電セルで維持放電を発生し、その放電セルを発光する。このように、放電セルに維持パルスを印加し、その放電を発光させる動作が維持動作である。
 なお、発光輝度を低く抑えるために、維持期間を省略したサブフィールドを設けてもよい。
 消去期間では、その消去期間が属するサブフィールドの書込み期間において書込み放電を発生した放電セルだけに消去放電を発生する。したがって、この消去放電は、書込み放電を発生した放電セルだけに選択的に発生する。この消去放電が発生することにより、書込み放電またはそれに続く維持放電で形成された壁電荷が消去され、続くサブフィールドにおける書込み放電に必要な壁電荷が各電極上に形成される。以下、これらの動作を「消去動作」とも記す。
 以下、本実施の形態では、1フィールドを10のサブフィールド(SF1、SF2、・・・、SF10)に分割し、各サブフィールドはそれぞれ、(1、2、3、6、11、18、30、44、60、80)の輝度重みを持つものとして説明する。
 しかし、本実施の形態は、サブフィールド数や各サブフィールドの輝度重みが上記の値に限定されるものではない。また、画像信号等にもとづいてサブフィールドの構成を切り換える構成であってもよい。
 図3は、本発明の実施の形態1におけるプラズマディスプレイ装置に用いるパネル10の各電極に印加する駆動電圧波形を概略的に示す図である。
 図3には、書込み期間において最初に書込み動作を行う走査電極SC1、書込み期間において最後に書込み動作を行う走査電極SCn、維持電極SU1~維持電極SUn、およびデータ電極D1~データ電極Dmのそれぞれに印加する駆動電圧波形を示す。また、以下における走査電極SCi、維持電極SUi、データ電極Dkは、各電極の中から画像データ(サブフィールド毎の発光・非発光を示すデータ)にもとづき選択された電極を表す。
 また、図3には、サブフィールドSF1およびサブフィールドSF2の2つのサブフィールドの駆動電圧波形を主に示している。
 サブフィールドSF1の書込み期間では、データ電極D1~データ電極Dmには電圧0(V)を印加し、維持電極SU1~維持電極SUnには電圧Veを印加し、走査電極SC1~走査電極SCnには電圧Vcを印加する。
 次に、最初に書込み動作を行う1行目の走査電極SC1に負極性の電圧Vaの走査パルスを印加する。そして、データ電極D1~データ電極Dmのうちの1行目において発光するべき放電セルに対応するデータ電極Dkに正極性の電圧Vdの書込みパルス(データパルス)を印加する。
 電圧Vdの書込みパルスを印加した放電セルのデータ電極Dkと走査電極SC1との交差部の電圧差は、外部印加電圧の差(電圧Vd-電圧Va)にデータ電極Dk上の壁電圧と走査電極SC1上の壁電圧との差が加算されたものとなる。これにより、データ電極Dkと走査電極SC1との電圧差が放電開始電圧VFdsを超え、データ電極Dkと走査電極SC1との間に放電が発生する。
 また、維持電極SU1~維持電極SUnに電圧Veを印加しているため、維持電極SU1と走査電極SC1との電圧差は、外部印加電圧の差である(電圧Ve-電圧Va)に維持電極SU1上の壁電圧と走査電極SC1上の壁電圧との差が加算されたものとなる。このとき、電圧Veを、放電開始電圧をやや下回る程度の電圧値に設定することで、維持電極SU1と走査電極SC1との間を、放電には至らないが放電が発生しやすい状態とすることができる。
 これにより、データ電極Dkと走査電極SC1との間に発生する放電に誘発されて、データ電極Dkと交差する領域にある維持電極SU1と走査電極SC1との間に放電が発生する。こうして、走査パルスと書込みパルスとが同時に印加された放電セル(発光するべき放電セル)に書込み放電が発生する。書込み放電が発生した放電セルでは、走査電極SC1上に正極性の壁電圧が蓄積され、維持電極SU1上に負極性の壁電圧が蓄積され、データ電極Dk上にも負極性の壁電圧が蓄積される。
 この電極上の壁電圧とは、電極を覆う誘電体層25上、保護層26上、蛍光体層35上等に蓄積された壁電荷により生じる電圧を表す。
 このようにして、1行目において発光するべき放電セルで書込み放電を発生して各電極上に壁電圧を蓄積する書込み動作を行う。一方、書込みパルスを印加しなかったデータ電極Dhと走査電極SC1との交差部の電圧は放電開始電圧VFdsを超えないので、書込み放電は発生しない。
 次に、2行目の走査電極SC2に走査パルスを印加するとともに、2行目に発光するべき放電セルに対応するデータ電極Dkに書込みパルスを印加する。これにより、データ電極Dkと走査電極SC2との間および維持電極SU2と走査電極SC2との間で書込み放電が発生し、走査電極SC2上に正の壁電圧が蓄積され、維持電極SU2上に負の壁電圧が蓄積され、データ電極Dk上にも負の壁電圧が蓄積される。一方、書込みパルスを印加しなかったデータ電極Dhと走査電極SC2との交差部の電圧は放電開始電圧VFdsを超えないので、書込み放電は発生しない。このようにして、2行目において発光するべき放電セルに書込み放電を発生し、各電極上に壁電圧を蓄積する書込み動作を行う。
 以下、同様の書込み動作を、3行目の走査電極SC3、4行目の走査電極SC4、・・・、(n-1)行目の走査電極SC(n-1)、n行目の走査電極SCnという順番で3行目の放電セルからn行目の放電セルに至るまで順次行い、サブフィールドSF1の書込み期間が終了する。
 ここで、以下の説明のために、第1の電圧V1、第2の電圧V2、第3の電圧V3を、次のように定義する。
 図4は、本発明の実施の形態1における1つのサブフィールドにおいて走査電極22およびデータ電極32に印加する電圧波形を概略的に示す波形図である。
 本実施の形態では、維持期間において、走査電極SCiに印加する維持パルスの低圧側電圧(図3、図4では、電圧0(V))からデータ電極Djに印加する電圧(図3、図4では、電圧0(V))を減じた電圧を第1の電圧V1とする。また、維持期間において、走査電極SCiに印加する維持パルスの高圧側電圧(図3、図4では、電圧Vs)からデータ電極Djに印加する電圧(図3、図4では、電圧0(V))を減じた電圧を第2の電圧V2とする。また、書込み期間において、走査電極SCiに印加する走査パルスの低圧側電圧(図3、図4では、電圧Va)からデータ電極Djに印加する書込みパルスの低圧側電圧(図3、図4では、電圧0(V))を減じた電圧を第3の電圧V3とする。
 また、データ電極Djを陽極とし走査電極SCiを陰極とする書込み期間の放電開始電圧を放電開始電圧VFdsとし、データ電極Djを陰極とし走査電極SCiを陽極とする維持期間の放電開始電圧を放電開始電圧VFsdとする。
 なお、データ電極Djを陽極とし走査電極SCiを陰極とする放電とは、放電が発生するときの放電セル内の電界が、データ電極Dj側が高電位側、走査電極SCi側が低電位側となる放電である。
 またデータ電極Djを陰極とし走査電極SCiを陽極とする放電とは、放電が発生するときの放電セル内の電界が、データ電極Dj側が低電位側、走査電極SCi側が高電位側となる放電である。
 そして、走査電極SCiのある前面基板21には電子放出性能の高い酸化マグネシウムの保護層26が形成されているため、放電開始電圧VFdsは放電開始電圧VFsdよりも低くなる。
 本実施の形態では、走査電極SCiに印加する走査パルスの電圧Vaは、次の2つの条件(条件1)、(条件2)を満たすように設定されている。
 (条件1):全ての放電セルに対して、第1の電圧V1から第3の電圧V3を減じた電圧が、データ電極Djを陽極とし走査電極SCiを陰極とする放電の放電開始電圧VFds以上である。すなわち、
(V1-V3)≧VFds
である。
 (条件2):全ての放電セルに対して、第2の電圧V2から第3の電圧V3を減じた電圧が、データ電極Djを陽極とし走査電極SCiを陰極とする放電の放電開始電圧VFdsと、データ電極Djを陰極とし走査電極SCiを陽極とする放電の放電開始電圧VFsdとの和以下である。すなわち、
(V2-V3)≦(VFds+VFsd)
である。
 次に、維持期間について説明する。図3に示す書込み期間の後に続くサブフィールドSF1の維持期間では、まず、維持電極SU1~維持電極SUnに電圧0(V)を印加するとともに走査電極SC1~走査電極SCnに正極性の電圧Vsの維持パルスを印加する。
 この維持パルスの印加により、書込み放電を発生した放電セルでは、走査電極SCiと維持電極SUiとの電圧差が、維持パルスの電圧Vsに走査電極SCi上の壁電圧と維持電極SUi上の壁電圧との差が加算されたものとなる。
 これにより、走査電極SCiと維持電極SUiとの電圧差が放電開始電圧VFssを超え、走査電極SCiと維持電極SUiとの間に維持放電が発生する。そして、この放電により発生した紫外線により蛍光体層35が発光する。また、この放電により、走査電極SCi上に負極性の壁電圧が蓄積され、維持電極SUi上に正極性の壁電圧が蓄積される。さらに、データ電極Dk上にも正極性の壁電圧が蓄積される。一方、書込み期間において書込み放電が発生しなかった放電セルでは維持放電は発生せず、初期化動作の終了時における壁電圧が保たれる。
 続いて、走査電極SC1~走査電極SCnには電圧0(V)を印加し、維持電極SU1~維持電極SUnには電圧Vsの維持パルスを印加する。直前に維持放電を発生した放電セルでは、維持電極SUiと走査電極SCiとの電圧差が放電開始電圧VFssを超える。これにより、再び維持電極SUiと走査電極SCiとの間に維持放電が発生し、維持放電が発生した放電セルの蛍光体層35が発光する。そして、維持電極SUi上に負極性の壁電圧が蓄積され、走査電極SCi上に正極性の壁電圧が蓄積される。
 以降同様に、走査電極SC1~走査電極SCnと維持電極SU1~維持電極SUnとに、輝度重みに所定の輝度倍率を乗じた数の維持パルスを交互に印加する。このように、表示電極対24の電極間に電位差を与えることにより、書込み期間に書込み放電を発生した放電セルにおいて、維持放電が継続して発生する。
 そして、維持期間の最後には、維持電極SU1~維持電極SUnに電圧0(V)を印加するとともに維持パルスの高圧側電圧である電圧Vsを走査電極SC1~走査電極SCnに印加する。これにより、書込み放電を発生した放電セルに、この維持期間の最期の維持放電が発生する。
 こうして、サブフィールドSF1の維持期間における維持動作が終了する。本実施の形態では、このように、走査電極SC1~走査電極SCnに電圧Vsの維持パルスを印加して、維持期間を終了する。
 次に、消去期間について説明する。
 サブフィールドSF1の消去期間では、維持期間における最後の維持パルスの発生後に、維持電極SU1~維持電極SUnに電圧0(V)を印加したまま、走査電極SC1~走査電極SCnへの印加電圧を電圧Vsから電圧0(V)に下げ、さらに、電圧0(V)から電圧Viまで緩やかに下降する下り傾斜波形電圧を走査電極SC1~走査電極SCnに印加する。
 走査電極SC1~走査電極SCnへ印加する下り傾斜波形電圧が放電開始電圧を超えて下降する間に、そのサブフィールドの維持期間で維持放電を発生した放電セル(維持期間が省略されているサブフィールドでは、書込み放電が発生した放電セル)に微弱な1度目の消去放電が持続して発生する。
 この消去放電は、走査電極SCiを陰極としデータ電極Dkを陽極として発生する1回目の放電である。
 なお、電圧Viは、走査パルスの電圧Vaと等しいか、または電圧Vaよりわずかに高い電圧に設定する。
 走査電極SC1~走査電極SCnに印加する電圧が電圧Viに到達したら、走査電極SC1~走査電極SCnへの印加電圧を電圧0(V)まで上昇する。
 その後、維持電極SU1~維持電極SUnに電圧0(V)を印加したまま、データ電極D1~データ電極Dmに正極性の電圧Vdを印加するとともに、走査電極SC1~走査電極SCnには正極性の電圧Vsの矩形波形電圧を印加する。
 これにより、1度目の消去放電を発生した放電セルでは、2度目の消去放電が発生する。この放電は、走査電極SCiを陽極とし維持電極SUiを陰極とする1回目の放電であり、弱い放電である。
 次に、データ電極D1~データ電極Dmに電圧0(V)を印加し、維持電極SU1~維持電極SUnには正極性の電圧Veを印加する。そして、走査電極SC1~走査電極SCnへの印加電圧を電圧Vsから電圧0(V)に下げ、さらに、電圧0(V)から電圧Viまで緩やかに下降する下り傾斜波形電圧を走査電極SC1~走査電極SCnに印加する。
 これにより、2度目の消去放電を発生した放電セルでは、3度目の消去放電が発生する。この放電は、走査電極SCiを陰極としデータ電極Dkを陽極とする2回目の放電であり、微弱な放電である。
 この微弱な放電により、走査電極SCi上の壁電圧、維持電極SUi上の壁電圧、およびデータ電極Dk上の壁電圧の過剰な部分が放電され、放電セル内の壁電圧は、書込み動作に適した壁電圧に調整される。
 走査電極SC1~走査電極SCnに印加する電圧が電圧Viに到達したら、続くサブフィールドの書込み期間に備えて、走査電極SC1~走査電極SCnへの印加電圧を電圧Vcまで上昇する。
 このように、消去期間では、直前の維持期間で維持放電を発生した放電セル(維持期間が省略されているサブフィールドでは、書込み放電が発生した放電セル)に選択的に消去放電を発生する消去動作を行う。
 こうして、サブフィールドSF1における消去期間が終了する。
 サブフィールドSF2からサブフィールドSF10の書込み期間、維持期間および消去期間では、維持パルスの発生数を除き、サブフィールドSF1の書込み期間、維持期間および消去期間と同様の駆動電圧波形を各電極に印加する。
 このように、本実施の形態において、各サブフィールドの消去期間では、その消去期間が属するサブフィールドの書込み期間で書込み放電を発生した放電セルだけに消去放電が発生し、書込み放電が発生しなかった放電セルでは消去放電は発生しない。したがって、維持放電を発生しない黒(階調値「0」)を表示する放電セルにおいては、初期化放電、書込み放電、維持放電、消去放電のいずれの放電も発生しないので、それらの放電にともなう発光も発生しない。
 なお、本実施例において各電極に印加する電圧値は、例えば、電圧Vi=-260(V)、電圧Vc=-145(V)、電圧Va=-280(V)、電圧Vs=200(V)、電圧Ve=20(V)、電圧Vd=60(V)に設定している。
 なお、上述した電圧値の具体的な数値は単なる一例に過ぎず、本発明は、各電圧値が上述した数値に限定されるものではない。各電圧値は、パネル10の放電特性やプラズマディスプレイ装置の仕様等にもとづき最適に設定することが望ましい。
 なお、上述したサブフィールド構成は本実施の形態における単なる一例に過ぎず、本発明は何らこのサブフィールド構成に限定されるものではない。1フィールドを構成するサブフィールドの数および各サブフィールドの輝度重みは、パネルの特性やプラズマディスプレイ装置の仕様等に応じて最適に設定することが望ましい。
 なお、上述の壁電圧の説明では、放電セル空間内部に壁電圧0(V)の基準電位を想定して各電極上の壁電圧を示した。しかし、壁電圧を考える上で重要なことは、よく知られているように、電極間の壁電圧の差であり、各電極上の壁電圧の変化である。
 本実施の形態において用いたパネル10の放電開始電圧VFdsや放電開始電圧VFsdは、後述する方法により測定されており、それらの値は以下のとおりである。
 放電開始電圧は蛍光体によって異なる。本願発明者がパネル10に関して測定したところ、赤の蛍光体を塗布した放電セルにおいて、「データ電極32-走査電極22」間の放電開始電圧VFdsは200±10(V)であり、放電開始電圧VFsdは320±10(V)であった。
 また、緑の蛍光体を塗布した放電セルにおいて、「データ電極32-走査電極22」間の放電開始電圧VFdsは220±10(V)であり、放電開始電圧VFsdは350±10(V)であった。
 また、青の蛍光体を塗布した放電セルにおいて、「データ電極32-走査電極22」間の放電開始電圧VFdsは200±10(V)であり、放電開始電圧VFsdは330±10(V)であった。
 また、「走査電極22-維持電極23」間の放電開始電圧VFssは、赤の蛍光体を塗布した放電セルおよび青の蛍光体を塗布した放電セルにおいては250±10(V)であり、緑の蛍光体を塗布した放電セルにおいては280±10(V)であった。
 本実施の形態においては、維持パルスの低圧側電圧は電圧0(V)であり、維持期間においてデータ電極32に印加する電圧は電圧0(V)であるため、第1の電圧V1は電圧0(V)である。また、走査パルスの低圧側電圧は電圧Vaであり、書込みパルスの低圧側電圧は電圧0(V)であるため、第3の電圧V3は電圧Va(-280(V))である。
 また、放電開始電圧VFdsは、緑の蛍光体を塗布した放電セルが他の放電セルよりも大きく、その最大値は、ばらつきを考慮すると電圧230(V)である。上述したように、(条件1)は、(第1の電圧V1-第3の電圧V3)≧VFdsである。そして、
(第1の電圧V1-第3の電圧V3)=0-Va=280(V)
であり、
(VFdsの最大値)=230(V)
である。すなわち、
(第1の電圧V1-第3の電圧V3)>(VFdsの最大値)
となり、全ての放電セルで(条件1)を満足することがわかる。
 また、維持パルスの高圧側電圧は電圧Vsであり、維持期間においてデータ電極32に印加する電圧は電圧0(V)であるので、第2の電圧V2は電圧Vs(200(V))である。また、放電開始電圧VFsdは、赤の蛍光体を塗布した放電セルが他の放電セルよりも小さく、その最小値は、ばらつきを考慮すると電圧310(V)である。放電開始電圧VFdsは、赤および青の蛍光体を塗布した放電セルが他の放電セルよりも小さく、その最小値は、ばらつきを考慮すると電圧190(V)である。したがって、放電開始電圧VFsdと放電開始電圧VFdsとの和の最小値は電圧500(V)である。
 上述したように、(条件2)は、(第2の電圧V2-第3の電圧V3)<(VFds+VFsd)である。そして、
(第2の電圧V2-第3の電圧V3)=Vs-Va=(200+280)(V)
であり、
(VFds+VFsd)の最小値=500(V)
であるので、480(V)<500(V)となる。すなわち、
(第2の電圧V2-第3の電圧V3)<(VFds+VFsd)の最小値
となり、(条件2)に関しても全ての放電セルで満足することがわかる。
 また、上記の電圧から明らかなように、走査電極22には、走査パルスの低圧側電圧である電圧Va以上、維持パルスの高圧側電圧である電圧Vs以下の電圧を印加する。すなわち、走査電極22には、走査パルスの低圧側電圧である電圧Vaより低い電圧または維持パルスの高圧側電圧である電圧Vsを超える電圧を印加することはない。そのため、書込み放電を発生しなかった放電セルが発光することはない。
 また、上記の電圧から明らかなように、(条件1)を満たすように電圧Vaを低く設定すると、走査パルスの低圧側電圧である電圧Vaの絶対値|Va|は、維持パルスの高圧側電圧である電圧Vsの絶対値|Vs|よりも大きくなる。
 このように、本実施の形態においては、各電極に印加する駆動電圧波形、特に走査パルスの電圧Vaを、(条件1)および(条件2)を満たすように設定する。
 すなわち、消去期間は、その消去期間が属するサブフィールドの書込み期間で書込み放電を発生した放電セルだけに選択的に消去放電を発生する。また、図4を用いて説明したように、第1の電圧V1から第3の電圧V3を減じた電圧が放電開始電圧VFds以上であり(条件1)、第2の電圧V2から第3の電圧V3を減じた電圧が放電開始電圧VFdsと放電開始電圧VFsdとの和を超えない(条件2)。
 このように設定することにより、強制初期化動作を発生しなくても、書込み放電を発生すべき放電セルで書込み放電を発生し、書込み放電を発生すべきでない放電セルで書込み放電を発生させないことができる。すなわち、書込み動作を安定に行うことができる。その理由は以下のように考えられる。
 まず、(条件1)について説明する。
 書込み放電を発生するためには、データ電極Djと走査電極SCiとの間で放電を開始する必要がある。データ電極Djに比較的低い電圧Vdを印加して放電を開始するためには、走査電極SCiに走査パルスを印加したときに放電開始電圧VFdsにほぼ等しい電圧がデータ電極Djと走査電極SCiとの間に印加されるように、データ電極Dj上に十分な正極性の壁電圧を蓄積しておかなければならない。
 上述したように、本実施の形態においては、強制初期化動作を行わない。したがって、黒(階調値「0」)を表示する放電セルにおいては、初期化放電、書込み放電、維持放電、消去放電のいずれの放電も発生しない。そのため、壁電圧を適切に制御することが困難であり、黒を表示する放電セルの壁電圧は不安定になりやすい。
 しかしながら、このような放電セルであっても、放電空間内にわずかな荷電粒子が存在すれば、それらが放電空間内部の電界を緩和するように各々の電極に移動して放電セルの壁に付着し、壁電圧が蓄積される。
 このようにして蓄積される壁電圧について説明する。
 維持期間では維持放電を発生する放電セルで多量の荷電粒子が発生する。そのため、これらの荷電粒子が周辺の放電セルに拡散することにより、維持放電を発生しない放電セルの内部にも、わずかながら荷電粒子が供給されると考えられる。
 そして、荷電粒子が供給された放電セルでは、走査電極SCi、維持電極SUiおよびデータ電極Djのそれぞれに印加される電圧により、電極間の電位差を緩和するようにゆっくりと壁電圧が電極上に蓄積されていく。
 このとき、壁電圧が漸近する(最終的に落ち着く)電圧を放置壁電圧と定義すると、走査電極SCiおよび維持電極SUiに交互に維持パルスを印加し続けた場合の放置壁電圧は、維持パルスの高圧側電圧と低圧側電圧との間の電圧となる。実際には、維持パルス以外の駆動電圧波形も放電セルに印加されるので、各放電セルの放置壁電圧は、概ね維持パルスの低圧側電圧に近いと考えられる。
 また、放置壁電圧は、放電セル内部に塗布されている蛍光体の帯電特性の影響を大きく受ける。本実施の形態において、蛍光体の帯電特性は、赤の蛍光体が+20(μC/g)であり、緑の蛍光体が-30(μC/g)であり、青の蛍光体が+10(μC/g)である。このように、緑の蛍光体だけが負電位に帯電する特性を持つため、赤または青の蛍光体を塗布した放電セルに比べて緑の蛍光体を塗布した放電セルの放置壁電圧は低くなる。
 次に、書込み期間における放電セル内部の電圧について説明する。書込み放電を発生せず、黒を表示する放電セルのデータ電極Dh上には、概ね維持パルスの低圧側電圧またはそれよりも高い放置壁電圧に向かって、徐々に壁電圧が蓄積される。
 一方、本実施の形態における走査パルスの電圧Vaは、(条件1)を満たす電圧である。そのため、データ電極Dh上には、書込み放電を発生するのに十分な正極性の壁電圧が蓄積され、強制初期化動作を全く行わなくても放電セルに書込み放電を発生することができる。
 また、黒を表示する放電セルの壁電圧はゆっくりと放置壁電圧に漸近する。消去期間において「データ電極32-走査電極22」間の電圧に壁電圧を加算した電圧が放電開始電圧に近づくと暗電流(放電が発生しない状態で流れる電流)が流れ、データ電極Dh上の壁電圧が低下する。
 そして、このとき流れる暗電流が書込み放電の発生を助けるプライミング粒子の役割を果たす。そのため、黒を表示していた放電セルであっても、大きな放電遅れ時間を生じることなく、安定した書込み放電を発生することができると考えられる。
 このように、本実施の形態では、各電極に印加する駆動電圧が(条件1)を満たすように各電圧値を設定することにより、特に、書込み期間における走査パルスの電圧Vaを(条件1)を満たすように低く設定することにより、書込み期間の前に強制初期化動作を行わずとも、書込み放電に必要な壁電圧を放電セル内に蓄積することができる。さらに、書込み放電を安定に発生するためのプライミング粒子の役割を果たす暗電流を、放電セル内に発生することができる。
 次に、(条件2)について説明する。走査パルスの電圧Vaを低くしすぎると、維持期間において走査電極SCnに維持パルスの電圧Vsを印加した時点で、書込み動作を行わず維持放電を発生すべきでない放電セルにおいても、維持放電が発生してしまう。この誤放電を抑制するためには、維持パルスの電圧Vsを印加した時点で、「データ電極32-走査電極22」間の電圧が放電開始電圧VFsd以下となるように、各電圧を設定しなければならない。この条件が(条件2)である。
 このように、本実施の形態においては、全ての放電セルで(条件1)および(条件2)を満たすように駆動電圧波形が設定されている。そのため、強制初期化動作を省略しても書込み放電を安定に発生することができる。これにより、階調表示に関係しない発光を生じさせずに画像を表示することが可能となる。
 また、本実施の形態において、各サブフィールドの消去期間では、その消去期間が属するサブフィールドの書込み期間で書込み放電を発生した放電セルだけに消去放電が発生し、書込み放電が発生しなかった放電セルでは消去放電は発生しない。したがって、維持放電を発生しない黒(階調値「0」)を表示する放電セルにおいては、初期化放電、書込み放電、維持放電、消去放電のいずれの放電も発生しないので、それらの放電にともなう発光も発生しない。
 すなわち、本実施の形態によれば、強制初期化動作を行わずに安定した書込み動作を行い、黒輝度を抑え、コントラストの高い画像をパネル10に表示することができる。
 また、本実施の形態においては、走査電極SC1~走査電極SCnに電圧Vsの維持パルスを印加して維持期間を終了する。そして、続く消去期間では、走査電極SC1~走査電極SCnに、電圧0(V)から電圧Viに向かって緩やかに下降する下り傾斜波形電圧を印加し、その後、電圧Vsの矩形波形電圧を印加し、さらにその後に、再び電圧0(V)から電圧Viに向かって緩やかに下降する下り傾斜波形電圧を印加する。
 なお、本実施の形態では、消去期間において走査電極SC1~走査電極SCnに印加する下り傾斜波形電圧の傾斜を-1.5(V/μsec)としているが、この数値は下り傾斜波形電圧を発生する際の一実施例に過ぎず、本発明はなんら下り傾斜波形電圧の傾斜がこの数値に限定されるものではない。
 このように本実施の形態においては、上り傾斜波形電圧を印加することなく、下り傾斜波形電圧のみを用いて消去動作を行っている。これは下り傾斜波形電圧の到達する電圧Viを走査パルスの電圧Vaに近い非常に低い電圧に設定しているため可能となっている。
 こうして、本実施の形態では、強制初期化動作を行わずとも、消去期間において、消去放電を発生させることにより、書込み動作に必要な壁電圧を放電セル内に蓄積するとともにプライミング粒子を発生することができるので、続く書込み期間において書込み放電を安定に発生することができる。また、本実施の形態では、消去期間において、下り傾斜波形電圧を2度発生し、微弱な消去放電を複数回繰り返し発生するので、より精度よく壁電荷の調整を行うことができる。したがって、強制初期化動作を行わず、初期化動作による壁電荷の調整を行わないプラズマディスプレイ装置40においても、安定に書込み動作を行うことが可能となる。また、本実施の形態では、初期化期間において上り傾斜波形電圧を用いずに初期化動作を行う。したがって、後述する走査電極駆動回路に、上り傾斜波形電圧を発生する回路を備える必要がない。
 なお、放電開始電圧VFsdと放電開始電圧VFds、および壁電圧は、例えば、以下に説明する方法により、簡易的に測定することができる。
 図5は、放電開始電圧を簡易的に測定する方法の一例を示す図である。
 まず、壁電荷を消去する動作を行う。具体的には、図5の壁電荷消去期間に示すように、予想される放電開始電圧よりも十分高いパルス状の電圧Versを、測定したい電極間、例えばデータ電極32と走査電極22とに交互に印加する。
 次に、放電開始を観測する。具体的には、図5の測定期間に示すように、予想される放電開始電圧よりも低いパルス状の電圧Vmsrを、一方の電極(例えば、データ電極32)に印加する。そして、そのときの放電にともなう発光をフォトマル等の光検出センサを用いて検出する。
 発光が観測されない場合には、放電が発生していないので、再度、壁電荷消去期間で壁電荷を消去する動作を行った後、測定期間に、電圧の絶対値を前回よりも少し上げたパルス状の電圧Vmsrを同じ電極(例えば、データ電極32)に印加して発光を観測する。
 この動作を、発光が観測されるまで繰り返す。こうして、測定期間において発光が観測されたときの電圧Vmsrの絶対値の最小値が放電開始電圧である。
 このとき、測定期間で印加する電圧Vmsrを正の電圧とすると、データ電極32を陽極とし走査電極22を陰極とする放電の放電開始電圧VFdsを測定することができる。また、測定期間で印加する電圧Vmsrを負の電圧とすると、データ電極32を陰極とし走査電極22を陽極とする放電の放電開始電圧VFsdを測定することができる。
 放電開始電圧がわかれば、壁電圧が蓄積している放電セルに対して、放電が開始する電圧を測定し、その電圧値とあらかじめ測定した放電開始電圧との差として壁電圧を知ることができる。
 あるいは、放電開始電圧VFsdと放電開始電圧VFds、および壁電圧は、IEEE TRANSACTIONS ON ELECTRON DEVICES,VOL.ED-24,NO.7,JULY,1977“Measurement of a Plasma in the AC Plasma Display panel Using RF Capacitance and Microwave Techniques”に記載されている方法等を用いて測定することもできる。
 次に、パネル10を駆動するための駆動回路について説明する。
 図6は、本発明の実施の形態1におけるプラズマディスプレイ装置40の回路ブロック図である。
 プラズマディスプレイ装置40は、走査電極22と維持電極23とデータ電極32とを有する放電セルを複数備えたパネル10と、書込み期間と維持期間と消去期間とを有するサブフィールドを複数用いて1つのフィールドを構成し、図3および図4に示した駆動電圧波形を発生してパネル10の各電極に印加してパネル10を駆動する駆動回路とを備えている。
 駆動回路は、画像信号処理回路41、データ電極駆動回路42、走査電極駆動回路43、維持電極駆動回路44、タイミング発生回路45および各回路ブロックに必要な電源を供給する電源回路(図示せず)を備えている。
 画像信号処理回路41は、入力された画像信号にもとづき、各放電セルに階調値を設定する。そして、その階調値を、サブフィールド毎の発光・非発光を示す画像データ(発光・非発光をデジタル信号の「1」、「0」に対応させたデータのこと)に変換する。すなわち、画像信号処理回路41は、1フィールド毎の画像信号をサブフィールド毎の発光・非発光を示す画像データに変換する。
 画像信号処理回路41に入力される画像信号は、赤の原色信号sigR、緑の原色信号sigG、青の原色信号sigBであり、画像信号処理回路41は、原色信号sigR、原色信号sigG、原色信号sigBにもとづき、各放電セルにR、G、Bの各階調値を設定する。なお、画像信号処理回路41は、入力される画像信号が輝度信号(Y信号)および彩度信号(C信号、またはR-Y信号およびB-Y信号、またはu信号およびv信号等)を含むときには、その輝度信号および彩度信号にもとづき原色信号sigR、原色信号sigG、原色信号sigBを算出し、その後、各放電セルにR、G、Bの各階調値(1フィールドで表現される階調値)を設定する。そして、各放電セルに設定したR、G、Bの階調値を、サブフィールド毎の発光・非発光を示す画像データに変換する。
 タイミング発生回路45は、水平同期信号および垂直同期信号にもとづき、各回路ブロックの動作を制御する各種のタイミング信号を発生する。そして、発生したタイミング信号をそれぞれの回路ブロック(データ電極駆動回路42、走査電極駆動回路43、維持電極駆動回路44、および画像信号処理回路41等)へ供給する。
 走査電極駆動回路43は、傾斜波形電圧発生回路、維持パルス発生回路、走査パルス発生回路(図6には示さず)を備え、タイミング発生回路45から供給されるタイミング信号にもとづいて図3および図4に示した駆動電圧波形を作成し、走査電極SC1~走査電極SCnのそれぞれに印加する。傾斜波形電圧発生回路は、消去期間に、タイミング信号にもとづいて走査電極SC1~走査電極SCnに印加する下り傾斜波形電圧を発生する。維持パルス発生回路は、維持期間に、タイミング信号にもとづいて走査電極SC1~走査電極SCnに印加する維持パルスを発生する。走査パルス発生回路は、複数の走査電極駆動IC(走査IC)を備え、書込み期間に、タイミング信号にもとづいて走査電極SC1~走査電極SCnに印加する走査パルスを発生する。
 維持電極駆動回路44は、維持パルス発生回路、および電圧Veを発生する回路を備え(図6には示さず)、タイミング発生回路45から供給されるタイミング信号にもとづいて図3に示した駆動電圧波形を作成し、維持電極SU1~維持電極SUnのそれぞれに印加する。維持期間では、タイミング信号にもとづいて維持パルスを発生し、消去期間および書込み期間では、タイミング信号にもとづいて電圧Veを発生して、維持電極SU1~維持電極SUnに印加する。
 データ電極駆動回路42は、画像信号にもとづく画像データを構成するサブフィールド毎のデータを、各データ電極D1~データ電極Dmに対応する信号に変換する。そして、その信号、およびタイミング発生回路45から供給されるタイミング信号にもとづき、各データ電極D1~データ電極Dmを駆動する。書込み期間では書込みパルスを発生し、各データ電極D1~データ電極Dmに印加する。
 次に、走査電極駆動回路43について説明する。
 図7は、本発明の実施の形態1におけるプラズマディスプレイ装置40の走査電極駆動回路43を概略的に示す回路図である。走査電極駆動回路43は、維持パルス発生回路50と、傾斜波形電圧発生回路60と、走査パルス発生回路70とを備え、タイミング信号にもとづき各回路を動作する。なお、図面では、各回路に入力される制御信号(タイミング発生回路45から供給されるタイミング信号)の信号経路の詳細は省略する。
 維持パルス発生回路50は、電力回収回路51と、スイッチング素子Q55と、スイッチング素子Q56と、スイッチング素子Q59とを有する。そして、走査電極SC1~走査電極SCnに印加する維持パルスを発生する。
 電力回収回路51は、パネル10に蓄えられた電力を、LC共振を利用してパネル10から回収し、回収した電力を、走査電極SC1~走査電極SCnを駆動するときの電力として再利用し、パネル10に再度供給する。
 スイッチング素子Q55は走査電極SC1~走査電極SCnを電圧Vsにクランプし、スイッチング素子Q56は走査電極SC1~走査電極SCnを電圧0(V)にクランプする。スイッチング素子Q59は分離スイッチであり、走査電極駆動回路43を構成するスイッチング素子の寄生ダイオード等を介して電流が逆流するのを防止するために設けられている。
 走査パルス発生回路70は、スイッチング素子Q71H1~スイッチング素子Q71Hn、スイッチング素子Q71L1~スイッチング素子Q71Ln、スイッチング素子Q72、負の電圧Vaの電源、電圧VCを発生する電源E71を有する。そして、走査パルス発生回路70の基準電位(図7に示した節点Aの電位)に電圧VCを重畳して電圧Vc(Vc=VC+Va)を発生し、電圧Vaと電圧Vcとを切り換えながら走査電極SC1~走査電極SCnに印加することで走査パルスを発生する。
 例えば、電圧Va=-280(V)であり、電圧VC=135(V)であれば、電圧Vc=-145(V)となる。そして、走査電極SC1~走査電極SCnのそれぞれに、図3に示したタイミングで走査パルスを印加する。なお、走査パルス発生回路70は、維持期間では維持パルス発生回路50の出力電圧をそのまま出力する。すなわち、節点Aの電圧を走査電極SC1~走査電極SCnへ出力する。
 傾斜波形電圧発生回路60は、ミラー積分回路63を備え、図3に示した下り傾斜波形電圧を発生する。
 ミラー積分回路63は、トランジスタQ63とコンデンサC63と抵抗R63とを有し、入力端子IN63に一定の電圧を印加する(入力端子IN63として図示される2つの丸の間に一定の電圧差を与える)ことにより、電圧Viに向かって緩やかに低下する下り傾斜波形電圧を発生する。
 なお、スイッチング素子Q69は分離スイッチであり、走査電極駆動回路43を構成するスイッチング素子の寄生ダイオード等を介して電流が逆流するのを防止するために設けられている。
 なお、本実施の形態におけるプラズマディスプレイ装置40においては、上り傾斜波形電圧を発生しないので、傾斜波形電圧発生回路60に、上り傾斜波形電圧を発生するための回路は不要である。
 なお、これらのスイッチング素子およびトランジスタは、MOSFETやIGBT等の一般に知られた半導体素子を用いて構成することができる。また、これらのスイッチング素子およびトランジスタは、タイミング発生回路45で発生したそれぞれのスイッチング素子およびトランジスタに対応するタイミング信号により制御される。
 次に、維持電極駆動回路44について説明する。
 図8は、本発明の実施の形態1におけるプラズマディスプレイ装置40の維持電極駆動回路44を概略的に示す回路図である。維持電極駆動回路44は、維持パルス発生回路80と、一定電圧発生回路85とを備え、タイミング信号にもとづき各回路を動作する。なお、図面では、各回路に入力される制御信号(タイミング発生回路45から供給されるタイミング信号)の信号経路の詳細は省略する。
 維持パルス発生回路80は、電力回収回路81と、スイッチング素子Q83と、スイッチング素子Q84とを有する。そして、維持電極SU1~維持電極SUnに印加する維持パルスを発生する。
 電力回収回路81は、パネル10に蓄えられた電力を、LC共振を利用してパネル10から回収して電力回収用のコンデンサに蓄える。また、回収した電力を、維持電極SU1~維持電極SUnを駆動するときの電力として再利用するために、LC共振を利用してパネル10に再度供給する。
 スイッチング素子Q83は、維持電極SU1~維持電極SUnを電圧Vsにクランプする。スイッチング素子Q84は、維持電極SU1~維持電極SUnを電圧0(V)にクランプする。
 一定電圧発生回路85は、スイッチング素子Q86、スイッチング素子Q87を有し、維持電極SU1~維持電極SUnに電圧Veを印加する。
 なお、これらのスイッチング素子も、MOSFETやIGBT等の一般に知られた半導体素子を用いて構成することができる。また、これらのスイッチング素子も、タイミング発生回路45で発生したそれぞれのスイッチング素子に対応するタイミング信号により制御される。
 図9は、本発明の実施の形態1におけるプラズマディスプレイ装置40のデータ電極駆動回路42を概略的に示す回路図である。なお、図面では、各回路に入力される制御信号(タイミング発生回路45から供給されるタイミング信号、および画像信号処理回路41から供給される画像データ)の信号経路の詳細は省略する。
 データ電極駆動回路42は、スイッチング素子Q91H1~スイッチング素子Q91Hm、スイッチング素子Q91L1~スイッチング素子Q91Lmを有する。そして、画像データにもとづき(図面では、画像データの詳細は省略)、スイッチング素子Q91Ljをオンにすることでデータ電極Djに電圧0(V)を印加し、スイッチング素子Q91Hjをオンにすることでデータ電極Djに電圧Vdを印加する。
 本実施の形態では、例えばこれらの駆動回路を用いて、図3および図4に示した駆動電圧波形を発生することができる。しかし、図6、図7、図8、図9に示した駆動回路は一例であって、本発明がこれらの駆動回路の回路構成に限定されるものではない。
 以上示したように、本実施の形態によれば、書込み期間において上述の条件を満たす走査パルスを発生して走査電極22に印加することで、強制初期化動作を行わなくとも安定した書込み動作を行うことができる。これにより、黒輝度を抑え、コントラストの高い画像をパネル10に表示することができる。
 また、消去期間においては、強い放電を発生させなくても、微弱な放電を複数回繰り返し発生させることにより、各電極上において壁電圧を十分に調整することができ、続く書込み放電を安定に発生することができる。
 なお、本実施の形態では、消去期間に電圧0(V)から電圧Viに向かって緩やかに下降する下り傾斜波形電圧を2回発生する構成を説明したが、この下り傾斜波形電圧を開始するとき電圧は、何ら電圧0(V)に限定されるものではない。下り傾斜波形電圧を発生する際は、放電セルに放電が発生する直前までは、走査電極SC1~走査電極SCnに印加する電圧を急峻に低下してもよい。したがって、この下り傾斜波形電圧は、放電セルに放電が発生する直前の電圧から電圧Viに向かって緩やかに下降する傾斜波形電圧として発生すればよい。
 (実施の形態2)
 次に、本発明の実施の形態2における駆動電圧波形について、図面を用いて説明する。
 実施の形態1では、画像信号にもとづく以外は、各フィールドでほぼ同じ波形形状の駆動電圧を印加する構成を説明した。
 本実施の形態では、第1のフィールドと第2のフィールドとを交互に繰り返して発生してパネル10に画像を表示する。
 第1のフィールドと第2のフィールドとでは、書込み期間における各放電セルへの書込み動作の順番が異なる。
 以下、まず第1のフィールドについて説明し、次に第2のフィールドについて説明する。
 図10は、本発明の実施の形態2におけるプラズマディスプレイ装置に用いるパネルの各電極に印加する第1のフィールドの駆動電圧波形を概略的に示す図である。
 図11は、本発明の実施の形態2におけるプラズマディスプレイ装置に用いるパネルの各電極に印加する第2のフィールドの駆動電圧波形を概略的に示す図である。
 図10、図11には、書込み期間において最初に書込み動作を行う走査電極SC1、書込み期間において最後に書込み動作を行う走査電極SCn、維持電極SU1~維持電極SUn、赤の蛍光体が塗布された放電セルのデータ電極Dp(p=3×q-2 : qはm/3以下の0を除く整数、例えば、データ電極D1、データ電極D4等)、緑の蛍光体が塗布された放電セルのデータ電極Dp+1(例えば、データ電極D2、データ電極D5等)、青の蛍光体が塗布された放電セルのデータ電極Dp+2(例えば、データ電極D3、データ電極D6等)のそれぞれに印加する駆動電圧波形を示す。また、以下における走査電極SCi、維持電極SUi、データ電極Dkは、各電極の中から画像データ(サブフィールド毎の発光・非発光を示すデータ)にもとづき選択された電極を表す。
 また、図10、図11には、サブフィールドSF1、サブフィールドSF2およびサブフィールドSF3の3つのサブフィールドの駆動電圧波形を主に示している。
 なお、本実施の形態2において、1フィールドを構成するサブフィールドの数、各サブフィールドに割り当てる輝度重み、各サブフィールドの構成等は、実施の形態1と同様であるので説明を省略する。
 すなわち、本実施の形態では、第1のフィールド、第2のフィールドともに、実施の形態1と同様に、1フィールドを10のサブフィールド(SF1、SF2、・・・、SF10)に分割し、各サブフィールドはそれぞれ、(1、2、3、6、11、18、30、44、60、80)の輝度重みを持つものとする。
 しかし、本実施の形態は、サブフィールド数や各サブフィールドの輝度重みが上記の値に限定されるものではない。また、画像信号等にもとづいてサブフィールドの構成を切り換える構成であってもよい。
 まず、図10を用いて第1のフィールドについて説明する。
 本実施の形態において、第1のフィールドの書込み期間では、パネル10に形成された複数の走査電極22のうちの、パネル10の一方の端部に配置された走査電極22(一方の走査電極22)である走査電極SC1から、パネル10の他方の端部に配置された走査電極22(他方の走査電極22)である走査電極SCnに向かって順に走査パルスを印加する。すなわち、1行目の放電セル、2行目の放電セル、3行目の放電セル、・・・、(n-1)行目の放電セル、n行目の放電セルという順番で各放電セルに書込み動作を行う。
 図10に示すように、第1のフィールドのサブフィールドSF1の書込み期間では、データ電極D1~データ電極Dmには電圧0(V)を印加し、維持電極SU1~維持電極SUnには電圧Veを印加し、走査電極SC1~走査電極SCnには電圧Vcを印加する。
 次に、最初に書込み動作を行う1行目の走査電極SC1に電圧Vaの負極性の走査パルスを印加する。そして、データ電極D1~データ電極Dmのうちの1行目において発光するべき放電セルに対応するデータ電極Dkに正極性の電圧Vdの書込みパルス(データパルス)を印加する。
 このとき、電圧Vaは、実施の形態1と同様に(条件1)と(条件2)とを満たすように設定されている。
 これにより、データ電極Dkと走査電極SC1との間、および維持電極SU1と走査電極SC1との間で書込み放電が発生し、走査電極SC1上に正の壁電圧が蓄積され、維持電極SU1上に負の壁電圧が蓄積され、データ電極Dk上にも負の壁電圧が蓄積される。こうして、1行目において発光するべき放電セルに書込み放電を発生し、各電極上に壁電圧を蓄積する書込み動作を行う。
 一方、書込みパルスを印加しなかったデータ電極Dhと走査電極SC1との交差部の電圧は放電開始電圧VFdsを超えないので、書込み放電は発生しない。
 次に、2行目の走査電極SC2に電圧Vaの走査パルスを印加するとともに、2行目に発光するべき放電セルに対応するデータ電極Dkに電圧Vdの書込みパルスを印加し、2行目の放電セルにおける書込み動作を行う。
 以下、同様の書込み動作を、3行目の走査電極SC3、4行目の走査電極SC4、・・・、(n-1)行目の走査電極SC(n-1)、n行目の走査電極SCnという順番で3行目の放電セルからn行目の放電セルに至るまで順次行い、第1のフィールドのサブフィールドSF1の書込み期間が終了する。
 次に、本実施の形態における第1のフィールドのサブフィールドSF1の維持期間について説明する。
 第1のフィールドのサブフィールドSF1の維持期間では、赤の蛍光体が塗布された放電セルのデータ電極Dp(例えば、データ電極D1、データ電極D4、データ電極D7等)、および青の蛍光体が塗布された放電セルのデータ電極Dp+2(例えば、データ電極D3、データ電極D6、データ電極D9等)には電圧Vdを印加し、緑の蛍光体が塗布された放電セルのデータ電極Dp+1(例えば、データ電極D2、データ電極D5、データ電極D8等)には電圧0(V)を印加する。
 そして、維持電極SU1~維持電極SUnに電圧0(V)を印加するとともに走査電極SC1~走査電極SCnに正極性の電圧Vsの維持パルスを印加する。
 この維持パルスの印加により、書込み放電を発生した放電セルでは、走査電極SCiと維持電極SUiとの間に維持放電が発生し、この放電により発生した紫外線により蛍光体層35が発光する。
 そして、この維持放電の発生により、走査電極SCi上に負極性の壁電圧が蓄積され、維持電極SUi上に正極性の壁電圧が蓄積される。さらに、データ電極Dk上にも正極性の壁電圧が蓄積される。一方、書込み期間において書込み放電が発生しなかった放電セルでは維持放電は発生せず、初期化動作の終了時における壁電圧が保たれる。
 続いて、走査電極SC1~走査電極SCnには電圧0(V)を印加し、維持電極SU1~維持電極SUnには電圧Vsの維持パルスを印加する。直前に維持放電を発生した放電セルでは、再び維持電極SUiと走査電極SCiとの間に維持放電が発生し、維持放電が発生した放電セルの蛍光体層35が発光し、維持電極SUi上に負極性の壁電圧が蓄積され、走査電極SCi上に正極性の壁電圧が蓄積される。
 以降同様に、走査電極SC1~走査電極SCnと維持電極SU1~維持電極SUnとに、輝度重みに所定の輝度倍率を乗じた数の維持パルスを交互に印加し、書込み期間に書込み放電を発生した放電セルにおいて、維持放電を継続して発生する。
 そして、維持期間の最後には、維持電極SU1~維持電極SUnに電圧0(V)を印加するとともに電圧Vsの維持パルスを走査電極SC1~走査電極SCnに印加する。これにより、書込み放電を発生した放電セルに、この維持期間の最期の維持放電が発生する。
 こうして、第1のフィールドのサブフィールドSF1の維持期間における維持動作が終了する。本実施の形態では、実施の形態1と同様に、維持パルスの高圧側電圧である電圧Vsを走査電極SC1~走査電極SCnに印加したまま維持期間を終了する。
 次に、消去期間について説明する。
 第1のフィールドのサブフィールドSF1の消去期間では、維持期間における最後の維持パルスの発生後に、赤の蛍光体が塗布された放電セルのデータ電極Dp(例えば、データ電極D1、データ電極D4、データ電極D7等)、および青の蛍光体が塗布された放電セルのデータ電極Dp+2(例えば、データ電極D3、データ電極D6、データ電極D9等)に電圧0(V)を印加する。したがって、全てのデータ電極D1~データ電極Dmに印加される電圧は電圧0(V)となる。
 そして、維持電極SU1~維持電極SUnに電圧0(V)を印加したまま、走査電極SC1~走査電極SCnへの印加電圧を電圧Vsから電圧0(V)に下げ、さらに、電圧0(V)から電圧Viまで緩やかに下降する下り傾斜波形電圧を走査電極SC1~走査電極SCnに印加する。
 走査電極SC1~走査電極SCnへ印加する下り傾斜波形電圧が放電開始電圧を超えて下降する間に、そのサブフィールドの維持期間で維持放電を発生した放電セル(維持期間が省略されているサブフィールドでは、書込み放電が発生した放電セル)に微弱な1度目の消去放電が持続して発生する。
 この消去放電は、走査電極SCiを陰極としデータ電極Dkを陽極として発生する1回目の放電である。
 なお、電圧Viは、走査パルスの電圧Vaと等しいか、または電圧Vaよりわずかに高い電圧に設定する。
 走査電極SC1~走査電極SCnに印加する電圧が電圧Viに到達したら、走査電極SC1~走査電極SCnへの印加電圧を電圧0(V)まで上昇する。
 その後、緑の蛍光体が塗布された放電セルのデータ電極Dp+1(例えば、データ電極D2、データ電極D5、データ電極D8等)、および維持電極SU1~維持電極SUnには電圧0(V)を印加したまま、赤の蛍光体が塗布された放電セルのデータ電極Dp(例えば、データ電極D1、データ電極D4、データ電極D7等)、および青の蛍光体が塗布された放電セルのデータ電極Dp+2(例えば、データ電極D3、データ電極D6、データ電極D9等)には電圧Vdを印加する。それとともに、走査電極SC1~走査電極SCnには正極性の電圧Vsの矩形波形電圧を印加する。
 これにより、1度目の消去放電を発生した放電セルでは、2度目の消去放電が発生する。この放電は、走査電極SCiを陽極とし維持電極SUiを陰極とする1回目の放電であり、弱い放電である。
 次に、全てのデータ電極D1~データ電極Dmに電圧0(V)を印加し、維持電極SU1~維持電極SUnには正極性の電圧Veを印加する。そして、走査電極SC1~走査電極SCnへの印加電圧を電圧Vsから電圧0(V)に下げ、さらに、電圧0(V)から電圧Viまで緩やかに下降する下り傾斜波形電圧を走査電極SC1~走査電極SCnに印加する。
 これにより、2度目の消去放電を発生した放電セルでは、3度目の消去放電が発生する。この放電は、走査電極SCiを陰極としデータ電極Dkを陽極とする2回目の放電であり、微弱な放電である。
 この微弱な放電により、走査電極SCi上の壁電圧、維持電極SUi上の壁電圧、およびデータ電極Dk上の壁電圧の過剰な部分が放電され、放電セル内の壁電圧は、書込み動作に適した壁電圧に調整される。
 走査電極SC1~走査電極SCnに印加する電圧が電圧Viに到達したら、続くサブフィールドの書込み期間に備えて、走査電極SC1~走査電極SCnへの印加電圧を電圧Vcまで上昇する。
 こうして、サブフィールドSF1における消去期間が終了する。
 次に、第1のフィールドのサブフィールドSF2について説明する。
 図10に示すように、第1のフィールドのサブフィールドSF2の書込み期間では、第1のフィールドのサブフィールドSF1の書込み期間と同様に、パネル10に形成された複数の走査電極22のうちの、パネル10の一方の端部に配置された走査電極22(一方の走査電極22)である走査電極SC1から、パネル10の他方の端部に配置された走査電極22(他方の走査電極22)である走査電極SCnに向かって順に走査パルスを印加する。すなわち、1行目の放電セル、2行目の放電セル、・・・、(n-1)行目の放電セル、n行目の放電セルという順番で各放電セルに書込み動作を行う。
 次に、本実施の形態における第1のフィールドのサブフィールドSF2の維持期間について説明する。
 第1のフィールドのサブフィールドSF2の維持期間では、全てのデータ電極D1~データ電極Dmに電圧Vdを印加する。
 そして、第1のフィールドのサブフィールドSF1の維持期間と同様に、走査電極SC1~走査電極SCnと維持電極SU1~維持電極SUnとに、輝度重みに所定の輝度倍率を乗じた数の維持パルスを交互に印加し、書込み期間に書込み放電を発生した放電セルにおいて、維持放電を継続して発生する。
 維持期間の最後には、維持電極SU1~維持電極SUnに電圧0(V)を印加するとともに走査電極SC1~走査電極SCnに電圧Vsの維持パルスを印加する。こうして、維持パルスの高圧側電圧である電圧Vsを走査電極SC1~走査電極SCnに印加したまま維持期間を終了する。
 第1のフィールドのサブフィールドSF2の消去期間では、維持期間における最後の維持パルスの発生後に、全てのデータ電極D1~データ電極Dmに電圧0(V)を印加する。
 そして、維持電極SU1~維持電極SUnに電圧0(V)を印加したまま、走査電極SC1~走査電極SCnへの印加電圧を電圧Vsから電圧0(V)に下げ、さらに、電圧0(V)から電圧Viまで緩やかに下降する下り傾斜波形電圧を走査電極SC1~走査電極SCnに印加する。
 走査電極SC1~走査電極SCnに印加する電圧が電圧Viに到達したら、走査電極SC1~走査電極SCnへの印加電圧を電圧0(V)まで上昇する。
 その後、維持電極SU1~維持電極SUnには電圧0(V)を印加したまま、全てのデータ電極D1~データ電極Dmに電圧Vdを印加する。それとともに、走査電極SC1~走査電極SCnには正極性の電圧Vsの矩形波形電圧を印加する。
 その後、データ電極D1~データ電極Dmに電圧0(V)を印加し、維持電極SU1~維持電極SUnには正極性の電圧Veを印加する。そして、走査電極SC1~走査電極SCnへの印加電圧を電圧Vsから電圧0(V)に下げ、さらに、電圧0(V)から電圧Viまで緩やかに下降する下り傾斜波形電圧を走査電極SC1~走査電極SCnに印加する。
 こうして、そのサブフィールドの維持期間で維持放電を発生した放電セル(維持期間が省略されているサブフィールドでは、書込み放電が発生した放電セル)に3度の消去放電を発生し、走査電極SCi上の壁電圧、維持電極SUi上の壁電圧、およびデータ電極Dk上の壁電圧の過剰な部分を放電し、放電セル内の壁電圧を、書込み動作に適した壁電圧に調整する。
 こうして、第1のフィールドのサブフィールドSF2における消去期間が終了する。
 以下、第1のフィールドのサブフィールドSF3からサブフィールドSF10の各サブフィールドにおける書込み期間、維持期間および消去期間では、維持パルスの発生数を除き、第1のフィールドのサブフィールドSF2の書込み期間、維持期間および消去期間と同様の駆動電圧波形を各電極に印加する。
 次に、本実施の形態における第2のフィールドについて、図11を用いて説明する。
 本実施の形態において、第2のフィールドの書込み期間では、パネル10に形成された複数の走査電極22のうちの、パネル10の他方の端部に配置された走査電極22(他方の走査電極22)である走査電極SCnから、パネル10の一方の端部に配置された走査電極22(一方の走査電極22)である走査電極SC1に向かって順に走査パルスを印加する。すなわち、n行目の放電セル、(n-1)行目の放電セル、(n-2)行目の放電セル、・・・、2行目の放電セル、1行目の放電セルという順番で各放電セルに書込み動作を行う。
 このように、第2のフィールドの書込み期間では、第1のフィールドの書込み期間とは逆の順番で、各放電セルに書込み動作を行う。
 なお、第2のフィールドのサブフィールドSF1では、第1のフィールドのサブフィールドSF1とは各放電セルへの書込み動作の順番が逆である以外は、書込み期間、維持期間および消去期間の各期間において、第1のフィールドのサブフィールドSF1と同様の駆動電圧波形を各電極に印加する。
 また、第2のフィールドのサブフィールドSF2以降の各サブフィールドでは、第1のフィールドのサブフィールドSF2以降の各サブフィールドとは各放電セルへの書込み動作の順番が逆である以外は、書込み期間、維持期間および消去期間の各期間において、第1のフィールドのサブフィールドSF2以降の各サブフィールドと同様の駆動電圧波形を各電極に印加する。
 そして、このようにして発生した第1のフィールドと第2のフィールドとを交互に繰り返して、パネル10に画像を表示する。
 このように、本実施の形態では、書込み期間において、1行目の放電セル、2行目の放電セル、3行目の放電セル、・・・、(n-1)行目の放電セル、n行目の放電セルという順番で各放電セルに書込み動作を行う第1のフィールドと、書込み期間において、n行目の放電セル、(n-1)行目の放電セル、(n-2)行目の放電セル、・・・、2行目の放電セル、1行目の放電セルという順番で各放電セルに書込み動作を行う第2のフィールドとを交互に繰り返してパネル10を駆動する。
 このように各フィールドを発生してパネル10を駆動する理由について、以下に説明する。
 なお、パネル10は、図2に示したように、配置的に上の方の端部(一方の端部)に配置された走査電極22が走査電極SC1であり、配置的に下の方の端部(他方の端部)に配置された走査電極22が走査電極SCnであり、走査電極SC1から走査電極SCnに向かって順に符号が大きくなる。すなわち、パネル10では、配置的に上の方の端部から配置的に下の方の端部に向かって、走査電極SC1、走査電極SC2、走査電極SC3、・・・、走査電極SC(n-1)、走査電極SCnという順番で走査電極SC1~走査電極SCnが配置されている。
 以下、パネル10の画像表示領域全体に黒を表示する画像信号(全ての放電セルで書込み動作を行わず、維持放電が発生しない画像信号のこと。以下、「全面黒の画像信号」と記す)から、画像表示領域全体に白を表示する画像信号(全ての放電セルで書込み動作を行う画像信号のこと。以下、「全面白の画像信号」と記す)に切り換わるときの動作について考える。
 本実施の形態においては、上述したように、黒を表示する放電セルでは初期化放電、書込み放電、維持放電、消去放電のいずれの放電も発生しない。放電が発生しない放電セルではプライミング粒子が生成されないので、その放電セルでは、プライミング粒子が不足した状態となる。そして、プライミング粒子が不足すると、放電遅れ時間が大きくなり、放電の発生は不安定となる。
 そのようなプライミング粒子が不足した放電セルで書込み動作を行うと、書込み放電が不安定となり、書込み放電が発生しない可能性もある。したがって、全面黒の画像信号から全面白の画像信号に切り換わるときに、書込み動作に失敗する放電セルが多数発生する可能性がある。
 一方、書込み放電が発生した放電セルではプライミング粒子が生成されるので、その放電セルに隣接する放電セルに、放電セル間の隙間を通じて、それらのプライミング粒子の一部が移動する。したがって、その現象は、実質的には、書込み放電が発生した放電セルから、それに隣接する放電セルにプライミング粒子が供給されることに等しい。そして、プライミング粒子が供給された放電セルでは、プライミング粒子が不足した状態と比較して、安定に書込み放電を発生することができる。
 ここで、全てのサブフィールドの書込み期間において、常に同じ順番で各走査電極SC1~走査電極SCnに走査パルスを印加する場合を考えてみる。例えば、全てのサブフィールドの書込み期間において、第1のフィールドの書込み期間と同様の書込み動作を行う場合を考えてみる。この場合、全てのサブフィールドの書込み期間において、パネル10の上端に配置された走査電極SC1から下端に配置された走査電極SCnに向かって順に走査パルスが印加される。
 全面黒の画像信号から全面白の画像信号に切り換わるときに、いずれかの放電セルで書込み放電が発生すると、上述したように、その放電セルに隣接する放電セルにはプライミング粒子が供給される。そして、上述の条件では、書込み動作はパネル10の上端から下端に向かって行われるので、書込み放電が発生した放電セルが属する走査電極SCiの次に走査パルスが印加されるのは、その直下の走査電極SCi+1となる。
 すなわち、書込み放電が発生した放電セルが属する行の次に書込み動作が行われるのは、書込み放電が発生した放電セルの直下の行となる。このため、書込み放電が発生した放電セルの直上、斜め上、および真横に隣接する放電セルでは、書込み動作が終了した後に、書込み放電が発生した放電セルからプライミング粒子が供給されることになる。それに対し、書込み放電が発生した放電セルの直下および斜め下に隣接する放電セルでは、書込み動作の開始前に、書込み放電が発生した放電セルからプライミング粒子が供給されることになる。したがって、書込み放電が発生した放電セルの直下および斜め下に隣接する放電セルでは、供給されたプライミング粒子により比較的安定に書込み放電を発生することができる。
 この現象は連鎖的に発生するため、全面黒の画像信号から全面白の画像信号に切り換わるときに、いずれかの放電セルで書込み放電が発生すると、その放電セルの直下および斜め下に位置する放電セルでは、次々と、比較的安定に書込み放電が発生する。そして、一旦書込み放電が発生すると、その放電セルでは、その直後の維持期間において維持放電が発生しプライミング粒子が生成されるので、それ以降のサブフィールドでも安定に書込み放電が発生する。
 一方、それら以外の放電セルでは、プライミング粒子が不足したままの状態で書込み動作が行われることになる。
 なお、プライミング粒子が不足し書込み放電が不安定になる、ということは、安定に書込み放電が発生する場合と比較して書込み放電が発生する確率が低くなる、と考えてもよい。このことは、プライミング粒子が不足した放電セルであっても、書込み放電が発生する確率は「0」ではなく、書込み動作を繰り返しているうちに書込み放電が発生することを意味する。そして、上述したように、書込み放電が発生した放電セルの直下および斜め下に位置する放電セルでは、安定に書込み放電が発生する。
 したがって、全てのサブフィールドの書込み期間において、第1のフィールドの書込み期間と同様の書込み動作を行いながらパネル10を駆動する場合、全面黒の画像信号から全面白の画像信号に切り換わると、まず先にパネル10の画像表示領域下部で白が表示され、その後、白が表示される領域は画像表示領域下部から画像表示領域上部に拡がり、最終的に画像表示領域全体に白が表示されることになる。
 一方、全てのサブフィールドの書込み期間において、第2のフィールドの書込み期間と同様の書込み動作を行いながらパネル10を駆動する構成では、全面黒の画像信号から全面白の画像信号に切り換わるときには、上述した現象とは逆に、まず先にパネル10の画像表示領域上部で白が表示され、その後、白が表示される領域は画像表示領域上部から画像表示領域下部に拡がり、最終的に画像表示領域全体に白が表示されることになる。
 いずれの場合も、全面黒の画像信号から全面白の画像信号に切り換わった後、実際に画像表示領域全体に白が表示されるまでにはある程度の時間がかかることが予想される。そして、本願発明者が行った実験では、全面黒の画像信号を5分程度表示した後、全面白の画像信号に切り換えてから実際に画像表示領域全体に白が表示されるまでに、10秒から20秒程度の時間がかかることが確認された。
 しかしながら、本実施の形態においては、第1のフィールドと第2のフィールドとを交互に発生してパネル10を駆動する。したがって、全面黒の画像信号から全面白の画像信号に切り換わるとき、第1のフィールドでは、いずれかの放電セルで書込み放電が発生すると、その放電セルの直下および斜め下方向に、次々と、安定に書込み放電が発生する放電セルが拡大していく。続く第2のフィールドでは、第1のフィールドで書込み放電が発生した放電セルを起点に、その放電セルの直上および斜め上方向に、次々と、安定に書込み放電が発生する放電セルが拡大する。
 したがって、本実施の形態に示す第1のフィールドと第2のフィールドとを交互に発生してパネル10を駆動する構成では、全てのサブフィールドの書込み期間において、常に同じ順番で各放電セルに書込み動作を行う構成と比較して、安定に書込み放電を発生する放電セルの数を速やかに増加させることが可能となり、全面黒の画像信号から全面白の画像信号に切り換わった後、実際に画像表示領域全体に白が表示されるまでに要する時間を大幅に短縮することができる。
 また、本実施の形態においては、第1のフィールドおよび第2のフィールドのいずれにおいても、サブフィールドSF1の維持期間において、緑の蛍光体が塗布された放電セルのデータ電極Dp+1(例えば、データ電極D2、データ電極D5、データ電極D8等)に印加する電圧を、赤の蛍光体が塗布された放電セルのデータ電極Dp(例えば、データ電極D1、データ電極D4、データ電極D7等)、および青の蛍光体が塗布された放電セルのデータ電極Dp+2(例えば、データ電極D3、データ電極D6、データ電極D9等)に印加する電圧Vdよりも低い電圧0(V)に設定している。
 本実施の形態では、維持期間にデータ電極SC1~データ電極SCnに印加する電圧をこのように設定することで、書込み期間に走査電極22に印加する走査パルスの電圧Vaの設定範囲(設定マージン)を広げている。以下、その理由について説明する。
 上述したように、緑の蛍光体が塗布された放電セルの放電開始電圧VFsd、放電開始電圧VFdsは、赤の蛍光体が塗布された放電セルおよび青の蛍光体が塗布された放電セルの放電開始電圧VFsd、放電開始電圧VFdsと比較して高くなる傾向にある。そして、上述した(条件1)および(条件2)を満たす電圧Vaの設定範囲は、放電開始電圧VFsd、放電開始電圧VFdsに依存する。そのため、緑の蛍光体が塗布されている放電セルでは走査パルスの電圧Vaの設定範囲が相対的に高電圧側に移動(シフト)する。
 加えて、緑の蛍光体の帯電特性が負電圧であるため、緑の蛍光体が塗布された放電セルのデータ電極32上の壁電圧は、赤の蛍光体が塗布された放電セルおよび青の蛍光体が塗布された放電セルのデータ電極32上の壁電圧よりも実質的に低くなる。これらのことから、緑の蛍光体が塗布された放電セルの電圧Vaの設定範囲はさらに高電圧側に移動(シフト)する。
 そして、プラズマディスプレイ装置における走査パルスの電圧Vaの電圧値は、(条件1)および(条件2)にもとづき設定された、赤の蛍光体が塗布された放電セルにおける走査パルスの電圧Vaの設定範囲と、緑の蛍光体が塗布された放電セルにおける走査パルスの電圧Vaの設定範囲と、青の蛍光体が塗布された放電セルにおける走査パルスの電圧Vaの設定範囲との全てに共通する範囲内で設定しなければならない。
 そのため、例えば緑の蛍光体が塗布された放電セルに対する走査パルスの電圧Vaの設定範囲が、他の2色の放電セルと比較して高電圧側に移動(シフト)すると、走査パルスの電圧Vaの設定範囲(設定マージン)は相対的に狭くなる。
 したがって、(条件1)および(条件2)にもとづき設定される緑の蛍光体が塗布された放電セルにおける走査パルスの電圧Vaの設定範囲を、より低電圧側に移動(シフト)することができれば、各色の放電セルにおける走査パルスの電圧Vaの設定範囲を比較的同じ範囲に揃え、走査パルスの電圧Vaの設定範囲(設定マージン)を相対的に広げることができる。
 そして、本実施の形態においては、サブフィールドSF1の維持期間において、緑の蛍光体が塗布された放電セルのデータ電極Dp+1に印加する電圧を、他の2色の放電セルのデータ電極32(データ電極Dp、データ電極Dp+2)に印加する電圧Vdよりも低い電圧0(V)に設定している。これにより、緑の蛍光体が塗布された放電セルにおける走査パルスの電圧Vaの設定範囲を、より低電圧側に移動(シフト)することができる。したがって、各色の放電セルにおける走査パルスの電圧Vaの設定範囲を相対的に同じ範囲に揃え、走査パルスの電圧Vaの設定範囲(設定マージン)を相対的に広げている。
 本願発明者が行った実験では、サブフィールドSF1の維持期間において、緑の蛍光体が塗布された放電セルのデータ電極Dp+1に印加する電圧を電圧0(V)にすることで、走査パルスの電圧Vaの設定範囲を、電圧Vdにほぼ等しい電圧(例えば、60(V))だけ広げられることが確認された。
 また、本実施の形態においては、上述したように黒(階調値「0」)を表示する放電セルにおいては、初期化放電、書込み放電、維持放電、消去放電のいずれの放電も発生しない。そのため、黒を表示する放電セルではプライミング粒子が不足しやすく、黒以外の階調値(階調値「0」よりも大きい階調値)を表示する放電セルと比較して、放電開始電圧が相対的に高くなる傾向にある。
 したがって、黒を表示する放電セルでは、黒以外の階調値(階調値「0」よりも大きい階調値)を表示する放電セルと比較して、(条件1)および(条件2)を満たす電圧Vaの設定範囲が高電圧側に移動(シフト)しやすい。
 例えば、維持期間において、黒を表示する放電セルのデータ電極32に印加する電圧を、黒以外の階調値を表示する放電セルのデータ電極に印加する電圧Vdよりも低く設定することができれば、黒を表示する放電セルにおいて、(条件1)および(条件2)を満たす電圧Vaの設定範囲を低電圧側に移動(シフト)し、電圧Vaの設定範囲(設定マージン)を相対的に広げることができる。
 これらのことから、黒を表示するときに、維持期間において、緑の蛍光体が塗布された放電セルのデータ電極Dp+1に印加する電圧を、他の2色の放電セルのデータ電極32(データ電極Dp、データ電極Dp+2)に印加する電圧Vdよりも低い電圧することが望ましいことがわかる。
 また、本実施の形態においては、動画擬似輪郭をできるだけ抑制するようにコーディングが設定されている。コーディングとは、各階調値を表示するために設定された、各サブフィールドの点灯、非点灯の組合せのことである。また、動画擬似輪郭とは、パネル10に動画像を表示する際に、実際の画像には存在しない擬似的な輪郭線が使用者に見えてしまう現象のことである。
 動画擬似輪郭を抑制するコーディングに関する技術は、例えば「特開2008-197430号公報」に公開されている。そして、本実施の形態では、動画擬似輪郭を抑制するために、各階調を表示するときに、点灯するサブフィールドのうち相対的に低い輝度重みのサブフィールドが選択されるようにコーディングを設定している。
 そのため、本実施の形態におけるプラズマディスプレイ装置においては、輝度重みの小さいサブフィールドほど点灯する確率が高くなる。さらに、パネル10に動画像を表示する際には、黒を表示する放電セルでは、その前後(時間的な前後)において、黒に近い暗い階調値を表示する確率が高い。そのため、最も低い輝度重みを持つサブフィールドSF1が点灯する確率は、相対的により高まる。
 そこで、本実施の形態では、最も輝度重みの小さいサブフィールドであるサブフィールドSF1の維持期間において、緑の蛍光体が塗布された放電セルのデータ電極Dp+1に印加する電圧を、サブフィールドSF2からサブフィールドSF10の各サブフィールドの維持期間においてデータ電極Dp+1に印加する電圧Vd、およびサブフィールドSF1からサブフィールドSF10の各サブフィールドの維持期間において他の2色の放電セルのデータ電極32(データ電極Dp、データ電極Dp+2)に印加する電圧Vdよりも低い電圧0(V)に設定している。
 これにより、各色の放電セルにおける走査パルスの電圧Vaの設定範囲を比較的同じ範囲に揃え、走査パルスの電圧Vaの設定範囲(設定マージン)を相対的に広げることができる。
 ただし、相対的に高い階調値を表示する放電セルにおいては、サブフィールドSF1における電圧Vaの設定範囲がより低電圧側に移動(シフト)することになる。そのため、高い輝度で発光する放電セルでは、サブフィールドSF1において放電が不安定になりやすくなる。しかし、相対的に高い階調値を表示し、高い輝度で発光する放電セルでは、その階調値に占めるサブフィールドSF1の発光輝度の割合は相対的に小さくなる。したがって、このような放電セルでは、仮にサブフィールドSF1で誤放電が発生したとしても、実質的には問題にはならない。
 以上示したように、本実施の形態では、第1のフィールドと第2のフィールドとを交互に発生してパネル10を駆動する。これにより、全てのサブフィールドの書込み期間において、常に同じ順番で各放電セルに書込み動作を行う構成と比較して、安定に書込み放電を発生する放電セルの数を速やかに増加させることが可能となる。したがって、全面黒の画像信号から全面白の画像信号に切り換わるときに、速やかに、パネル10の画像表示領域に白の画像を表示することができる。
 さらに、本実施の形態では、第1のフィールドおよび第2のフィールドのいずれにおいても、サブフィールドSF1の維持期間において、緑の蛍光体が塗布された放電セルのデータ電極Dp+1(例えば、データ電極D2、データ電極D5、データ電極D8等)に印加する電圧を、赤の蛍光体が塗布された放電セルのデータ電極Dp(例えば、データ電極D1、データ電極D4、データ電極D7等)、および青の蛍光体が塗布された放電セルのデータ電極Dp+2(例えば、データ電極D3、データ電極D6、データ電極D9等)に印加する電圧Vdよりも低い電圧0(V)に設定する。
 これにより、緑の蛍光体が塗布された放電セルにおける走査パルスの電圧Vaの設定範囲を、より低電圧側に移動(シフト)することができる。したがって、各色の放電セルにおける走査パルスの電圧Vaの設定範囲を相対的に同じ範囲に揃え、走査パルスの電圧Vaの設定範囲(設定マージン)を相対的に広げることができる。
 なお、本実施の形態では、書込み期間において走査電極SC1から走査電極SCnに向かって順に走査パルスを印加する書込み動作を行うサブフィールドを有するフィールドを第1のフィールドとし、書込み期間において走査電極SCnから走査電極SC1に向かって順に走査パルスを印加する書込み動作を行うサブフィールドを有するフィールドを第2のフィールドとしたが、例えば、書込み期間において走査電極SCnから走査電極SC1に向かって順に走査パルスを印加する書込み動作を行うサブフィールドを有するフィールドを第1のフィールドとし、書込み期間において走査電極SC1から走査電極SCnに向かって順に走査パルスを印加する書込み動作を行うサブフィールドを有するフィールドを第2のフィールドとしてもよい。
 なお、本発明の実施の形態においては、1つのフィールドを10のサブフィールドで構成する例を説明した。しかし、本発明は1フィールドを構成するサブフィールドの数が何ら上記の数に限定されるものではない。
 なお、図3、図10、図11に示した駆動電圧波形は本発明の実施の形態における一例を示したものに過ぎず、本発明は何らこれらの駆動電圧波形に限定されるものではない。また、図6、図7、図8、図9に示した回路構成も本発明の実施の形態における一例を示したものに過ぎず、本発明は何らこれらの回路構成に限定されるものではない。
 なお、本発明における実施の形態に示した各回路ブロックは、実施の形態に示した各動作を行う電気回路として構成されてもよく、あるいは、同様の動作をするようにプログラミングされたマイクロコンピュータ等を用いて構成されてもよい。
 なお、本実施の形態では、1画素をR、G、Bの3色の放電セルで構成する例を説明したが、1画素を4色あるいはそれ以上の色の放電セルで構成するパネルにおいても、本実施の形態に示した構成を適用することは可能であり、同様の効果を得ることができる。
 なお、本発明の実施の形態において示した具体的な数値は、画面サイズが50インチ、表示電極対24の数が1024のパネル10の特性にもとづき設定したものであって、単に実施の形態における一例を示したものに過ぎない。本発明はこれらの数値に何ら限定されるものではなく、各数値はパネルの特性やプラズマディスプレイ装置の仕様等にあわせて最適に設定することが望ましい。また、これらの各数値は、上述した効果を得られる範囲でのばらつきを許容するものとする。また、1フィールドを構成するサブフィールドの数や各サブフィールドの輝度重み等も本発明における実施の形態に示した値に限定されるものではなく、また、画像信号等にもとづいてサブフィールド構成を切り換える構成であってもよい。
 本発明は、強制初期化動作を行わずに安定した書込み動作を行うことを可能にし、黒輝度を抑えて表示画像のコントラストを高めて画像表示品質を高めることができるので、パネルの駆動方法およびプラズマディスプレイ装置として有用である。
 10  パネル
 21  前面基板
 22  走査電極
 23  維持電極
 24  表示電極対
 25,33  誘電体層
 26  保護層
 31  背面基板
 32  データ電極
 34  隔壁
 35,35R,35G,35B  蛍光体層
 40  プラズマディスプレイ装置
 41  画像信号処理回路
 42  データ電極駆動回路
 43  走査電極駆動回路
 44  維持電極駆動回路
 45  タイミング発生回路
 50,80  維持パルス発生回路
 51,81  電力回収回路
 60  傾斜波形電圧発生回路
 63  ミラー積分回路
 70  走査パルス発生回路
 85  一定電圧発生回路
 Q55,Q56,Q59,Q69,Q71H1~Q71Hn,Q71L1~Q71Ln,Q72,Q83,Q84,Q86,Q87,Q91H1~Q91Hm,Q91L1~Q91Lm  スイッチング素子
 E71  電源
 Q63  トランジスタ
 C63  コンデンサ
 R63  抵抗
 IN63  入力端子

Claims (8)

  1. 走査電極と維持電極とデータ電極とを有する放電セルを複数備えたプラズマディスプレイパネルを駆動するプラズマディスプレイパネルの駆動方法であって、
    書込み期間と維持期間と消去期間とを有するサブフィールドを複数用いて1つのフィールドを構成し、前記書込み期間においては前記走査電極に走査パルスを印加するとともに前記データ電極に書込みパルスを印加して前記放電セルに選択的に書込み放電を発生し、前記維持期間においては輝度重みに応じた数の維持パルスを前記走査電極と前記維持電極とに交互に印加して前記書込み放電を発生した放電セルに維持放電を発生し、前記消去期間においては前記走査電極および前記維持電極に所定の電圧を印加して直前の書込み期間で書込み放電を発生した放電セルだけに選択的に消去放電を発生し、
    前記維持期間において前記走査電極に印加する維持パルスの低圧側電圧から前記データ電極に印加する電圧を減じた電圧を第1の電圧とし、前記維持期間において前記走査電極に印加する前記維持パルスの高圧側電圧から前記データ電極に印加する電圧を減じた電圧を第2の電圧とし、前記書込み期間において前記走査電極に印加する走査パルスの低圧側電圧から前記データ電極に印加する書込みパルスの低圧側電圧を減じた電圧を第3の電圧とするとき、
    前記第1の電圧から前記第3の電圧を減じた電圧が、前記データ電極を陽極とし前記走査電極を陰極とする放電の放電開始電圧以上となるように各電極に印加する電圧を設定するとともに、前記第2の電圧から前記第3の電圧を減じた電圧が、前記データ電極を陽極とし前記走査電極を陰極とする放電の放電開始電圧と前記データ電極を陰極とし前記走査電極を陽極とする放電の放電開始電圧との和以下となるように各電極に印加する電圧を設定し、
    前記維持期間の最後には、前記維持パルスの高圧側電圧を前記走査電極に印加し、
    前記消去期間には、下り傾斜波形電圧を前記走査電極に印加し、その後、正の矩形波形電圧を前記走査電極に印加し、その後、正の電圧を前記維持電極に印加するとともに下り傾斜波形電圧を前記走査電極に印加する
    ことを特徴とするプラズマディスプレイパネルの駆動方法。
  2. 前記書込み期間において、前記プラズマディスプレイパネルの一方の端部に配置された一方の走査電極から、前記プラズマディスプレイパネルの他方の端部に配置された他方の走査電極へ順に前記走査パルスを印加する第1のフィールドと、
    前記書込み期間において、前記他方の端部に配置された前記他方の走査電極から前記一方の端部に配置された前記一方の走査電極へ順に前記走査パルスを印加する第2のフィールドとを交互に発生して前記プラズマディスプレイパネルを駆動する
    ことを特徴とする請求項1に記載のプラズマディスプレイパネルの駆動方法。
  3. 赤に発光する蛍光体が塗布された放電セルと、緑に発光する蛍光体が塗布された放電セルと、青に発光する蛍光体が塗布された放電セルとを備えた前記プラズマディスプレイパネルを駆動するときに、
    1フィールドを構成する複数のサブフィールドのうちの少なくとも1つのサブフィールドの前記維持期間において、前記緑に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧を、前記赤に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧および前記青に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧よりも低くする
    ことを特徴とする請求項1に記載のプラズマディスプレイパネルの駆動方法。
  4. 赤に発光する蛍光体が塗布された放電セルと、緑に発光する蛍光体が塗布された放電セルと、青に発光する蛍光体が塗布された放電セルとを備えた前記プラズマディスプレイパネルを駆動するときに、
    輝度重みが最も小さいサブフィールドの前記維持期間において、前記緑に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧を、前記赤に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧および前記青に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧よりも低くする
    ことを特徴とする請求項1に記載のプラズマディスプレイパネルの駆動方法。
  5. 赤に発光する蛍光体が塗布された放電セルと、緑に発光する蛍光体が塗布された放電セルと、青に発光する蛍光体が塗布された放電セルとを備えた前記プラズマディスプレイパネルを駆動するときに、
    前記緑に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧を、輝度重みが最も小さいサブフィールドの前記維持期間では、輝度重みが最も小さいサブフィールドを除くサブフィールドの前記維持期間よりも低くする
    ことを特徴とする請求項1に記載のプラズマディスプレイパネルの駆動方法。
  6. 赤に発光する蛍光体が塗布された放電セルと、緑に発光する蛍光体が塗布された放電セルと、青に発光する蛍光体が塗布された放電セルとを備えた前記プラズマディスプレイパネルを駆動するときに、
    前記消去期間において、前記走査電極に前記正の矩形波形電圧を印加する際に、前記緑に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧を、前記赤に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧および前記青に発光する蛍光体が塗布された放電セルのデータ電極に印加する電圧よりも低くするサブフィールドを、1フィールドの中に少なくとも1つ設ける
    ことを特徴とする請求項1に記載のプラズマディスプレイパネルの駆動方法。
  7. 前記消去期間において、前記走査電極を陰極とし前記データ電極を陽極とする1回目の放電を発生し、その後、前記維持電極を陰極とし前記走査電極を陽極とする放電を発生し、その後、前記走査電極を陰極とし前記データ電極を陽極とする2回目の放電を発生する
    ことを特徴とする請求項1に記載のプラズマディスプレイパネルの駆動方法。
  8. 走査電極と維持電極とデータ電極とを有する放電セルを複数備えたプラズマディスプレイパネルと、
    前記プラズマディスプレイパネルを駆動して前記プラズマディスプレイパネルに画像を表示する駆動回路とを備えたプラズマディスプレイ装置において、
    前記駆動回路は、
    書込み期間と維持期間と消去期間とを有するサブフィールドを複数用いて1つのフィールドを構成し、前記書込み期間においては前記走査電極に走査パルスを印加するとともに前記データ電極に書込みパルスを印加して前記放電セルに選択的に書込み放電を発生し、前記維持期間においては輝度重みに応じた数の維持パルスを前記走査電極と前記維持電極とに交互に印加して前記書込み放電を発生した放電セルに維持放電を発生し、前記消去期間においては前記走査電極および前記維持電極に所定の電圧を印加して直前の書込み期間で書込み放電を発生した放電セルだけに選択的に消去放電を発生し、
    前記維持期間において前記走査電極に印加する維持パルスの低圧側電圧から前記データ電極に印加する電圧を減じた電圧を第1の電圧とし、前記維持期間において前記走査電極に印加する前記維持パルスの高圧側電圧から前記データ電極に印加する電圧を減じた電圧を第2の電圧とし、前記書込み期間において前記走査電極に印加する走査パルスの低圧側電圧から前記データ電極に印加する書込みパルスの低圧側電圧を減じた電圧を第3の電圧とするとき、
    前記第1の電圧から前記第3の電圧を減じた電圧が、前記データ電極を陽極とし前記走査電極を陰極とする放電の放電開始電圧以上となるように各電極に印加する電圧を設定するとともに、前記第2の電圧から前記第3の電圧を減じた電圧が、前記データ電極を陽極とし前記走査電極を陰極とする放電の放電開始電圧と前記データ電極を陰極とし前記走査電極を陽極とする放電の放電開始電圧との和以下となるように各電極に印加する電圧を設定し、
    前記維持期間の最後には、前記維持パルスの高圧側電圧を前記走査電極に印加し、
    前記消去期間には、下り傾斜波形電圧を前記走査電極に印加し、その後、正の矩形波形電圧を前記走査電極に印加し、その後、正の電圧を前記維持電極に印加するとともに下り傾斜波形電圧を前記走査電極に印加する
    ことを特徴とするプラズマディスプレイ装置。
PCT/JP2011/004388 2010-08-04 2011-08-03 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置 WO2012017647A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010-175011 2010-08-04
JP2010175011 2010-08-04

Publications (1)

Publication Number Publication Date
WO2012017647A1 true WO2012017647A1 (ja) 2012-02-09

Family

ID=45559168

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/004388 WO2012017647A1 (ja) 2010-08-04 2011-08-03 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Country Status (1)

Country Link
WO (1) WO2012017647A1 (ja)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001142430A (ja) * 1999-11-15 2001-05-25 Matsushita Electric Ind Co Ltd プラズマディスプレイの駆動方法
JP2001166734A (ja) * 1999-12-03 2001-06-22 Nec Corp プラズマディスプレイパネルの駆動方法
JP2002297091A (ja) * 2000-08-28 2002-10-09 Matsushita Electric Ind Co Ltd プラズマディスプレイパネル、その駆動方法、及びプラズマディスプレイ装置
JP2003167547A (ja) * 2001-11-30 2003-06-13 Nec Corp 交流面放電型プラズマディスプレイパネルの駆動方法
JP2005326612A (ja) * 2004-05-14 2005-11-24 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法
JP2007017979A (ja) * 2005-07-06 2007-01-25 Samsung Sdi Co Ltd プラズマ表示装置とその駆動方法
JP2007286083A (ja) * 2006-04-12 2007-11-01 Matsushita Electric Ind Co Ltd プラズマディスプレイ駆動装置及びプラズマディスプレイ

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001142430A (ja) * 1999-11-15 2001-05-25 Matsushita Electric Ind Co Ltd プラズマディスプレイの駆動方法
JP2001166734A (ja) * 1999-12-03 2001-06-22 Nec Corp プラズマディスプレイパネルの駆動方法
JP2002297091A (ja) * 2000-08-28 2002-10-09 Matsushita Electric Ind Co Ltd プラズマディスプレイパネル、その駆動方法、及びプラズマディスプレイ装置
JP2003167547A (ja) * 2001-11-30 2003-06-13 Nec Corp 交流面放電型プラズマディスプレイパネルの駆動方法
JP2005326612A (ja) * 2004-05-14 2005-11-24 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法
JP2007017979A (ja) * 2005-07-06 2007-01-25 Samsung Sdi Co Ltd プラズマ表示装置とその駆動方法
JP2007286083A (ja) * 2006-04-12 2007-11-01 Matsushita Electric Ind Co Ltd プラズマディスプレイ駆動装置及びプラズマディスプレイ

Similar Documents

Publication Publication Date Title
WO2010119637A1 (ja) プラズマディスプレイパネルの駆動方法
JP5131383B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2010143403A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2010146827A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012017647A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012017648A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR20120012473A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
WO2012090451A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2011148644A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2011096220A1 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
WO2010131466A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012073516A1 (ja) プラズマディスプレイ装置の駆動方法およびプラズマディスプレイ装置
WO2012102032A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP5263450B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012102043A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012102031A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2012113008A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2011158871A (ja) プラズマディスプレイパネルの駆動方法
JP2010266648A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012035761A1 (ja) プラズマディスプレイ装置の駆動方法およびプラズマディスプレイ装置
WO2013046652A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012017633A1 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
WO2011089891A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2011052219A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2012037589A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11814284

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 11814284

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP