WO2010119636A1 - プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置 - Google Patents

プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置 Download PDF

Info

Publication number
WO2010119636A1
WO2010119636A1 PCT/JP2010/002439 JP2010002439W WO2010119636A1 WO 2010119636 A1 WO2010119636 A1 WO 2010119636A1 JP 2010002439 W JP2010002439 W JP 2010002439W WO 2010119636 A1 WO2010119636 A1 WO 2010119636A1
Authority
WO
WIPO (PCT)
Prior art keywords
initialization
waveform
voltage
forced
subfield
Prior art date
Application number
PCT/JP2010/002439
Other languages
English (en)
French (fr)
Inventor
吉濱豊
徳永勉
Original Assignee
パナソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニック株式会社 filed Critical パナソニック株式会社
Priority to KR1020117024090A priority Critical patent/KR101196124B1/ko
Priority to US13/256,804 priority patent/US20120019571A1/en
Priority to CN2010800163494A priority patent/CN102396016A/zh
Publication of WO2010119636A1 publication Critical patent/WO2010119636A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/64Constructional details of receivers, e.g. cabinets or dust covers
    • H04N5/645Mounting of picture tube on chassis or in housing

Definitions

  • the present invention relates to a plasma display panel driving method and a plasma display device used for a wall-mounted television or a large monitor.
  • a typical AC surface discharge type panel as a plasma display panel (hereinafter abbreviated as “panel”) has a large number of discharge cells formed between a front plate and a back plate arranged to face each other.
  • a front plate a plurality of pairs of display electrodes composed of a pair of scan electrodes and sustain electrodes are formed on the front glass substrate in parallel with each other.
  • a dielectric layer and a protective layer are formed so as to cover the display electrode pairs.
  • a plurality of parallel data electrodes are formed on a back glass substrate, a dielectric layer is formed so as to cover them, and a plurality of barrier ribs are formed thereon in parallel with the data electrodes.
  • the fluorescent substance layer is formed in the surface of a dielectric material layer, and the side surface of a partition.
  • the front plate and the rear plate are arranged opposite to each other and sealed so that the display electrode pair and the data electrode are three-dimensionally crossed.
  • a discharge gas containing, for example, 5% xenon in a partial pressure ratio is sealed in the discharge space inside.
  • a discharge cell is formed at a portion where the display electrode pair and the data electrode face each other.
  • ultraviolet rays are generated by gas discharge in each discharge cell. With this ultraviolet light, phosphors of each color of red (R), green (G) and blue (B) are excited and emitted to perform color display.
  • the subfield method is generally used as a method for driving the panel.
  • one field is divided into a plurality of subfields, and light emission and non-light emission of each discharge cell are controlled in each subfield.
  • gradation display is performed by controlling the number of times of light emission generated in one field.
  • Each subfield has an initialization period, an address period, and a sustain period.
  • an initialization waveform is applied to each scan electrode, and an initialization discharge is generated in each discharge cell.
  • wall charges necessary for the subsequent address operation are formed in each discharge cell, and priming particles (excited particles for generating the address discharge) for stably generating the address discharge are generated.
  • a scan pulse is sequentially applied to the scan electrodes, and an address pulse corresponding to an image signal to be displayed is selectively applied to the data electrodes.
  • an address discharge is generated between the scan electrode and the data electrode to form wall charges (hereinafter, this operation is also referred to as “address”).
  • sustain pulses of the number of times determined for each subfield are alternately applied to the display electrode pair composed of the scan electrode and the sustain electrode.
  • a sustain discharge is generated in the discharge cell in which the wall charge is formed by the address discharge, and the phosphor layer of the discharge cell is caused to emit light. In this way, an image is displayed in the image display area of the panel.
  • One of the important factors in improving the image display quality on the panel is the improvement in contrast.
  • a driving method is disclosed in which light emission not related to gradation display is reduced as much as possible to improve the contrast ratio.
  • an initialization operation for generating an initializing discharge in all the discharge cells is performed in an initializing period of one subfield among a plurality of subfields constituting one field. Further, in the initializing period of the other subfield, an initializing operation is performed in which initializing discharge is selectively performed on the discharge cells in which the sustain discharge has been performed in the immediately preceding sustain period.
  • the luminance of the black display area that does not generate sustain discharge (hereinafter abbreviated as “black luminance”) varies depending on the light emission not related to the display of the image.
  • This light emission includes, for example, light emission caused by initialization discharge.
  • light emission in the black display region is only weak light emission when the initialization operation is performed on all the discharge cells. Thereby, it is possible to reduce the black luminance and display an image with high contrast (for example, refer to Patent Document 1).
  • Patent Document 2 a technique for improving black visibility by lowering the black luminance is disclosed (for example, see Patent Document 2).
  • a discharge cell in which an initializing waveform having a rising portion having a gentle slope portion where the voltage gradually increases and a falling portion having a gentle slope portion where the voltage gradually decreases is discharged in the sustain period.
  • An initialization period to be applied to is provided.
  • a period in which a weak discharge is generated between the sustain electrodes and the scan electrodes is provided for all discharge cells immediately before an arbitrary initialization period in one field.
  • the initializing operation for generating the initializing discharge in all the discharge cells is performed once per field, so that the initializing discharge is applied to all the discharge cells for each subfield. Compared with the case where it is generated, the black luminance of the display image can be reduced and the contrast can be increased.
  • a panel having a plurality of discharge cells each having a display electrode pair composed of a scan electrode and a sustain electrode is provided with a subfield having an initialization period, an address period, and a sustain period in one field.
  • a forced initializing waveform for generating an initializing discharge in a discharge cell regardless of the operation of the immediately preceding subfield in the initializing period and maintaining the immediately preceding subfield
  • Either a selective initialization waveform that generates an initializing discharge only in a discharge cell that has generated a sustaining discharge during the period, or a non-initializing waveform that does not generate an initializing discharge in the discharge cell is applied to the scan electrode, and the initializing period
  • a selective initialization subfield to be applied to all the scan electrodes, and a specific cell initialization field having a specific cell initialization subfield and a plurality of selective initialization subfields is calculated as the black area, and the forced initialization waveform is reduced so that the frequency of applying the forced initialization waveform to the scan electrode is reduced as the black area increases.
  • the occurrence frequency is changed according to the size of the black area.
  • the frequency of occurrence of the initializing discharge by the forced initializing waveform which is one of the main factors for increasing the black luminance, in accordance with the size of the black area in the display image. Therefore, when displaying an image with a large proportion of dark areas on the image display surface of the panel, the frequency of initialization discharge due to the forced initialization waveform is reduced to reduce the black luminance of the display image, and the contrast. It becomes possible to raise. Further, when displaying an image in which the ratio of the dark area on the image display surface of the panel is small, it is possible to increase the occurrence frequency of the initializing discharge by the forced initializing waveform and generate the address discharge stably. . Thereby, it is possible to improve the image display quality in the plasma display device.
  • FIG. 1 is an exploded perspective view showing the structure of the panel according to Embodiment 1 of the present invention.
  • FIG. 2 is an electrode array diagram of the panel.
  • FIG. 3 is a drive voltage waveform diagram applied to each electrode of the panel.
  • FIG. 4 is a circuit block diagram of the plasma display device in accordance with the first exemplary embodiment of the present invention.
  • FIG. 5 is a circuit diagram showing a configuration example of a scan electrode driving circuit of the plasma display device.
  • FIG. 6 is a timing chart for explaining an example of the operation of the scan electrode driving circuit in the initializing period of the specific cell initializing subfield according to the first embodiment of the present invention.
  • FIG. 1 is an exploded perspective view showing the structure of the panel according to Embodiment 1 of the present invention.
  • FIG. 2 is an electrode array diagram of the panel.
  • FIG. 3 is a drive voltage waveform diagram applied to each electrode of the panel.
  • FIG. 4 is a circuit block diagram of the plasma display device in accordance with the first exemplary
  • FIG. 7 is a diagram showing an example of the black area numerical range and the frequency of occurrence of the forced initialization waveform set for each numerical range in the first embodiment of the present invention.
  • FIG. 8 is a schematic diagram showing an example of a generation pattern of a forced initialization waveform and a non-initialization waveform when the frequency of performing the forced initialization operation in each discharge cell in Embodiment 1 of the present invention is once every six fields.
  • FIG. FIG. 9 is a schematic diagram illustrating an example of a generation pattern of a forced initialization waveform and a non-initialization waveform when the frequency is once in four fields.
  • FIG. 10 is a schematic diagram illustrating an example of a generation pattern of a forced initialization waveform and a non-initialization waveform when the frequency is once every three fields.
  • FIG. 11 is a schematic diagram illustrating an example of a generation pattern of a forced initialization waveform and a non-initialization waveform when the frequency is once every two fields.
  • FIG. 12 is a schematic diagram illustrating an example of a generation pattern of a forced initialization waveform and a non-initialization waveform when the frequency is three times in four fields.
  • FIG. 13 is a diagram illustrating a change (relative value) in black luminance when the frequency of performing the forced initialization operation in each discharge cell is changed.
  • FIG. 14 is a diagram schematically showing an example of an operation when changing the interval for generating the forced initialization waveform in the second embodiment of the present invention.
  • FIG. 15 is a diagram showing an example of the cumulative value of the operation time of the plasma display device and the frequency of generation of the forced initialization waveform in the third embodiment of the present invention.
  • FIG. 1 is an exploded perspective view showing the structure of panel 10 according to Embodiment 1 of the present invention.
  • a plurality of display electrode pairs 24 each including a scanning electrode 22 and a sustain electrode 23 are formed on a glass front plate 21.
  • a dielectric layer 25 is formed so as to cover the scan electrode 22 and the sustain electrode 23, and a protective layer 26 is formed on the dielectric layer 25.
  • the protective layer 26 is made of a material mainly composed of magnesium oxide (MgO).
  • a plurality of data electrodes 32 are formed on the back plate 31, a dielectric layer 33 is formed so as to cover the data electrodes 32, and a grid-like partition wall 34 is formed thereon.
  • a phosphor layer 35 that emits light of each color of red (R), green (G), and blue (B) is provided on the side surface of the partition wall 34 and on the dielectric layer 33.
  • the front plate 21 and the back plate 31 are arranged to face each other so that the display electrode pair 24 and the data electrode 32 intersect with each other with a minute discharge space interposed therebetween. And the outer peripheral part is sealed with sealing materials, such as glass frit.
  • a mixed gas of neon and xenon is sealed as a discharge gas in the internal discharge space. In the present embodiment, a discharge gas having a xenon partial pressure of about 10% is used in order to improve luminous efficiency.
  • the discharge space is partitioned into a plurality of sections by partition walls 34, and discharge cells are formed at the intersections between the display electrode pairs 24 and the data electrodes 32. These discharge cells discharge and emit light to display an image.
  • the structure of the panel 10 is not limited to the above-described structure, and may be, for example, provided with a stripe-shaped partition wall.
  • the mixing ratio of the discharge gas is not limited to the above-described numerical values, and may be other mixing ratios.
  • FIG. 2 is an electrode array diagram of panel 10 in accordance with the first exemplary embodiment of the present invention.
  • the panel 10 includes n scan electrodes SC1 to SCn (scan electrode 22 in FIG. 1) and n sustain electrodes SU1 to SUn (sustain electrode 23 in FIG. 1) arranged in the row direction.
  • m data electrodes D1 to Dm data electrodes 32 in FIG. 1) that are long in the column direction are arranged.
  • the plasma display device in this embodiment performs gradation display by a subfield method. That is, one field is divided into a plurality of subfields on the time axis, luminance weights are set for each subfield, and light emission / non-light emission of each discharge cell is controlled for each subfield, so that gradation is applied to the panel 10. Is displayed.
  • one field is composed of eight subfields (first SF, second SF,..., Eighth SF), and each subfield is 1, 2, 4, 8, 16, 32, A configuration having luminance weights of 64 and 128 can be adopted.
  • the sustain period of each subfield the number of sustain pulses obtained by multiplying the luminance weight of each subfield by a predetermined luminance magnification is applied to each display electrode pair 24.
  • an initialization operation is performed in which a “forced initialization operation” and a “non-initialization operation” are selectively performed (hereinafter, such as The initialization operation is referred to as “specific cell initialization operation”), and the “selective initialization operation” is performed during the initialization period of other subfields, thereby reducing light emission not related to gradation display as much as possible and increasing the contrast ratio. It is possible to improve.
  • This “forced initializing operation” is an initializing operation for generating an initializing discharge in the discharge cell regardless of the operation of the immediately preceding subfield.
  • non-initialization operation is an operation in which the initialization discharge is not generated in the discharge cell during the initialization period.
  • selective initializing operation is an initializing operation that generates an initializing discharge only in a discharge cell that has generated a sustaining discharge in the sustain period of the immediately preceding subfield.
  • a subfield that performs a specific cell initialization operation during the initialization period is referred to as a “specific cell initialization subfield”
  • a subfield that performs a selective initialization operation during the initialization period is referred to as a “selective initialization subfield”. It is called.
  • a non-initialization subfield that performs a non-initialization operation in all discharge cells during the initialization period, and an initialization period
  • all the cell initialization subfields for performing the forced initialization operation in all the discharge cells are generated. That is, the non-initializing subfield is a subfield that does not generate initializing discharge in all discharge cells, and the all-cell initializing subfield is a subfield that generates initializing discharge in all discharge cells.
  • one field is composed of eight subfields (first SF, second SF,..., Eighth SF), and the first SF includes a specific cell initialization subfield, a non-initialization subfield, and all fields.
  • One of the cell initialization subfields, and the second SF to the eighth SF are selective initialization subfields.
  • a field having a specific cell initialization subfield (for example, the first SF) and a plurality of selective initialization subfields (for example, the second SF to the eighth SF) is referred to as a “specific cell initialization field” and is not initialized.
  • a field having a subfield (for example, the first SF) and a plurality of selective initialization subfields (for example, the second SF to the eighth SF) is referred to as a “non-initialization field”, and an all-cell initialization subfield (for example, the first SF) )
  • a plurality of selective initialization subfields (for example, second SF to eighth SF) are referred to as “all cell initialization fields”.
  • the number of subfields and the luminance weight of each subfield are not limited to the above values, and the subfield configuration may be switched based on an image signal or the like.
  • FIG. 3 is a waveform diagram of driving voltage applied to each electrode of panel 10 in the first exemplary embodiment of the present invention.
  • FIG. 3 shows scan electrode SC1 that performs the address operation first in the address period, scan electrode SC2 that performs the address operation second in the address period, and scan electrode SCn that performs the address operation last in the address period (for example, scan electrode SC1080). ), Driving waveforms of sustain electrode SU1 to sustain electrode SUn, and data electrode D1 to data electrode Dm.
  • FIG. 3 shows driving voltage waveforms of two subfields. That is, it indicates a first subfield (first SF) that is a specific cell initialization subfield and a second subfield (second SF) that is a selective initialization subfield.
  • Scan electrode SCi, sustain electrode SUi, and data electrode Dk in the following represent electrodes selected from each electrode based on subfield data.
  • the subfield data is data indicating light emission / non-light emission for each subfield.
  • the first SF which is a specific cell initialization subfield, will be described.
  • the (1 + 3 ⁇ N) th (N is an integer) scan electrode SC (1 + 3 ⁇ N) from the top in terms of arrangement is initialized to a discharge cell regardless of the operation of the immediately preceding subfield.
  • a configuration is shown in which a forced initializing waveform that generates discharge is applied, and a non-initializing waveform that does not generate initializing discharge in the discharge cells is applied to the other scan electrodes 22.
  • 0 (V) is applied to each of the data electrode D1 to the data electrode Dm and the sustain electrode SU1 to the sustain electrode SUn, and a predetermined voltage is applied to the scan electrode SC (1 + 3 ⁇ N).
  • a voltage Vi1 is applied, and a ramp voltage (hereinafter referred to as “up-ramp voltage”) L1 that gently rises from the voltage Vi1 to the voltage Vi2 (for example, with a gradient of about 0.5 V / ⁇ sec) is applied.
  • up-ramp voltage hereinafter referred to as “up-ramp voltage” L1 that gently rises from the voltage Vi1 to the voltage Vi2 (for example, with a gradient of about 0.5 V / ⁇ sec) is applied.
  • voltage Vi1 is set to a voltage equal to or lower than the discharge start voltage for sustain electrode SU (1 + 3 ⁇ N)
  • voltage Vi2 is set to a voltage exceeding the discharge start voltage for sustain electrode SU (1 + 3 ⁇ N).
  • the applied voltage of the scan electrode SC (1 + 3 ⁇ N) drops from the voltage Vi2 to the voltage Vi3 that is lower than the voltage Vi2.
  • Positive voltage Ve is applied to sustain electrode SU1 through sustain electrode SUn, and 0 (V) is applied to data electrode D1 through data electrode Dm.
  • a ramp voltage (hereinafter referred to as “down-ramp voltage”) that gradually decreases (for example, with a gradient of about ⁇ 0.5 V / ⁇ sec) from the voltage Vi 3 to the negative voltage Vi 4 is applied to the scan electrode SC (1 + 3 ⁇ N). L2) is applied.
  • voltage Vi3 is set to a voltage equal to or lower than the discharge start voltage with respect to sustain electrode SU (1 + 3 ⁇ N), and voltage Vi4 is set to a voltage exceeding the discharge start voltage with respect to sustain electrode SU (1 + 3 ⁇ N).
  • the above waveform is a forced initializing waveform that generates an initializing discharge in the discharge cell regardless of the operation of the immediately preceding subfield.
  • the above-described operation performed by applying the forced initialization waveform to the scan electrode 22 is the forced initialization operation.
  • the scan electrodes 22 other than the scan electrode SC (1 + 3 ⁇ N) do not apply the voltage Vi1, which is a predetermined voltage, in the first half of the initialization period of the first SF, and remain at 0 (V).
  • Vi1 which is a predetermined voltage
  • the scan electrodes 22 other than the scan electrode SC (1 + 3 ⁇ N) do not apply the voltage Vi1, which is a predetermined voltage, in the first half of the initialization period of the first SF, and remain at 0 (V).
  • Vi1 is a predetermined voltage, in the first half of the initialization period of the first SF, and remain at 0 (V).
  • each voltage and the up-ramp voltage L ⁇ b> 1 ′ are set so that the voltage Vi ⁇ b> 2 ′ is equal to or lower than the discharge start voltage with respect to the sustain electrode 23. Thereby, a discharge is not substantially generated in the discharge cell to which the up-ramp voltage L1 'is applied.
  • the down-ramp voltage L2 is applied to the scan electrodes 22 other than the scan electrode SC (1 + 3 ⁇ N) similarly to the scan electrode SC (1 + 3 ⁇ N).
  • the discharge cell having the scan electrode 22 other than the scan electrode SC (1 + 3 ⁇ N) no discharge is generated in the first half of the initializing period of the first SF. Does not occur.
  • the above waveform is a non-initializing waveform in which initializing discharge does not occur in the discharge cell.
  • the above-described operation performed by applying the non-initializing waveform to the scan electrode 22 is the non-initializing operation.
  • the forced initialization waveform in the present invention is not limited to the waveform described above.
  • the forced initializing waveform may be any waveform as long as the initializing discharge is generated in the discharge cell regardless of the operation of the immediately preceding subfield.
  • the uninitialized waveform in the present invention is not limited to the waveform described above.
  • the non-initialization waveform shown in this embodiment is merely an example of a waveform in which the initialization discharge is not generated in the discharge cell.
  • a waveform in which the initialization discharge is not generated such as a waveform clamped to 0 (V). Any waveform can be used.
  • a forced initializing waveform is applied to a predetermined scanning electrode 22 (for example, scanning electrode SC (1 + 3 ⁇ N)), and a non-initializing waveform is applied to the other scanning electrode 22 to force a specific discharge cell.
  • the initializing operation is performed, and the specific cell initializing operation in the initializing period of the specific cell initializing subfield in which the non-initializing operation is performed in other discharge cells is completed.
  • a positive write pulse voltage Vd is applied to 1 to m).
  • voltage Ve is applied to sustain electrode SU1 through sustain electrode SUn
  • voltage Vcc is applied to scan electrode SC1 through scan electrode SCn.
  • a negative scan pulse voltage Va is applied to the first scan electrode SC1 from the top (first row) in terms of arrangement, and the discharge cell to emit light in the first row among the data electrodes D1 to Dm.
  • the voltage difference at the intersection between the data electrode Dk and the scan electrode SC1 is the difference between the externally applied voltage (voltage Vd ⁇ voltage Va) and the wall voltage on the data electrode Dk and the wall voltage on the scan electrode SC1.
  • the difference is added and exceeds the discharge start voltage.
  • a discharge is generated between data electrode Dk and scan electrode SC1.
  • the voltage difference between sustain electrode SU1 and scan electrode SC1 is the difference between the externally applied voltages (voltage Ve ⁇ voltage Va).
  • the difference between the wall voltage on the electrode SU1 and the wall voltage on the scan electrode SC1 is added.
  • the sustain electrode SU1 and the scan electrode SC1 are not easily discharged but are likely to be discharged. Can do.
  • a discharge generated between data electrode Dk and scan electrode SC1 can be triggered to generate a discharge between sustain electrode SU1 and scan electrode SC1 in a region intersecting with data electrode Dk.
  • an address discharge occurs in the discharge cell to emit light, a positive wall voltage is accumulated on scan electrode SC1, a negative wall voltage is accumulated on sustain electrode SU1, and a negative wall voltage is also accumulated on data electrode Dk. Accumulated.
  • address discharge is caused in the discharge cells to be lit in the first row, and wall voltage is accumulated on each electrode.
  • the voltage at the intersection of data electrode D1 to data electrode Dm and scan electrode SC1 to which address pulse voltage Vd has not been applied does not exceed the discharge start voltage, so address discharge does not occur.
  • the above address operation is sequentially performed until the discharge cell in the nth row, and the address period ends.
  • the number of sustain pulses obtained by multiplying the brightness weight by a predetermined brightness magnification is alternately applied to the display electrode pair 24. Then, a sustain discharge is generated in the discharge cell that has generated the address discharge. In this way, the discharge cell that has generated the address discharge is caused to emit light.
  • positive sustain pulse voltage Vs is applied to scan electrode SC1 through scan electrode SCn, and a ground potential that is a base potential, that is, 0 (V) is applied to sustain electrode SU1 through sustain electrode SUn.
  • the voltage difference between scan electrode SCi and sustain electrode SUi is the sum of the difference between the wall voltage on scan electrode SCi and the wall voltage on sustain electrode SUi to sustain pulse voltage Vs.
  • the discharge start voltage is exceeded.
  • a sustain discharge occurs between scan electrode SCi and sustain electrode SUi, and phosphor layer 35 emits light due to the ultraviolet rays generated at this time. Then, a negative wall voltage is accumulated on scan electrode SCi, and a positive wall voltage is accumulated on sustain electrode SUi. Further, a positive wall voltage is accumulated on the data electrode Dk. Note that no sustain discharge occurs in the discharge cells in which no address discharge has occurred during the address period.
  • sustain pulses of the number obtained by multiplying the luminance weight by the luminance magnification are alternately applied to scan electrode SC1 through scan electrode SCn and sustain electrode SU1 through sustain electrode SUn, and a potential difference is generated between the electrodes of display electrode pair 24. give.
  • the sustain discharge is continuously generated in the discharge cells that have caused the address discharge in the address period.
  • 0 (V) is applied to scan electrode SC1 to scan electrode SCn while 0 (V) is applied to sustain electrode SU1 to sustain electrode SUn and data electrode D1 to data electrode Dm.
  • a ramp voltage (hereinafter referred to as “erase ramp voltage”) L3 that gently rises (for example, at a slope of about 10 V / ⁇ sec) toward voltage Vers exceeding the discharge start voltage is applied. Thereby, a weak discharge is continuously generated between the sustain electrode SUi and the scan electrode SCi of the discharge cell in which the sustain discharge has occurred.
  • the charged particles generated by the weak discharge are accumulated as wall charges on the sustain electrode SUi and the scan electrode SCi so as to reduce the voltage difference between the sustain electrode SUi and the scan electrode SCi. Go.
  • the wall voltage on the scan electrode SCi and the wall voltage on the sustain electrode SUi are the difference between the voltage applied to the scan electrode SCi and the discharge start voltage, for example ( The voltage Vers minus the discharge start voltage).
  • the selective initializing waveform is applied to all the scan electrodes 22.
  • the selective initialization waveform in the present embodiment is a drive voltage waveform in which the first half of the forced initialization waveform is omitted.
  • voltage Ve is applied to sustain electrode SU1 through sustain electrode SUn
  • 0 (V) is applied to data electrode D1 through data electrode Dm.
  • the scan electrode SC1 to the scan electrode SCn receive a down-ramp voltage L4 that decreases from the voltage (for example, 0 (V)) lower than the discharge start voltage toward the negative voltage Vi4 at the same gradient as the down-ramp voltage L2. Apply.
  • the above waveform is a selective initializing waveform in which initializing discharge is generated only in the discharge cells that have generated sustain discharge in the sustain period of the immediately preceding subfield.
  • the above-described operation performed by applying the selective initialization waveform to all the scan electrodes 22 is the selective initialization operation. This completes the selective initialization operation in the initialization period of the selective initialization subfield.
  • the selective initialization waveform in the present invention is not limited to the waveform described above.
  • the selective initialization waveform may be any waveform as long as it generates a reset discharge only in a discharge cell that has generated a sustain discharge in the sustain period of the immediately preceding subfield.
  • a configuration has been described in which the down-ramp voltage L4 is generated with the same gradient.
  • the down-ramp voltage L4 is divided into a plurality of periods, and the down-ramp voltage L4 is generated by changing the gradient in each period. It is good also as a structure.
  • the same drive waveform as that in the first SF address period is applied to each electrode.
  • the same drive waveform as that in the sustain period of the first SF is applied to each electrode except for the number of sustain pulses generated.
  • the same drive waveform as that of the second SF is applied to each electrode except for the number of sustain pulses generated in the sustain period.
  • FIG. 4 is a circuit block diagram of plasma display device 1 according to the first exemplary embodiment of the present invention.
  • the plasma display apparatus 1 is necessary for the panel 10, the image signal processing circuit 41, the data electrode driving circuit 42, the scanning electrode driving circuit 43, the sustain electrode driving circuit 44, the timing generation circuit 45, the black area calculation circuit 48, and each circuit block.
  • a power supply circuit (not shown) for supplying a proper power supply is provided.
  • the image signal processing circuit 41 converts the input image signal sig into subfield data indicating light emission / non-light emission for each subfield according to the number of pixels of the panel 10.
  • the black area calculation circuit 48 counts the number of pixels in which the luminance gradation value of the input image signal is less than a predetermined value in each field.
  • a pixel whose luminance gradation value of the input image signal is less than a predetermined value is “black”. That is, the black area calculation circuit 48 counts the number of “black” pixels in each field. Then, the black area calculation circuit 48 calculates the ratio of the counting result to the total number of pixels on the image display surface of the panel 10. In the present embodiment, this ratio is assumed to be “black area”. That is, the black area calculation circuit 48 calculates the black area in each field. For example, if the number of pixels that are less than the predetermined value is about 1 million and the total number of pixels is 1920 ⁇ 1080, the black area is about 50%. Then, the calculated result is transmitted to the timing generation circuit 45.
  • the predetermined value used for counting the number of black pixels is “1”, but the present invention is not limited to this value.
  • the predetermined value may be optimally set according to the characteristics of the panel 10 and the specifications of the plasma display device 1.
  • the black area calculation circuit 48 calculates the black area by counting the number of pixels in which the luminance gradation value is less than a predetermined value, but instead of the luminance gradation value, for example, one A total of one field of the number of sustain discharges generated in the three RGB discharge cells constituting the pixel may be used.
  • the timing generation circuit 45 generates various timing signals for controlling the operation of each circuit block on the basis of the horizontal synchronization signal H, the vertical synchronization signal V, and the detection result output from the black area calculation circuit 48. This is supplied to the block (image signal processing circuit 41, data electrode drive circuit 42, scan electrode drive circuit 43, and sustain electrode drive circuit 44).
  • the data electrode driving circuit 42 converts the subfield data for each subfield into signals corresponding to the data electrodes D1 to Dm, and based on the timing signals supplied from the timing generation circuit 45, the data electrodes D1 to data The electrode Dm is driven.
  • Scan electrode drive circuit 43 generates an initialization waveform generating circuit for generating an initialization waveform to be applied to scan electrode SC1 through scan electrode SCn in the initialization period, and generates a sustain pulse to be applied to scan electrode SC1 through scan electrode SCn in the sustain period.
  • a scan pulse generating circuit that includes a plurality of scan electrode driving ICs (hereinafter abbreviated as “scan ICs”) and generates scan pulses to be applied to scan electrode SC1 through scan electrode SCn in the address period. Then, each of the scan electrodes SC1 to SCn is driven based on the timing signal supplied from the timing generation circuit 45.
  • Sustain electrode drive circuit 44 includes a sustain pulse generation circuit and a circuit for generating voltage Ve, and drives sustain electrode SU1 through sustain electrode SUn based on the timing signal supplied from timing generation circuit 45.
  • FIG. 5 is a circuit diagram showing a configuration example of scan electrode drive circuit 43 of plasma display device 1 in accordance with the first exemplary embodiment of the present invention.
  • Scan electrode driving circuit 43 includes sustain pulse generating circuit 50 for generating a sustain pulse, initialization waveform generating circuit 51 for generating an initialization waveform, and scan pulse generating circuit 52 for generating a scan pulse.
  • Each output terminal of scan pulse generating circuit 52 is connected to each of scan electrode SC1 to scan electrode SCn of panel 10.
  • the voltage input to scan pulse generating circuit 52 is referred to as “reference potential A”.
  • the operation for conducting the switching element is expressed as “on”, the operation for shutting off is expressed as “off”, the signal for turning on the switching element is expressed as “Hi”, and the signal for turning off is expressed as “Lo”.
  • FIG. 5 shows a circuit using the negative voltage Va (for example, the Miller integrating circuit 54), a circuit using the sustain pulse generating circuit 50, and the voltage Vr (for example, the Miller integrating circuit 54).
  • a separation circuit using a switching element Q4 for electrically separating the Miller integration circuit 53) and a circuit using the voltage Vers (for example, the Miller integration circuit 55) is shown.
  • the circuit and a circuit using the voltage Vers having a voltage lower than the voltage Vr (for example, the Miller integrating circuit 55) 2 shows a separation circuit using a switching element Q6 for electrically separating the two.
  • the sustain pulse generation circuit 50 includes a generally used power recovery circuit and a clamp circuit. Then, based on the timing signal output from the timing generation circuit 45, the internal switching elements are switched to generate sustain pulses. In FIG. 5, details of the signal path of the timing signal are omitted.
  • the scan pulse generation circuit 52 includes switching elements QH1 to QHn and switching elements QL1 to QLn for applying a scan pulse to each of the n scan electrodes SC1 to SCn.
  • the other terminal of the switching element QHj is an input terminal INb, and the other terminal of the switching element QLj is an input terminal INa.
  • Switching elements QH1 to QHn and switching elements QL1 to QLn are integrated into a plurality of ICs for each of a plurality of outputs. This IC is a scanning IC.
  • the scan pulse generation circuit 52 includes a switching element Q5 for connecting the reference potential A to the negative voltage Va in the address period, a power supply VSC for generating a voltage Vc in which the voltage Vsc is superimposed on the reference potential A, a diode Di31 and capacitor C31 are provided.
  • the voltage Vc is connected to the input terminals INb of the switching elements QH1 to QHn, and the reference potential A is connected to the input terminals INa of the switching elements QL1 to QLn.
  • the switching element Q5 in the writing period, the switching element Q5 is turned on to make the reference potential A equal to the negative voltage Va, and the negative voltage Va is applied to the input terminal INa. Further, a voltage Vc (voltage Vcc shown in FIG. 3) which is the voltage Va + voltage Vsc is applied to the input terminal INb. Then, based on the subfield data, for the scan electrode SCi to which the scan pulse is applied, the switching element QHi is turned off and the switching element QLi is turned on, so that the negative polarity is applied to the scan electrode SCi via the switching element QLi. A scan pulse voltage Va is applied.
  • the switching element QLh is turned off and the switching element QHh is turned on, thereby passing through the switching element QHh. Then, the voltage Va + voltage Vsc is applied to the scan electrode SCh.
  • the scan pulse generation circuit 52 is controlled by the timing generation circuit 45 so as to output the voltage waveform of the sustain pulse generation circuit 50 during the sustain period.
  • the initialization waveform generation circuit 51 includes a Miller integration circuit 53, a Miller integration circuit 54, and a Miller integration circuit 55.
  • the input terminal of Miller integrating circuit 53 is shown as input terminal IN1
  • the input terminal of Miller integrating circuit 54 is shown as input terminal IN2
  • the input terminal of Miller integrating circuit 55 is shown as input terminal IN3.
  • Miller integrating circuit 53 and Miller integrating circuit 55 are ramp voltage generating circuits that generate rising ramp voltages
  • Miller integrating circuit 54 is a ramp voltage generating circuit that generates falling ramp voltages.
  • Miller integrating circuit 53 has switching element Q1, capacitor C1, and resistor R1, and during initialization operation, reference potential A of scan electrode driving circuit 43 is gradually ramped up to voltage Vi2 ′ (for example, 0.5 V). To increase the ramp voltage L1 ′.
  • Miller integrating circuit 55 has switching element Q3, capacitor C3, and resistor R3. Then, at the end of the sustain period, the reference potential A is raised to the voltage Vers with a steeper slope (eg, 10 V / ⁇ sec) than the up-ramp voltage L1, and the erase ramp voltage L3 is generated.
  • a steeper slope eg, 10 V / ⁇ sec
  • Miller integrating circuit 54 has switching element Q2, capacitor C2, and resistor R2. Then, during the initialization operation, the reference potential A is gently ramped down to the voltage Vi4 (for example, with a gradient of ⁇ 0.5 V / ⁇ sec) to generate the down-ramp voltage L2.
  • FIG. 6 is a timing chart for explaining an example of the operation of scan electrode driving circuit 43 in the initialization period of the specific cell initialization subfield according to the first embodiment of the present invention.
  • the scan electrode 22 to which the forced initializing waveform is applied is represented as “scan electrode SCx”
  • the scan electrode 22 to which the non-initializing waveform is applied is represented as “scan electrode SCy”.
  • the non-initialization operation in the non-initialization subfield is an operation in which a non-initialization waveform is generated and applied to all the scan electrodes 22 in the initialization period, and the all-cell initialization operation in the all-cell initialization subfield.
  • the initialization period is divided into four periods indicated by periods T1 to T4, and each period will be described.
  • the voltage Vi1 is equal to the voltage Vsc
  • the voltage Vi2 is equal to the voltage Vsc + the voltage Vr
  • the voltage Vi2 ′ is equal to the voltage Vr
  • the voltage Vi3 is the voltage Vs used when generating the sustain pulse.
  • the voltage Vi4 is assumed to the negative voltage Va.
  • a signal for turning on the switching element is represented as “Hi”
  • a signal for turning off is represented as “Lo”.
  • FIG. 6 shows an example in which the voltage Vs is set to a voltage value higher than the voltage Vsc, but the voltage Vs and the voltage Vsc may be equal to each other, or the voltage Vs The voltage value may be lower than the voltage Vsc.
  • the clamp circuit of the sustain pulse generating circuit 50 is operated to set the reference potential A to 0 (V), the switching elements QH1 to QHn are turned off, and the switching elements QL1 to QLn are turned on. Turn on and apply the reference potential A, that is, 0 (V) to scan electrode SC1 through scan electrode SCn.
  • the switching element QHy connected to the scan electrode SCy is kept off and the switching element QLy is kept on.
  • the reference potential A that is, 0 (V) is applied to the scan electrode SCy to which the uninitialized waveform is applied.
  • Period T2 In the period T2, the switching elements QH1 to QHn and the switching elements QL1 to QLn maintain the same state as the period T1. That is, switching element QHx connected to scan electrode SCx is kept on, switching element QLx is kept off, switching element QHy connected to scan electrode SCy is kept off, and switching element QLy is kept on.
  • the input terminal IN1 of Miller integrating circuit 53 for generating up-ramp voltage L1 ' is set to "Hi". Specifically, a predetermined constant current is input to the input terminal IN1. As a result, a constant current flows toward the capacitor C1, the source voltage of the switching element Q1 rises in a ramp shape, and the reference potential A starts to rise in a ramp shape from 0 (V). This voltage increase can be continued while the input terminal IN1 is set to “Hi” or until the reference potential A reaches the voltage Vr.
  • this up-ramp voltage L1 ' is applied to the scan electrode SCy as it is.
  • scan electrode SCx has a voltage Vsc superimposed on this up-ramp voltage L1 ′, that is, voltage Vi1 (in this embodiment, equal to voltage Vsc). ) To the voltage Vi2 (in this embodiment, equal to the voltage Vsc + the voltage Vr), the rising ramp voltage L1 is applied.
  • the input terminal IN2 of the Miller integrating circuit 54 for generating the down-ramp voltage L2 is set to “Hi”. Specifically, a predetermined constant current is input to the input terminal IN2. As a result, a constant current flows toward the capacitor C2, the drain voltage of the switching element Q2 starts to decrease in a ramp shape, and the output voltage of the scan electrode driving circuit 43 also decreases in a ramp shape toward the negative voltage Vi4. start. This voltage drop can be continued while the input terminal IN2 is set to “Hi” or until the reference potential A reaches the voltage Va.
  • a constant current to be input to the input terminal IN2 is generated so that the gradient of the ramp voltage becomes a desired value (for example, ⁇ 0.5 V / ⁇ sec).
  • the input terminal IN2 is set to “Lo”. Specifically, the constant current input to the input terminal IN2 is stopped. Thus, the operation of Miller integrating circuit 54 is stopped.
  • a down-ramp voltage L2 that decreases from the voltage Vi3 (equal to the voltage Vs in the present embodiment) toward the negative voltage Vi4 is generated and applied to the scan electrodes SC1 to SCn.
  • the switching element Q5 When the input terminal IN2 is set to “Lo” to stop the operation of the Miller integrating circuit 54, the switching element Q5 is turned on to set the reference potential A to the voltage Va. At the same time, switching elements QH1 to QHn are turned on, and switching elements QL1 to QLn are turned off. In this way, the voltage Vc obtained by superimposing the voltage Vsc on the reference potential A, that is, the voltage Vcc (in this embodiment, equal to the voltage Va + the voltage Vsc) is applied to the scan electrodes SC1 to SCn to prepare for the subsequent address period.
  • the forced initialization waveform and the non-initialization waveform are generated in the initialization period of the specific cell initialization subfield in this way. Then, by controlling switching elements QH1 to QHn and switching elements QL1 to QLn, a forced initialization waveform is applied to scan electrode SCx, and an uninitialized waveform is applied to scan electrode SCy. As described above, the forced initializing waveform and the non-initializing waveform can be selectively applied to the scan electrode 22. Similarly, in the initialization period of the non-initialization subfield, only the non-initialization waveform is generated and applied to all the scan electrodes 22, and the forced initialization is performed in the initialization period of the all-cell initialization subfield. Only the waveform can be generated and applied to all the scan electrodes 22.
  • the down-ramp voltage L2 and the down-ramp voltage L4 may be configured to decrease to the voltage Va as shown in FIG. 6, but for example, the decreasing voltage superimposes a predetermined positive voltage Vset2 on the voltage Va. It is good also as a structure which stops descent
  • one of the important factors for improving the image display quality is to improve the contrast of the image displayed on the panel 10.
  • at least one of increasing the maximum value of the luminance of the display image or reducing the minimum value of the luminance of the display image, that is, the black luminance may be realized.
  • Main light emission not related to image display is light emission due to initialization discharge.
  • the selective initialization operation described above does not substantially affect the brightness of the black luminance because no discharge occurs in the discharge cells that did not generate the sustain discharge in the immediately preceding subfield.
  • the forced initializing operation described above generates an initializing discharge in the discharge cell regardless of the operation of the immediately preceding subfield, and thus affects the brightness of black luminance.
  • the black luminance of the display image can be reduced by reducing the frequency with which the forced initialization operation is performed in each discharge cell.
  • wall charges and priming particles formed in the discharge cell by the initializing discharge gradually decrease with time. Therefore, as the time interval for performing the forced initialization operation becomes longer, the average value of the amount of decrease in wall charges and priming particles increases.
  • the address operation is affected by wall charges and priming particles remaining in the discharge cell.
  • the time interval from the initialization operation to the write operation is shortened. It is desirable to generate an address discharge while the decrease in priming particles is relatively small.
  • the time interval when applying the forced initialization waveform to the scanning electrode 22 is extended, and when displaying an image with a small black area, forced initialization is performed.
  • the time interval when applying the waveform to the scan electrode 22 is shortened.
  • the frequency of generation of the forced initialization waveform is changed according to the size of the black area.
  • a relatively large proportion of the dark area occupies the image display surface of panel 10, and an image (an image with a large black area) that greatly improves the image display quality by reducing the black luminance is displayed.
  • the frequency of occurrence of the initializing discharge by the forced initializing waveform is reduced to reduce the black luminance of the display image and increase the contrast of the display image.
  • increase the frequency of initialization discharges generated by the forced initialization waveform when displaying an image with a relatively large number of address discharges that tends to become unstable (an image with a small black area), increase the frequency of initialization discharges generated by the forced initialization waveform. It is assumed that discharge is generated stably.
  • a specific cell initialization field having a specific cell initialization subfield and a plurality of selective initialization subfields and a non-initialization subfield are controlled in order to control the frequency with which the forced initialization waveform is generated.
  • three types of fields, a non-initialization field having a plurality of selection initialization subfields, and an all-cell initialization subfield and an all-cell initialization field having a plurality of selection initialization subfields Any one type or two types of fields are used, and one field group is formed by a plurality of temporally continuous fields.
  • the combination of fields constituting the field group is changed according to the size of the black area so that the frequency of applying the forced initializing waveform to the scan electrode 22 is reduced as the black area increases.
  • the size of the black area is divided into a plurality of numerical ranges, a combination of fields constituting the field group is set in advance for each numerical range, and the detected black area is determined.
  • the combination of fields constituting the field group is changed.
  • the black area calculation circuit 48 compares a plurality of predetermined threshold values with the black area, and outputs a signal indicating the comparison result to the timing generation circuit 45.
  • the timing generation circuit 45 stores in advance the combination of fields constituting the field group for each numerical value range, so that the panel 10 is driven with the combination of fields corresponding to the detected black area.
  • a timing signal based on the comparison result output from the black area calculation circuit 48 is output to each drive circuit. By doing so, the frequency with which the forced initialization waveform is applied to the scan electrode 22 can be changed according to the black area.
  • FIG. 7 is a diagram showing an example of the black area numerical range and the frequency of occurrence of the forced initialization waveform set for each numerical range in the first embodiment of the present invention.
  • the frequency of generation of the forced initialization waveform is set to once every six fields.
  • the frequency of forced initialization waveform generation is set to once every four fields.
  • the frequency of forced initialization waveform generation is set to once every three fields.
  • the frequency of forced initialization waveform generation is set to once every two fields.
  • the frequency of forced initialization waveform generation is set to 3 times in 4 fields.
  • the frequency of forced initialization waveform is set to once per field.
  • FIG. 8 is a schematic diagram showing an example of a generation pattern of a forced initialization waveform and a non-initialization waveform when the frequency of performing the forced initialization operation in each discharge cell in Embodiment 1 of the present invention is once every six fields.
  • the horizontal axis represents the field
  • the vertical axis represents the scanning electrode 22.
  • one field group is composed of six temporally continuous fields, and one scanning electrode group is composed of three consecutive scanning electrodes 22.
  • the first SF is set as the specific cell initialization subfield or the non-initialization subfield described above, and the remaining subfields (second SF to eighth SF) are set as the selection initialization subfield described above.
  • a field group is composed of two types of fields, a specific cell initialization field and a non-initialization field.
  • shown in FIG. 8 indicates that the forced initialization operation is performed in the initialization period of the first SF. That is, it represents that a forced initializing waveform having the up-ramp voltage L1 and the down-ramp voltage L2 shown in FIG.
  • X shown in FIG. 8 indicates that the above-described non-initialization operation is performed in the initialization period of the first SF. That is, it represents that the non-initializing waveform having the up-ramp voltage L1 'and the down-ramp voltage L2 shown in FIG.
  • a forced initialization waveform is applied to scan electrode SCi, and a non-initialization waveform is applied to scan electrode SCi + 1 and scan electrode SCi + 2.
  • a non-initializing waveform is applied to all the scan electrodes 22.
  • a forced initialization waveform is applied to scan electrode SCi + 1
  • a non-initialization waveform is applied to scan electrode SCi and scan electrode SCi + 2.
  • a forced initialization waveform is applied to scan electrode SCi + 2
  • a non-initialization waveform is applied to scan electrode SCi and scan electrode SCi + 1.
  • the forced initialization operation is performed for each discharge cell so that the number of times of the forced initialization operation is one for each field group (six fields in the example shown in FIG. 8).
  • the panel 10 is driven by selectively generating a waveform and an uninitialized waveform.
  • movement in each discharge cell can be reduced. In the example shown in FIG. 8, it can be reduced to 1/6. Thereby, the black luminance of the display image can be reduced.
  • the number of scan electrodes 22 to which the forced initializing waveform is applied corresponds to the initial value of each specific cell. Assume that the forced initialization waveforms are generated so as to be equal to each other in the sub-fields. This is to prevent a fine flicker called “flicker” from occurring in the display image.
  • the frequency of performing the forced initialization operation can be set to once every six fields.
  • all the discharge cells of the panel 10 emit light at a rate of once every six fields due to discharge by the forced initialization operation. Therefore, for example, when an image that is updated at a period of 60 fields / second is displayed on the panel 10, a change in luminance occurs at a period of 10 fields / second on the image display surface of the panel 10. This periodic luminance change may be perceived by the user as a fine flicker in the display image, that is, as flicker.
  • the forced initialization waveform is generated so that the number of scan electrodes 22 to which the forced initialization waveform is applied is equal to each other in each specific cell initialization subfield. Therefore, the initializing discharge by the forced initializing operation can be distributed to each field. Therefore, it is possible to reduce the light emission luminance by the forced initialization operation on the image display surface of the panel 10 as compared with the case of performing the all-cell initialization operation. In the example shown in FIG. 8, it can be reduced to one third. Further, even if the frequency of the forced initialization operation in each discharge cell is once every six fields, the light emission cycle by the forced initialization operation on the image display surface of the panel 10 can be made earlier than that. In the example shown in FIG. 8, it is once every two fields. Thereby, generation
  • the address discharge occurs relatively stably because the number of address discharges is small and the voltage drop of the address pulse is small. Therefore, as shown in FIG. 8, the address discharge can be stably generated even if the time interval from the initialization operation to the address operation becomes long.
  • FIG. 9 is a schematic diagram illustrating an example of a generation pattern of a forced initialization waveform and a non-initialization waveform when the frequency of performing the forced initialization operation in each discharge cell in Embodiment 1 of the present invention is once every four fields.
  • FIG. 9 is a schematic diagram illustrating an example of a generation pattern of a forced initialization waveform and a non-initialization waveform when the frequency of performing the forced initialization operation in each discharge cell in Embodiment 1 of the present invention is once every four fields.
  • one field group is composed of four temporally continuous fields
  • one scanning electrode group is composed of two scanning electrodes 22 that are consecutively arranged.
  • the field group includes two types of fields, a specific cell initialization field and a non-initialization field.
  • a forced initialization waveform is applied to the scan electrode SCi, and a non-initialization waveform is applied to the scan electrode SCi + 1.
  • a non-initializing waveform is applied to all the scan electrodes 22.
  • a forced initialization waveform is applied to scan electrode SCi + 1
  • a non-initialization waveform is applied to scan electrode SCi.
  • the frequency of performing the forced initialization operation in each discharge cell can be reduced to a quarter compared to the configuration in which the forced initialization operation is performed in all the discharge cells for each field. it can.
  • FIG. 10 is a schematic diagram illustrating an example of a generation pattern of a forced initialization waveform and a non-initialization waveform when the frequency of performing the forced initialization operation in each discharge cell in Embodiment 1 of the present invention is once every three fields.
  • FIG. 10 is a schematic diagram illustrating an example of a generation pattern of a forced initialization waveform and a non-initialization waveform when the frequency of performing the forced initialization operation in each discharge cell in Embodiment 1 of the present invention is once every three fields.
  • one field group is composed of three temporally continuous fields, and one scanning electrode group is composed of three consecutive scanning electrodes 22.
  • the field group is configured only by the specific cell initialization field.
  • a forced initialization waveform is applied to scan electrode SCi, and a non-initialization waveform is applied to scan electrode SCi + 1 and scan electrode SCi + 2.
  • a forced initialization waveform is applied to scan electrode SCi + 1
  • a non-initialization waveform is applied to scan electrode SCi and scan electrode SCi + 2.
  • a forced initialization waveform is applied to scan electrode SCi + 2
  • a non-initialization waveform is applied to scan electrode SCi and scan electrode SCi + 1.
  • the frequency of performing the forced initialization operation in each discharge cell can be reduced to one-third compared to the configuration in which the forced initialization operation is performed in all the discharge cells for each field. it can.
  • FIG. 11 is a schematic diagram illustrating an example of a generation pattern of a forced initialization waveform and a non-initialization waveform when the frequency of performing the forced initialization operation in each discharge cell in Embodiment 1 of the present invention is once every two fields.
  • FIG. 11 is a schematic diagram illustrating an example of a generation pattern of a forced initialization waveform and a non-initialization waveform when the frequency of performing the forced initialization operation in each discharge cell in Embodiment 1 of the present invention is once every two fields.
  • one field group is composed of two temporally continuous fields
  • one scanning electrode group is composed of two scanning electrodes 22 that are consecutively arranged.
  • the field group is configured only by the specific cell initialization field, as in the example shown in FIG.
  • a forced initialization waveform is applied to the scan electrode SCi, and a non-initialization waveform is applied to the scan electrode SCi + 1.
  • a forced initialization waveform is applied to scan electrode SCi + 1
  • a non-initialization waveform is applied to scan electrode SCi.
  • the frequency of performing the forced initialization operation in each discharge cell can be reduced by half compared to the configuration in which the forced initialization operation is performed in all the discharge cells for each field. it can.
  • FIG. 12 is a schematic diagram illustrating an example of a generation pattern of a forced initialization waveform and a non-initialization waveform when the frequency of performing the forced initialization operation in each discharge cell in Embodiment 1 of the present invention is three times in four fields.
  • FIG. 12 is a schematic diagram illustrating an example of a generation pattern of a forced initialization waveform and a non-initialization waveform when the frequency of performing the forced initialization operation in each discharge cell in Embodiment 1 of the present invention is three times in four fields.
  • one field group is composed of four temporally continuous fields, and one scanning electrode group is composed of two scanning electrodes 22 that are consecutively arranged.
  • a field group is composed of two types of fields, a specific cell initialization field and an all-cell initialization field. It shall be.
  • a forced initializing waveform is applied to scan electrode SCi + 1
  • a non-initializing waveform is applied to scan electrode SCi.
  • a forced initialization waveform is applied to all the scan electrodes 22.
  • a forced initialization waveform is applied to scan electrode SCi, and a non-initialization waveform is applied to scan electrode SCi + 1.
  • a forced initialization waveform is applied to all the scan electrodes 22.
  • the frequency of performing the forced initialization operation in each discharge cell can be reduced to three-fourths compared to the configuration in which the forced initialization operation is performed in all the discharge cells for each field. it can.
  • an image with a small black area has a relatively small proportion of the black area on the image display surface of the panel 10, and the influence of the brightness of the black luminance on the image display quality is relatively small. Therefore, even if the frequency of generation of the forced initialization waveform is increased, the image display quality is not substantially affected.
  • the time interval when the forced initialization waveform is applied to the scan electrode 22 is extended, and when the black area is small, the forced initialization waveform is applied to the scan electrode.
  • the generation frequency of the forced initialization waveform is changed according to the size of the black area calculated by the black area calculation circuit 48 so that the time interval when applying to the black area 22 is shortened.
  • the subfields constituting the field are limited to the above four types of subfields: the specific cell initialization subfield, the non-initialization subfield, the all-cell initialization subfield, and the selective initialization subfield. It is not something. Further, the fields constituting the field group are not limited to the above-described three types of fields: the specific cell initialization field, the non-initialization field, and the all-cell initialization field. Fields may be configured by providing subfields other than the four types described above, or field groups may be configured by providing fields other than the three types described above.
  • the generation pattern of the forced initialization waveform and the non-initialization waveform in the specific cell initialization subfield shown in the present embodiment is merely an example, and the present invention has no configuration. It is not limited to. Any configuration other than that shown in the present embodiment may be used as long as it can change the frequency of occurrence of the forced initialization waveform.
  • FIG. 13 is a diagram showing a change (relative value) in black luminance when the frequency of performing the forced initialization operation in each discharge cell is changed.
  • results as shown in FIG. 13 were obtained.
  • the black luminance when the frequency of performing the forced initializing operation in each discharge cell is once every four fields, whereas the black luminance when the frequency of performing the forced initializing operation is once every three fields is The brightness was 1.50 times.
  • the black luminance when the frequency of performing the forced initializing operation in each discharge cell is set to once every two fields, and the black luminance when the frequency of performing the forced initializing operation is set to three times in four fields is:
  • the brightness was 1.33 times.
  • the black luminance when the forced initializing operation is performed every field is 1.50 times brighter than the black luminance when the frequency of performing the forced initializing operation in each discharge cell is three times in four fields. Met.
  • the maximum voltage of the forced initialization waveform is first changed.
  • the combination of fields constituting the field group is changed.
  • the interval for generating the forced initialization waveform is changed.
  • FIG. 14 is a diagram schematically showing an example of an operation when changing the interval for generating the forced initialization waveform in the second embodiment of the present invention.
  • the horizontal axis represents time.
  • the diagram shown in the upper part of FIG. 14 is a diagram showing temporal changes in the maximum voltage of the forced initialization waveform, and the vertical axis shows the maximum voltage Vi2 of the forced initialization waveform.
  • the diagram shown in the middle part of FIG. 14 is a diagram showing a temporal change in the frequency of occurrence of the forced initialization waveform, and the vertical axis represents the frequency of occurrence of the forced initialization waveform.
  • the diagram shown in the lower part of FIG. 14 is a diagram showing a temporal change in black luminance in the display image, and the vertical axis represents black luminance.
  • FIG. 14 shows an operation when the black area changes from 50% to 30% at time t1, as an example of the present embodiment.
  • the black luminance P1 when the black area is 50%, the frequency of the forced initializing operation in each discharge cell is once every three fields, and when the black area is 30%, in each discharge cell.
  • the frequency of performing the forced initialization operation is once every two fields. Therefore, according to the experimental result shown in FIG. 13, when the frequency of performing the forced initialization operation changes from once every three fields to once every two fields, the black luminance is 1.50 times.
  • black luminance P1 the black luminance before the change
  • black luminance after the change is referred to as “black luminance P2”.
  • the black luminance P2 is 1.50 times the black luminance P1.
  • the frequency of performing the forced initialization operation at time t1 when the black area changes from 50% to 30% is not switched, but a predetermined transition period Tm (for example, about 1 second) starting from time t1. ). Then, during the transition period Tm, the maximum voltage Vi2 of the forced initialization waveform is gradually increased from the voltage VsetA that is the reference voltage value to the voltage VsetB that is the predetermined voltage value. Then, at the time t2 when the transition period Tm ends, the frequency of performing the forced initialization operation is switched by changing the combination of fields constituting the field group. At the same time, the maximum voltage Vi2 of the forced initialization waveform is returned from the voltage VsetB to the voltage VsetA.
  • a series of operations from time t1 to time t2 is also referred to as “transition operation”.
  • the voltage VsetB is set so that the black luminance does not change when the maximum voltage Vi2 of the forced initialization waveform is changed at the same time as the frequency at which the forced initialization operation is performed at time t2.
  • the frequency at which the forced initialization operation is performed in each discharge cell while the maximum voltage Vi2 of the forced initialization waveform is held at the voltage VsetA is changed (in the example shown in FIG. 14, the frequency is changed to once every two fields).
  • the maximum voltage Vi2 of the forced initializing waveform is set to the voltage VsetB without changing the black luminance of each of the discharge cells and the frequency at which the forced initializing operation is performed in each discharge cell (in the example shown in FIG. 14, the frequency is once every three fields).
  • the voltage VsetB is set so that the black luminance when it is changed to is equal.
  • the maximum voltage Vi2 is changed from the voltage VsetA to the voltage VsetA with the frequency of the forced initialization operation held once in three fields.
  • the voltage VsetB is set so that the black luminance becomes 1.50 times when changed to VsetB.
  • the black luminance is gradually increased over the transition period Tm from the black luminance P1 to the black luminance P2, and the frequency of performing the forced initialization operation without changing the black luminance at the time t2 can be switched. it can. Therefore, it is possible to make it difficult for the user to recognize the change in the black luminance as compared with the case where the black luminance changes sharply from the luminance P1 to the luminance P2 by switching the frequency at which the forced initialization operation is performed at time t1. Become.
  • the voltage increase can be continued while the input terminal IN1 of the Miller integrating circuit 53 is set to “Hi”. Therefore, by controlling the length of time for which the input terminal IN1 is set to “Hi”, the magnitude of the maximum voltage Vi2 of the forced initialization waveform can be controlled.
  • the change in black luminance that occurs when the frequency of performing the forced initialization operation is changed, and the change in black luminance is recognized. This makes it possible to further improve the image display quality.
  • the transition period Tm is preferably set to a length that makes it difficult for the user to recognize the change in black luminance.
  • the length of the fiber period Tm is about 1 second, but the present invention is not limited to this length.
  • the length of the transition period Tm may be optimally set according to the panel characteristics, the specifications of the plasma display device, and the like.
  • the length of the transition period Tm may be always constant, or may be configured to change according to the amount of change in the maximum voltage Vi2 of the forced initialization waveform.
  • the transition time Tm1 when changing the black luminance to 1.33 times may be set to a length equal to the transition time Tm2 when changing the black luminance to 1.50 times. You may set so that it may become shorter than time Tm2.
  • the black area changes sharply and greatly, the change in black luminance is difficult to recognize. Therefore, when the black area changes slowly, that is, the black area changes from one numerical range to another numerical range adjacent to the numerical range.
  • the black area changes sharply from one numerical value range to a numerical value range that is adjacent to the numerical value range, and changes to another numerical value range (for example, the black area is In the case of a steep change from 50% to 15%)
  • the frequency of performing the forced initialization operation may be switched without performing the above-described transition operation.
  • the configuration in which the black luminance changes in the increasing direction has been described.
  • the maximum voltage Vi2 is gradually decreased in the transition operation. That's fine.
  • the voltage VsetB is described as “set so that the black luminance does not change when the maximum voltage Vi2 of the forced initialization waveform is changed at the same time as switching the frequency of performing the forced initialization operation at time t2.” However, this does not strictly mean that “no change occurs”, and variation within a range that does not affect the display image is allowed.
  • the discharge characteristics of the discharge cells change according to the length of use period of the panel 10. For example, in the panel 10 having a long use period, the discharge start voltage of the discharge cell is higher than that of the panel 10 having a short use period.
  • the use period of the plasma display device 1 is long. Accordingly, it is desirable to change the frequency of occurrence of the forced initialization waveform. Therefore, in the present embodiment, a configuration is shown in which the frequency of generation of the forced initialization waveform is changed according to the length of the usage period of the plasma display device 1.
  • the length of the usage period of the plasma display device 1 includes, for example, a timer that operates only when the plasma display device 1 is operating, and a memory that accumulates and stores the time measured by the timer. Measurement can be performed by providing an operation time accumulating circuit (not shown).
  • FIG. 15 is a diagram illustrating an example of the cumulative value of the operation time of the plasma display device 1 and the frequency of generation of the forced initialization waveform in the third embodiment of the present invention.
  • the following is performed until the accumulated value of the operation time measured in the operation time accumulation circuit reaches a preset “first time”. That is, when an image having a black area of 80% or more is displayed, the frequency of the forced initialization waveform is set to once every six fields. When displaying an image having a black area of 60% or more and less than 80%, the frequency of forced initialization waveform is set to once every four fields. When displaying an image with a black area of 40% or more and less than 60%, the frequency of forced initialization waveform is set to once every three fields. When an image having a black area of 20% or more and less than 40% is displayed, the frequency of forced initialization waveform generation is set to once every two fields.
  • the frequency of forced initialization waveform is set to 3 times in 4 fields.
  • the frequency of the forced initialization waveform is set once per field.
  • the frequency of the forced initialization waveform is set to once every four fields.
  • the frequency of forced initialization waveform is set to once every three fields.
  • the frequency of forced initialization waveform generation is set to once every two fields.
  • the frequency of forced initialization waveform is set to 3 times in 4 fields.
  • the frequency of the forced initialization waveform is set to once per field.
  • the frequency of forced initialization waveform is set to once every three fields.
  • the frequency of forced initialization waveform is set to once every two fields.
  • the frequency of forced initialization waveform is set to 3 times in 4 fields.
  • the frequency of the forced initialization waveform is set to once per field.
  • the frequency of the forced initialization waveform is set to once every two fields.
  • the frequency of forced initialization waveform is set to 3 times in 4 fields.
  • the frequency of forced initialization waveform is set to once per field.
  • the frequency of the forced initialization waveform is set to 3 times in 4 fields.
  • the frequency of forced initialization waveform is set to once per field.
  • the generation frequency of the forced initialization waveform is always set to once per field.
  • the frequency of occurrence of the forced initialization waveform is changed according to the length of the usage period of the plasma display device 1. In this way, it is possible to reduce the black luminance of the display image and increase the contrast of the display image, and to stably generate an address discharge even after the panel 10 has been used for a long time.
  • the threshold value used when the black area increases is larger than the threshold value used when the black area decreases.
  • the hysteresis characteristic may be provided for detection of the black area.
  • the timing chart shown in FIG. 6 is merely an example in the embodiment of the present invention, and the present invention is not limited to these timing charts.
  • the embodiment of the present invention can also be applied when driving a panel by two-phase driving.
  • scan electrode SC1 to scan electrode SCn are divided into a first scan electrode group and a second scan electrode group, and an address period is set for each of the scan electrodes belonging to the first scan electrode group.
  • This is a driving method comprising a first address period in which a scan pulse is applied and a second address period in which a scan pulse is applied to each of the scan electrodes belonging to the second scan electrode group.
  • the scan electrode and the scan electrode are adjacent to each other, and the sustain electrode and the sustain electrode are adjacent to each other, that is, the arrangement of the electrodes provided on the front plate is “... , Scan electrode, sustain electrode, sustain electrode, scan electrode, scan electrode,...
  • the specific numerical values shown in the present embodiment are the characteristics of the 50-inch panel having a display electrode pair number of 1080. It is set based on the above, and is merely an example of the embodiment.
  • the present invention is not limited to these numerical values, and is desirably set optimally according to the characteristics of the panel, the specifications of the plasma display device, and the like. Each of these numerical values is allowed to vary within a range where the above-described effect can be obtained.
  • the present invention reduces the black luminance of the displayed image to increase the contrast when displaying an image with a large black area, and stably generates an address discharge when displaying an image with a small black area, thereby improving the image display quality. Therefore, it is useful as a panel driving method and a plasma display device.
  • Plasma display device 10 Panel (Plasma display panel) DESCRIPTION OF SYMBOLS 21 Front plate 22 Scan electrode 23 Sustain electrode 24 Display electrode pair 25,33 Dielectric layer 26 Protective layer 31 Back plate 32 Data electrode 34 Partition 35 Phosphor layer 41 Image signal processing circuit 42 Data electrode drive circuit 43 Scan electrode drive circuit 44 Sustain electrode drive circuit 45 Timing generation circuit 48 Black area calculation circuit 50 Sustain pulse generation circuit 51 Initialization waveform generation circuit 52 Scan pulse generation circuit 53, 54, 55 Miller integration circuit Q1, Q2, Q3, Q4, Q5, Q6, QH1 ⁇ QHn, QL1 ⁇ QLn Switching element C1, C2, C3, C31 Capacitor Di31 Diode R1, R2, R3 Resistance L1 Up-ramp voltage L2, L4 Down-ramp voltage L3 Erase lamp voltage

Abstract

 黒面積が大きい画像を表示する際には表示画像の黒輝度を低減してコントラストを高め、黒面積が小さい画像を表示する際には書込み放電を安定に発生させて画像表示品質を高める。そのために、初期化期間において所定の走査電極に強制初期化波形を印加し、他の走査電極に非初期化波形を印加する特定セル初期化サブフィールドと、初期化期間に選択初期化波形を全ての走査電極に印加する選択初期化サブフィールドとを設けるとともに、特定セル初期化サブフィールドと複数の選択初期化サブフィールドとを有する特定セル初期化フィールドを設け、画像表示面において輝度の階調値が所定値未満となる領域が占める割合を黒面積として算出し、黒面積が大きくなるにつれて強制初期化波形を走査電極に印加する頻度が低減されるように、強制初期化波形の発生頻度を黒面積の大きさに応じて変更する。

Description

プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
 本発明は、壁掛けテレビや大型モニターに用いられるプラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置に関する。
 プラズマディスプレイパネル(以下、「パネル」と略記する)として代表的な交流面放電型パネルは、対向配置された前面板と背面板との間に多数の放電セルが形成されている。前面板は、1対の走査電極と維持電極とからなる表示電極対が前面ガラス基板上に互いに平行に複数対形成されている。そして、それら表示電極対を覆うように誘電体層および保護層が形成されている。背面板は、背面ガラス基板上に複数の平行なデータ電極が形成され、それらを覆うように誘電体層が形成され、さらにその上にデータ電極と平行に複数の隔壁が形成されている。そして、誘電体層の表面と隔壁の側面とに蛍光体層が形成されている。
 そして、表示電極対とデータ電極とが立体交差するように前面板と背面板とが対向配置されて密封されている。その内部の放電空間には、例えば分圧比で5%のキセノンを含む放電ガスが封入されている。そして、表示電極対とデータ電極とが対向する部分に放電セルが形成される。このような構成のパネルにおいて、各放電セル内でガス放電により紫外線を発生させる。この紫外線で赤色(R)、緑色(G)および青色(B)の各色の蛍光体を励起発光させてカラー表示を行う。
 パネルを駆動する方法としては一般にサブフィールド法が用いられている。サブフィールド法では、1フィールドを複数のサブフィールドに分割し、それぞれのサブフィールドで各放電セルの発光と非発光とを制御する。そして、1フィールドに発生する発光の回数を制御することにより階調表示を行う。
 各サブフィールドは、初期化期間、書込み期間および維持期間を有する。初期化期間では、各走査電極に初期化波形を印加し、各放電セルで初期化放電を発生させる。これにより、続く書込み動作のために必要な壁電荷を各放電セルに形成するとともに、書込み放電を安定して発生させるためのプライミング粒子(書込み放電を発生させるための励起粒子)を発生させる。
 書込み期間では、走査電極には走査パルスを順次印加し、データ電極には表示すべき画像信号に対応した書込みパルスを選択的に印加する。これにより、発光すべき放電セルにおいて、走査電極とデータ電極との間に書込み放電を発生させ、壁電荷を形成する(以下、この動作を「書込み」とも記す)。
 維持期間では、走査電極と維持電極とからなる表示電極対に、サブフィールド毎に定められた回数の維持パルスを交互に印加する。これにより、書込み放電による壁電荷形成が行われた放電セルで維持放電を発生させ、その放電セルの蛍光体層を発光させる。このようにして、パネルの画像表示領域に画像を表示する。
 パネルにおける画像表示品質を高める上で重要な要因の1つにコントラストの向上がある。そして、サブフィールド法の1つとして、階調表示に関係しない発光を極力減らしコントラスト比を向上させる駆動方法が開示されている。
 この駆動方法では、1フィールドを構成する複数のサブフィールドのうち、1つのサブフィールドの初期化期間では全ての放電セルに初期化放電を発生させる初期化動作を行う。また、他のサブフィールドの初期化期間では直前の維持期間で維持放電を行った放電セルに対して選択的に初期化放電を行う初期化動作を行う。
 維持放電を発生させない黒表示領域の輝度(以下、「黒輝度」と略記する)は画像の表示に関係のない発光によって変化する。この発光には、例えば、初期化放電によって生じる発光等がある。そして、上述の駆動方法では、黒表示領域における発光は、全ての放電セルに初期化動作を行うときの微弱発光だけとなる。これにより、黒輝度を低減してコントラストの高い画像表示が可能となる(例えば、特許文献1参照)。
 また、黒輝度を下げて黒の視認性を向上させる技術が開示されている(例えば、特許文献2参照)。この技術では、電圧が徐々に増加する緩やかな傾斜部分を持つ立ち上がり部と、電圧が徐々に減少する緩やかな傾斜部分を持つ立ち下がり部とを有する初期化波形を、維持期間に放電した放電セルに印加する初期化期間を設ける。そして、1フィールドの任意の初期化期間の直前に、全放電セルを対象として維持電極と走査電極の間で微弱放電を起こす期間を設ける。
 上述した特許文献1に記載された技術では、全ての放電セルに初期化放電を発生させる初期化動作を1フィールドに1回にすることで、サブフィールド毎に全ての放電セルに初期化放電を発生させる場合と比較して、表示画像の黒輝度を下げ、コントラストを高めることができる。
 しかしながら、近年、パネルの大画面化、高精細化にともない画像表示品質の更なる向上が望まれている。
特開2000-242224号公報 特開2004-37883号公報
 本発明のパネルの駆動方法は、走査電極と維持電極とからなる表示電極対を有する放電セルを複数備えたパネルを、初期化期間と書込み期間と維持期間とを有するサブフィールドを1フィールド内に複数設けて階調表示するパネルの駆動方法であって、初期化期間において、直前のサブフィールドの動作にかかわらず放電セルに初期化放電を発生する強制初期化波形と、直前のサブフィールドの維持期間に維持放電を発生した放電セルだけに初期化放電を発生する選択初期化波形と、放電セルに初期化放電が発生しない非初期化波形とのいずれかを走査電極に印加し、初期化期間において所定の走査電極に強制初期化波形を印加し、他の走査電極に非初期化波形を印加する特定セル初期化サブフィールドと、初期化期間に選択初期化波形を全ての走査電極に印加する選択初期化サブフィールドとを設けるとともに、特定セル初期化サブフィールドと複数の選択初期化サブフィールドとを有する特定セル初期化フィールドを設け、パネルの画像表示面において輝度の階調値が所定値未満となる領域が占める割合を黒面積として算出するとともに、黒面積が大きくなるにつれて強制初期化波形を走査電極に印加する頻度が低減されるように、強制初期化波形の発生頻度を黒面積の大きさに応じて変更することを特徴とする。
 これにより、黒輝度を上昇させる主な要因の1つである強制初期化波形による初期化放電の発生頻度を、表示画像に占める黒面積の大きさに応じて制御することが可能となる。したがって、パネルの画像表示面において、暗い領域が占める割合が大きい画像を表示する際には、強制初期化波形による初期化放電の発生頻度を低減して表示画像の黒輝度を低減し、コントラストを高めることが可能となる。また、パネルの画像表示面において暗い領域が占める割合が小さい画像を表示する際には、強制初期化波形による初期化放電の発生頻度を上げて、書込み放電を安定に発生させることが可能となる。これにより、プラズマディスプレイ装置における画像表示品質を高めることが可能となる。
図1は、本発明の実施の形態1におけるパネルの構造を示す分解斜視図である。 図2は、同パネルの電極配列図である。 図3は、同パネルの各電極に印加する駆動電圧波形図である。 図4は、本発明の実施の形態1におけるプラズマディスプレイ装置の回路ブロック図である。 図5は、同プラズマディスプレイ装置の走査電極駆動回路の一構成例を示す回路図である。 図6は、本発明の実施の形態1における特定セル初期化サブフィールドの初期化期間の走査電極駆動回路の動作の一例を説明するためのタイミングチャートである。 図7は、本発明の実施の形態1における黒面積の数値範囲と数値範囲毎に設定した強制初期化波形の発生頻度の一例を示す図である。 図8は、本発明の実施の形態1における各放電セルで強制初期化動作を行う頻度を6フィールドに1回とするときの強制初期化波形および非初期化波形の発生パターンの一例を示す概略図である。 図9は、同頻度を4フィールドに1回とするときの強制初期化波形および非初期化波形の発生パターンの一例を示す概略図である。 図10は、同頻度を3フィールドに1回とするときの強制初期化波形および非初期化波形の発生パターンの一例を示す概略図である。 図11は、同頻度を2フィールドに1回とするときの強制初期化波形および非初期化波形の発生パターンの一例を示す概略図である。 図12は、同頻度を4フィールドに3回とするときの強制初期化波形および非初期化波形の発生パターンの一例を示す概略図である。 図13は、各放電セルで強制初期化動作を行う頻度を変更したときの黒輝度の変化(相対値)を示す図である。 図14は、本発明の実施の形態2における強制初期化波形を発生する間隔を変更するときの動作の一例を概略的に示す図である。 図15は、本発明の実施の形態3におけるプラズマディスプレイ装置の動作時間の累積値と強制初期化波形の発生頻度との一例を示す図である。
 以下、本発明の実施の形態におけるプラズマディスプレイ装置について、図面を用いて説明する。
 (実施の形態1)
 図1は、本発明の実施の形態1におけるパネル10の構造を示す分解斜視図である。ガラス製の前面板21上には、走査電極22と維持電極23とからなる表示電極対24が複数形成されている。そして走査電極22と維持電極23とを覆うように誘電体層25が形成され、その誘電体層25上に保護層26が形成されている。また、保護層26は、酸化マグネシウム(MgO)を主成分とする材料から形成されている。
 背面板31上にはデータ電極32が複数形成され、データ電極32を覆うように誘電体層33が形成され、さらにその上に井桁状の隔壁34が形成されている。そして、隔壁34の側面および誘電体層33上には赤色(R)、緑色(G)および青色(B)の各色に発光する蛍光体層35が設けられている。
 これら前面板21と背面板31とは、微小な放電空間を挟んで表示電極対24とデータ電極32とが交差するように対向配置されている。そして、その外周部をガラスフリット等の封着材によって封着されている。そして、内部の放電空間には、ネオンとキセノンの混合ガスが放電ガスとして封入されている。なお、本実施の形態では、発光効率を向上させるためにキセノン分圧を約10%とした放電ガスを用いている。放電空間は隔壁34によって複数の区画に仕切られており、表示電極対24とデータ電極32とが交差する部分に放電セルが形成されている。そしてこれらの放電セルが放電、発光することにより画像が表示される。
 なお、パネル10の構造は上述したものに限られるわけではなく、例えばストライプ状の隔壁を備えたものであってもよい。また、放電ガスの混合比率も上述した数値に限られるわけではなく、その他の混合比率であってもよい。
 図2は、本発明の実施の形態1におけるパネル10の電極配列図である。パネル10には、行方向に長いn本の走査電極SC1~走査電極SCn(図1の走査電極22)およびn本の維持電極SU1~維持電極SUn(図1の維持電極23)が配列されており、列方向に長いm本のデータ電極D1~データ電極Dm(図1のデータ電極32)が配列されている。そして、1対の走査電極SCi(i=1~n)および維持電極SUiと1つのデータ電極Dk(k=1~m)とが交差した部分に放電セルが形成されている。したがって、放電セルは放電空間内にm×n個形成される。そして、m×n個の放電セルが形成された領域がパネル10の表示領域となる。
 次に、パネル10を駆動するための駆動電圧波形とその動作の概要について説明する。なお、本実施の形態におけるプラズマディスプレイ装置は、サブフィールド法によって階調表示を行うものとする。すなわち、1フィールドを時間軸上で複数のサブフィールドに分割し、各サブフィールドに輝度重みをそれぞれ設定し、サブフィールド毎に各放電セルの発光・非発光を制御することでパネル10に階調を表示する。
 このサブフィールド法では、例えば、1フィールドを8つのサブフィールド(第1SF、第2SF、・・・、第8SF)で構成し、各サブフィールドはそれぞれ1、2、4、8、16、32、64、128の輝度重みを有する構成とすることができる。そして、各サブフィールドの維持期間においては、それぞれのサブフィールドの輝度重みに所定の輝度倍率を乗じた数の維持パルスを表示電極対24のそれぞれに印加する。
 なお、複数のサブフィールドのうち、1つのサブフィールドの初期化期間においては、「強制初期化動作」と「非初期化動作」とを選択的に行う初期化動作を行い(以下、このような初期化動作を「特定セル初期化動作」と呼称する)、他のサブフィールドの初期化期間においては「選択初期化動作」を行うことで、階調表示に関係しない発光を極力減らしコントラスト比を向上させることが可能である。この「強制初期化動作」とは、直前のサブフィールドの動作にかかわらず放電セルに初期化放電を発生する初期化動作のことである。また、「非初期化動作」とは、初期化期間に放電セルに初期化放電が発生しない動作のことである。また「選択初期化動作」とは、直前のサブフィールドの維持期間に維持放電を発生した放電セルだけに初期化放電を発生する初期化動作のことである。また、以下、初期化期間に特定セル初期化動作を行うサブフィールドを「特定セル初期化サブフィールド」と呼称し、初期化期間に選択初期化動作を行うサブフィールドを「選択初期化サブフィールド」と呼称する。
 なお、本実施の形態では、上述した特定セル初期化サブフィールドおよび選択初期化サブフィールドに加え、初期化期間に全ての放電セルで非初期化動作を行う非初期化サブフィールドと、初期化期間に全ての放電セルで強制初期化動作を行う全セル初期化サブフィールドとを発生する構成としている。すなわち、非初期化サブフィールドは、全ての放電セルで初期化放電を発生させないサブフィールドであり、全セル初期化サブフィールドは、全ての放電セルで初期化放電を発生させるサブフィールドである。
 そして、本実施の形態では、1フィールドを8つのサブフィールド(第1SF、第2SF、・・・、第8SF)で構成し、第1SFは特定セル初期化サブフィールドと非初期化サブフィールドと全セル初期化サブフィールドとのいずれかとし、第2SF~第8SFは選択初期化サブフィールドとする。これにより、画像の表示に関係のない発光は第1SFにおける強制初期化動作の放電にともなう発光のみとなる。したがって、維持放電を発生させない黒表示領域の輝度である黒輝度は強制初期化動作における微弱発光だけとなる。これにより、表示画像における黒輝度を低減して、コントラストを高めることが可能となる。
 以下、特定セル初期化サブフィールド(例えば、第1SF)と複数の選択初期化サブフィールド(例えば、第2SF~第8SF)とを有するフィールドを「特定セル初期化フィールド」と呼称し、非初期化サブフィールド(例えば、第1SF)と複数の選択初期化サブフィールド(例えば、第2SF~第8SF)を有するフィールドを「非初期化フィールド」と呼称し、全セル初期化サブフィールド(例えば、第1SF)と複数の選択初期化サブフィールド(例えば、第2SF~第8SF)とを有するフィールドを「全セル初期化フィールド」と呼称する。
 しかし、本実施の形態は、サブフィールド数や各サブフィールドの輝度重みが上記の値に限定されるものではなく、また、画像信号等にもとづいてサブフィールド構成を切換える構成であってもよい。
 次に、特定セル初期化フィールドを例に挙げて駆動電圧波形を説明する。
 図3は、本発明の実施の形態1におけるパネル10の各電極に印加する駆動電圧波形図である。図3には、書込み期間において最初に書込み動作を行う走査電極SC1、書込み期間において2番目に書込み動作を行う走査電極SC2、書込み期間において最後に書込み動作を行う走査電極SCn(例えば、走査電極SC1080)、維持電極SU1~維持電極SUn、およびデータ電極D1~データ電極Dmの駆動波形を示す。
 また、図3には、2つのサブフィールドの駆動電圧波形を示す。すなわち、特定セル初期化サブフィールドである第1サブフィールド(第1SF)と、選択初期化サブフィールドである第2サブフィールド(第2SF)とを示す。また、以下における走査電極SCi、維持電極SUi、データ電極Dkは、各電極の中からサブフィールドデータにもとづき選択された電極を表す。このサブフィールドデータとは、サブフィールド毎の発光・非発光を示すデータのことである。
 まず、特定セル初期化サブフィールドである第1SFについて説明する。
 なお、図3には、配置的に見て上から(1+3×N)番目(Nは整数)の走査電極SC(1+3×N)には直前のサブフィールドの動作にかかわらず放電セルに初期化放電を発生する強制初期化波形を印加し、それ以外の走査電極22には放電セルに初期化放電が発生しない非初期化波形を印加する構成を示す。
 第1SFの初期化期間前半部では、データ電極D1~データ電極Dm、維持電極SU1~維持電極SUnにはそれぞれ0(V)を印加し、走査電極SC(1+3×N)には、所定の電圧である電圧Vi1を印加し、電圧Vi1から電圧Vi2に向かって緩やかに(例えば、約0.5V/μsecの勾配で)上昇する傾斜電圧(以下、「上りランプ電圧」と呼称する)L1を印加する。このとき、電圧Vi1は、維持電極SU(1+3×N)に対して放電開始電圧以下の電圧にし、電圧Vi2は維持電極SU(1+3×N)に対して放電開始電圧を超える電圧にする。
 この上りランプ電圧L1が上昇する間に、走査電極SC(1+3×N)と維持電極SU(1+3×N)との間、および走査電極SC(1+3×N)とデータ電極D1~データ電極Dmとの間でそれぞれ微弱な初期化放電が持続して起こる。そして、走査電極SC(1+3×N)上部に負の壁電圧が蓄積されるとともに、走査電極SC(1+3×N)と交差するデータ電極D1~データ電極Dm上部および維持電極SU(1+3×N)上部には正の壁電圧が蓄積される。この電極上部の壁電圧とは、電極を覆う誘電体層上、保護層上、蛍光体層上等に蓄積された壁電荷により生じる電圧を表す。
 初期化期間後半部では、走査電極SC(1+3×N)の印加電圧を、電圧Vi2から電圧Vi2よりも低い電圧Vi3に下降する。維持電極SU1~維持電極SUnには正の電圧Veを印加し、データ電極D1~データ電極Dmには0(V)を印加する。そして、走査電極SC(1+3×N)に、電圧Vi3から負の電圧Vi4に向かって緩やかに(例えば、約-0.5V/μsecの勾配で)下降する傾斜電圧(以下、「下りランプ電圧」と呼称する)L2を印加する。このとき、電圧Vi3は、維持電極SU(1+3×N)に対して放電開始電圧以下の電圧にし、電圧Vi4は、維持電極SU(1+3×N)に対して放電開始電圧を超える電圧にする。
 この間に、走査電極SC(1+3×N)と維持電極SU(1+3×N)との間、および走査電極SC(1+3×N)とデータ電極D1~データ電極Dmとの間で、それぞれ微弱な初期化放電が起こる。そして、走査電極SC(1+3×N)上部の負の壁電圧および維持電極SU(1+3×N)上部の正の壁電圧が弱められ、走査電極SC(1+3×N)と交差するデータ電極D1~データ電極Dm上部の正の壁電圧は書込み動作に適した値に調整される。
 以上の波形が、直前のサブフィールドの動作にかかわらず放電セルに初期化放電を発生する強制初期化波形である。そして、強制初期化波形を走査電極22に印加して行う上述の動作が強制初期化動作である。
 一方、走査電極SC(1+3×N)以外の走査電極22は、第1SFの初期化期間前半部では、所定の電圧である電圧Vi1を印加せず、0(V)のままとし、0(V)から電圧Vi2’に向かって緩やかに上昇する上りランプ電圧L1’を印加する。この上りランプ電圧L1’は、上りランプ電圧L1と同じ勾配で、上りランプ電圧L1と同じ時間だけ上昇を続けるものとする。したがって、電圧Vi2’は電圧Vi2から電圧Vi1を引いた電圧に等しい電圧となる。このとき、電圧Vi2’は維持電極23に対して放電開始電圧以下の電圧となるように各電圧および上りランプ電圧L1’を設定する。これにより、上りランプ電圧L1’を印加した放電セルでは放電は実質的に発生しない。
 初期化期間後半部では、走査電極SC(1+3×N)以外の走査電極22にも、走査電極SC(1+3×N)と同様に、下りランプ電圧L2を印加する。このとき、走査電極SC(1+3×N)以外の走査電極22を有する放電セルでは、第1SFの初期化期間前半部で放電が発生していないので、初期化期間後半部でも放電は実質的に発生しない。
 以上の波形が、放電セルに初期化放電が発生しない非初期化波形である。そして、非初期化波形を走査電極22に印加して行う上述の動作が非初期化動作である。
 なお、本発明における強制初期化波形は、何ら上述した波形に限定されるものではない。強制初期化波形は、直前のサブフィールドの動作にかかわらず放電セルに初期化放電を発生する波形であればどのような波形であってもかまわない。また、本発明における非初期化波形も、何ら上述した波形に限定されるものではない。本実施の形態に示す非初期化波形は放電セルに初期化放電が発生しない波形の一例を示したものに過ぎず、例えば、0(V)にクランプする波形等、初期化放電が発生しない波形であればどのような波形であってもかまわない。
 以上により、所定の走査電極22(例えば、走査電極SC(1+3×N))に強制初期化波形を印加し、他の走査電極22に非初期化波形を印加して、特定の放電セルで強制初期化動作を行い、他の放電セルで非初期化動作を行う特定セル初期化サブフィールドの初期化期間における特定セル初期化動作が終了する。
 続く書込み期間では、走査電極SC1~走査電極SCnに対しては走査パルス電圧Vaを順次印加し、データ電極D1~データ電極Dmに対しては発光させるべき放電セルに対応するデータ電極Dk(k=1~m)に正の書込みパルス電圧Vdを印加する。こうして、各放電セルに選択的に書込み放電を発生させる。
 具体的には、まず維持電極SU1~維持電極SUnに電圧Veを、走査電極SC1~走査電極SCnに電圧Vccを印加する。
 そして、配置的に見て上から1番目(1行目)の走査電極SC1に負の走査パルス電圧Vaを印加するとともに、データ電極D1~データ電極Dmのうち1行目に発光させるべき放電セルのデータ電極Dk(k=1~m)に正の書込みパルス電圧Vdを印加する。このとき、データ電極Dk上と走査電極SC1上との交差部の電圧差は、外部印加電圧の差(電圧Vd-電圧Va)にデータ電極Dk上の壁電圧と走査電極SC1上の壁電圧との差が加算されたものとなり放電開始電圧を超える。これにより、データ電極Dkと走査電極SC1との間に放電が発生する。また、維持電極SU1~維持電極SUnに電圧Veを印加しているため、維持電極SU1上と走査電極SC1上との電圧差は、外部印加電圧の差である(電圧Ve-電圧Va)に維持電極SU1上の壁電圧と走査電極SC1上の壁電圧との差が加算されたものとなる。このとき、電圧Veを、放電開始電圧をやや下回る程度の電圧値に設定することで、維持電極SU1と走査電極SC1との間を、放電には至らないが放電が発生しやすい状態にすることができる。これにより、データ電極Dkと走査電極SC1との間に発生する放電を引き金にして、データ電極Dkと交差する領域にある維持電極SU1と走査電極SC1との間に放電を発生させることができる。こうして、発光させるべき放電セルに書込み放電が起こり、走査電極SC1上に正の壁電圧が蓄積され、維持電極SU1上に負の壁電圧が蓄積され、データ電極Dk上にも負の壁電圧が蓄積される。
 このようにして、1行目に発光させるべき放電セルで書込み放電を起こして各電極上に壁電圧を蓄積する。一方、書込みパルス電圧Vdを印加しなかったデータ電極D1~データ電極Dmと走査電極SC1との交差部の電圧は放電開始電圧を超えないので、書込み放電は発生しない。以上の書込み動作をn行目の放電セルに至るまで順次行い、書込み期間が終了する。
 続く維持期間では、輝度重みに所定の輝度倍率を乗じた数の維持パルスを表示電極対24に交互に印加する。そして、書込み放電を発生した放電セルで維持放電を発生させる。こうして、書込み放電を発生した放電セルを発光させる。
 具体的には、まず走査電極SC1~走査電極SCnに正の維持パルス電圧Vsを印加するとともに維持電極SU1~維持電極SUnにベース電位となる接地電位、すなわち0(V)を印加する。すると書込み放電を起こした放電セルでは、走査電極SCi上と維持電極SUi上との電圧差が、維持パルス電圧Vsに走査電極SCi上の壁電圧と維持電極SUi上の壁電圧との差が加算されたものとなり、放電開始電圧を超える。
 そして、走査電極SCiと維持電極SUiとの間に維持放電が起こり、このとき発生した紫外線により蛍光体層35が発光する。そして走査電極SCi上に負の壁電圧が蓄積され、維持電極SUi上に正の壁電圧が蓄積される。さらにデータ電極Dk上にも正の壁電圧が蓄積される。なお、書込み期間において書込み放電が起きなかった放電セルでは維持放電は発生しない。
 続いて、走査電極SC1~走査電極SCnにはベース電位となる0(V)を、維持電極SU1~維持電極SUnには維持パルス電圧Vsをそれぞれ印加する。すると、維持放電を起こした放電セルでは、維持電極SUi上と走査電極SCi上との電圧差が放電開始電圧を超えるので、再び維持電極SUiと走査電極SCiとの間に維持放電が起こり、維持電極SUi上に負の壁電圧が蓄積され、走査電極SCi上に正の壁電圧が蓄積される。以降同様に、走査電極SC1~走査電極SCnと維持電極SU1~維持電極SUnとに、輝度重みに輝度倍率を乗じた数の維持パルスを交互に印加し、表示電極対24の電極間に電位差を与える。これにより、書込み期間において書込み放電を起こした放電セルで維持放電が継続して発生する。
 そして、維持期間における維持パルスの発生後に、維持電極SU1~維持電極SUnおよびデータ電極D1~データ電極Dmには0(V)を印加したまま、走査電極SC1~走査電極SCnに、0(V)から放電開始電圧を超える電圧Versに向かって緩やかに(例えば、約10V/μsecの勾配で)上昇する傾斜電圧(以下、「消去ランプ電圧」と呼称する)L3を印加する。これにより、維持放電を起こした放電セルの維持電極SUiと走査電極SCiとの間に、微弱な放電が持続して発生する。そして、この微弱な放電で発生した荷電粒子は、維持電極SUiと走査電極SCiとの間の電圧差を緩和するように、維持電極SUi上および走査電極SCi上に壁電荷となって蓄積されていく。これにより、データ電極Dk上の正の壁電圧を残したまま、走査電極SCi上の壁電圧および維持電極SUi上の壁電圧は、走査電極SCiに印加した電圧と放電開始電圧の差、例えば(電圧Vers-放電開始電圧)の程度まで弱められる。
 その後、走査電極SC1~走査電極SCnに印加する電圧を0(V)に戻し、維持期間における維持動作が終了する。
 次に、選択初期化サブフィールドである第2SFについて説明する。
 第2SFの初期化期間では、選択初期化波形を全ての走査電極22に印加する。本実施の形態における選択初期化波形は、強制初期化波形の前半部を省略した駆動電圧波形である。具体的には、維持電極SU1~維持電極SUnに電圧Veを、データ電極D1~データ電極Dmに0(V)をそれぞれ印加する。そして、走査電極SC1~走査電極SCnには放電開始電圧以下となる電圧(例えば、0(V))から負の電圧Vi4に向かって、下りランプ電圧L2と同じ勾配で下降する下りランプ電圧L4を印加する。
 これにより直前のサブフィールド(図3では、第1SF)の維持期間で維持放電を起こした放電セルでは微弱な初期化放電が発生し、走査電極SCi上部および維持電極SUi上部の壁電圧が弱められ、データ電極Dk(k=1~m)上部の壁電圧も書込み動作に適した値に調整される。
 以上の波形が、直前のサブフィールドの維持期間に維持放電を発生した放電セルだけに初期化放電を発生する選択初期化波形である。そして、選択初期化波形を全ての走査電極22に印加して行う上述の動作が選択初期化動作である。以上により、選択初期化サブフィールドの初期化期間における選択初期化動作が終了する。
 なお、本発明における選択初期化波形は、何ら上述した波形に限定されるものではない。選択初期化波形は、直前のサブフィールドの維持期間に維持放電を発生した放電セルだけに初期化放電を発生する波形であればどのような波形であってもかまわない。例えば、本実施の形態では、下りランプ電圧L4を全て同じ勾配で発生する構成を説明したが、下りランプ電圧L4を複数の期間に分け、各期間で勾配を変えて下りランプ電圧L4を発生する構成としてもよい。
 第2SFの書込み期間では、第1SFの書込み期間と同様の駆動波形を各電極に印加する。また、第2SFの維持期間では、維持パルスの発生数を除き、第1SFの維持期間と同様の駆動波形を各電極に印加する。
 また、第3SF以降のサブフィールドでは、維持期間における維持パルスの発生数を除き、第2SFと同様の駆動波形を各電極に印加する。
 以上が、本実施の形態におけるパネル10の各電極に印加する駆動電圧波形の概要である。
 次に、本実施の形態におけるプラズマディスプレイ装置の構成について説明する。図4は、本発明の実施の形態1におけるプラズマディスプレイ装置1の回路ブロック図である。プラズマディスプレイ装置1は、パネル10、画像信号処理回路41、データ電極駆動回路42、走査電極駆動回路43、維持電極駆動回路44、タイミング発生回路45、黒面積算出回路48、および各回路ブロックに必要な電源を供給する電源回路(図示せず)を備えている。
 画像信号処理回路41は、パネル10の画素数に応じて、入力された画像信号sigをサブフィールド毎の発光・非発光を示すサブフィールドデータに変換する。
 黒面積算出回路48は、入力された画像信号の輝度の階調値が所定値未満となる画素の数をそれぞれのフィールドで計数する。本実施の形態では、入力された画像信号の輝度の階調値が所定値未満となる画素を「黒」とする。すなわち、黒面積算出回路48は、「黒」の画素の数をそれぞれのフィールドで計数する。そして、黒面積算出回路48は、その計数結果がパネル10の画像表示面における全画素数に対して占める割合を算出する。本実施の形態では、この割合を「黒面積」とする。すなわち、黒面積算出回路48は、それぞれのフィールドで黒面積を算出する。例えば、所定値未満となる画素の数が約100万であり、全画素数が1920×1080であれば、黒面積は約50%となる。そして、算出した結果をタイミング発生回路45に送信する。
 なお、本実施の形態では、黒の画素の数を計数するのに用いる所定値を「1」としているが、本発明は何らこの数値に限定されるものではない。この所定値はパネル10の特性やプラズマディスプレイ装置1の仕様等に応じて最適に設定すればよい。また、黒面積算出回路48では、輝度の階調値が所定値未満となる画素の数を計数することで黒面積を算出しているが、輝度の階調値に代えて、例えば、1つの画素を構成するRGBの3つの放電セルで発生する維持放電の回数の1フィールドの総和を用いる構成としてもよい。
 タイミング発生回路45は、水平同期信号H、垂直同期信号V、および黒面積算出回路48から出力される検出結果にもとづき、各回路ブロックの動作を制御する各種のタイミング信号を発生し、それぞれの回路ブロック(画像信号処理回路41、データ電極駆動回路42、走査電極駆動回路43および維持電極駆動回路44)へ供給する。
 データ電極駆動回路42は、サブフィールド毎のサブフィールドデータを各データ電極D1~データ電極Dmに対応する信号に変換し、タイミング発生回路45から供給されるタイミング信号にもとづいて各データ電極D1~データ電極Dmを駆動する。
 走査電極駆動回路43は、初期化期間において走査電極SC1~走査電極SCnに印加する初期化波形を発生する初期化波形発生回路、維持期間において走査電極SC1~走査電極SCnに印加する維持パルスを発生する維持パルス発生回路、複数の走査電極駆動IC(以下、「走査IC」と略記する)を備え書込み期間において走査電極SC1~走査電極SCnに印加する走査パルスを発生する走査パルス発生回路を有する。そして、タイミング発生回路45から供給されるタイミング信号にもとづいて各走査電極SC1~走査電極SCnを駆動する。
 維持電極駆動回路44は、維持パルス発生回路および電圧Veを発生する回路を備え、タイミング発生回路45から供給されるタイミング信号にもとづいて維持電極SU1~維持電極SUnを駆動する。
 次に、走査電極駆動回路43の詳細とその動作について説明する。
 図5は、本発明の実施の形態1におけるプラズマディスプレイ装置1の走査電極駆動回路43の一構成例を示す回路図である。走査電極駆動回路43は、維持パルスを発生する維持パルス発生回路50、初期化波形を発生する初期化波形発生回路51、走査パルスを発生する走査パルス発生回路52を備える。走査パルス発生回路52の各出力端子はパネル10の走査電極SC1~走査電極SCnのそれぞれに接続されている。なお、本実施の形態では、走査パルス発生回路52に入力される電圧を「基準電位A」と記す。また、以下の説明において、スイッチング素子を導通する動作を「オン」、遮断する動作を「オフ」と表記し、スイッチング素子をオンする信号を「Hi」、オフする信号を「Lo」と表記する。
 また、図5には、負の電圧Vaを用いた回路(例えば、ミラー積分回路54)を動作させているときに、その回路と、維持パルス発生回路50および電圧Vrを用いた回路(例えば、ミラー積分回路53)、電圧Versを用いた回路(例えば、ミラー積分回路55)とを電気的に分離するためのスイッチング素子Q4を用いた分離回路を示している。また、電圧Vrを用いた回路(例えば、ミラー積分回路53)を動作させているときに、その回路と、電圧Vrよりも低い電圧の電圧Versを用いた回路(例えば、ミラー積分回路55)とを電気的に分離するためのスイッチング素子Q6を用いた分離回路を示している。
 維持パルス発生回路50は、一般に用いられている電力回収回路とクランプ回路とを備える。そして、タイミング発生回路45から出力されるタイミング信号にもとづき、内部に備えた各スイッチング素子を切換えて維持パルスを発生する。なお、図5では、タイミング信号の信号経路の詳細は省略する。
 走査パルス発生回路52は、n本の走査電極SC1~走査電極SCnのそれぞれに走査パルスを印加するためのスイッチング素子QH1~スイッチング素子QHnおよびスイッチング素子QL1~スイッチング素子QLnを備えている。スイッチング素子QHj(j=1~n)の一方の端子とスイッチング素子QLjの一方の端子とは互いに接続されており、その接続箇所が走査パルス発生回路52の出力端子となって、走査電極SCjに接続されている。また、スイッチング素子QHjの他方の端子は入力端子INbとなっており、スイッチング素子QLjの他方の端子は入力端子INaとなっている。なお、スイッチング素子QH1~スイッチング素子QHn、スイッチング素子QL1~スイッチング素子QLnは複数の出力毎にまとめられIC化されている。このICが走査ICである。
 また、走査パルス発生回路52は、書込み期間において基準電位Aを負の電圧Vaに接続するためのスイッチング素子Q5と、基準電位Aに電圧Vscを重畳した電圧Vcを発生するための電源VSC、ダイオードDi31、コンデンサC31とを備えている。そして、スイッチング素子QH1~スイッチング素子QHnの入力端子INbには電圧Vcが接続され、スイッチング素子QL1~スイッチング素子QLnの入力端子INaには基準電位Aが接続されている。
 このように構成された走査パルス発生回路52では、書込み期間においては、スイッチング素子Q5をオンにして基準電位Aを負の電圧Vaに等しくし、入力端子INaには負の電圧Vaを印加する。また、入力端子INbには電圧Va+電圧Vscとなった電圧Vc(図3に示す電圧Vcc)を印加する。そして、サブフィールドデータにもとづき、走査パルスを印加する走査電極SCiに対しては、スイッチング素子QHiをオフ、スイッチング素子QLiをオンにすることで、スイッチング素子QLiを経由して走査電極SCiに負の走査パルス電圧Vaを印加する。走査パルスを印加しない走査電極SCh(hは、1~nのうちiを除いたもの)に対しては、スイッチング素子QLhをオフ、スイッチング素子QHhをオンにすることで、スイッチング素子QHhを経由して走査電極SChに電圧Va+電圧Vscを印加する。
 また、走査パルス発生回路52は、維持期間においては、維持パルス発生回路50の電圧波形を出力するようにタイミング発生回路45によって制御されるものとする。
 なお、走査パルス発生回路52の初期化期間における動作の詳細は後述する。
 初期化波形発生回路51は、ミラー積分回路53、ミラー積分回路54、およびミラー積分回路55を有する。図5には、ミラー積分回路53の入力端子を入力端子IN1、ミラー積分回路54の入力端子を入力端子IN2、ミラー積分回路55の入力端子を入力端子IN3として示している。なお、ミラー積分回路53およびミラー積分回路55は上昇する傾斜電圧を発生する傾斜電圧発生回路であり、ミラー積分回路54は下降する傾斜電圧を発生する傾斜電圧発生回路である。
 ミラー積分回路53は、スイッチング素子Q1とコンデンサC1と抵抗R1とを有し、初期化動作時に、走査電極駆動回路43の基準電位Aを電圧Vi2’までランプ状に緩やかに(例えば、0.5V/μsecで)上昇させて上りランプ電圧L1’を発生する。
 ミラー積分回路55は、スイッチング素子Q3とコンデンサC3と抵抗R3とを有する。そして、維持期間の最後に、基準電位Aを上りランプ電圧L1よりも急峻な勾配(例えば、10V/μsec)で電圧Versまで上昇させて消去ランプ電圧L3を発生する。
 ミラー積分回路54は、スイッチング素子Q2とコンデンサC2と抵抗R2とを有する。そして、初期化動作時に、基準電位Aを電圧Vi4までランプ状に緩やかに(例えば、-0.5V/μsecの勾配で)下降させて下りランプ電圧L2を発生する。
 次に、特定セル初期化サブフィールドの初期化期間において、強制初期化波形および非初期化波形を発生する動作を図6を用いて説明する。
 図6は、本発明の実施の形態1における特定セル初期化サブフィールドの初期化期間の走査電極駆動回路43の動作の一例を説明するためのタイミングチャートである。なお、この図面では、強制初期化波形を印加する走査電極22を「走査電極SCx」と表し、非初期化波形を印加する走査電極22を「走査電極SCy」と表す。
 なお、選択初期化サブフィールドにおいて選択初期化波形を発生するときの走査電極駆動回路43の動作については説明を省略するが、選択初期化波形である下りランプ電圧L4を発生する動作は、図6に示す下りランプ電圧L2を発生する動作と同様であるものとする。また、非初期化サブフィールドにおける非初期化動作は、初期化期間に非初期化波形を発生して全ての走査電極22に印加する動作であり、全セル初期化サブフィールドにおける全セル初期化動作は、初期化期間に強制初期化波形を発生して全ての走査電極22に印加する動作であるので、非初期化サブフィールドの初期化期間および全セル初期化サブフィールドの初期化期間における走査電極駆動回路43の動作についても説明を省略する。
 また、図6では、初期化期間を期間T1~期間T4で示す4つの期間に分割し、それぞれの期間について説明する。また、以下、電圧Vi1は電圧Vscに等しいものとし、電圧Vi2は電圧Vsc+電圧Vrに等しいものとし、電圧Vi2’は電圧Vrに等しいものとし、電圧Vi3は維持パルスを発生するときに用いる電圧Vsに等しいものとし、電圧Vi4は負の電圧Vaに等しいものとして説明する。また、図面にはスイッチング素子をオンする信号を「Hi」、オフする信号を「Lo」と表記する。
 なお、図6には、電圧Vsが電圧Vscよりも高い電圧値に設定された例を示しているが、電圧Vsと電圧Vscとが互いに等しい電圧値であってもよく、あるいは、電圧Vsの方が電圧Vscよりも低い電圧値であってもかまわない。
 まず、期間T1に入る前に維持パルス発生回路50のクランプ回路を動作させて基準電位Aを0(V)にしておき、スイッチング素子QH1~スイッチング素子QHnをオフ、スイッチング素子QL1~スイッチング素子QLnをオンにして、走査電極SC1~走査電極SCnに基準電位A、すなわち0(V)を印加する。
 (期間T1)
 期間T1では、走査電極SCxに接続されたスイッチング素子QHxをオンにし、スイッチング素子QLxをオフにする。これにより、強制初期化波形を印加する走査電極SCxには、基準電位A(このとき、0(V))に電圧Vscを重畳した電圧Vc(すなわち、電圧Vc=電圧Vsc)を印加する。
 一方、走査電極SCyに接続されたスイッチング素子QHyはオフを、スイッチング素子QLyはオンをそれぞれ維持したままにする。これにより、非初期化波形を印加する走査電極SCyには、基準電位A、すなわち0(V)を印加する。
 (期間T2)
 期間T2では、スイッチング素子QH1~スイッチング素子QHn、スイッチング素子QL1~スイッチング素子QLnは、期間T1と同じ状態を維持する。すなわち、走査電極SCxに接続されたスイッチング素子QHxはオンを、スイッチング素子QLxはオフをそれぞれ維持し、走査電極SCyに接続されたスイッチング素子QHyはオフを、スイッチング素子QLyはオンをそれぞれ維持する。
 次に、上りランプ電圧L1’を発生するミラー積分回路53の入力端子IN1を「Hi」にする。具体的には入力端子IN1に、所定の定電流を入力する。これにより、コンデンサC1に向かって一定の電流が流れ、スイッチング素子Q1のソース電圧がランプ状に上昇し、基準電位Aが0(V)からランプ状に上昇し始める。この電圧上昇は、入力端子IN1を「Hi」にしている期間、もしくは、基準電位Aが電圧Vrに到達するまで継続させることができる。
 このとき、傾斜電圧の勾配が所望の値(例えば、0.5V/μsec)になるように、入力端子IN1に入力する定電流を発生する。こうして、0(V)から電圧Vi2’(本実施の形態では、電圧Vrに等しい)に向かって上昇する上りランプ電圧L1’を発生する。
 スイッチング素子QHyはオフ、スイッチング素子QLyはオンなので、走査電極SCyには、この上りランプ電圧L1’がそのまま印加される。
 一方、スイッチング素子QHxはオン、スイッチング素子QLxはオフなので、走査電極SCxには、この上りランプ電圧L1’に電圧Vscが重畳された電圧、すなわち電圧Vi1(本実施の形態では、電圧Vscに等しい)から電圧Vi2(本実施の形態では、電圧Vsc+電圧Vrに等しい)に向かって上昇する上りランプ電圧L1が印加される。
 (期間T3)
 期間T3では入力端子IN1を「Lo」にする。具体的には、入力端子IN1への定電流入力を停止する。こうして、ミラー積分回路53の動作を停止する。また、スイッチング素子QH1~スイッチング素子QHnをオフ、スイッチング素子QL1~スイッチング素子QLnをオンにして、基準電位Aを走査電極SC1~走査電極SCnに印加する。合わせて、維持パルス発生回路50のクランプ回路を動作させて基準電位Aを電圧Vsにする。これにより、走査電極SC1~走査電極SCnの電圧は電圧Vi3(本実施の形態では、電圧Vsに等しい)まで低下する。
 (期間T4)
 期間T4では、スイッチング素子QH1~スイッチング素子QHn、スイッチング素子QL1~スイッチング素子QLnは、期間T3と同じ状態を維持する。
 次に、下りランプ電圧L2を発生するミラー積分回路54の入力端子IN2を「Hi」にする。具体的には入力端子IN2に、所定の定電流を入力する。これにより、コンデンサC2に向かって一定の電流が流れ、スイッチング素子Q2のドレイン電圧がランプ状に下降し始め、走査電極駆動回路43の出力電圧も、負の電圧Vi4に向かってランプ状に下降し始める。この電圧下降は、入力端子IN2を「Hi」にしている期間、もしくは、基準電位Aが電圧Vaに到達するまで継続させることができる。
 このとき、傾斜電圧の勾配が所望の値(例えば、-0.5V/μsec)になるように、入力端子IN2に入力する定電流を発生する。
 そして、走査電極駆動回路43の出力電圧が負の電圧Vi4(本実施の形態では、電圧Vaに等しい)に到達したら、入力端子IN2を「Lo」にする。具体的には、入力端子IN2への定電流入力を停止する。こうして、ミラー積分回路54の動作を停止する。
 こうして、電圧Vi3(本実施の形態では、電圧Vsに等しい)から負の電圧Vi4に向かって下降する下りランプ電圧L2を発生し、走査電極SC1~走査電極SCnに印加する。
 なお、入力端子IN2を「Lo」にしてミラー積分回路54の動作を停止したら、スイッチング素子Q5をオンにして、基準電位Aを電圧Vaにする。合わせて、スイッチング素子QH1~スイッチング素子QHnをオン、スイッチング素子QL1~スイッチング素子QLnをオフにする。こうして、基準電位Aに電圧Vscを重畳した電圧Vc、すなわち、電圧Vcc(本実施の形態では、電圧Va+電圧Vscに等しい)を走査電極SC1~走査電極SCnに印加し、続く書込み期間に備える。
 本実施の形態では、このようにして、特定セル初期化サブフィールドの初期化期間において、強制初期化波形および非初期化波形を発生する。そして、スイッチング素子QH1~スイッチング素子QHnと、スイッチング素子QL1~スイッチング素子QLnとを制御することで、強制初期化波形を走査電極SCxに印加し、非初期化波形を走査電極SCyに印加する、というように、強制初期化波形および非初期化波形を選択的に走査電極22に印加することができる。また、同様にして、非初期化サブフィールドの初期化期間においては非初期化波形だけを発生して全ての走査電極22に印加し、全セル初期化サブフィールドの初期化期間においては強制初期化波形だけを発生して全ての走査電極22に印加することができる。
 なお、下りランプ電圧L2、下りランプ電圧L4は、図6に示すように電圧Vaまで下降させる構成であってもよいが、例えば、下降する電圧が、電圧Vaに所定の正の電圧Vset2を重畳した電圧に到達した時点で、下降を停止させる構成としてもよい。また、下りランプ電圧L2および下りランプ電圧L4は、あらかじめ設定された電圧に到達した後、直ちに上昇させる構成であってもよいが、例えば、下降する電圧が、あらかじめ設定された電圧に到達したら、その後、その電圧を一定期間維持する構成であってもよい。
 次に、本実施の形態における強制初期化波形および非初期化波形の発生パターンについて説明する。
 プラズマディスプレイ装置1において、画像表示品質を高める上で重要な要素の1つとして、パネル10に表示される画像のコントラストを向上することが挙げられる。パネル10のコントラストを向上するには、表示画像の輝度の最大値を高めるか、あるいは表示画像の輝度の最小値、すなわち黒輝度を低減するかの、少なくとも一方を実現すればよい。このとき、家庭内における一般的なテレビジョン視聴環境を考慮すると、黒輝度を低減してコントラストを向上することが、画像表示品質を高める上でより重要であると考えられる。
 黒輝度は、画像の表示に関係のない発光によって変化する。そのため、画像の表示に関係のない発光を低減することで黒輝度を低減することができる。画像の表示に関係のない発光の主なものに、初期化放電による発光がある。ただし、上述した選択初期化動作は、直前のサブフィールドで維持放電を発生しなかった放電セルでは放電が発生しないので、黒輝度の明るさに実質的に影響を与えない。一方、上述した強制初期化動作は、直前のサブフィールドの動作にかかわらず放電セルに初期化放電を発生させるため、黒輝度の明るさに影響を与える。
 したがって、各放電セルで強制初期化動作を行う頻度を低減することで、表示画像の黒輝度を低減することができる。
 一方、黒面積が小さい画像を表示するときには、黒面積が大きい画像を表示するときと比較して、発光する放電セルの割合(「点灯率」とも呼称する)が増加する。そのために、書込み放電を発生させる放電セルの割合も増加する。そして、書込みパルスの発生数が増えると、データ電極駆動ICが有するインピーダンス等により、書込みパルスに電圧降下が生じることがある。
 また、初期化放電によって放電セル内に形成される壁電荷やプライミング粒子は、時間の経過とともに徐々に減少する。そのため、強制初期化動作を行う時間的な間隔が長くなるほど、壁電荷やプライミング粒子の減少量の平均値は増加する。
 書込み動作は、放電セル内に残存する壁電荷やプライミング粒子に影響を受ける。書込みパルスの電圧降下が予想される画像、すなわち、黒面積が小さく、書込みパルスの発生数が多い画像を表示するときには、初期化動作から書込み動作までの時間的な間隔を短くし、壁電荷やプライミング粒子の減少が比較的少ないうちに書込み放電を発生させる方が望ましい。
 そこで、本実施の形態では、黒面積が大きい画像を表示するときには強制初期化波形を走査電極22に印加するときの時間的な間隔を延長し、黒面積が小さい画像を表示するときには強制初期化波形を走査電極22に印加するときの時間的な間隔を短縮する。このように、強制初期化波形の発生頻度を黒面積の大きさに応じて変更する。
 すなわち、本実施の形態では、パネル10の画像表示面において暗い領域が占める割合が比較的多く、黒輝度を下げることで画像表示品質の改善効果が大きい画像(黒面積の大きい画像)を表示する際には、強制初期化波形による初期化放電の発生頻度を低減して表示画像の黒輝度を低減し、表示画像のコントラストを高めるものとする。また、書込み放電の発生回数が比較的多く書込み放電が不安定になりやすい画像(黒面積の小さい画像)を表示する際には、強制初期化波形による初期化放電の発生頻度を上げて、書込み放電を安定に発生させるものとする。
 なお、本実施の形態では、強制初期化波形を発生する頻度を制御するために、特定セル初期化サブフィールドおよび複数の選択初期化サブフィールドを有する特定セル初期化フィールドと、非初期化サブフィールドおよび複数の選択初期化サブフィールドを有する非初期化フィールドと、全セル初期化サブフィールドおよび複数の選択初期化サブフィールドを有する全セル初期化フィールドとの3種類のフィールドを設け、これら3種類のフィールドのいずれか1種類、またはいずれか2種類を用い、時間的に連続する複数のフィールドで1つのフィールド群を構成するものとする。また、配置的に連続する複数の走査電極22で1つの走査電極群を構成するものとする。
 そして、黒面積が大きくなるにつれて強制初期化波形を走査電極22に印加する頻度が低減されるように、フィールド群を構成するフィールドの組み合わせを黒面積の大きさに応じて変更するものとする。
 そして、本実施の形態では、黒面積の大きさを複数の数値範囲に分け、それぞれの数値範囲に対して、フィールド群を構成するフィールドの組み合わせをあらかじめ設定しておき、検出された黒面積が1つの数値範囲から、他の数値範囲に変化するときに、フィールド群を構成するフィールドの組み合わせを変更するものとする。
 具体的には、黒面積算出回路48において、あらかじめ定めた複数のしきい値と黒面積とを比較し、比較結果を示す信号をタイミング発生回路45に出力する。そして、タイミング発生回路45は、それぞれの数値範囲に対して、フィールド群を構成するフィールドの組み合わせをあらかじめ記憶しておき、検出された黒面積に応じたフィールドの組み合わせでパネル10が駆動されるように、黒面積算出回路48から出力される比較結果にもとづくタイミング信号を各駆動回路に出力する。こうすることで、強制初期化波形を走査電極22に印加する頻度を黒面積に応じて変更することができる。
 図7は、本発明の実施の形態1における黒面積の数値範囲と数値範囲毎に設定した強制初期化波形の発生頻度の一例を示す図である。
 本実施の形態では、図7に示すように、例えば、黒面積80%以上の画像を表示するときには強制初期化波形の発生頻度を6フィールドに1回とする。そして、黒面積60%以上80%未満の画像を表示するときには強制初期化波形の発生頻度を4フィールドに1回とする。そして、黒面積40%以上60%未満の画像を表示するときには強制初期化波形の発生頻度を3フィールドに1回とする。そして、黒面積20%以上40%未満の画像を表示するときには強制初期化波形の発生頻度を2フィールドに1回とする。そして、黒面積10%以上20%未満の画像を表示するときには強制初期化波形の発生頻度を4フィールドに3回とする。そして、黒面積10%未満の画像を表示するときには強制初期化波形の発生頻度を1フィールドに1回とする。
 次に、それぞれの数値範囲に対して設定された強制初期化波形および非初期化波形の発生パターンの具体的な構成例について説明する。
 図8は、本発明の実施の形態1における各放電セルで強制初期化動作を行う頻度を6フィールドに1回とするときの強制初期化波形および非初期化波形の発生パターンの一例を示す概略図である。図8において、横軸はフィールドを、縦軸は走査電極22を表す。
 図8に示す例では、時間的に連続する6つのフィールドで1つのフィールド群を構成し、配置的に連続する3本の走査電極22で1つの走査電極群を構成するものとする。また、図8に示す例では、第1SFを上述した特定セル初期化サブフィールドまたは非初期化サブフィールドとし、残りのサブフィールド(第2SF~第8SF)を、上述した選択初期化サブフィールドとする。すなわち、図8に示す例では、特定セル初期化フィールドと非初期化フィールドとの2種類のフィールドでフィールド群を構成するものとする。
 そして、図8に示す「○」は、第1SFの初期化期間において強制初期化動作を行うことを表す。すなわち、図6に示した上りランプ電圧L1と下りランプ電圧L2とを有する強制初期化波形を走査電極22に印加することを表す。図8に示す「×」は、第1SFの初期化期間において上述した非初期化動作を行うことを表す。すなわち、図6に示した上りランプ電圧L1’と下りランプ電圧L2とを有する非初期化波形を走査電極22に印加することを表す。
 以下、1つの走査電極群を構成する走査電極SCi~走査電極SCi+2、および1つのフィールド群を構成するjフィールド~j+5フィールドを例に挙げて説明を行う。
 まず、jフィールドの第1SFでは、走査電極SCiに強制初期化波形を印加し、走査電極SCi+1および走査電極SCi+2には非初期化波形を印加する。
 続くj+1フィールドの第1SFでは、全ての走査電極22に非初期化波形を印加する。
 続くj+2フィールドの第1SFでは、走査電極SCi+1に強制初期化波形を印加し、走査電極SCiおよび走査電極SCi+2には非初期化波形を印加する。
 続くj+3フィールドの第1SFでは、全ての走査電極22に非初期化波形を印加する。
 続くj+4フィールドの第1SFでは、走査電極SCi+2に強制初期化波形を印加し、走査電極SCiおよび走査電極SCi+1には非初期化波形を印加する。
 続くj+5フィールドの第1SFでは、全ての走査電極22に非初期化波形を印加する。
 こうして、1つの走査電極群における1つのフィールド群の動作を終了する。他の走査電極群に対しても、上述と同様の動作を行い、これ以降においても、各フィールド群で上述と同様の動作を繰り返す。なお、図8に示す構成においては、jフィールド、j+2フィールド、j+4フィールド、・・・、は特定セル初期化フィールドとなり、j+1フィールド、j+3フィールド、j+5フィールド、・・・、は非初期化フィールドとなる。
 このように、図8に示す例では、各放電セルで強制初期化動作を行う回数が、1つのフィールド群(図8に示す例では、6フィールド)でそれぞれ1回となるように強制初期化波形および非初期化波形を選択的に発生してパネル10を駆動する。これにより、フィールド毎に全ての放電セルで強制初期化動作を行う構成と比較して、各放電セルで強制初期化動作を行う頻度を低減することができる。図8に示す例では、6分の1に低減することができる。これにより、表示画像の黒輝度を低減することができる。
 なお、本実施の形態では、図8に示すように、複数の特定セル初期化フィールドを用いて構成されたフィールド群では、強制初期化波形を印加する走査電極22の数がそれぞれの特定セル初期化サブフィールドで互いに等しくなるように強制初期化波形を発生するものとする。これは、「フリッカー」と呼ばれる細かいちらつきが表示画像に発生するのを防止するためである。
 例えば、6フィールドのうちの1つを全セル初期化フィールドとし、残りの5つを非初期化フィールドとしても、強制初期化動作を行う頻度を6フィールドに1回とすることができる。しかし、この構成では、パネル10の全放電セルが、強制初期化動作による放電によって、6フィールドに1回の割合で発光することになる。そのため、例えば、60フィールド/秒の周期で更新される画像をパネル10に表示すると、パネル10の画像表示面において、10フィールド/秒の周期の輝度の変化が発生することになる。この周期的な輝度の変化は、表示画像における細かいちらつき、すなわちフリッカーとして使用者に認識されるおそれがある。
 しかし、本実施の形態では、図8に示すように、強制初期化波形を印加する走査電極22の数がそれぞれの特定セル初期化サブフィールドで互いに等しくなるように強制初期化波形を発生しているので、強制初期化動作による初期化放電を各フィールドに分散することができる。したがって、パネル10の画像表示面における強制初期化動作による発光輝度を全セル初期化動作を行うときと比較して低減することができる。図8に示す例では、3分の1に低減することができる。さらに、各放電セルにおいて強制初期化動作を行う頻度が6フィールドに1回であっても、パネル10の画像表示面における強制初期化動作による発光の周期を、それよりも早めることができる。図8に示す例では、2フィールドに1回となる。これにより、フリッカーの発生を防止することができる。
 なお、上述した「等しくなるように」は、厳密に等しいことを意味するのではなく、実質的に「等しい」ことを表しており、多少のばらつきは許容されるものとする。
 なお、黒面積が大きい画像は、書込み放電の発生回数が少なく書込みパルスの電圧降下も少ないため、書込み放電は比較的安定に発生する。したがって、図8に示すように初期化動作から書込み動作までの時間的な間隔が長くなっても書込み放電を安定に発生させることができる。
 図9は、本発明の実施の形態1における各放電セルで強制初期化動作を行う頻度を4フィールドに1回とするときの強制初期化波形および非初期化波形の発生パターンの一例を示す概略図である。
 図9に示す例では、時間的に連続する4つのフィールドで1つのフィールド群を構成し、配置的に連続する2本の走査電極22で1つの走査電極群を構成するものとする。そして、図9に示す例では、図8に示した例と同様に、特定セル初期化フィールドと非初期化フィールドとの2種類のフィールドでフィールド群を構成するものとする。
 以下、1つの走査電極群を構成する走査電極SCi、走査電極SCi+1、および1つのフィールド群を構成するjフィールド~j+3フィールドを例に挙げて説明を行う。
 まず、jフィールドの第1SFでは、走査電極SCiに強制初期化波形を印加し、走査電極SCi+1には非初期化波形を印加する。
 続くj+1フィールドの第1SFでは、全ての走査電極22に非初期化波形を印加する。
 続くj+2フィールドの第1SFでは、走査電極SCi+1に強制初期化波形を印加し、走査電極SCiには非初期化波形を印加する。
 続くj+3フィールドの第1SFでは、全ての走査電極22に非初期化波形を印加する。
 こうして、1つの走査電極群における1つのフィールド群の動作を終了する。他の走査電極群に対しても、上述と同様の動作を行い、これ以降においても、各フィールド群で上述と同様の動作を繰り返す。なお、図9に示す構成においては、jフィールド、j+2フィールド、j+4フィールド、・・・、は特定セル初期化フィールドとなり、j+1フィールド、j+3フィールド、j+5フィールド、・・・、は非初期化フィールドとなる。
 そして、図9に示す例では、フィールド毎に全ての放電セルで強制初期化動作を行う構成と比較して、各放電セルで強制初期化動作を行う頻度を4分の1に低減することができる。
 図10は、本発明の実施の形態1における各放電セルで強制初期化動作を行う頻度を3フィールドに1回とするときの強制初期化波形および非初期化波形の発生パターンの一例を示す概略図である。
 図10に示す例では、時間的に連続する3つのフィールドで1つのフィールド群を構成し、配置的に連続する3本の走査電極22で1つの走査電極群を構成するものとする。そして、図10に示す例では、図8に示した例とは異なり、特定セル初期化フィールドだけでフィールド群を構成するものとする。
 以下、1つの走査電極群を構成する走査電極SCi~走査電極SCi+2、および1つのフィールド群を構成するjフィールド~j+2フィールドを例に挙げて説明を行う。
 まず、jフィールドの第1SFでは、走査電極SCiに強制初期化波形を印加し、走査電極SCi+1、走査電極SCi+2には非初期化波形を印加する。
 続くj+1フィールドの第1SFでは、走査電極SCi+1に強制初期化波形を印加し、走査電極SCi、走査電極SCi+2には非初期化波形を印加する。
 続くj+2フィールドの第1SFでは、走査電極SCi+2に強制初期化波形を印加し、走査電極SCi、走査電極SCi+1には非初期化波形を印加する。
 こうして、1つの走査電極群における1つのフィールド群の動作を終了する。他の走査電極群に対しても、上述と同様の動作を行い、これ以降においても、各フィールド群で上述と同様の動作を繰り返す。なお、図10に示す構成においては、全フィールドが特定セル初期化フィールドとなる。
 そして、図10に示す例では、フィールド毎に全ての放電セルで強制初期化動作を行う構成と比較して、各放電セルで強制初期化動作を行う頻度を3分の1に低減することができる。
 図11は、本発明の実施の形態1における各放電セルで強制初期化動作を行う頻度を2フィールドに1回とするときの強制初期化波形および非初期化波形の発生パターンの一例を示す概略図である。
 図11に示す例では、時間的に連続する2つのフィールドで1つのフィールド群を構成し、配置的に連続する2本の走査電極22で1つの走査電極群を構成するものとする。そして、図11に示す例では、図10に示した例と同様に、特定セル初期化フィールドだけでフィールド群を構成するものとする。
 以下、1つの走査電極群を構成する走査電極SCi、走査電極SCi+1、および1つのフィールド群を構成するjフィールド、j+1フィールドを例に挙げて説明を行う。
 まず、jフィールドの第1SFでは、走査電極SCiに強制初期化波形を印加し、走査電極SCi+1には非初期化波形を印加する。
 続くj+1フィールドの第1SFでは、走査電極SCi+1に強制初期化波形を印加し、走査電極SCiには非初期化波形を印加する。
 こうして、1つの走査電極群における1つのフィールド群の動作を終了する。他の走査電極群に対しても、上述と同様の動作を行い、これ以降においても、各フィールド群で上述と同様の動作を繰り返す。なお、図11に示す構成においては、全フィールドが特定セル初期化フィールドとなる。
 そして、図11に示す例では、フィールド毎に全ての放電セルで強制初期化動作を行う構成と比較して、各放電セルで強制初期化動作を行う頻度を2分の1に低減することができる。
 図12は、本発明の実施の形態1における各放電セルで強制初期化動作を行う頻度を4フィールドに3回とするときの強制初期化波形および非初期化波形の発生パターンの一例を示す概略図である。
 図12に示す例では、時間的に連続する4つのフィールドで1つのフィールド群を構成し、配置的に連続する2本の走査電極22で1つの走査電極群を構成するものとする。そして、図12に示す例では、図8、図9、図10、図11に示した例とは異なり、特定セル初期化フィールドと全セル初期化フィールドとの2種類のフィールドでフィールド群を構成するものとする。
 以下、1つの走査電極群を構成する走査電極SCi、走査電極SCi+1、および1つのフィールド群を構成するjフィールド~j+3フィールドを例に挙げて説明を行う。
 まず、jフィールドの第1SFでは、走査電極SCi+1に強制初期化波形を印加し、走査電極SCiには非初期化波形を印加する。
 続くj+1フィールドの第1SFでは、全ての走査電極22に強制初期化波形を印加する。
 続くj+2フィールドの第1SFでは、走査電極SCiに強制初期化波形を印加し、走査電極SCi+1には非初期化波形を印加する。
 続くj+3フィールドの第1SFでは、全ての走査電極22に強制初期化波形を印加する。
 こうして、1つの走査電極群における1つのフィールド群の動作を終了する。他の走査電極群に対しても、上述と同様の動作を行い、これ以降においても、各フィールド群で上述と同様の動作を繰り返す。なお、図12に示す構成においては、jフィールド、j+2フィールド、j+4フィールド、・・・、は特定セル初期化フィールドとなり、j+1フィールド、j+3フィールド、j+5フィールド、・・・、は全セル初期化フィールドとなる。
 そして、図12に示す例では、フィールド毎に全ての放電セルで強制初期化動作を行う構成と比較して、各放電セルで強制初期化動作を行う頻度を4分の3に低減することができる。
 なお、強制初期化動作を1フィールドに1回とするときには、全フィールドを強制初期化フィールドにすればよいので、説明を省略する。
 なお、黒面積が小さい画像は、パネル10の画像表示面において黒の領域が占める割合が比較的少なく、黒輝度の明るさが画像表示品質へ与える影響は比較的小さい。したがって、強制初期化波形の発生頻度を上げても、画像表示品質に実質的に影響を与えることはない。
 以上示したように、本実施の形態では、黒面積が大きいときには強制初期化波形を走査電極22に印加するときの時間的な間隔が延長され、黒面積が小さいときには強制初期化波形を走査電極22に印加するときの時間的な間隔が短縮されるように、強制初期化波形の発生頻度を黒面積算出回路48において算出される黒面積の大きさに応じて変更するものとする。これにより、黒輝度を下げたときの画像表示品質の改善効果が大きい画像(黒面積の大きい画像)を表示する際には、強制初期化波形による初期化放電の発生頻度を低減し表示画像の黒輝度を低減して表示画像のコントラストを高めることが可能となる。書込み放電の発生回数が比較的多い画像(黒面積の小さい画像)を表示する際には、強制初期化波形による初期化放電の発生頻度を上げて、書込み放電を安定に発生させることが可能となる。
 なお、本発明は、フィールドを構成するサブフィールドが、上述した特定セル初期化サブフィールド、非初期化サブフィールド、全セル初期化サブフィールド、選択初期化サブフィールドの4種類のサブフィールドに限定されるものではない。また、フィールド群を構成するフィールドが、上述した特定セル初期化フィールド、非初期化フィールド、全セル初期化フィールドの3種類のフィールドに限定されるものでもない。上述した4種類以外のサブフィールドを設けてフィールドを構成してもよく、あるいは、上述した3種類以外のフィールドを設けてフィールド群を構成してもよい。
 なお、本実施の形態に示した特定セル初期化サブフィールドにおける強制初期化波形および非初期化波形の発生パターンは、単なる一実施例を示したものに過ぎず、本発明は、何らこれらの構成に限定されるものではない。強制初期化波形の発生頻度を変更することができる構成であれば、本実施の形態に示した以外の構成であってもかまわない。
 (実施の形態2)
 上述したように、各放電セルで強制初期化動作を行う頻度を変更することで、表示画像の黒輝度は変化する。
 図13は、各放電セルで強制初期化動作を行う頻度を変更したときの黒輝度の変化(相対値)を示す図である。
 本発明者が行った実験では、図13に示すような結果が得られた。例えば、各放電セルにおいて強制初期化動作を行う頻度を6フィールドに1回にしたときの黒輝度に対して、強制初期化動作を行う頻度を4フィールドに1回にしたときの黒輝度は、1.50倍の明るさであった。また、各放電セルにおいて強制初期化動作を行う頻度を4フィールドに1回にしたときの黒輝度に対して、強制初期化動作を行う頻度を3フィールドに1回にしたときの黒輝度は、1.50倍の明るさであった。また、各放電セルにおいて強制初期化動作を行う頻度を3フィールドに1回にしたときの黒輝度に対して、強制初期化動作を行う頻度を2フィールドに1回にしたときの黒輝度は、1.50倍の明るさであった。また、各放電セルにおいて強制初期化動作を行う頻度を2フィールドに1回にしたときの黒輝度に対して、強制初期化動作を行う頻度を4フィールドに3回にしたときの黒輝度は、1.33倍の明るさであった。また、各放電セルにおいて強制初期化動作を行う頻度を4フィールドに3回にしたときの黒輝度に対して、強制初期化動作を毎フィールド行うときの黒輝度は、1.50倍の明るさであった。
 このように、強制初期化動作を行う頻度を変更したときには黒輝度に変化が生じる。そこで、本実施の形態では、強制初期化動作を行う頻度を変更するときに生じる黒輝度の変化を緩和し、黒輝度の変化を使用者に認識されにくくする構成について説明する。
 本実施の形態では、表示画像の明るさが変化し、黒面積が1つの数値範囲から、他の数値範囲に変化するときには、まず強制初期化波形の最大電圧を変化させる。次に、フィールド群を構成するフィールドの組み合わせを変更する。こうして、強制初期化波形を発生する間隔を変更するものとする。
 図14は、本発明の実施の形態2における強制初期化波形を発生する間隔を変更するときの動作の一例を概略的に示す図である。図14に示す各図において、横軸は時間を表す。また、図14の上段に示す図は、強制初期化波形の最大電圧の時間的な変化を表す図であり、縦軸は強制初期化波形の最大電圧Vi2を表す。また、図14の中段に示す図は、強制初期化波形の発生頻度の時間的な変化を表す図であり、縦軸は強制初期化波形の発生頻度を表す。また、図14の下段に示す図は、表示画像における黒輝度の時間的な変化を表す図であり、縦軸は黒輝度を表す。
 なお、図14には、本実施の形態における一実施例として、時刻t1で黒面積が50%から30%に変化するときの動作を示す。
 例えば、図7に示した規則にもとづけば、黒面積50%のときには各放電セルで強制初期化動作を行う頻度は3フィールドに1回であり、黒面積30%のときには各放電セルで強制初期化動作を行う頻度は2フィールドに1回である。したがって、図13に示した実験結果によれば、強制初期化動作を行う頻度が3フィールドに1回から2フィールドに1回に変化するときに、黒輝度は1.50倍になる。以下、変化前の黒輝度を「黒輝度P1」と記し、変化後の黒輝度を「黒輝度P2」と記す。図14に示す例では、黒輝度P2は黒輝度P1の1.50倍になる。
 そこで、本実施の形態では、黒面積が50%から30%に変化する時刻t1で強制初期化動作を行う頻度を切換えるのではなく、時刻t1から始まる所定の遷移期間Tm(例えば、約1秒)を設ける。そして、遷移期間Tmの間で強制初期化波形の最大電圧Vi2を基準電圧値である電圧VsetAから所定電圧値である電圧VsetBまで徐々に上げていく。そして、遷移期間Tmが終了する時刻t2で、フィールド群を構成するフィールドの組み合わせを変更して強制初期化動作を行う頻度を切換える。それと同時に強制初期化波形の最大電圧Vi2を電圧VsetBから電圧VsetAに戻す。以下、この時刻t1から時刻t2までの一連の動作を「遷移動作」とも記す。
 このとき、電圧VsetBは、時刻t2で強制初期化動作を行う頻度を切換えると同時に強制初期化波形の最大電圧Vi2を変更するときに、黒輝度の変化が発生しないように、設定する。
 すなわち、強制初期化波形の最大電圧Vi2を電圧VsetAに保持したまま各放電セルで強制初期化動作を行う頻度を変更(図14に示す例では、2フィールドに1回の頻度に変更)したときの黒輝度と、各放電セルで強制初期化動作を行う頻度を変更せずに(図14に示す例では、3フィールドに1回の頻度のまま)強制初期化波形の最大電圧Vi2を電圧VsetBに変更したときの黒輝度とが等しくなるように、電圧VsetBを設定する。
 例えば、図14に示す例では、黒輝度P2は黒輝度P1の1.50倍なので、強制初期化動作を行う頻度を3フィールドに1回に保持した状態で、最大電圧Vi2を電圧VsetAから電圧VsetBに変更したときに黒輝度が1.50倍になるように、電圧VsetBを設定する。
 これにより、黒輝度を、黒輝度P1から黒輝度P2まで、遷移期間Tmをかけて徐々に上昇させ、時刻t2で黒輝度に変化を生じさせることなく強制初期化動作を行う頻度を切換えることができる。したがって、時刻t1で強制初期化動作を行う頻度を切換えて黒輝度が輝度P1から輝度P2に急峻に変化する場合と比較して、黒輝度の変化を使用者に認識されにくくすることが可能となる。
 なお、図示はしないが、走査電極駆動回路43においては、ミラー積分回路53の入力端子IN1を「Hi」にしている期間、電圧上昇を継続させることができる。したがって、入力端子IN1を「Hi」にする時間の長さを制御することで、強制初期化波形の最大電圧Vi2の大きさを制御することができる。
 以上示したように、本実施の形態によれば、上述した構成とすることで、強制初期化動作を行う頻度を変更するときに生じる黒輝度の変化を緩和し、黒輝度の変化を認識されにくくして、画像表示品質をさらに向上することが可能となる。
 なお、遷移期間Tmは黒輝度の変化が使用者に認識されにくい長さに設定することが好ましい。本実施の形態では繊維期間Tmの長さを約1秒としているが、本発明は何らこの長さに限定されるものではない。遷移期間Tmの長さは、パネルの特性やプラズマディスプレイ装置の仕様等に応じて最適に設定すればよい。また、遷移期間Tmの長さは、常に一定であってもよく、あるいは、強制初期化波形の最大電圧Vi2の変化量に応じて変更する構成であってもよい。例えば、黒輝度を1.33倍に変化させるときの遷移時間Tm1を、黒輝度を1.50倍に変化させるときの遷移時間Tm2と等しい長さに設定してもよく、遷移時間Tm1が遷移時間Tm2よりも短くなるように設定してもよい。
 なお、黒面積が急峻に大きく変化するときには黒輝度の変化は認識されにくいので、黒面積が緩やかに変化するとき、すなわち黒面積が1つの数値範囲から、その数値範囲に隣接する他の数値範囲に変化するときにのみ上述した遷移動作を行い、黒面積が、1つの数値範囲から、その数値範囲に隣接する数値範囲を超えて他の数値範囲に急峻に変化するとき(例えば、黒面積が50%から15%に急峻に変化するような場合)には、上述した遷移動作を行わずに強制初期化動作を行う頻度を切換えるように構成してもよい。
 なお、遷移期間Tmの途中で黒面積がさらに他の数値範囲に変化するときには、その変化量に応じて、遷移動作の継続と打ち切りとのいずれかを最適に選択する構成としてもよい。
 なお、本実施の形態では、黒輝度が上昇する方向に変化する構成を説明したが、黒輝度が低下する方向に変化するときには、遷移動作において最大電圧Vi2を徐々に低下させるような構成とすればよい。
 なお、時刻t2において「強制初期化動作を行う頻度を切換えると同時に強制初期化波形の最大電圧Vi2を変更する」と説明したが、この「同時」は、厳密に「同時」であることを意味するのではなく、実質的に「同時」であることを表しており、表示画像に影響を与えない範囲でのばらつきは許容されるものとする。
 なお、電圧VsetBは、「時刻t2で強制初期化動作を行う頻度を切換えると同時に強制初期化波形の最大電圧Vi2を変更するときに、黒輝度の変化が発生しないように設定する」と説明したが、これは、厳密に「変化が発生しない」ことを意味するのではなく、表示画像に影響を与えない範囲でのばらつきは許容されるものとする。
 (実施の形態3)
 一般的に、プラズマディスプレイ装置1においては、パネル10の使用期間の長さに応じて放電セルの放電特性に変化が生じる。例えば、使用期間が長いパネル10では、使用期間が短いパネル10と比較して、放電セルの放電開始電圧は高くなる。
 したがって、表示画像の黒輝度を低減して表示画像のコントラストを高めつつ、パネル10の使用期間が長くなってからも安定に書込み放電を発生させるためには、プラズマディスプレイ装置1の使用期間の長さに応じて、強制初期化波形の発生頻度を変更することが望ましい。そこで、本実施の形態では、プラズマディスプレイ装置1の使用期間の長さに応じて、強制初期化波形の発生頻度を変更する構成を示す。
 なお、プラズマディスプレイ装置1の使用期間の長さは、例えば、プラズマディスプレイ装置1が動作しているときだけ動作するタイマーと、そのタイマーで計測した時間を累積加算して記憶するメモリーとを備えた動作時間累積回路を設ける(図示せず)ことで、計測することができる。
 図15は、本発明の実施の形態3におけるプラズマディスプレイ装置1の動作時間の累積値と強制初期化波形の発生頻度との一例を示す図である。
 本実施の形態では、図15に示すように、例えば、動作時間累積回路において計測された動作時間の累積値があらかじめ設定した「第1時間」に達するまでは、次のようにする。すなわち、黒面積80%以上の画像を表示するときには強制初期化波形の発生頻度を6フィールドに1回とする。黒面積60%以上80%未満の画像を表示するときには強制初期化波形の発生頻度を4フィールドに1回とする。黒面積40%以上60%未満の画像を表示するときには強制初期化波形の発生頻度を3フィールドに1回とする。黒面積20%以上40%未満の画像を表示するときには強制初期化波形の発生頻度を2フィールドに1回とする。黒面積10%以上20%未満の画像を表示するときには強制初期化波形の発生頻度を4フィールドに3回とする。黒面積10%未満の画像を表示するときには強制初期化波形の発生頻度を1フィールドに1回とする。
 また、動作時間累積回路において計測された動作時間の累積値が、「第1時間」以降、あらかじめ設定した「第2時間」に達するまでは、次のようにする。すなわち、黒面積80%以上の画像を表示するときには強制初期化波形の発生頻度を4フィールドに1回とする。黒面積60%以上80%未満の画像を表示するときには強制初期化波形の発生頻度を3フィールドに1回とする。黒面積40%以上60%未満の画像を表示するときには強制初期化波形の発生頻度を2フィールドに1回とする。黒面積20%以上40%未満の画像を表示するときには強制初期化波形の発生頻度を4フィールドに3回とする。黒面積20%未満の画像を表示するときには強制初期化波形の発生頻度を1フィールドに1回とする。
 また、動作時間累積回路において計測された動作時間の累積値が、「第2時間」以降、あらかじめ設定した「第3時間」に達するまでは、次のようにする。すなわち、黒面積80%以上の画像を表示するときには強制初期化波形の発生頻度を3フィールドに1回とする。黒面積60%以上80%未満の画像を表示するときには強制初期化波形の発生頻度を2フィールドに1回とする。黒面積40%以上60%未満の画像を表示するときには強制初期化波形の発生頻度を4フィールドに3回とする。黒面積40%未満の画像を表示するときには強制初期化波形の発生頻度を1フィールドに1回とする。
 また、動作時間累積回路において計測された動作時間の累積値が、「第3時間」以降、あらかじめ設定した「第4時間」に達するまでは、次のようにする。すなわち、黒面積80%以上の画像を表示するときには強制初期化波形の発生頻度を2フィールドに1回とする。黒面積60%以上80%未満の画像を表示するときには強制初期化波形の発生頻度を4フィールドに3回とする。黒面積60%未満の画像を表示するときには強制初期化波形の発生頻度を1フィールドに1回とする。
 また、動作時間累積回路において計測された動作時間の累積値が、「第4時間」以降、あらかじめ設定した「第5時間」に達するまでは、次のようにする。すなわち、黒面積80%以上の画像を表示するときには強制初期化波形の発生頻度を4フィールドに3回とする。黒面積80%未満以上の画像を表示するときには強制初期化波形の発生頻度を1フィールドに1回とする。
 また、動作時間累積回路において計測された動作時間の累積値が、「第5時間」に達してから以降は、常に強制初期化波形の発生頻度を1フィールドに1回とする。
 以上示したように、本実施の形態では、プラズマディスプレイ装置1の使用期間の長さに応じて、強制初期化波形の発生頻度を変更する構成とする。こうすることで、表示画像の黒輝度を低減して表示画像のコントラストを高めつつ、パネル10の使用期間が長くなってからも安定に書込み放電を発生させることが可能となる。
 なお、本発明の実施の形態においては、黒面積算出回路48において、黒面積が増加しているときに用いるしきい値を、黒面積が減少しているときに用いるしきい値よりも大きい値に設定して、黒面積の検出にヒステリシス特性を設ける構成としてもよい。
 なお、図6に示したタイミングチャートは本発明の実施の形態における一例を示したものに過ぎず、本発明は何らこれらのタイミングチャートに限定されるものではない。
 また、本発明における実施の形態は、2相駆動によってパネルを駆動するときにも適用することができる。この2相駆動とは、走査電極SC1~走査電極SCnを第1の走査電極グループと第2の走査電極グループとに分割し、書込み期間を、第1の走査電極グループに属する走査電極のそれぞれに走査パルスを印加する第1の書込み期間と、第2の走査電極グループに属する走査電極のそれぞれに走査パルスを印加する第2の書込み期間とで構成する駆動方法である。
 なお、本発明における実施の形態は、走査電極と走査電極とが隣り合い、維持電極と維持電極とが隣り合う電極構造、すなわち前面板に設けられる電極の配列が、「・・・、走査電極、走査電極、維持電極、維持電極、走査電極、走査電極、・・・」となる電極構造のパネルにおいても有効である。
 なお、本実施の形態において示した具体的な各数値、例えば、上りランプ電圧L1、下りランプ電圧L2、消去ランプ電圧L3の各傾斜電圧の勾配等は表示電極対数1080の50インチのパネルの特性にもとづき設定したものであって、単に実施の形態の一例を示したものに過ぎない。本発明はこれらの数値に何ら限定されるものではなく、パネルの特性やプラズマディスプレイ装置の仕様等に合わせて最適に設定することが望ましい。また、これらの各数値は、上述した効果を得られる範囲でのばらつきを許容するものとする。
 本発明は、黒面積が大きい画像を表示する際には表示画像の黒輝度を低減してコントラストを高め、黒面積が小さい画像を表示する際には書込み放電を安定に発生させて画像表示品質を高めることができるので、パネルの駆動方法およびプラズマディスプレイ装置として有用である。
 1  プラズマディスプレイ装置
 10  パネル(プラズマディスプレイパネル)
 21  前面板
 22  走査電極
 23  維持電極
 24  表示電極対
 25,33  誘電体層
 26  保護層
 31  背面板
 32  データ電極
 34  隔壁
 35  蛍光体層
 41  画像信号処理回路
 42  データ電極駆動回路
 43  走査電極駆動回路
 44  維持電極駆動回路
 45  タイミング発生回路
 48  黒面積算出回路
 50  維持パルス発生回路
 51  初期化波形発生回路
 52  走査パルス発生回路
 53,54,55  ミラー積分回路
 Q1,Q2,Q3,Q4,Q5,Q6,QH1~QHn,QL1~QLn  スイッチング素子
 C1,C2,C3,C31  コンデンサ
 Di31  ダイオード
 R1,R2,R3  抵抗
 L1  上りランプ電圧
 L2,L4  下りランプ電圧
 L3  消去ランプ電圧

Claims (9)

  1. 走査電極と維持電極とからなる表示電極対を有する放電セルを複数備えたプラズマディスプレイパネルを、初期化期間と書込み期間と維持期間とを有するサブフィールドを1フィールド内に複数設けて階調表示するプラズマディスプレイパネルの駆動方法であって、
    前記初期化期間において、
    直前のサブフィールドの動作にかかわらず前記放電セルに初期化放電を発生する強制初期化波形と、直前のサブフィールドの前記維持期間に維持放電を発生した前記放電セルだけに初期化放電を発生する選択初期化波形と、前記放電セルに初期化放電が発生しない非初期化波形とのいずれかを前記走査電極に印加し、
    前記初期化期間において所定の走査電極に前記強制初期化波形を印加し、他の走査電極に前記非初期化波形を印加する特定セル初期化サブフィールドと、
    前記初期化期間に前記選択初期化波形を全ての前記走査電極に印加する選択初期化サブフィールドとを設けるとともに、
    前記特定セル初期化サブフィールドと複数の前記選択初期化サブフィールドとを有する特定セル初期化フィールドを設け、
    前記プラズマディスプレイパネルの画像表示面において輝度の階調値が所定値未満となる領域が占める割合を黒面積として算出するとともに、前記黒面積が大きくなるにつれて前記強制初期化波形を前記走査電極に印加する頻度が低減されるように、前記強制初期化波形の発生頻度を前記黒面積の大きさに応じて変更することを特徴とするプラズマディスプレイパネルの駆動方法。
  2. 前記初期化期間に前記非初期化波形を全ての前記走査電極に印加する非初期化サブフィールドと、
    前記初期化期間に前記強制初期化波形を全ての前記走査電極に印加する全セル初期化サブフィールドとを設けるとともに、
    前記特定セル初期化フィールドに、
    前記非初期化サブフィールドと複数の前記選択初期化サブフィールドとを有する非初期化フィールドと、
    前記全セル初期化サブフィールドと複数の前記選択初期化サブフィールドとを有する全セル初期化フィールドとを加えた少なくとも3種類のフィールドを設け、
    前記3種類のフィールドのいずれか1種類またはいずれか2種類を用いて時間的に連続する複数のフィールドで1つのフィールド群を構成し、
    前記黒面積が大きくなるにつれて前記強制初期化波形を前記走査電極に印加する頻度が低減されるように、前記フィールド群を構成するフィールドの組み合わせを前記黒面積の大きさに応じて変更することを特徴とする請求項1に記載のプラズマディスプレイパネルの駆動方法。
  3. 複数の前記特定セル初期化フィールドを用いて構成されたフィールド群では、前記強制初期化波形を印加する前記走査電極の数がそれぞれの前記特定セル初期化サブフィールドで互いに等しくなるように前記強制初期化波形を発生することを特徴とする請求項1または請求項2に記載のプラズマディスプレイパネルの駆動方法。
  4. 前記黒面積の大きさが複数の数値範囲に分けられ、それぞれの数値範囲に対して前記フィールド群を構成するフィールドの組み合わせが設定されており、
    前記黒面積の大きさが、1つの数値範囲から、他の数値範囲に変化するときには、
    まず前記強制初期化波形の最大電圧を変化させ、次に前記フィールド群を構成するフィールドの組み合わせを変更することを特徴とする請求項2に記載のプラズマディスプレイパネルの駆動方法。
  5. 前記黒面積の大きさが、1つの数値範囲から、その数値範囲に隣接する他の数値範囲に変化するときには、
    前記強制初期化波形の最大電圧を基準電圧値から所定電圧値まで所定の遷移期間をかけて徐々に変化させ、前記最大電圧が前記所定電圧値に到達した後に、前記フィールド群を構成するフィールドの組み合わせを変更すると同時に前記最大電圧を前記所定電圧値から前記基準電圧値に変化させ、
    前記黒面積の大きさが、1つの数値範囲から、その数値範囲に隣接する数値範囲を超えて他の数値範囲に変化するときには、
    前記最大電圧を変化させることなく前記フィールド群を構成するフィールドの組み合わせを変更することを特徴とする請求項4に記載のプラズマディスプレイパネルの駆動方法。
  6. 前記プラズマディスプレイパネルを搭載したプラズマディスプレイ装置の動作時間の累積値を計測し、
    前記累積値に応じて前記強制初期化波形の発生頻度を変更することを特徴とする請求項4に記載のプラズマディスプレイパネルの駆動方法。
  7. 初期化期間と書込み期間と維持期間とを有するサブフィールドを1フィールド内に複数設けて階調表示するサブフィールド法で駆動し、
    前記サブフィールドとして特定セル初期化サブフィールドと選択初期化サブフィールドを設けるとともに、前記特定セル初期化サブフィールドおよび複数の前記選択初期化サブフィールドを有する特定セル初期化フィールドを設けて駆動する、走査電極と維持電極とからなる表示電極対を有する放電セルを複数備えたプラズマディスプレイパネルと、
    前記初期化期間に、直前のサブフィールドの動作にかかわらず前記放電セルに初期化放電を発生する強制初期化波形と、直前のサブフィールドの前記維持期間に維持放電を発生した前記放電セルだけに初期化放電を発生する選択初期化波形と、前記放電セルに初期化放電が発生しない非初期化波形とのいずれかを発生して前記走査電極に印加するとともに、前記特定セル初期化サブフィールドの前記初期化期間では、所定の走査電極には前記強制初期化波形を印加し、他の走査電極には前記非初期化波形を印加し、前記選択初期化サブフィールドの前記初期化期間では、前記選択初期化波形を全ての前記走査電極に印加する走査電極駆動回路と、
    輝度の階調値が所定値未満となる画素の数をそれぞれのフィールドで計数して黒面積を算出する黒面積算出回路とを備え、
    前記走査電極駆動回路は、
    前記黒面積算出回路において算出された黒面積が大きくなるにつれて前記強制初期化波形を前記走査電極に印加する頻度が低減するように、前記強制初期化波形の発生頻度を前記黒面積の大きさに応じて変更することを特徴とするプラズマディスプレイ装置。
  8. 非初期化サブフィールドと、全セル初期化サブフィールドとをさらに設け、
    前記走査電極駆動回路は、
    前記非初期化サブフィールドにおいては、前記初期化期間に前記非初期化波形を発生して全ての前記走査電極に印加し、
    前記全セル初期化サブフィールドにおいては、前記初期化期間に前記強制初期化波形を発生して全ての前記走査電極に印加し、
    前記特定セル初期化フィールドに、
    前記非初期化サブフィールドと複数の前記選択初期化サブフィールドとを有する非初期化フィールドと、
    前記全セル初期化サブフィールドと複数の前記選択初期化サブフィールドとを有する全セル初期化フィールドとを加えた少なくとも3種類のフィールドを設け、
    前記3種類のフィールドのいずれか1種類またはいずれか2種類を用いて時間的に連続する複数のフィールドで1つのフィールド群を構成し、
    前記黒面積が大きくなるにつれて前記強制初期化波形を前記走査電極に印加する頻度が低減されるように、前記黒面積の大きさに応じて前記フィールド群の構成を切換えることを特徴とする請求項7に記載のプラズマディスプレイ装置。
  9. 前記走査電極駆動回路は、
    上昇する傾斜電圧を発生する傾斜電圧発生回路を有し、
    前記傾斜電圧発生回路が出力する傾斜電圧に所定の電圧を重畳した電圧を前記強制初期化波形として発生し、
    前記所定の電圧を重畳しない前記傾斜電圧を前記非初期化波形として発生することを特徴とする請求項7または請求項8に記載のプラズマディスプレイ装置。
PCT/JP2010/002439 2009-04-13 2010-04-02 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置 WO2010119636A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020117024090A KR101196124B1 (ko) 2009-04-13 2010-04-02 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
US13/256,804 US20120019571A1 (en) 2009-04-13 2010-04-02 Method for driving plasma display panel and plasma display device
CN2010800163494A CN102396016A (zh) 2009-04-13 2010-04-02 等离子显示面板的驱动方法以及等离子显示装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009096827A JP5003714B2 (ja) 2009-04-13 2009-04-13 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2009-096827 2009-04-13

Publications (1)

Publication Number Publication Date
WO2010119636A1 true WO2010119636A1 (ja) 2010-10-21

Family

ID=42982311

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2010/002439 WO2010119636A1 (ja) 2009-04-13 2010-04-02 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Country Status (5)

Country Link
US (1) US20120019571A1 (ja)
JP (1) JP5003714B2 (ja)
KR (1) KR101196124B1 (ja)
CN (1) CN102396016A (ja)
WO (1) WO2010119636A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103229226A (zh) * 2011-01-28 2013-07-31 松下电器产业株式会社 等离子显示面板的驱动方法以及等离子显示装置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113851090B (zh) * 2021-09-26 2023-06-13 福州京东方光电科技有限公司 显示装置及其控制方法、相关设备

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006293206A (ja) * 2005-04-14 2006-10-26 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2006317857A (ja) * 2005-05-16 2006-11-24 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法
JP2007225986A (ja) * 2006-02-24 2007-09-06 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3636573B2 (ja) * 1997-06-27 2005-04-06 パイオニア株式会社 輝度制御装置
KR100454026B1 (ko) * 2002-06-12 2004-10-20 삼성에스디아이 주식회사 적응형 어드레스 펄스 메커니즘을 사용한 플라즈마디스플레이 패널의 구동방법 및 그 장치
JP4504647B2 (ja) * 2003-08-29 2010-07-14 パナソニック株式会社 プラズマ表示装置
EP1596356A4 (en) * 2004-01-28 2009-11-11 Panasonic Corp METHOD OF DRIVING PLASMA SCREEN
JP2005321680A (ja) * 2004-05-11 2005-11-17 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法
KR100551014B1 (ko) * 2004-05-31 2006-02-13 삼성에스디아이 주식회사 플라즈마 표시 장치와 그 구동방법
JP2006154830A (ja) * 2004-12-01 2006-06-15 Lg Electronics Inc プラズマディスプレイパネルの駆動方法及び駆動装置
JP2006293113A (ja) * 2005-04-13 2006-10-26 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR100692818B1 (ko) * 2005-04-15 2007-03-09 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100851113B1 (ko) * 2005-07-14 2008-08-08 마츠시타 덴끼 산교 가부시키가이샤 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마디스플레이 장치
WO2007099905A1 (ja) * 2006-02-28 2007-09-07 Matsushita Electric Industrial Co., Ltd. プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006293206A (ja) * 2005-04-14 2006-10-26 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2006317857A (ja) * 2005-05-16 2006-11-24 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法
JP2007225986A (ja) * 2006-02-24 2007-09-06 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103229226A (zh) * 2011-01-28 2013-07-31 松下电器产业株式会社 等离子显示面板的驱动方法以及等离子显示装置

Also Published As

Publication number Publication date
KR101196124B1 (ko) 2012-10-30
CN102396016A (zh) 2012-03-28
JP5003714B2 (ja) 2012-08-15
KR20110134911A (ko) 2011-12-15
US20120019571A1 (en) 2012-01-26
JP2010249914A (ja) 2010-11-04

Similar Documents

Publication Publication Date Title
JP4655090B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP5169960B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP5003714B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP5104757B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5003713B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP5310876B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP5093105B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
US20120081418A1 (en) Driving method for plasma display panel, and plasma display device
WO2010131466A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012073516A1 (ja) プラズマディスプレイ装置の駆動方法およびプラズマディスプレイ装置
JP5263450B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012090451A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2010266652A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2011085649A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012017633A1 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
WO2012102032A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2011059551A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012102043A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012102031A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201080016349.4

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10764223

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 13256804

Country of ref document: US

ENP Entry into the national phase

Ref document number: 20117024090

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 10764223

Country of ref document: EP

Kind code of ref document: A1