JP5093105B2 - プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法 - Google Patents

プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法 Download PDF

Info

Publication number
JP5093105B2
JP5093105B2 JP2008513042A JP2008513042A JP5093105B2 JP 5093105 B2 JP5093105 B2 JP 5093105B2 JP 2008513042 A JP2008513042 A JP 2008513042A JP 2008513042 A JP2008513042 A JP 2008513042A JP 5093105 B2 JP5093105 B2 JP 5093105B2
Authority
JP
Japan
Prior art keywords
voltage
electrode
initialization
scan electrode
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2008513042A
Other languages
English (en)
Other versions
JPWO2008072458A1 (ja
Inventor
貴彦 折口
秀彦 庄司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP2008513042A priority Critical patent/JP5093105B2/ja
Publication of JPWO2008072458A1 publication Critical patent/JPWO2008072458A1/ja
Application granted granted Critical
Publication of JP5093105B2 publication Critical patent/JP5093105B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0228Increasing the driving margin in plasma displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/048Preventing or counteracting the effects of ageing using evaluation of the usage time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Description

本発明は、壁掛けテレビや大型モニターに用いられるプラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法に関する。
プラズマディスプレイパネル(以下、「パネル」と略記する)として代表的な交流面放電型パネルは、対向配置された前面板と背面板との間に多数の放電セルが形成されている。前面板は、1対の走査電極と維持電極とからなる表示電極対が前面ガラス基板上に互いに平行に複数対形成され、それら表示電極対を覆うように誘電体層および保護層が形成されている。背面板は、背面ガラス基板上に複数の平行なデータ電極と、それらを覆うように誘電体層と、さらにその上にデータ電極と平行に複数の隔壁とがそれぞれ形成され、誘電体層の表面と隔壁の側面とに蛍光体層が形成されている。そして、表示電極対とデータ電極とが立体交差するように前面板と背面板とが対向配置されて密封され、内部の放電空間には、例えば分圧比で5%のキセノンを含む放電ガスが封入されている。ここで表示電極対とデータ電極とが対向する部分に放電セルが形成される。このような構成のパネルにおいて、各放電セル内でガス放電により紫外線を発生させ、この紫外線で赤色(R)、緑色(G)および青色(B)の各色の蛍光体を励起発光させてカラー表示を行っている。
パネルを駆動する方法としては、サブフィールド法、すなわち、1フィールド期間を複数のサブフィールドに分割した上で、発光させるサブフィールドの組み合わせによって階調表示を行う方法が一般に用いられている。
各サブフィールドは、初期化期間、書込み期間および維持期間を有する。初期化期間では初期化放電を発生し、続く書込み動作に必要な壁電荷を各電極上に形成するとともに、書込み放電を安定して発生させるためのプライミング粒子(放電のための起爆剤=励起粒子)を発生させる。書込み期間では、表示を行うべき放電セルに選択的に書込みパルス電圧を印加して書込み放電を発生させ壁電荷を形成する(以下、この動作を「書込み」とも記す)。そして維持期間では、走査電極と維持電極とからなる表示電極対に交互に維持パルス電圧を印加し、書込み放電を起こした放電セルで維持放電を発生させ、対応する放電セルの蛍光体層を発光させることにより画像表示を行う。
また、サブフィールド法の中でも、緩やかに変化する電圧波形を用いて初期化放電を行い、さらに維持放電を行った放電セルに対して選択的に初期化放電を行うことで、階調表示に関係しない発光を極力減らしコントラスト比を向上させた新規な駆動方法が開示されている。
この駆動方法では、例えば、複数のサブフィールドのうち、1つのサブフィールドの初期化期間においては全ての放電セルで初期化放電を発生させる初期化動作(以下、「全セル初期化動作」と略記する)を行い、他のサブフィールドの初期化期間においては維持放電を行った放電セルだけで初期化放電を発生させる初期化動作(以下、「選択初期化動作」と略記する)を行う。このように駆動することによって、画像の表示に関係のない発光は全セル初期化動作の放電にともなう発光のみとなり、黒表示領域の輝度(以下、「黒輝度」と略記する)は全セル初期化動作における微弱発光だけとなって、コントラストの高い画像表示が可能となる(例えば、特許文献1参照)。
また、上述の特許文献1には、維持期間における最後の維持パルスのパルス幅を他の維持パルスのパルス幅よりも短くし、表示電極対間の壁電荷による電位差を緩和する、いわゆる細幅消去放電についても記載されている。この細幅消去放電を安定して発生させることによって、続くサブフィールドの書込み期間において確実な書込み動作を行うことができ、コントラスト比の高いプラズマディスプレイ装置を実現することができる。
近年においては、パネルの高精細化、大画面化にともない、プラズマディスプレイ装置におけるさらなる画像表示品質の向上が望まれている。画像表示品質を向上させる手段のひとつに、高輝度化がある。発光輝度を上げるためにはキセノンの分圧比を上げることが有効であるが、そうすると書込みに必要な電圧が上昇し、書込みが不安定になるという問題があった。加えて、パネルの放電特性は、パネルに通電した時間の累積時間(以下、「通電累積時間」とも記す)に応じて変化し、通電累積時間が増大すると、安定した書込み放電を発生させるために必要な書込みパルス電圧も高くなる。したがって、書込みを安定に行うためには、通電累積時間が増大したときに、書込みパルス電圧を高くしなければならなかった。
特開2000−242224号公報
本発明のプラズマディスプレイ装置は、走査電極と維持電極とからなる表示電極対を有する放電セルを複数備えたパネルと、パネルに通電した時間の累積時間を計測する累積時間計測回路と、緩やかに下降する傾斜波形電圧を走査電極に印加する初期化期間と負の走査パルス電圧を走査電極に印加する書込み期間と維持期間とを有するサブフィールドを1フィールド期間内に複数設けるとともに、初期化期間においては傾斜波形電圧を発生して放電セルを初期化し、書込み期間においては走査パルス電圧を発生して走査電極を駆動する走査電極駆動回路とを備え、走査電極駆動回路は、累積時間計測回路が計測した累積時間に応じて緩やかに下降する傾斜波形電圧の最低電圧を変更するように構成したことを特徴とする。
これにより、高輝度化されたパネルであっても、初期化期間に発生させる下降する傾斜波形電圧の最低電圧を、パネルに通電した時間の累積時間に応じて変更しているので、パネルへの通電累積時間が増大したときに、書込みパルス電圧を高くすることなく、安定した書込み放電を発生させることが可能となる。
以下、本発明の実施の形態におけるプラズマディスプレイ装置について、図面を用いて説明する。
(実施の形態1)
図1は、本発明の実施の形態1におけるパネル10の構造を示す分解斜視図である。ガラス製の前面板21上には、走査電極22と維持電極23とからなる表示電極対24が複数形成されている。そして走査電極22と維持電極23とを覆うように誘電体層25が形成され、その誘電体層25上に保護層26が形成されている。
また、保護層26は、放電セルにおける放電開始電圧を下げるために、パネルの材料として使用実績があり、ネオン(Ne)およびキセノン(Xe)ガスを封入した場合に2次電子放出係数が大きく耐久性に優れたMgOを主成分とする材料から形成されている。
背面板31上にはデータ電極32が複数形成され、データ電極32を覆うように誘電体層33が形成され、さらにその上に井桁状の隔壁34が形成されている。そして、隔壁34の側面および誘電体層33上には赤色(R)、緑色(G)および青色(B)の各色に発光する蛍光体層35が設けられている。
これら前面板21と背面板31とは、微小な放電空間を挟んで表示電極対24とデータ電極32とが交差するように対向配置され、その外周部をガラスフリット等の封着材によって封着されている。そして放電空間には、例えばネオンとキセノンの混合ガスが放電ガスとして封入されている。そして、本実施の形態においては、輝度向上のためにキセノン分圧を約10%とした放電ガスが用いられている。放電空間は隔壁34によって複数の区画に仕切られており、表示電極対24とデータ電極32とが交差する部分に放電セルが形成されている。そしてこれらの放電セルが放電、発光することにより画像が表示される。
なお、パネル10の構造は上述したものに限られるわけではなく、例えばストライプ状の隔壁を備えたものであってもよい。また、放電ガスの混合比率も上述したものに限られるわけではなく、その他の混合比率であってもよい。
図2は、本発明の実施の形態1におけるパネル10の電極配列図である。パネル10には、行方向に長いn本の走査電極SC1〜走査電極SCn(図1の走査電極22)およびn本の維持電極SU1〜維持電極SUn(図1の維持電極23)が配列され、列方向に長いm本のデータ電極D1〜データ電極Dm(図1のデータ電極32)が配列されている。そして、1対の走査電極SCi(i=1〜n)および維持電極SUiと1つのデータ電極Dj(j=1〜m)とが交差した部分に放電セルが形成され、放電セルは放電空間内にm×n個形成されている。
次に、パネル10を駆動するための駆動電圧波形とその動作について説明する。本実施の形態におけるプラズマディスプレイ装置は、サブフィールド法、すなわち1フィールド期間を複数のサブフィールドに分割し、サブフィールド毎に各放電セルの発光・非発光を制御することによって階調表示を行う。それぞれのサブフィールドは、初期化期間、書込み期間および維持期間を有する。
各サブフィールドにおいて、初期化期間では初期化放電を発生し、続く書込み放電に必要な壁電荷を各電極上に形成する。加えて、放電遅れを小さくし書込み放電を安定して発生させるためのプライミング粒子(放電のための起爆剤=励起粒子)を発生させるという働きを持つ。このときの初期化動作には、全ての放電セルで初期化放電を発生させる全セル初期化動作と、1つ前のサブフィールドで維持放電を行った放電セルで初期化放電を発生させる選択初期化動作とがある。
書込み期間では、後に続く維持期間において発光させるべき放電セルで選択的に書込み放電を発生し壁電荷を形成する。そして維持期間では、輝度重みに比例した数の維持パルスを表示電極対24に交互に印加して、書込み放電を発生した放電セルで維持放電を発生させて発光させる。このときの比例定数を「輝度倍率」と呼ぶ。
なお、本実施の形態では、1フィールドを10のサブフィールド(第1SF、第2SF、・・・、第10SF)で構成し、各サブフィールドはそれぞれ、例えば(1、2、3、6、11、18、30、44、60、80)の輝度重みを持つものとする。そして、第1SFの初期化期間では全セル初期化動作を行い、第2SF〜第10SFの初期化期間では選択初期化動作を行うものとする。そして、各サブフィールドの維持期間においては、それぞれのサブフィールドの輝度重みに所定の輝度倍率を乗じた数の維持パルスを表示電極対24のそれぞれに印加する。
しかし、本実施の形態は、サブフィールド数や各サブフィールドの輝度重みが上記の値に限定されるものではなく、また、画像信号等にもとづいてサブフィールド構成を切換える構成であってもよい。
また、本実施の形態では、後述する累積時間計測回路で計測されるパネル10に通電した時間の累積時間に応じて、初期化期間に発生させる走査電極SC1〜走査電極SCnに印加するための緩やかに下降する傾斜波形電圧の最低電圧を制御している。具体的には、パネル10の通電累積時間が所定の時間を超えた後は、全てのサブフィールドの初期化期間において、緩やかに下降する傾斜波形電圧の最低電圧を最も低い電圧値にして傾斜波形電圧を発生させている。これにより、書込み放電を発生させるために必要な電圧を高くすることなく安定した書込み放電を発生させることを実現している。以下、駆動電圧波形の概要についてまず説明し、続いて、累積時間計測回路で計測される通電累積時間が所定の時間以下のときと、所定の時間を超えた後との駆動電圧波形の違いについて説明する。
図3は、本発明の実施の形態1におけるパネル10の各電極に印加する駆動電圧波形図である。図3には、2つのサブフィールドの駆動電圧波形、すなわち全セル初期化動作を行うサブフィールド(以下、「全セル初期化サブフィールド」と呼称する)と、選択初期化動作を行うサブフィールド(以下、「選択初期化サブフィールド」と呼称する)とを示しているが、他のサブフィールドにおける駆動電圧波形もほぼ同様である。
まず、全セル初期化サブフィールドである第1SFについて説明する。
第1SFの初期化期間前半部では、データ電極D1〜データ電極Dm、維持電極SU1〜維持電極SUnにそれぞれ0(V)を印加し、走査電極SC1〜走査電極SCnには、維持電極SU1〜維持電極SUnに対して放電開始電圧以下の電圧Vi1から、放電開始電圧を超える電圧Vi2に向かって緩やかに上昇する傾斜波形電圧(以下、「上りランプ波形電圧」と呼称する)を印加する。
この上りランプ波形電圧が上昇する間に、走査電極SC1〜走査電極SCnと維持電極SU1〜維持電極SUn、データ電極D1〜データ電極Dmとの間でそれぞれ微弱な初期化放電が持続して起こる。そして、走査電極SC1〜走査電極SCn上部に負の壁電圧が蓄積されるとともに、データ電極D1〜データ電極Dm上部および維持電極SU1〜維持電極SUn上部には正の壁電圧が蓄積される。ここで、電極上部の壁電圧とは電極を覆う誘電体層上、保護層上、蛍光体層上等に蓄積された壁電荷により生じる電圧を表す。
初期化期間後半部では、維持電極SU1〜維持電極SUnに正の電圧Ve1を印加し、データ電極D1〜データ電極Dmに0(V)を印加し、走査電極SC1〜走査電極SCnには、維持電極SU1〜維持電極SUnに対して放電開始電圧以下となる電圧Vi3から放電開始電圧を超える電圧Vi4に向かって緩やかに下降する傾斜波形電圧(以下、「下りランプ波形電圧」と呼称する)を印加する(以下、走査電極SC1〜走査電極SCnに印加する下りランプ波形電圧の最小値を「初期化電圧Vi4」として引用する)。この間に、走査電極SC1〜走査電極SCnと維持電極SU1〜維持電極SUn、データ電極D1〜データ電極Dmとの間でそれぞれ微弱な初期化放電が持続して起こる。そして、走査電極SC1〜走査電極SCn上部の負の壁電圧および維持電極SU1〜維持電極SUn上部の正の壁電圧が弱められ、データ電極D1〜データ電極Dm上部の正の壁電圧は書込み動作に適した値に調整される。以上により、全ての放電セルに対して初期化放電を行う全セル初期化動作が終了する。
ここで、本実施の形態においては、この初期化電圧Vi4の電圧値を2つの異なる電圧値で切換えてパネル10を駆動する構成としている。図3には示していないが、以下、電圧値の高い方をVi4Hと記し、電圧値の低い方をVi4Lと記す。
そして、後述する累積時間計測回路が計測するパネル10の通電累積時間が所定の時間を超えてから以降は、全てのサブフィールドの初期化期間において、初期化電圧Vi4の電圧値をVi4Lにした下りランプ波形電圧によって初期化を行うように構成している。この構成の詳細については、後述する。これにより、通電累積時間が増大したときに、書込みパルス電圧Vdを高くすることなく、安定した書込み放電を発生させることを実現している。
続く書込み期間では、維持電極SU1〜維持電極SUnに電圧Ve2を、走査電極SC1〜走査電極SCnに電圧Vcを印加する。
まず、1行目の走査電極SC1に負の走査パルス電圧Vaを印加するとともに、データ電極D1〜データ電極Dmのうち1行目に発光させるべき放電セルのデータ電極Dk(k=1〜m)に正の書込みパルス電圧Vdを印加する。このときデータ電極Dk上と走査電極SC1上との交差部の電圧差は、外部印加電圧の差(Vd−Va)にデータ電極Dk上の壁電圧と走査電極SC1上の壁電圧との差が加算されたものとなり放電開始電圧を超える。そして、データ電極Dkと走査電極SC1との間および維持電極SU1と走査電極SC1との間に書込み放電が起こり、走査電極SC1上に正の壁電圧が蓄積され、維持電極SU1上に負の壁電圧が蓄積され、データ電極Dk上にも負の壁電圧が蓄積される。
このようにして、1行目に発光させるべき放電セルで書込み放電を起こして各電極上に壁電圧を蓄積する書込み動作が行われる。一方、書込みパルス電圧Vdを印加しなかったデータ電極D1〜データ電極Dmと走査電極SC1との交差部の電圧は放電開始電圧を超えないので、書込み放電は発生しない。以上の書込み動作をn行目の放電セルに至るまで行い、書込み期間が終了する。
続く維持期間では、まず走査電極SC1〜走査電極SCnに正の維持パルス電圧Vsを印加するとともに維持電極SU1〜維持電極SUnに0(V)を印加する。すると書込み放電を起こした放電セルでは、走査電極SCi上と維持電極SUi上との電圧差が維持パルス電圧Vsに走査電極SCi上の壁電圧と維持電極SUi上の壁電圧との差が加算されたものとなり放電開始電圧を超える。
そして、走査電極SCiと維持電極SUiとの間に維持放電が起こり、このとき発生した紫外線により蛍光体層35が発光する。そして走査電極SCi上に負の壁電圧が蓄積され、維持電極SUi上に正の壁電圧が蓄積される。さらにデータ電極Dk上にも正の壁電圧が蓄積される。書込み期間において書込み放電が起きなかった放電セルでは維持放電は発生せず、初期化期間の終了時における壁電圧が保たれる。
続いて、走査電極SC1〜走査電極SCnには0(V)を、維持電極SU1〜維持電極SUnには維持パルス電圧Vsをそれぞれ印加する。すると、維持放電を起こした放電セルでは、維持電極SUi上と走査電極SCi上との電圧差が放電開始電圧を超えるので再び維持電極SUiと走査電極SCiとの間に維持放電が起こり、維持電極SUi上に負の壁電圧が蓄積され走査電極SCi上に正の壁電圧が蓄積される。以降同様に、走査電極SC1〜走査電極SCnと維持電極SU1〜維持電極SUnとに交互に輝度重みに輝度倍率を乗じた数の維持パルスを印加し、表示電極対24の電極間に電位差を与えることにより、書込み期間において書込み放電を起こした放電セルで維持放電が継続して行われる。
そして、維持期間の最後には走査電極SC1〜走査電極SCnと維持電極SU1〜維持電極SUnとの間にいわゆる細幅パルス状の電圧差を与えて、データ電極Dk上の正の壁電圧を残したまま、走査電極SCiおよび維持電極SUi上の壁電圧を消去している。以下、この放電を「消去放電」と呼ぶ。
このように、最後の維持放電、すなわち消去放電を発生させるための電圧Vsを走査電極SC1〜走査電極SCnに印加した後、所定の時間間隔の後、表示電極対24の電極間の電位差を緩和するための電圧Ve1を維持電極SU1〜維持電極SUnに印加する。こうして維持期間における維持動作が終了する。
次に、選択初期化サブフィールドである第2SFの動作について説明する。
第2SFの選択初期化期間では、維持電極SU1〜維持電極SUnに電圧Ve1を、データ電極D1〜データ電極Dmに0(V)をそれぞれ印加したまま、走査電極SC1〜走査電極SCnに電圧Vi3’から初期化電圧Vi4に向かって緩やかに下降する下りランプ波形電圧を印加する。
すると前のサブフィールドの維持期間で維持放電を起こした放電セルでは微弱な初期化放電が発生し、走査電極SCi上および維持電極SUi上の壁電圧が弱められる。またデータ電極Dkに対しては、直前の維持放電によってデータ電極Dk上に十分な正の壁電圧が蓄積されているので、この壁電圧の過剰な部分が放電され、書込み動作に適した壁電圧に調整される。
一方、前のサブフィールドで維持放電を起こさなかった放電セルについては放電することはなく、前のサブフィールドの初期化期間終了時における壁電荷がそのまま保たれる。このように選択初期化動作は、直前のサブフィールドの維持期間で維持動作を行った放電セルに対して選択的に初期化放電を行う動作である。
そして、本実施の形態においては、選択初期化動作においても、全セル初期化動作における下りランプ波形電圧と同様に、初期化電圧Vi4を電圧値の高い方のVi4Hと電圧値の低い方のVi4Lとで切換える構成としている。
続く書込み期間の動作は全セル初期化サブフィールドの書込み期間の動作と同様であるため説明を省略する。続く維持期間の動作も維持パルスの数を除いて同様である。また、第3SF〜第10SFにおいて、初期化期間の動作は第2SFと同様の選択初期化動作であり、書込み期間の書込み動作も第2SFと同様であり、維持期間の動作も維持パルスの数を除いて同様である。
図4は、本発明の実施の形態1におけるプラズマディスプレイ装置のサブフィールド構成を示す図である。なお、図4はサブフィールド法における1フィールド間の駆動波形を略式に記したもので、それぞれのサブフィールドの駆動電圧波形は図3の駆動電圧波形と同等なものである。
図4には、上述したように、本実施の形態におけるサブフィールド構成、すなわち1フィールドを10のサブフィールド(第1SF、第2SF、・・・、第10SF)に分割し、各サブフィールドはそれぞれ(1、2、3、6、11、18、30、44、60、80)の輝度重みを持つサブフィールド構成を示している。そして、第1SFは全セル初期化サブフィールドとし、第2SF〜第10SFは選択初期化サブフィールドとする。また各サブフィールドの維持期間においては、それぞれのサブフィールドの輝度重みに所定の輝度倍率を乗じた数の維持パルスが表示電極対24のそれぞれに印加する。
そして、走査電極SC1〜走査電極SCnへ印加する駆動電圧波形の下りランプ波形電圧を、パネル10の通電累積時間によって変更している。次に、その詳細を図5を用いて説明する。
図5は、本発明の実施の形態1における走査電極SC1〜走査電極SCnへ印加する駆動電圧波形の波形図である。そして、図5Aは累積時間計測回路において計測されるパネル10の通電累積時間が所定の時間以下(本実施の形態では、500時間以下)のときの波形図であり、図5Bは通電累積時間が所定の時間を超えた後(本実施の形態では、500時間超)の波形図である。
本実施の形態では、上述したように、下りランプ波形電圧の最低電圧である初期化電圧Vi4を2つの異なる電圧値、すなわち電圧値の高い方のVi4Hとそれよりも電圧値の低いVi4Lとで切換えて下りランプ波形電圧を発生させる構成としている。そして、後述する累積時間計測回路によって計測されるパネル10の通電累積時間が所定の時間以下かどうかで、初期化電圧Vi4の電圧値をVi4LとVi4Hとで切換えるように構成している。
具体的には、累積時間計測回路によってパネル10の通電累積時間が500時間以下と判定された場合には、図5Aに示すように、全てのサブフィールドの初期化期間において、初期化電圧Vi4をVi4Hにした下りランプ波形電圧を発生させて初期化を行う。
また、累積時間計測回路によってパネル10の通電累積時間が500時間を超えたと判定された場合には、図5Bに示すように、全てのサブフィールドの初期化期間において、初期化電圧Vi4をVi4Lにした下りランプ波形電圧を発生させて初期化を行う。本実施の形態では、このような構成とすることにより、安定した書込み放電を実現している。これは、次のような理由による。
放電特性はパネル10の通電累積時間に依存して変化し、放電遅れ(放電を発生させるための電圧を放電セルに印加してから実際に放電が発生するまでの時間遅れのこと)や、暗電流(放電とは無関係に放電セル内に生じる電流のこと)といった放電を不安定にする要素もパネル10の通電累積時間に依存して変化する。したがって、安定した書込み放電を発生させるために必要な印加電圧もパネル10の通電累積時間に依存して変化する。
図6は、本発明の実施の形態1におけるパネルの通電累積時間と安定した書込み放電を発生させるために必要な書込みパルス電圧Vdとの関係を示す図である。図6において、縦軸は安定した書込み放電を発生させるために必要な書込みパルス電圧Vdを表し、横軸はパネル10の通電累積時間を表す。
この図6に示すように、パネル10の通電累積時間が長くなるにつれて、安定した書込み放電を発生させるために必要な書込みパルス電圧Vdは高くなる。例えば、通電累積時間が約0時間の初期状態では、必要な書込みパルス電圧Vdは約60(V)であるのに対し、通電累積時間が約500時間になると、必要な書込みパルス電圧Vdは約73(V)と、約13(V)も上昇する。また、通電累積時間が約1000時間に達してから以降は、必要な書込みパルス電圧Vdは約75(V)となり、ほぼ変化がなくなる。
一方、書込み放電に必要な壁電荷を各電極上に形成する初期化動作では、下りランプ波形電圧を走査電極SC1〜走査電極SCnに印加することによって初期化放電を発生させる。したがって、下りランプ波形電圧の最も低い初期化電圧Vi4の電圧値に応じて各電極上に形成される壁電荷の状態も変化し、続く書込み放電に必要な印加電圧も変化する。そして、これらの間には、次に示すような関係がある。
図7は、本発明の実施の形態1における初期化電圧Vi4と安定した書込み放電を発生させるために必要な書込みパルス電圧Vdとの関係を示す図である。図7において、縦軸は安定した書込み放電を発生させるために必要な書込みパルス電圧Vdを表し、横軸は初期化電圧Vi4を表す。
この図7に示すように、初期化電圧Vi4の電圧に応じて安定した書込み放電を発生させるために必要な書込みパルス電圧Vdも変化し、初期化電圧Vi4を低くすると、安定した書込み放電を発生させるために必要な書込みパルス電圧Vdも低くなる。例えば、初期化電圧Vi4が約−90(V)のときの書込みパルス電圧Vdが約66(V)であるのに対し、初期化電圧Vi4が約−95(V)のときの書込みパルス電圧Vdは約50(V)であり、初期化電圧Vi4を約−90(V)から約−95(V)にすることで、安定した書込み放電を発生させるために必要な書込みパルス電圧Vdは約16(V)低くなる。
このように、通電累積時間が長くなると、安定した書込み放電を発生させるために必要な書込みパルス電圧Vdは高くなるが、一方で、初期化電圧Vi4を低くすることで、安定した書込み放電を発生させるために必要な書込みパルス電圧Vdは低くなることが確認された。すなわち、通電累積時間に応じて初期化電圧Vi4を低くすることで、通電累積時間が増大したときに、安定した書込み放電を発生させるために必要な書込みパルス電圧Vdの上昇分を補うことができ、書込みパルス電圧Vdを高くしなくても、安定した書込み放電を発生させることができる。
そこで、本実施の形態では、後述する累積時間計測回路によりパネル10の通電累積時間を計測し、通電累積時間が所定の時間以下(本実施の形態では、500時間以下)のときには、図5Aに示すように初期化電圧Vi4をVi4Hにして下りランプ波形電圧を発生させ、通電累積時間が所定の時間を超えてから以降(本実施の形態では、500時間超)は、図5Bに示すように初期化電圧Vi4をVi4Hよりも電圧値の低いVi4Lにして下りランプ波形電圧を発生させる構成とする。これにより、安定した書込み放電を発生させるために必要な書込みパルス電圧Vdを高くすることなく、安定した書込みを実現することができる。
なお、ここには図示していないが、初期化電圧Vi4を低くすると、書込みパルス電圧Vdとは逆に、安定した書込み放電を発生させるために必要な走査パルス電圧の振幅は大きくなってしまうことが確認された。したがって、本実施の形態では、必要な走査パルス電圧の振幅を考慮して、Vi4Lを−95(V)とし、Vi4HをVi4Lよりも5(V)高い−90(V)とした。
なお、この実験は表示電極対数1080の50インチのパネルを使用して行っており、上述した数値はそのパネルにもとづくものであって、本実施の形態は何らこれらの数値に限定されるものではない。
次に、本実施の形態におけるプラズマディスプレイ装置の構成について説明する。図8は、本発明の実施の形態1におけるプラズマディスプレイ装置の回路ブロック図である。プラズマディスプレイ装置1は、パネル10、画像信号処理回路41、データ電極駆動回路42、走査電極駆動回路43、維持電極駆動回路44、タイミング発生回路45、累積時間計測回路48および各回路ブロックに必要な電源を供給する電源回路(図示せず)を備えている。
画像信号処理回路41は、入力された画像信号sigをサブフィールド毎の発光・非発光を示す画像データに変換する。データ電極駆動回路42はサブフィールド毎の画像データを各データ電極D1〜データ電極Dmに対応する信号に変換し各データ電極D1〜データ電極Dmを駆動する。
累積時間計測回路48は、パネル10への通電期間中、単位時間毎に数値が一定量増加する積算機能を有する一般に知られたタイマー81を有する。タイマー81では、その計測時間がリセットされることなく累積され、これにより、パネル10の通電時間の累積時間を計測することができる。そして、累積時間計測回路48は、タイマー81で計測したパネル10の通電累積時間をあらかじめ定めたしきい値と比較してパネル10の通電累積時間が所定の時間を超えたか否かを判定し、その判定の結果を表す信号をタイミング発生回路45に出力する。
なお、本実施の形態では、このしきい値を500時間に設定しているが、何らこの数値に限定されるものではなく、パネルの特性やプラズマディスプレイ装置の仕様等にもとづいて最適な値に設定することが望ましい。
タイミング発生回路45は水平同期信号H、垂直同期信号Vおよび累積時間計測回路48が計測したパネル10の通電累積時間をもとにして各回路ブロックの動作を制御する各種のタイミング信号を発生し、それぞれの回路ブロックへ供給する。そして、上述したように、本実施の形態においては、初期化期間において走査電極SC1〜走査電極SCnに印加する下りランプ波形電圧の初期化電圧Vi4を、通電累積時間にもとづいて制御しており、それに応じたタイミング信号を走査電極駆動回路43に出力する。これにより、書込み動作を安定させる制御を行う。
走査電極駆動回路43は、初期化期間において走査電極SC1〜走査電極SCnに印加する初期化波形電圧を発生するための初期化波形発生回路、維持期間において走査電極SC1〜走査電極SCnに印加する維持パルス電圧を発生するための維持パルス発生回路、書込み期間において走査電極SC1〜走査電極SCnに印加する走査パルス電圧を発生するための走査パルス発生回路を有し、タイミング信号にもとづいて各走査電極SC1〜走査電極SCnをそれぞれ駆動する。維持電極駆動回路44は、維持パルス発生回路および電圧Ve1、Ve2を発生するための回路を備え、タイミング信号にもとづいて維持電極SU1〜維持電極SUnを駆動する。
次に、走査電極駆動回路43の詳細とその動作について説明する。図9は、本発明の実施の形態1における走査電極駆動回路43の回路図である。走査電極駆動回路43は、維持パルスを発生させる維持パルス発生回路50、初期化波形を発生させる初期化波形発生回路53、走査パルスを発生させる走査パルス発生回路54を備えている。
維持パルス発生回路50は、電力回収回路51とクランプ回路52とを備えている。電力回収回路51は、電力回収用のコンデンサC1、スイッチング素子Q1、スイッチング素子Q2、逆流防止用のダイオードD1、ダイオードD2、共振用のインダクタL1を有している。なお、電力回収用のコンデンサC1は電極間容量Cpに比べて十分に大きい容量を持ち、電力回収回路51の電源として働くように、電圧値Vsの半分の約Vs/2に充電されている。クランプ回路52は、走査電極SC1〜走査電極SCnを電圧Vsにクランプするためのスイッチング素子Q3、走査電極SC1〜走査電極SCnを0(V)にクランプするためのスイッチング素子Q4を有している。そして、タイミング発生回路45から出力されるタイミング信号にもとづき維持パルス電圧Vsを発生させる。
例えば、維持パルス波形を立ち上げる際には、スイッチング素子Q1をオンにして電極間容量CpとインダクタL1とを共振させ、電力回収用のコンデンサC1からスイッチング素子Q1、ダイオードD1、インダクタL1を通して走査電極SC1〜走査電極SCnに電力を供給する。そして、走査電極SC1〜走査電極SCnの電圧がVsに近づいた時点で、スイッチング素子Q3をオンにして、走査電極SC1〜走査電極SCnを電圧Vsにクランプする。
逆に、維持パルス波形を立ち下げる際には、スイッチング素子Q2をオンにして電極間容量CpとインダクタL1とを共振させ、電極間容量CpからインダクタL1、ダイオードD2、スイッチング素子Q2を通して電力回収用のコンデンサC1に電力を回収する。そして、走査電極SC1〜走査電極SCnの電圧が0(V)に近づいた時点で、スイッチング素子Q4をオンにして、走査電極SC1〜走査電極SCnを0(V)にクランプする。
初期化波形発生回路53は、スイッチング素子Q11とコンデンサC10と抵抗R10とを有し電圧Vi2までランプ状に緩やかに上昇する上りランプ波形電圧を発生するミラー積分回路、スイッチング素子Q14とコンデンサC12と抵抗R11とを有し所定の初期化電圧Vi4までランプ状に緩やかに低下する下りランプ波形電圧を発生するミラー積分回路、スイッチング素子Q12を用いた分離回路およびスイッチング素子Q13を用いた分離回路を備えている。そして、タイミング発生回路45から出力されるタイミング信号にもとづき上述した初期化波形を発生させるとともに、全セル初期化動作における初期化電圧Vi4の制御を行う。なお、図9には、ミラー積分回路のそれぞれの入力端子を入力端子INa、入力端子INbとして示している。
そして、例えば、初期化波形における上りのランプ波形電圧を発生させる場合には、入力端子INaに所定の電圧(例えば、15(V))を印加して、入力端子INaを「Hi」にする。すると、抵抗R10からコンデンサC10に向かって一定の電流が流れ、スイッチング素子Q11のソース電圧がランプ状に上昇し、走査電極駆動回路43の出力電圧もランプ状に上昇し始める。
また、全セル初期化動作および選択初期化動作の初期化波形における下りのランプ波形電圧を発生させる場合には、入力端子INbに所定の電圧(例えば、15(V))を印加して、入力端子INbを「Hi」にする。すると、抵抗R11からコンデンサC12に向かって一定の電流が流れ、スイッチング素子Q14のドレイン電圧がランプ状に下降し、走査電極駆動回路43の出力電圧もランプ状に下降し始める。
走査パルス発生回路54は、走査電極SC1〜走査電極SCnのそれぞれに走査パルス電圧を出力するスイッチ回路OUT1〜OUTnと、スイッチ回路OUT1〜OUTnの低電圧側を電圧Vaにクランプするためのスイッチング素子Q21と、スイッチ回路OUT1〜OUTnを制御するための制御回路IC1〜ICnと、電圧Vaに電圧Vscnを重畳した電圧Vcをスイッチ回路OUT1〜OUTnの高電圧側に印加するためのダイオードD21およびコンデンサC21とを備えている。そしてスイッチ回路OUT1〜OUTnのそれぞれは、電圧Vcを出力するためのスイッチング素子QH1〜QHnと電圧Vaを出力するためのスイッチング素子QL1〜QLnとを備えている。そして、タイミング発生回路45から出力されるタイミング信号にもとづき、書込み期間において走査電極SC1〜走査電極SCnに印加する走査パルス電圧Vaを順次発生させる。なお、走査パルス発生回路54は、初期化期間では初期化波形発生回路53の電圧波形を、維持期間では維持パルス発生回路50の電圧波形をそのまま出力する。
ここで、スイッチング素子Q3、スイッチング素子Q4、スイッチング素子Q12、スイッチング素子Q13には非常に大きな電流が流れるために、これらのスイッチング素子にはFET、IGBT等を複数並列接続してインピーダンスを低下させている。
また、走査パルス発生回路54は、論理積演算を行うアンドゲートAGと、2つの入力端子に入力される入力信号の大小を比較する比較器CPとを備える。比較器CPは、電圧Vaに電圧Vset2が重畳された電圧(Va+Vset2)と駆動波形電圧とを比較し、駆動波形電圧の方が電圧(Va+Vset2)よりも高い場合には「0」を、それ以外では「1」を出力する。アンドゲートAGには、2つの入力信号、すなわち比較器CPの出力信号(CEL1)と切換え信号CEL2とが入力される。切換え信号CEL2としては、例えば、タイミング発生回路45から出力されるタイミング信号を用いることができる。そして、アンドゲートAGは、いずれの入力信号も「1」の場合には「1」を出力し、それ以外の場合には「0」を出力する。アンドゲートAGの出力は制御回路IC1〜ICnに入力され、アンドゲートAGの出力が「0」であればスイッチング素子QL1〜QLnを介して駆動波形電圧を、アンドゲートAGの出力が「1」であればスイッチング素子QH1〜QHnを介して電圧Vaに電圧Vscnが重畳された電圧Vcを出力する。
なお、図示はしていないが、維持電極駆動回路44の維持パルス発生回路は維持パルス発生回路50と同様の構成であり、維持電極SU1〜維持電極SUnを駆動するときの電力を回収して再利用するための電力回収回路と、維持電極SU1〜維持電極SUnを電圧Vsにクランプするためのスイッチング素子と、維持電極SU1〜維持電極SUnを0(V)にクランプするためのスイッチング素子とを有し、維持パルス電圧Vsを発生させる。
なお、本実施の形態では、初期化波形発生回路53に、実用的であり比較的構成が簡単なFETを用いたミラー積分回路を採用しているが、何らこの構成に限定されるものではなく、上りランプ波形電圧および下りランプ波形電圧を発生することができる回路であればどのような回路であってもよい。
次に、初期化波形発生回路53の動作と初期化電圧Vi4を制御する方法について、図面を用いて説明する。まず、図10を用いて初期化電圧Vi4をVi4Lにする場合の動作を説明し、次に、図11を用いて初期化電圧Vi4をVi4Hにする場合の動作を説明する。なお、図10、図11では全セル初期化動作時の駆動波形を例にして初期化電圧Vi4の制御方法を説明するが、選択初期化動作においても同様の制御方法により、初期化電圧Vi4を制御することができる。
また、図10、図11では、全セル初期化動作を行う駆動電圧波形を期間T1〜期間T5で示した5つの期間に分割し、それぞれの期間について説明する。また、電圧Vi1、電圧Vi3、電圧Vi3’は電圧Vsに等しいものとし、電圧Vi2は電圧Vrに等しいものとし、電圧Vi4Lは負の電圧Vaに等しいものとし、また、電圧Vi4Hは負の電圧Vaに電圧Vset2を重畳させた電圧(Va+Vset2)に等しいものとして説明する。したがって、電圧Vi4Hは書込み期間における走査パルス電圧Vaよりも高い電圧値となり、電圧Vi4Lは走査パルス電圧Vaと等しい電圧値となる。また、以下の説明においてスイッチング素子を導通させる動作をオン、遮断させる動作をオフと表記する。また、図面には、スイッチング素子をオンさせる信号を「Hi」、オフさせる信号を「Lo」と表記し、アンドゲートAGへの入力信号CEL1、CEL2も同様に、「1」を「Hi」、「0」を「Lo」と表記する。
図10は、本発明の実施の形態1における全セル初期化期間の走査電極駆動回路43の動作の一例を説明するためのタイミングチャートである。なお、ここでは、初期化電圧Vi4をVi4Lにするために、期間T1〜期間T5において切換え信号CEL2は「0」に維持されており、走査パルス発生回路54からは、スイッチング素子QL1〜QLnに入力される信号、すなわち初期化波形発生回路53の電圧波形がそのまま出力される。
(期間T1)
まず、維持パルス発生回路50のスイッチング素子Q1をオンにする。すると、電極間容量CpとインダクタL1とが共振し、電力回収用のコンデンサC1からスイッチング素子Q1、ダイオードD1、インダクタL1を通して走査電極SC1〜走査電極SCnの電圧が上がり始める。
(期間T2)
次に、維持パルス発生回路50のスイッチング素子Q3をオンにする。するとスイッチング素子Q3を介して走査電極SC1〜走査電極SCnに電圧Vsが印加され、走査電極SC1〜走査電極SCnの電位は電圧Vs(本実施の形態では、電圧Vi1と等しい)となる。
(期間T3)
次に、上りランプ波形電圧を発生するミラー積分回路の入力端子INaを「Hi」にする。具体的には入力端子INaに、例えば電圧15(V)を印加する。すると、抵抗R10からコンデンサC10に向かって一定の電流が流れ、スイッチング素子Q11のソース電圧がランプ状に上昇し、走査電極駆動回路43の出力電圧もランプ状に上昇し始める。そしてこの電圧上昇は、入力端子INaが「Hi」の間継続する。
この出力電圧が電圧Vr(本実施の形態では、電圧Vi2と等しい)まで上昇したら、その後、入力端子INaを「Lo」にする。具体的には入力端子INaに、例えば電圧0(V)を印加する。
このようにして、放電開始電圧以下となる電圧Vs(本実施の形態では、電圧Vi1と等しい)から、放電開始電圧を超える電圧Vr(本実施の形態では、電圧Vi2と等しい)に向かって緩やかに上昇する上りランプ波形電圧を走査電極SC1〜走査電極SCnに印加する。
(期間T4)
入力端子INaを「Lo」にすると走査電極SC1〜走査電極SCnの電圧が電圧Vs(本実施の形態では、電圧Vi3と等しい)まで低下する。そしてその後、スイッチング素子Q3をオフにする。
(期間T5)
次に、下りランプ波形電圧を発生するミラー積分回路の入力端子INbを「Hi」にする。具体的には入力端子INbに、例えば電圧15(V)を印加する。すると、抵抗R11からコンデンサC12に向かって一定の電流が流れ、スイッチング素子Q14のドレイン電圧がランプ状に下降し、走査電極駆動回路43の出力電圧もランプ状に下降し始める。そして、出力電圧が所定の負の電圧Vi4Lに至った後、入力端子INbを「Lo」とする。具体的には入力端子INbに、例えば電圧0(V)を印加する。
このとき、比較器CPでは、この下りランプ波形電圧と、電圧Vaに電圧Vset2が加えられた電圧(Va+Vset2)とが比較されており、比較器CPからの出力信号は、下りランプ波形電圧が電圧(Va+Vset2)以下となった時刻t4において「0」から「1」に切換わる。しかし、期間T1〜期間T5において切換え信号CEL2は「0」に維持されているため、アンドゲートAGからは「0」が出力される。したがって、走査パルス発生回路54からは、初期化電圧Vi4を負の電圧Va、すなわちVi4Lにした下りランプ波形電圧がそのまま出力される。
なお、ここではVi4Lを負の電圧Vaと等しいとしたため、図10では、下りランプ波形電圧がVi4Lに到達した後、その電圧を一定期間保持するような波形図となっているが、これは、図9に示した回路の構成上、このような波形になったに過ぎない。本実施の形態においては何らこの波形や図9に示した回路構成に限定されるものではなく、Vi4Lに到達した後、すぐに電圧Vcに切換わるような構成であってもかまわない。
以上のようにして、走査電極駆動回路43は、走査電極SC1〜走査電極SCnに対して、放電開始電圧以下となる電圧Vi1から放電開始電圧を超える電圧Vi2に向かって緩やかに上昇する上りランプ波形電圧を印加し、その後、電圧Vi3から初期化電圧Vi4Lに向かって緩やかに下降する下りランプ波形電圧を印加する。
なお、初期化期間終了後、続く書込み期間では、スイッチング素子Q21をオンに維持したままとする。これにより、比較器CPからの出力信号CEL1は「1」に維持される。また、書込み期間では、切換え信号CEL2を「1」にする。すると、アンドゲートAGの入力はともに「1」となって、アンドゲートAGからは「1」が出力される。これにより、走査パルス発生回路54からは、負の電圧Vaに電圧Vscnが重畳された電圧Vcが出力される。そして、ここでは図示していないが、負の走査パルス電圧を発生させるタイミングで切換え信号CEL2を「0」にすることで、アンドゲートAGの出力信号は「0」となり、走査パルス発生回路54からは負の電圧Vaが出力される。このようにして、書込み期間における負の走査パルス電圧を発生させることができる。
次に、図11を用いて初期化電圧Vi4をVi4Hにする場合の動作を説明する。図11は、本発明の実施の形態1における全セル初期化期間の走査電極駆動回路43の動作の他の例を説明するためのタイミングチャートである。なお、ここでは、初期化電圧Vi4をVi4Hにするために、期間T1〜期間T5’において切換え信号CEL2を「1」にしている。また、図11において、期間T1〜期間T4の動作は図10に示した期間T1〜期間T4の動作と同様であるので、ここでは、図10に示した期間T5と動作の異なる期間T5’について説明する。
(期間T5’)
期間T5’では、下りランプ波形電圧を発生するミラー積分回路の入力端子INbを「Hi」にする。具体的には入力端子INbに、例えば電圧15(V)を印加する。すると、抵抗R11からコンデンサC12に向かって一定の電流が流れ、スイッチング素子Q14のドレイン電圧がランプ状に下降し、走査電極駆動回路43の出力電圧もランプ状に下降し始める。
このとき、比較器CPでは、この下りランプ波形電圧と、電圧Vaに電圧Vset2が加えられた電圧(Va+Vset2)とが比較されており、比較器CPからの出力信号は、下りランプ波形電圧が電圧(Va+Vset2)以下となった時刻t5において「0」から「1」に切換わる。そして、このとき切換え信号CEL2は「1」であるため、アンドゲートAGの入力はともに「1」となって、アンドゲートAGからは「1」が出力される。これにより、走査パルス発生回路54からは、負の電圧Vaに電圧Vscnが重畳された電圧Vcが出力される。したがって、この下りランプ波形電圧における最低電圧を(Va+Vset2)、すなわちVi4Hとすることができる。なお、入力端子INbは、走査パルス発生回路54からの出力が電圧Vcとなってから初期化期間が終了するまでの間に「Lo」とする。
なお、ここでは、比較器CPにおける比較結果でスイッチ回路OUT1〜OUTnを切換える構成としたため、図11において、下りランプ波形電圧がVi4Hに到達した後、すぐに電圧Vcに切換わるような波形図となっているが、本実施の形態においては何らこの波形に限定されるものではなく、Vi4Hに到達した後、その電圧を一定期間保持するような構成であってもかまわない。
このように、本実施の形態では、走査電極駆動回路43を図9に示したような回路構成とすることで、電圧Vset2を所望の電圧値に設定するだけで、緩やかに下降する下りランプ波形電圧の最低電圧、すなわち初期化電圧Vi4の電圧値を簡単に制御することが可能になる。
なお、本実施の形態では全セル初期化動作における初期化電圧Vi4の制御について説明したが、選択初期化動作においては上りランプ波形電圧を発生させない点が異なるだけで下りランプ波形電圧の発生については上述と同様の動作であり、初期化電圧Vi4の制御も同様に行うことができる。
なお、初期化電圧Vi4を変化させるには、ここで説明した以外にも様々な方法が考えられる。例えば、電圧Vi3から電圧Vi4へ下降する傾斜の傾きを制御して電圧Vi4を高くしたり低くしたりすること等が考えられる。そして、本実施の形態においては、初期化電圧Vi4を変化させる方法は上述した方法に限定されるものではなく、それ以外の方法であってもかまわない。
なお、本実施の形態では、Vset2を5(V)にすることでVi4HをVi4Lよりも5(V)高い電圧としている。しかし、何らこの電圧値に限定されるものではなく、パネルの特性やプラズマディスプレイ装置の仕様等に合わせて最適な値に設定することが望ましい。
以上説明したように、本実施の形態では、初期化電圧Vi4を、Vi4HとVi4Hよりも電圧値の低いVi4Lとで切換える構成とし、パネル10の通電累積時間に応じて初期化電圧Vi4を変更する構成とする。すなわち、累積時間計測回路48により計測されるパネル10の通電累積時間が所定の時間以下(本実施の形態では、500時間以下)のときには、初期化電圧Vi4をVi4Hにして下りランプ波形電圧を発生させ、通電累積時間が所定の時間を超えた後(本実施の形態では、500時間超)は、初期化電圧Vi4をVi4Hよりも電圧値の低いVi4Lにして下りランプ波形電圧を発生する構成とする。これにより、通電累積時間が増大したときに、書込みパルス電圧Vdを高くすることなく、安定した書込みを実現することができる。
なお、本実施の形態では、通電累積時間が所定の時間以下のときには、図5Aに示すように全てのサブフィールドの初期化期間で初期化電圧Vi4をVi4Hにした下りランプ波形電圧を発生させ、通電累積時間が所定の時間を超えた後は、図5Bに示すように全てのサブフィールドの初期化期間で初期化電圧Vi4をVi4Lにした下りランプ波形電圧を発生させる構成を説明したが、本発明は何らこの構成に限定されるものではなく、これ以外のサブフィールド構成であってもよい。
(実施の形態2)
図12Aは、本発明の実施の形態2におけるサブフィールド構成の一例を示す図であり、図12Bは、本発明の実施の形態2におけるサブフィールド構成の他の一例を示す図である。なお、実施の形態2は実施の形態1とサブフィールド構成が異なるだけであり、各回路の構成や動作、各駆動波形等は実施の形態1と同様である。
例えば、本実施の形態においては、通電累積時間が所定の時間以下のときに、初期化電圧Vi4をVi4Lにした下りランプ波形電圧を発生させるサブフィールドを有する構成としてもかまわない。図12Aに一例を示すように、第1SF、第5SF〜第10SFの初期化期間では初期化電圧Vi4をVi4Hにした下りランプ波形電圧を発生させ、第2SF〜第4SFの初期化期間では初期化電圧Vi4をVi4Lにした下りランプ波形電圧を発生させる構成としてもよい。
また、本実施の形態においては、通電累積時間が所定の時間を超えた後に、初期化電圧Vi4をVi4Hにした下りランプ波形電圧を発生させるサブフィールドを有する構成としてもかまわない。例えば、図12Bに他の一例を示すように、第1SF〜第9SFの初期化期間では初期化電圧Vi4をVi4Lにした下りランプ波形電圧を発生させ、第10SFの初期化期間では初期化電圧Vi4をVi4Hにした下りランプ波形電圧を発生させる構成としてもよい。このように、本発明においては、通電累積時間が所定の時間を超えた後に、初期化電圧Vi4をVi4Lにした下りランプ波形電圧を発生させるサブフィールドの1フィールド期間における割合を、通電累積時間が所定の時間以下のときよりも増加させるように構成すればよく、これにより上述と同様の効果を得ることができる。
なお、実施の形態1では、Vset2を5(V)に設定し、初期化電圧Vi4を、Vi4LとVi4Lよりも電圧値が5(V)高いVi4Hとで切換える構成を説明した。また、Vi4Lを負の電圧Vaと等しい電位に設定する構成を説明した。しかし、Vi4LとVi4Hとの電位差やViLの電位等は何らこれらの値に限定されるものではなく、パネルの特性やプラズマディスプレイ装置の仕様等に合わせて最適な値に設定すればよい。
また、実施の形態1では、初期化電圧Vi4をVi4LとVi4Hとの2つの異なる電圧値で切換える構成としたが、何らこの構成に限定されるものではなく、初期化電圧Vi4を3つあるいはそれ以上の異なる電圧値で切換える構成としてもよい。図13Aは、本発明の実施の形態2における3つの初期化電圧Vi4を持つサブフィールド構成の一例を示す図であり、図13Bは、本発明の実施の形態2における3つの初期化電圧Vi4を持つサブフィールド構成の他の一例を示す図である。例えば、Vi4HとVi4Lとの間にVi4Mを設定(ここでは、一例として、Vi4HをVi4Lよりも10(V)高い電位とし、Vi4MをVi4Lよりも5(V)高い電位とする)してもかまわない。そして、通電累積時間が所定の時間以下のときに、初期化電圧Vi4をVi4Mにした下りランプ波形電圧を発生させるサブフィールドを有する構成としてもかまわない。例えば、図13Aに一例を示すように、第1SF〜第5SFの初期化期間では初期化電圧Vi4をVi4Mにした下りランプ波形電圧を発生させ、第6SF〜第10SFの初期化期間では初期化電圧Vi4をVi4Hにした下りランプ波形電圧を発生させる構成としてもよい。また、通電累積時間が所定の時間を超えた後に、初期化電圧Vi4をVi4Mにした下りランプ波形電圧を発生させるサブフィールドを有する構成としてもかまわない。例えば、図13Bに他の一例を示すように、第1SF〜第9SFの初期化期間では初期化電圧Vi4を走査パルス電圧と等しくVi4Lにした下りランプ波形電圧を発生させ、第10SFの初期化期間では初期化電圧Vi4をVi4Mにした下りランプ波形電圧を発生させる構成としてもよい。このように、本発明においては、通電累積時間が所定の時間を超えた後に、初期化電圧Vi4を最も低い電圧値(ここではVi4L)にした下りランプ波形電圧を発生させるサブフィールドの1フィールド期間における割合を、通電累積時間が所定の時間以下のときよりも増加させる構成であればよく、これにより上述と同様の効果を得ることができる。
なお、本発明の実施の形態では、所定の時間として500時間を設定し、通電累積時間が500時間以下か500時間超かで初期化電圧Vi4を変更する構成を説明したが、何らこの値に限定されるものではなく、パネルの特性やプラズマディスプレイ装置の仕様等に合わせて最適な値に設定すればよい。また、例えば、500時間、750時間、1000時間といった複数のしきい値を設定し、通電累積時間が各しきい値を超える毎に、初期化電圧Vi4をVi4Lにした下りランプ波形電圧を発生させるサブフィールドの1フィールド期間における割合を徐々に増加させる構成としてもよい。
なお、本発明の実施の形態では、通電累積時間が所定の時間を超えた後で下りランプ波形の初期化電圧Vi4を変更する構成を説明したが、通電累積時間が所定の時間を超えた後、一旦プラズマディスプレイ装置が非動作状態となるまでは、それまでと同様の駆動波形による駆動を継続し、次の動作開始のタイミングで初期化電圧Vi4を変更する構成としてもよい。例えば、プラズマディスプレイ装置1が動作状態のとき、すなわちタイミング発生回路45が動作状態にあってパネル10を駆動するための各タイミング信号を出力している途中で、累積時間計測回路48から通電累積時間が所定の時間を超えたことを表す信号が出力されても、タイミング発生回路45はパネル10を駆動するための各タイミング信号をそれまでと同様のタイミング信号として出力する。そして、一旦プラズマディスプレイ装置の電源がオフとなり、次にプラズマディスプレイ装置の電源がオンされてパネル10の駆動が開始されるときに、タイミング発生回路45は、初期化電圧Vi4をVi4Lにして下りランプ波形電圧を発生させるためのタイミング信号を出力するように構成してもよい。この構成によれば、プラズマディスプレイ装置1の動作途中で初期化波形を変更することにより生じる恐れのある明るさの変動を防止することができ、さらに画像表示品質を高めることができる。
なお、本発明の実施の形態は、Vi4Lの電圧値、Vi4Hの電圧値、初期化電圧Vi4を切換えるサブフィールド、サブフィールド構成等を上述した値に限定するものではなく、パネルの特性やプラズマディスプレイ装置の仕様等に合わせて最適な値に設定することが望ましい。
なお、本発明の実施の形態では、放電ガスのキセノン分圧を10%としたが、他のキセノン分圧であってもそのパネルに応じた駆動電圧に設定すればよい。
また、本発明の実施の形態において用いたその他の具体的な各数値は、単に一例を挙げたに過ぎず、パネルの特性やプラズマディスプレイ装置の仕様等に合わせて、適宜最適な値に設定することが望ましい。
本発明は、高輝度化されたパネルであっても、初期化期間に発生させる下降する傾斜波形電圧の最低電圧を、パネルに通電した時間の累積時間に応じて変更しているので、パネルへの通電累積時間が増大したときに、書込み放電を発生させるために必要な電圧を高くすることなく、安定した書込み放電を発生させることが可能となり、画像表示品質のよいプラズマディスプレイ装置およびパネルの駆動方法として有用である。
本発明の実施の形態1におけるパネルの構造を示す分解斜視図 同パネルの電極配列図 同パネルの各電極に印加する駆動電圧波形図 本発明の実施の形態1におけるプラズマディスプレイ装置のサブフィールド構成を示す図 本発明の実施の形態1における累積時間計測回路において計測されるパネルの通電累積時間が所定の時間以下のときの走査電極へ印加する駆動電圧波形の波形図 本発明の実施の形態1における累積時間計測回路において計測されるパネルの通電累積時間が所定の時間を超えた後の走査電極へ印加する駆動電圧波形の波形図 本発明の実施の形態1におけるパネルの通電累積時間と安定した書込み放電を発生させるために必要な書込みパルス電圧Vdとの関係を示す図 本発明の実施の形態1における初期化電圧Vi4と安定した書込み放電を発生させるために必要な書込みパルス電圧Vdとの関係を示す図 本発明の実施の形態1におけるプラズマディスプレイ装置の回路ブロック図 本発明の実施の形態1における走査電極駆動回路の回路図 本発明の実施の形態1における全セル初期化期間の走査電極駆動回路の動作の一例を説明するためのタイミングチャート 本発明の実施の形態1における全セル初期化期間の走査電極駆動回路の動作の他の例を説明するためのタイミングチャート 本発明の実施の形態2におけるサブフィールド構成の一例を示す図 本発明の実施の形態2におけるサブフィールド構成の他の一例を示す図 本発明の実施の形態2における3つの初期化電圧Vi4を持つサブフィールド構成の一例を示す図 本発明の実施の形態2における3つの初期化電圧Vi4を持つサブフィールド構成の他の一例を示す図
符号の説明
1 プラズマディスプレイ装置
10 パネル
21 (ガラス製の)前面板
22 走査電極
23 維持電極
24 表示電極対
25,33 誘電体層
26 保護層
31 背面板
32 データ電極
34 隔壁
35 蛍光体層
41 画像信号処理回路
42 データ電極駆動回路
43 走査電極駆動回路
44 維持電極駆動回路
45 タイミング発生回路
48 累積時間計測回路
50 維持パルス発生回路
51 電力回収回路
52 クランプ回路
53 初期化波形発生回路
54 走査パルス発生回路
81 タイマー
Q1,Q2,Q3,Q4,Q11,Q12,Q13,Q14,Q21,QH1〜QHn,QL1〜QLn スイッチング素子
C1,C10,C11,C12,C21 コンデンサ
R10,R11 抵抗
INa,INb 入力端子
D1,D2,D10,D21 ダイオード
L1 インダクタ
IC1〜ICn 制御回路
CP 比較器
AG アンドゲート

Claims (3)

  1. 走査電極と維持電極とからなる表示電極対を有する放電セルを複数備えたプラズマディスプレイパネルと、
    前記プラズマディスプレイパネルに通電した時間の累積時間を計測する累積時間計測回路と、
    緩やかに下降する傾斜波形電圧を前記走査電極に印加する初期化期間と負の走査パルス電圧を前記走査電極に印加する書込み期間と維持期間とを有するサブフィールドを1フィールド期間内に複数設けるとともに、前記初期化期間においては前記傾斜波形電圧を発生して前記放電セルを初期化し、前記書込み期間においては前記走査パルス電圧を発生して前記走査電極を駆動する走査電極駆動回路とを備え、
    前記走査電極駆動回路は、前記累積時間計測回路が計測した累積時間が所定の時間を越えた時の前記傾斜波形電圧の最低電圧を、累積時間が前記所定の時間以下の時の前記傾斜波形電圧の最低電圧よりも低い電圧値に変更することを特徴とするプラズマディスプレイ装置。
  2. 前記走査電極駆動回路は、前記累積時間に応じて前記傾斜波形電圧の最低電圧を変更する際に、プラズマディスプレイ装置が一旦非動作状態となるまではそれまでと同様の駆動波形による駆動を継続し、その次にプラズマディスプレイ装置が動作状態となった時点から前記傾斜波形電圧の最低電圧を変更して発生させることを特徴とする請求項1に記載のプラズマディスプレイ装置。
  3. 走査電極と維持電極とからなる表示電極対を有する放電セルを複数備えたプラズマディスプレイパネルを、緩やかに下降する傾斜波形電圧を前記走査電極に印加する初期化期間と負の走査パルス電圧を前記走査電極に印加する書込み期間と維持期間とを有するサブフィールドを1フィールド期間内に複数設けて駆動するプラズマディスプレイパネルの駆動方法であって、
    前記プラズマディスプレイパネルに通電した時間の累積時間を計測し、その計測した累積時間が所定の時間を越えた時の前記傾斜波形電圧の最低電圧を、累積時間が前記所定の時間以下の時の前記傾斜波形電圧の最低電圧よりも低い電圧値に変更することを特徴とするプラズマディスプレイパネルの駆動方法。
JP2008513042A 2006-12-13 2007-11-22 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法 Expired - Fee Related JP5093105B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008513042A JP5093105B2 (ja) 2006-12-13 2007-11-22 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2006335400 2006-12-13
JP2006335400 2006-12-13
PCT/JP2007/072648 WO2008072458A1 (ja) 2006-12-13 2007-11-22 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP2008513042A JP5093105B2 (ja) 2006-12-13 2007-11-22 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法

Publications (2)

Publication Number Publication Date
JPWO2008072458A1 JPWO2008072458A1 (ja) 2010-04-22
JP5093105B2 true JP5093105B2 (ja) 2012-12-05

Family

ID=39511483

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008513042A Expired - Fee Related JP5093105B2 (ja) 2006-12-13 2007-11-22 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法

Country Status (6)

Country Link
US (1) US20090303222A1 (ja)
EP (1) EP2096622B1 (ja)
JP (1) JP5093105B2 (ja)
KR (1) KR100961024B1 (ja)
CN (1) CN101454819B (ja)
WO (1) WO2008072458A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR200458355Y1 (ko) * 2010-07-16 2012-02-15 안수철 변신만화액자
EP3322294A1 (en) 2015-06-30 2018-05-23 King Abdullah University Of Science And Technology Plant growth promoters and methods of using them

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0791514A (ja) * 1990-12-14 1995-04-04 Boris Borisovich Ropateikku 回転運動から往復運動への、およびその逆の変換機構
JP2003015590A (ja) * 2001-06-28 2003-01-17 Pioneer Electronic Corp ディスプレイパネルの駆動方法及びディスプレイパネルの駆動装置
JP2003140601A (ja) * 2001-11-06 2003-05-16 Matsushita Electric Ind Co Ltd プラズマディスプレイの駆動方法
JP2005234372A (ja) * 2004-02-20 2005-09-02 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイ及びその駆動方法
JP2006053564A (ja) * 2004-08-11 2006-02-23 Lg Electronics Inc プラズマディスプレイ装置及びその駆動方法
JP2006091437A (ja) * 2004-09-24 2006-04-06 Pioneer Electronic Corp プラズマディスプレイ装置
WO2006132334A1 (ja) * 2005-06-09 2006-12-14 Matsushita Electric Industrial Co., Ltd. プラズマディスプレイパネル装置の駆動方法およびプラズマディスプレイパネル装置
JP4655090B2 (ja) * 2006-02-28 2011-03-23 パナソニック株式会社 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP4655150B2 (ja) * 2006-02-28 2011-03-23 パナソニック株式会社 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP4710906B2 (ja) * 2006-02-24 2011-06-29 パナソニック株式会社 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3733773B2 (ja) 1999-02-22 2006-01-11 松下電器産業株式会社 Ac型プラズマディスプレイパネルの駆動方法
KR20050018032A (ko) * 2003-08-12 2005-02-23 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
US20060033680A1 (en) * 2004-08-11 2006-02-16 Lg Electronics Inc. Plasma display apparatus including an energy recovery circuit
US20070091514A1 (en) * 2005-10-21 2007-04-26 Hitachi Global Storage Technologies Netherlands B.V. Magnetoresistive (MR) elements having improved hard bias seed layers
TW200733043A (en) * 2006-02-06 2007-09-01 Matsushita Electric Ind Co Ltd Plasma display apparatus and driving method of plasma display panel
JP4811053B2 (ja) * 2006-02-24 2011-11-09 パナソニック株式会社 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR100980550B1 (ko) * 2006-12-28 2010-09-06 파나소닉 주식회사 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0791514A (ja) * 1990-12-14 1995-04-04 Boris Borisovich Ropateikku 回転運動から往復運動への、およびその逆の変換機構
JP2003015590A (ja) * 2001-06-28 2003-01-17 Pioneer Electronic Corp ディスプレイパネルの駆動方法及びディスプレイパネルの駆動装置
JP2003140601A (ja) * 2001-11-06 2003-05-16 Matsushita Electric Ind Co Ltd プラズマディスプレイの駆動方法
JP2005234372A (ja) * 2004-02-20 2005-09-02 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイ及びその駆動方法
JP2006053564A (ja) * 2004-08-11 2006-02-23 Lg Electronics Inc プラズマディスプレイ装置及びその駆動方法
JP2006091437A (ja) * 2004-09-24 2006-04-06 Pioneer Electronic Corp プラズマディスプレイ装置
WO2006132334A1 (ja) * 2005-06-09 2006-12-14 Matsushita Electric Industrial Co., Ltd. プラズマディスプレイパネル装置の駆動方法およびプラズマディスプレイパネル装置
JP4710906B2 (ja) * 2006-02-24 2011-06-29 パナソニック株式会社 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP4655090B2 (ja) * 2006-02-28 2011-03-23 パナソニック株式会社 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP4655150B2 (ja) * 2006-02-28 2011-03-23 パナソニック株式会社 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Also Published As

Publication number Publication date
EP2096622A1 (en) 2009-09-02
KR100961024B1 (ko) 2010-06-01
US20090303222A1 (en) 2009-12-10
EP2096622B1 (en) 2013-06-05
EP2096622A4 (en) 2010-07-14
CN101454819A (zh) 2009-06-10
CN101454819B (zh) 2011-04-13
JPWO2008072458A1 (ja) 2010-04-22
KR20090008292A (ko) 2009-01-21
WO2008072458A1 (ja) 2008-06-19

Similar Documents

Publication Publication Date Title
JP4655090B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP4946593B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP4530048B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5104759B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JPWO2008152808A1 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP4655150B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP4816728B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2008120471A9 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5104757B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5093105B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5146458B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP4530047B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP4935484B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5245282B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5092501B2 (ja) プラズマディスプレイ装置
JP2010019961A (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP4935483B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP4935482B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP2009186717A (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP2008268555A (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP2008268554A (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
WO2010131466A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP4848933B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5263450B2 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2009236990A (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110802

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110930

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120821

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120903

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150928

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees