KR100551014B1 - 플라즈마 표시 장치와 그 구동방법 - Google Patents

플라즈마 표시 장치와 그 구동방법 Download PDF

Info

Publication number
KR100551014B1
KR100551014B1 KR1020040038954A KR20040038954A KR100551014B1 KR 100551014 B1 KR100551014 B1 KR 100551014B1 KR 1020040038954 A KR1020040038954 A KR 1020040038954A KR 20040038954 A KR20040038954 A KR 20040038954A KR 100551014 B1 KR100551014 B1 KR 100551014B1
Authority
KR
South Korea
Prior art keywords
voltage
electrode
discharge
sustain
period
Prior art date
Application number
KR1020040038954A
Other languages
English (en)
Other versions
KR20050113837A (ko
Inventor
정우준
김진성
김태성
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040038954A priority Critical patent/KR100551014B1/ko
Publication of KR20050113837A publication Critical patent/KR20050113837A/ko
Application granted granted Critical
Publication of KR100551014B1 publication Critical patent/KR100551014B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

플라즈마 표시 장치의 구동 방법에 있어서, 리셋 기간에 완만하게 상승하는 램프 전압을 인가한 후 하강 램프 전압의 최종 전압을 모든 방전 셀에서 방전을 개시할 수 있는 전압까지 내린다. 다음, 어드레스 기간에서 선택하고자 하는 방전 셀의 어드레스 전극과 주사 전극에 인가되는 전압의 차이를 최대 방전 개시 전압보다 크게 한다. 또한, 저계조를 표현하는 서브필드의 하강 리셋 및 어드레스 기간에 유지 전극에 인가되는 바이어스 전압을 높인다. 이와 같이 하면, 어드레스 방전에서 내부 벽 전압에 의한 영향이 없으므로 벽 전압 소멸에 의한 마진 악화를 방지할 수 있을 뿐만 아니라 저계조 표현력을 높일 수 있다.
벽 전하, 벽 전압, 리셋 기간, PDP, 방전 개시 전압

Description

플라즈마 표시 장치와 그 구동방법{PLASMA DISPLAY DEVICE AND DRIVING METHOD THEREOF}
도 1은 일반적인 플라즈마 표시 패널의 일부 사시도이다.
도 2는 일반적인 플라즈마 표시 패널의 전극 배열도를 나타낸다.
도 3은 종래 기술에 따른 플라즈마 표시 장치의 구동 파형도이다.
도 4는 본 발명의 제1 실시예에 따른 플라즈마 표시 장치의 구동 파형도이다.
도 5는 방전 셀에 하강 램프 전압이 인가되는 경우의 하강 램프 전압과 벽 전압 사이의 관계를 나타내는 도면이다.
도 6은 본 발명의 제2 실시예에 따른 플라즈마 표시 장치의 구동 파형도이다.
도 7은 본 발명의 제3 실시예에 따른 플라즈마 표시 장치의 구동 파형도이다.
본 발명은 플라즈마 표시 패널(plasma display panel, PDP)을 포함하는 플라 즈마 표시 장치에 관한 것이다.
플라즈마 표시 장치는 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 평면 표시 장치로서, 그 크기에 따라 수십에서 수백 만개 이상의 화소가 매트릭스 형태로 배열되어 있다. 먼저 도 1 및 도 2를 참조하여 일반적인 플라즈마 디스플레이 패널의 구조에 대하여 설명한다.
도 1은 플라즈마 표시 패널의 일부 사시도이며, 도 2는 플라즈마 표시 패널의 전극 배열도를 나타낸다.
도 1에 나타낸 바와 같이, 플라즈마 표시 패널은 서로 마주보며 떨어져 있는 두 개의 유리 기판(1, 6)을 포함한다. 유리 기판(1) 위에는 주사 전극(4)과 유지 전극(5)이 쌍을 이루어 평행하게 형성되어 있으며, 주사 전극(4)과 유지 전극(5)은 유전체층(2) 및 보호막(3)으로 덮여 있다. 유리 기판(6) 위에는 복수의 어드레스 전극(8)이 형성되어 있으며, 어드레스 전극(8)은 절연체층(7)으로 덮여 있다. 어드레스 전극(8) 사이에 있는 절연체층(7) 위에는 어드레스 전극(8)과 격벽(9)이 형성되어 있다. 또한 절연체층(7)의 표면 및 격벽(9)의 양측면에 형광체(10)가 형성되어 있다. 유리 기판(1, 6)은 주사 전극(4)과 어드레스 전극(8) 및 유지 전극(5)과 어드레스 전극(8)이 직교하도록 방전 공간(11)을 사이에 두고 대향하여 배치되어 있다. 어드레스 전극(8)과, 쌍을 이루는 주사 전극(4)과 유지 전극(5)과의 교차부에 있는 방전 공간(11)이 방전 셀(12)을 형성한다.
그리고 도 2에 나타낸 바와 같이, 플라즈마 표시 패널의 전극은 n×m의 매트 릭스 구조를 가지고 있다. 열 방향으로는 어드레스 전극(A1-Am)이 배열되어 있고 행 방향으로는 n행의 주사 전극(Y1-Yn) 및 유지 전극(X1-Xn )이 쌍으로 배열되어 있다.
종래의 플라즈마 표시 장치를 구동하는 방법으로는 Kurata 등의 미국특허 6,294,875호에 기재된 방법이 있다. '875호의 구동 방법은 1 필드를 8개의 서브필드로 나눈 후, 제1 서브필드와 제2 내지 제8 서브필드의 리셋 기간에서 인가되는 파형을 달리하는 방법이다.
도 3에 나타낸 바와 같이, 각 서브필드는 리셋 기간, 어드레스 기간 및 유지 기간으로 이루어진다. 그리고 제1 서브필드의 리셋 기간에서는 먼저 주사 전극(Y1-Yn)에 방전 개시 전압보다 작은 Vp 전압에서 방전 개시 전압을 넘는 Vr 전압까지 완만하게 상승하는 램프 전압을 인가한다. 이 램프 전압이 상승하는 동안 주사 전극(Y1-Yn)으로부터 어드레스 전극(A1-Am) 및 유지 전극(X 1-Xn)으로 각각 미약한 방전이 일어난다. 그리고 이 방전에 의해 주사 전극(Y1-Yn)에는 음의 벽 전하가 축적되고 어드레스 전극(A1-Am) 및 유지 전극(X1-Xn)에는 양의 벽 전하가 축적된다. 도 1을 보면 벽 전하는 주사 전극(4)과 유지 전극(5)의 보호막(3) 표면에 형성되지만 아래에서는 설명의 편의상 주사 전극(4)과 유지 전극(5)에 형성되는 것으로 표현한다.
이어서 주사 전극(Y1-Yn)에 방전 개시 전압보다 낮은 Vq 전압에서 0V까지 완 만하게 하강하는 램프 전압을 인가한다. 그러면 이 램프 전압이 하강하는 동안 방전 셀에 형성되어 있는 벽 전압에 의해 유지 전극(X1-Xn) 및 어드레스 전극(A 1-Am)에서 주사 전극(Y1-Yn)으로 미약한 방전이 일어난다. 그리고 이 방전에 의해 유지 전극(X1-Xn), 주사 전극(Y1-Yn) 및 어드레스 전극(A1 -Am)에 형성되어 있는 벽 전하들이 일부 소거되어 어드레싱에 적절한 상태로 설정된다. 마찬가지로 도 1을 보면 벽 전하는 어드레스 전극(8)의 절연체층(7) 표면에 형성되지만 아래에서는 설명의 편의상 어드레스 전극(8)에 형성되는 것으로 표현한다.
다음, 어드레스 기간에서는 선택할 방전 셀의 어드레스 전극(A1-Am)에 양의 전압(Vw)이 인가되고 주사 전극(Y1-Yn)에 0V가 인가된다. 그러면 리셋 기간에서 형성된 벽 전하에 의한 벽 전압과 양의 전압(Vw)에 의해 어드레스 전극(A1-Am )과 주사 전극(Y1-Yn) 사이 및 유지 전극(X1-Xn)과 주사 전극(Y 1-Yn) 사이에서 어드레스 방전이 일어난다. 이 방전에 의해 주사 전극(Y1-Yn)에 양의 벽 전하가 축적되고 유지 전극(X1-Xn)과 어드레스 전극(A1-Am)에 음의 벽 전하가 축적된다. 그리고 어드레스 방전에 의해 벽 전하가 축적된 방전 셀에서는 유지 기간에서 인가되는 유지 펄스에 의해 유지 방전이 일어난다.
다음, 제1 서브필드의 유지 기간에서 주사 전극(Y1-Yn)에 인가되는 마지막 유지 펄스의 전압 레벨은 리셋 기간의 Vr 전압과 동일하고, 유지 전극(X1-Xn )에는 Vr 전압과 유지 전압(Vs)의 차이에 해당되는 전압(Vr-Vs)이 인가된다. 그러면 어드레스 기간에서 선택된 방전 셀에서는 어드레스 방전에 의해 형성된 벽 전압에 의해 주사 전극(Y1-Yn)으로부터 어드레스 전극(A1-Am)으로 방전이 일어나고, 또한 주사 전극(Y1-Yn)으로부터 유지 전극(X1-Xn)으로 유지 방전이 일어난다. 이 방전이 제1 서브필드의 리셋 기간에서 상승 램프 전압에 의해 발생한 방전에 해당한다. 그리고 선택되지 않은 방전 셀에서는 어드레스 방전이 없었으므로 방전이 일어나지 않는다.
이어지는 제2 서브필드의 리셋 기간에서는 유지 전극(X1-Xn)에 Vh 전압이 인가되고 주사 전극(Y1-Yn)에 Vq 전압에서 0V까지 완만하게 하강하는 램프 전압이 인가된다. 즉, 제1 서브필드의 리셋 기간에서 인가된 하강 램프 전압과 동일한 전압이 주사 전극(Y1-Yn)에 인가된다. 그러면 제1 서브필드에서 선택된 방전 셀에서는 미약한 방전이 일어나고 선택되지 않은 방전 셀에서는 방전이 일어나지 않는다.
그리고 이어지는 나머지 서브필드의 리셋 기간에서도 제2 서브필드의 리셋 기간과 동일한 파형이 인가된다. 한편, 제8 서브필드에서는 유지 기간 이후에 소거 기간이 형성된다. 소거 기간에서는 유지 전극(X1-Xn)에 0V에서 Ve 전압까지 완만하게 상승하는 램프 전압이 인가된다. 이 램프 전압에 의해 방전 셀에 형성되어 있는 벽 전하들이 소거된다.
이러한 종래의 구동 파형에서, 내부 벽 전압을 이용하는 어드레스 기간에서 의 어드레싱은 모든 주사 전극에 대해서 순차적으로 이루어지므로, 뒤늦게 선택되는 주사 전극에서는 내부 벽 전압이 소실된다는 문제점이 있다. 이러한 벽 전압의 소실은 결국 마진을 악화시킨다.
본 발명이 이루고자 하는 기술적 과제는 내부 벽 전압 의존도를 줄이고 어드레싱 할 수 있는 플라즈마 표시 장치와 그 구동방법을 제공하는 것이다.
또한, 저계조 표현력을 높이는 플라즈마 표시 장치와 그 구동방법을 제공하는 것이다.
상기한 목적을 달성하기 위한 본 발명의 특징에 따른 플라즈마 표시 장치의 구동 방법은 주사 전극, 유지 전극 및 어드레스 전극에 의해 방전 셀이 형성되는 플라즈마 표시 패널의 1 프레임을 각각의 가중치를 가지는 복수의 서브필드로 나누고, 각 서브필드의 조합에 의해 계조가 표시되는 플라즈마 표시 장치를 구동하는 방법에 있어서,
제1 군과 제2 군으로 이루어지는 복수의 서브필드 중 가장 낮은 가중치를 가지는 서브필드를 포함하는 제1 군의 서브필드에서,
리셋 기간 동안, 상기 제1 전극의 전압을 제1 전압에서 제2 전압까지 점진적으로 감소시키는 단계; 어드레스 기간 동안, 상기 방전 셀 중 선택하고자 하는 방전 셀을 방전 시키는 단계; 및 유지 기간에서, 상기 제1 전극의 전압을 제5 전압에서 유지방전 전압인 제6 전압까지 점진적으로 증가시켜서 상기 어드레스 단계에서 선택된 방전 셀을 유지방전 시키는 단계를 포함하며,
상기 제2 군의 서브필드의 리셋 기간 동안 상기 제2 전극을 제3 전압으로 바이어스 시키며, 상기 제1 군의 서브필드의 리셋 기간 동안 상기 제2 전극을 제3 전압보다 높은 제4 전압으로 바이어스 시킨다.
상기 제2 전압은 실질적으로 상기 유지 기간에서 상기 유지방전을 위해 상기 제1 전극과 상기 제2 전극에 인가되는 전압의 차이의 절반에 해당하는 전압의 음의 값 이하이거나,
상기 제2 전압은 실질적으로 상기 유지 기간에서 상기 유지방전을 위해 상기 제1 전극과 상기 제2 전극에 인가되는 전압의 차이에 해당하는 전압의 음의 값 이하이다.
또한, 상기 제1 군의 서브필드의 직후 서브필드의 리셋 기간에서,
상기 제1 전극의 전압을 상기 제6 전압에서 제7 전압까지 점진적으로 증가시킨 후 상기 제1 전압에서 제2 전압까지 점진적으로 감소시킨다.
본 발명의 특징에 따른 플라즈마 표시 장치는 복수의 제1 전극 및 제2 전극, 상기 제1 전극 및 제2 전극과 교차하는 방향으로 형성되는 복수의 제3 전극을 포함하는 플라즈마 표시 패널, 한 프레임을 각각의 가중치를 가지는 복수의 서브필드를 분할하고, 상기 복수의 서브필드를 제1 군과 제2 군의 서브필드로 구분하고 상기 제1 군의 서브필드가 가장 낮은 가중치를 가지는 서브필드를 포함하도록 하는 제어부, 그리고 각 서브필드의 리셋 기간에서 상기 제1 전극의 전압에서 상기 제2 전극의 전압을 뺀 전압을 제1 전압에서 제2 전압까지 점진적으로 감소시키는 구동부를 포함하며,
상기 구동부는,
상기 제1 군의 서브필드의 유지 기간에서, 유지방전을 위해 상기 제1 전극에서 상기 제2 전극의 전압을 뺀 전압을 제3 전압에서 제4 전압까지 점진적으로 증가시키고,
상기 제1 군의 서브필드의 상기 제2 전압의 절대값이 상기 제2 군의 서브필드의 상기 제2 전압의 절대값보다 큰 것이 바람직하다.
상기 제1 군의 서브필드의 상기 리셋 기간에서 상기 제2 전극을 제5 전압으로 바이어스 하고, 상기 제2 군의 서브필드의 상기 리셋 기간에서 상기 제2 전극을 상기 제5 전압보다 낮은 제6 전압으로 바이어스 하며,
상기 제1 군의 서브필드의 어드레스 기간에서 상기 제2 전극을 상기 제5 전압으로 바이어스 하며, 상기 제2 군의 서브필드의 어드레스 기간에서 상기 제2 전극을 상기 제6 전압으로 바이어스 한다.
또한, 상기 각 서브필드의 리셋 기간에서 상기 제1 전극의 전압에서 상기 제3 전극의 전압을 뺀 전압을 제7 전압에서 제8 전압까지 점진적으로 감소시키며,
상기 제8 전압은 실질적으로 상기 유지 기간에서 상기 유지방전을 위해 상기 제1 전극과 상기 제2 전극에 인가되는 전압의 차이의 절반에 해당하는 전압의 음의 값 이하인 것이 바람직하다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상 세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다.
이제 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동 방법에 대하여 도면을 참고로 하여 상세하게 설명한다.
먼저 도 4를 참조하여 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 구동 방법에 대하여 상세하게 설명한다. 그리고 아래 설명에서 어드레스 전극(A1-Am), 주사 전극(Y1-Yn) 및 유지 전극(X1-X n)으로 도면 부호를 표시하는 것은 모든 어드레스 전극, 주사 전극 및 유지 전극에 동일한 전압이 인가되는 것을 나타내며, 어드레스 전극(Ai) 및 주사 전극(Yj)으로 표시하는 것은 어드레스 전극 및 주사 전극 중에서 일부에만 해당 전압이 인가되는 것을 나타낸다.
도 4는 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
도 4에 나타낸 바와 같이, 본 발명의 제1 실시예에 따른 구동 파형은 리셋 기간, 어드레스 기간 및 유지 기간을 포함한다. 그리고 플라즈마 디스플레이 패널에는 각 기간에서 주사 전극(Y1-Yn) 및 유지 전극(X1-Xn)에 구동 전압을 인가하는 주사/유지 구동 회로(도시하지 않음)와 어드레스 전극(A1-Am)에 구동 전압을 인가하는 어드레스 구동 회로(도시하지 않음)가 연결된다. 이러한 구동 회로와 플라즈마 디 스플레이 패널이 연결되어 하나의 플라즈마 표시 장치를 이룬다.
리셋 기간은 유지 기간에 형성된 벽 전하를 제거하는 기간으로, 제1 서브필드의 리셋 기간에는 모든 방전셀에 벽전하를 쌓은 후 제거하는 메인 리셋 파형을 인가하고 제2 서브필드 이후의 서브필드의 리셋 기간에는 방전셀에 벽전하를 쌓는 과정 없이 벽 전하를 제거하여 이전 서브필드에서 방전이 일어난 방전셀의 벽전하만을 제거하는 보조 리셋 파형을 인가한다. 어드레스 기간은 방전 셀 중에서 표시하고자 하는 방전 셀을 선택하는 기간이며, 유지 기간은 어드레스 기간에서 선택된 방전 셀을 방전시키는 기간이다.
먼저, 제1 서브필드의 리셋 기간에서는 메인 리셋이 인가되는 구간으로 주사 전극(Y)에 Vs 전압에서 방전 개시 전압을 넘는 Vset 전압까지 점진적으로 상승하는 램프 전압을 인가한다. 이 램프 전압이 인가되는 동안에 주사 전극(Y)에서 어드레스 전극(A) 및 유지 전극(X)으로 각각 미약한 방전이 일어난다. 이러한 방전에 의해 주사 전극(Y)에 음(-)의 벽 전하가 축적되고 어드레스 전극(A) 및 유지 전극(X)에는 양(+)의 벽 전하가 축적된다.
다음으로, 주사 전극(Y)에 Vs 전압에서 Vnf 전압까지 점진적으로 하강하는 램프 전압이 인가된다. 이때 어드레스 전극(A)에는 기준 전압(도 4에서는 0V라 가정함)이 인가되고, 유지 전극(X)은 Ve 전압으로 바이어스 된다. 그리고 방전 셀에서 어드레스 전극과 주사 전극 사이의 방전 개시 전압을 Vfay 전압이라고 했을 때, 하강 램프 전압의 마지막 전압(Vnf)은 -Vfay에 해당하는 전압이다.
일반적으로 방전 셀에서 주사 전극과 어드레스 전극 사이 또는 주사 전극과 유지 전극 사이의 전압이 방전 개시 전압 이상이 되면 주사 전극과 어드레스 전극 사이 또는 주사 전극과 유지 전극 사이에서 방전이 일어난다. 특히, 본 발명의 제1 실시예에서와 같이 완만하게 하강하는 램프 전압이 인가되어 방전이 일어나는 경우에는 방전 셀 내부의 벽 전압도 하강 램프 전압과 같은 속도로 감소하게 된다. 이러한 원리에 대해서는 미국특허공보 제5,745,086호에 상세하게 기재되어 있으므로, 이에 대한 자세한 설명은 생략한다.
아래에서는 도 5를 참조하여 -Vfay 전압까지 하강하는 램프 전압이 인가되는 경우의 방전 특성에 대해서 설명한다.
도 5는 방전 셀에 하강 램프 전압이 인가되는 경우의 하강 램프 전압과 벽 전압 사이의 관계를 나타내는 도면이다. 도 5에서는 주사 전극과 어드레스 전극을 중심으로 설명하고, 하강 램프 전압이 인가되기 전에 주사 전극과 어드레스 전극에 각각 음의 전하와 양의 전하가 쌓여 있어서 일정량의 벽 전압(V0)이 형성되어 있는 것으로 가정한다.
도 5에 나타낸 바와 같이, 주사 전극에 인가되는 전압이 완만하게 감소하는 중에 벽 전압(Vwall)과 주사 전극에 인가된 전압(Vy)의 차이가 방전 개시 전압(V fay)을 넘는 경우에는 방전이 일어난다. 그리고 앞에서 설명한 것처럼 방전이 일어나면 방전 셀 내부의 벽 전압(Vwall)은 하강 램프 전압(Vy)과 동일한 속도로 감소하게 된다. 이때, 하강 램프 전압(Vy)과 벽 전압(Vwall)의 차이는 방전 개시 전압(V fay)을 유지하게 된다. 따라서 도 5에 나타낸 바와 같이, 주사 전극에 인가되는 전압(Vy)이 -Vfay 전압까지 감소하면 방전 셀 내부에서 어드레스 전극과 주사 전극 사이의 벽 전압(Vwall)은 0V가 된다.
그런데, 방전 셀마다 특성에 따라 방전 개시 전압에 차이가 있으므로 본 발명의 제1 실시예에서는 주사 전극에 인가되는 전압(Vy)이 모든 방전 셀에서 어드레스 전극(A1-Am)으로부터 주사 전극(Y1-Yn)으로 방전이 일어날 수 있을 정도의 크기로 할 수 있다. 이때, 모든 방전 셀은 플라즈마 디스플레이 패널에서 화면을 표시할 때 영향을 줄 수 있는 영역(유효 표시 영역)에 있는 방전 셀을 포함한다.
즉, 수학식 1에 나타낸 것처럼 어드레스 전극(A1-Am)에 인가되는 전압(0V)과 주사 전극(Y1-Yn)에 인가되는 전압(Vnf)의 차이(VA-Y,reset )가 방전 셀 중에서 방전 개시 전압(Vfay)이 가장 높은 것의 방전 개시 전압(Vf,MAX, 이하 '최대 방전 개시 전압'이라 함)보다 크게 한다. 이때, Vnf 전압의 크기(|Vnf|)가 최대 방전 개시 전압(Vf,MAX)보다 너무 크면 음의 벽 전압이 형성되므로, Vnf 전압의 크기(|V nf|)는 최대 방전 개시 전압(Vf,MAX)과 동일한 것이 바람직하다.
Figure 112004023260618-pat00001
이와 같이, 주사 전극(Y1-Yn)에 Vnf 전압까지 하강하는 램프 전압이 인가되면, 모든 방전 셀에서 벽 전압이 제거된다. 그리고 Vnf 전압의 크기(|Vnf|)를 최대 방전 개시 전압(Vf,MAX)으로 하면, 방전 개시 전압(Vf)이 최대 방전 개시 전압(Vf,MAX)보다 작은 방전 셀에서는 반대로 음의 벽 전압이 생성될 수 있다. 즉, 어드레스 전극(A1-Am)에 음의 벽 전하가 형성되고 주사 전극(Y1-Y n)에 음의 벽 전하가 형성될 수 있다. 이때, 생성된 벽 전압은 어드레스 기간에서 방전 셀 간의 불균일을 해소할 수 있는 전압이 된다.
이어서, 어드레스 기간에서는 먼저 주사 전극(Y1-Yn)과 유지 전극(X1-X n)을 각각 기준 전압(0V) 및 Ve 전압으로 유지한 다음 표시하고자 하는 방전 셀을 선택하기 위해 주사 전극(Y1-Yn)과 어드레스 전극(A1-Am)에 전압을 인가한다. 즉, 먼저 첫 번째 행의 주사 전극(Y1)에 음의 전압인 VscL 전압을 인가하는 동시에 첫 번째 행 중 표시하고자 하는 방전 셀에 위치하는 어드레스 전극(Ai)에 양의 전압인 VscH 전압을 인가한다. 도 4에서는 VscL 전압을 리셋 기간에서의 Vnf 전압과 동일한 레벨로 하였다.
그러면 수학식 2에 나타낸 것처럼 어드레스 기간에서 선택된 방전 셀에서의 어드레스 전극(Ai)과 주사 전극(Y1)의 전압의 차이(VA-Y,address)가 항상 최대 방전 개시 전압(Vf,MAX)보다 커지게 된다.
Figure 112004023260618-pat00002
따라서, VscH 전압이 인가된 어드레스 전극(Ai)과 VscL 전압이 인가된 주사 전극(Y1)에 의해 형성되는 방전 셀에서는 어드레스 전극(Ai)과 주사 전극(Y1 ) 사이 및 유지 전극(X1)과 주사 전극(Y1) 사이에서 어드레스 방전이 일어난다. 그 결과 주사 전극(Y1)에는 양의 벽 전하가 형성되고 유지 전극(X1)에는 음의 벽 전하가 형성된다. 또한 어드레스 전극(Ai)에도 음의 벽 전하가 형성된다.
다음, 두 번째 행의 주사 전극(Y2)에 VscL 전압을 인가하면서 두 번째 행 중 표시하고자 하는 방전 셀에 위치하는 어드레스 전극(Ai)에 VscH 전압을 인가한다. 그러면 앞에서 설명한 것처럼 VscH 전압이 인가된 어드레스 전극(Ai)과 VscL 전압이 인가된 주사 전극(Y2)에 의해 형성되는 방전 셀에서 어드레스 방전이 일어나서 방전 셀에 벽 전하가 형성된다. 마찬가지로 나머지 행의 주사 전극(Y3-Yn)에 대해서는 순차적으로 VscL 전압을 인가하면서 표시하고자 하는 방전 셀에 위치하는 어드레스 전극에 VscH 전압을 인가하여, 벽 전하를 형성한다.
유지 기간에서는 먼저 주사 전극(Y1-Yn)에 Vs 전압을 인가하면서 유지 전극(X1-Xn)에 기준 전압(0V)을 인가한다. 그러면 어드레스 기간에서 선택된 방전 셀에서는, 주사 전극(Yj)과 유지 전극(Xj) 사이의 전압이 Vs 전압에 어드레스 기간에서 형성된 주사 전극(Yj)의 양의 벽 전하와 유지 전극(Xj)의 음의 벽 전하에 의한 벽 전압이 더해진 것으로 되므로 주사 전극과 유지 전극 사이의 방전 개시 전압(Vfxy)을 넘게 된다. 따라서 주사 전극(Yj)과 유지 전극(Xj) 사이에서 유지 방전이 일어난다. 그리고 이 유지 방전이 일어난 방전 셀의 주사 전극(Yj)과 유지 전극(Xj)에는 각각 음의 벽 전하와 양의 벽 전하가 형성된다.
다음, 주사 전극(Y1-Yn)에 0V가 인가되고 유지 전극(X1-Xn)에 Vs 전압이 인가된다. 앞에서 유지 방전이 일어난 방전 셀에서는, 유지 전극(Xj)과 주사 전극(Yj) 사이의 전압이 Vs 전압에 앞의 유지 방전에서 형성된 유지 전극(Xj)의 양의 벽 전하와 주사 전극(Yj)의 음의 벽 전하에 의한 벽 전압이 더해진 것으로 되므로 주사 전극과 유지 전극 사이의 방전 개시 전압(Vfxy)을 넘게 된다. 따라서 주사 전극(Yj)과 유지 전극(Xj) 사이에서 유지 방전이 일어나고, 유지 방전이 일어난 방전 셀의 주사 전극(Yj)과 유지 전극(Xj)에는 각각 양의 벽 전하와 음의 벽 전하가 형성된다.
이후, 동일한 방법으로 Vs 전압과 0V가 주사 전극(Y1-Yn)과 유지 전극(X 1-Xn)에 교대로 인가되어 유지 방전이 계속 행해진다. 그리고 마지막 유지 방전은 주사 전극(Y1-Yn)에 Vs 전압이 인가되고 유지 전극(X1-Xn )에 0V가 인가된 상태에서 일어난 다. 마지막 유지 방전 이후에는 앞에서 설명한 리셋 기간부터 시작하는 서브필드가 이어진다.
다음으로, 제2 서브필드의 리셋 기간에서는 보조 리셋이 인가되는 구간으로 제1 서브필드의 유지 기간에서 인가된 마지막 유지 펄스 이후에 주사 전극(Y)에 Vs 전압에서 Vnf 전압까지 완만하게 하강하는 램프 전압이 인가된다. 이때 제1 서브필드의 리셋 기간에서와 같이 어드레스 전극(A)에는 기준 전압(0V)이 인가되고, 유지 전극(X)은 Ve 전압으로 바이어스된다. 즉, 제 1 서브필드의 리셋 기간에서 인가된 하강 램프 전압과 동일한 전압이 주사 전극(Y)에 인가된다. 그러면, 제1 서브필드에서 선택된 방전 셀에서는 미약한 방전이 일어나고 선택되지 않은 방전 셀에서는 방전이 일어나지 않는다. 이때, 제1 서브필드의 리셋 기간에서와 같이 제2 서브필드의 리셋 기간에서는 주사 전극(Y)과 어드레스 전극(A)사이에 존재하던 벽 전하가 완전히 소거된다. 다시 말하면, 제1 서브필드에서 선택된 셀에 대해서만 제2 서브필드의 리셋 기간에 의해 약한 방전이 발생하여 주사 전극과 어드레스 전극 사이에 존재하던 벽전하가 완전히 소거된다.
제2 서브필드의 어드레스 기간과 유지 기간에 인가되는 파형은 제1 서브필드와 동일하므로 이하에서는 설명을 생략한다. 여기서, 제3 서브필드 내지 제8 서브필드는 제2 서브필드와 동일한 파형이 인가될 수 있을 뿐만 아니라 제3 서브필드 내지 제8 서브필드 중 임의의 서브필드에서 제1 서브필드와 같은 파형이 인가될 수 있다.
이와 같이 본 발명의 제1 실시예에 의하면, 어드레스 기간에서 표시하고자 하는 방전 셀의 어드레스 전극과 주사 전극의 전압 차이를 최대 방전 개시 전압보다 크게 함으로써, 리셋 기간에서 벽 전하가 형성되지 않아도 어드레스 방전이 일어난다. 따라서 어드레스 방전이 리셋 기간에서 형성된 벽 전하의 영향을 받지 않으므로 벽 전하 소실로 인한 마진 악화의 문제점이 없어진다.
그리고 본 발명의 제1 실시예에서는 VscL 전압을 Vnf 전압과 동일하게 함으로써, VscL 전압과 Vnf 전압을 동일한 전원에서 공급할 수 있으므로 주사 전극을 구동하기 위한 회로가 간단해진다.
이상, 본 발명의 제1 실시예에서는 기준 전압을 0V로 가정하여 설명하였지만, 이와는 달리 기준 전압을 다른 전압으로 할 수도 있다. 그리고 Va 전압과 VscL 전압의 차이가 최대 방전 개시 전압보다 크게 할 수 있다면 VscL 전압을 Vnf 전압과 다르게 할 수도 있다.
다음, 본 발명의 제1 실시예에서 설명한 어드레스 전극과 주사 전극 사이의 방전 개시 전압(Vfay), 유지 전극과 주사 전극 사이의 방전 개시 전압(Vfxy) 및 V s 전압 사이의 관계에 대해서 설명한다.
플라즈마 디스플레이 패널에 방전은 양이온이 음극에 충돌될 때 방출되는 2차 전자의 양에 의해 결정되며, 이를 γ 프로세스라 한다. 따라서 2차 전자 방출 계수(γ)가 낮은 물질로 덮여 있는 전극이 음극으로 작용하는 경우보다 2차 전자 방출 계수(γ)가 낮은 물질로 덮여 있는 전극이 음극으로 작용하는 경우의 방전 개시 전압이 더 낮다. 그런데, 3전극 플라즈마 디스플레이 패널에서, 배면 기판에 형성되는 어드레스 전극은 색상 표현을 위해 형광체로 덮여 있고, 전면 기판에 형성되는 주사 전극과 유지 전극은 MgO 성분의 보호막으로 덮여 있다. 여기서 MgO 보호막은 2차 전자 방출 계수가 높은 반면 형광체층은 2차 전자 방출 계수가 낮다. 그리고 주사 전극과 유지 전극은 대칭으로 형성되어 있는 반면, 어드레스 전극과 주사 전극은 비대칭으로 형성되어 있으므로, 어드레스 전극과 주사 전극 사이의 방전 개시 전압은 어드레스 전극이 양극으로 작용하는 경우와 음극으로 작용하는 경우에 달라질 수 있다.
즉, 형광체로 덮여 있는 어드레스 전극이 양극으로 작용하고 유전체층으로 덮여 있는 주사 전극이 음극으로 작용하는 경우의 방전 개시 전압(Vfay)이 어드레스 전극이 음극으로 작용하고 주사 전극이 양극으로 작용하는 경우의 방전 개시 전압(Vfya)보다 낮다. 그리고 통상적으로 어드레스 전극이 양극일 때의 방전 개시 전압(Vfay), 어드레스 전극이 음극일 때의 방전 개시 전압(Vfya) 및 주사 전극과 유지 전극 사이의 방전 개시 전압(Vfxy) 사이에는 수학식 3의 관계가 성립한다. 물론 이러한 관계는 방전 셀의 상태에 따라서 달라질 수도 있다.
Figure 112004023260618-pat00003
리셋 기간 및 어드레스 기간에서는 주사 전극이 음극으로 작용하므로, 어드레스 전극과 주사 전극 사이의 방전 개시 전압(Vfay)은 수학식 3의 관계로부터 수학 식 4의 관계가 성립한다. 그리고 어드레스 기간에서 어드레스가 안된 방전 셀에서는 유지 방전이 일어나지 않아야 하므로, Vs 전압도 수학식 5와 같이 주사 전극과 유지 전극 사이의 방전 개시 전압(Vfxy)보다 낮은 전압이다.
Figure 112004023260618-pat00004
Figure 112004023260618-pat00005
그리고 본 발명의 제1 실시예에서는 리셋 기간에서 어드레스 전극과 주사 전극 사이의 벽 전압을 0V에 가깝도록 하였으므로, 어드레스 기간에서 어드레스가 안된 방전 셀에서는 유지 기간에서 주사 전극과 어드레스 전극 사이 및 유지 전극과 어드레스 전극 사이에서도 연속적으로 방전이 일어나지 않아야 한다. 바꾸어 말하면, 연속적으로 방전이 일어나는 경우는 주사 전극에 Vs 전압이 인가되어 주사 전극과 어드레스 전극 사이에서 방전이 일어나고, 이 방전에 의해 어드레스 전극에 양의 벽 전하가 형성된 경우에 유지 전극에 Vs 전압이 인가될 때도 유지 전극과 어드레스 전극 사이에서 방전이 일어나는 경우이다. 그런데, 유지 전극과 주사 전극은 대칭 전극이므로 유지 전극과 어드레스 전극 사이의 방전개시전압은 Vfay 전압과 동일하고, 주사 전극과 어드레스 전극의 방전에 의해 유지 전극에 양의 벽 전하가 쌓이는 경우에 유지 전극과 어드레스 전극에 형성되는 벽 전압은 Vfay 전압을 넘을 수 없다. 따라서 주사 전극과 어드레스 전극 사이의 방전에 의해 유지 전극에 양의 벽 전하가 형성된 후 유지 전극에 Vs 전압이 인가될 때 방전이 일어나지 않기 위해서는 수학식 6의 관계, 즉 Vfay 전압이 Vs/2 전압보다 클 필요가 있다.
Figure 112004023260618-pat00006
수학식 4 내지 6의 관계를 종합하여 보면, Vfay 전압은 Vs/2보다 높은 전압으로 설정할 필요가 있고, 또한 Vfay 전압과 Vs 전압 모두 Vfxy 전압보다 일정 전압 이상 낮아야 하므로 Vfay 전압은 Vs 전압 근방에서 결정될 수 있다. 즉, 수학식 7과 같은 관계가 성립한다. 실험으로 측정하였을 때 ΔV는 0에서 30V 사이의 전압을 가진다.
Figure 112004023260618-pat00007
도 4에서는 리셋 기간 및 어드레스 기간에서 유지 전극(X1-Xn)에 인가되는 V e 전압을 양의 전압으로 표현하였다. 어드레스 기간에서 주사 전극(Yj)과 어드레스 전극(Ai) 사이의 방전에 의해 주사 전극(Yj)과 유지 전극(Xj) 사이에서 방전이 일어날 수 있다면 Ve 전압은 다른 전압일 수도 있다. 예를 들어 Ve 전압은 0V 또는 음 의 전압일 수도 있다.
이상, 본 발명의 제1 실시예에서는 리셋 기간에서 어드레스 전극에 인가되는 전압을 0V로 하여 설명하였지만, 어드레스 전극과 주사 전극 사이의 벽 전압은 어드레스 전극과 주사 전극에 인가되는 전압의 차에 의해 결정이 되므로 어드레스 전극과 주사 전극에 인가되는 전압의 차가 본 발명의 실시예와 동일한 관계를 만족한다면 어드레스 전극과 주사 전극에 인가되는 전압을 다르게 설정할 수 있다.
그리고 본 발명의 제1 실시예에서는 리셋 기간에서 램프 형태의 전압이 주사 전극에 인가되는 것으로 하여 설명하였지만, 램프 형태 이외에 약방전을 일으키면서 벽 전하를 제어할 수 있는 다른 형태의 전압을 주사 전극에 인가할 수도 있다. 이러한 형태의 전압은 시간 변화에 따라 점진적으로 전압 레벨이 변화하는 전압이다.
이와 같이 본 발명에 의하면, 어드레스 방전이 리셋 기간에서 형성된 벽 전하의 영향을 받지 않으므로 벽 전하 소실로 인한 마진 악화의 문제점이 없어진다. 그리고 발광하지 않는 방전 셀에서 리셋 기간에서의 방전의 양이 줄어들므로 명암비가 좋아진다.
한편, 일반적으로 플라즈마 디스플레이 패널은 1 프레임을 복수의 서브필드로 나누어 구동하고, 각 서브필드의 조합에 의해 계조를 표현한다.
최소 계조(단위광)를 표현하는 가중치 1의 서브필드의 광은 리셋 기간에서 발생되는 광과 어드레스 기간에서 선택된 셀에서 발생되는 광 및 유지기간에서 1회의 유지방전시에 발생되는 광의 합으로서 표현된다.
이때, 리셋 방전은 그 세기가 미약하여 리셋 방전에 의해 발생되는 광은 거의 무시된다. 따라서, 계조 1을 표시하는 가중치 1의 서브필드는 어드레스 방전에 의하여 발생되는 어드레스 광과 유지방전에 의하여 발생되는 유지 광으로 표현될 수 있다. 그런데 최소 계조를 표현하는 서브필드에서 최소한의 방전이 일어나야만 저계조 표현력을 증가시킬 수 있으며, 이를 위하여 가중치 1의 서브필드의 유지 기간에 인가되는 하나의 유지방전 펄스로서 램프로 상승하는 펄스를 인가할 수 있다.
도 6은 이러한 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 가중치 1의 서브필드의 구동 파형도이다.
그런데, 본 발명의 제1 및 제2 실시예에서는 리셋 기간에서 주사 전극과 유지 전극 및 어드레스 전극의 벽전하를 거의 모두 소거한 상태이다. 이 상태에서 어드레스 기간에 주사 전극에 음의 전압(VscL)이 인가되고 어드레스 전극에 Va 전압이 인가되면 주사 전극과 어드레스 전극에 각각 (+) 벽전하와 (-) 벽전하가 상당량만큼 쌓인다. 그러므로 이 상태에서 유지 기간에 유지방전 전압까지 상승하는 펄스를 인가하면 주사 전극과 어드레스 전극간의 벽전압이 높기 때문에 어드레스 전극과 주사 전극간의 방전이 유지 전극과 주사 전극간의 방전보다 먼저 일어난다.
그런데, 앞서 기술한 바와 같이 주사 전극과 유지 전극은 MgO 보호막으로 덮여 있는 반면 어드레스 전극은 형광체로 덮여 있기 때문에 어드레스 전극이 주사 전극 및 유지 전극에 비해 2차 전자 방출 계수가 낮다. 따라서, 유지방전 펄스로서 상승 램프 파형을 인가할 때 주사 전극과 어드레스 전극간의 방전 개시 전압을 넘어선 순간에 바로 방전이 일어나지 않고 어느 정도 방전이 지연된 후에 방전이 일 어나기 시작한다. 그런데 방전이 일어나기 시작할 때의 전압은 방전 개시 전압보다 높은 전압이기 때문에 램프 파형을 인가하더라도 주사 전극과 어드레스 전극간에는 약방전이 아닌 강방전이 일어날 수 있다. 따라서, 유지 광을 효과적으로 저감할 수 없다.
그러므로 가중치 1의 서브필드에서 하나의 램프로 상승하는 유지방전 펄스가 인가될 때 어드레스 전극과 주사 전극간의 유지 방전보다 유지 전극과 주사 전극간의 유지 방전이 먼저 일어나도록 해야 한다.
도 7은 이러한 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 패널의 가중치 1의 서브필드의 구동 파형도이다.
도 7에 도시된 바와 같이, 본 발명의 제3 실시예에 따르면 가중치 1 서브필드의 하강 리셋 기간과 어드레스 기간에 유지 전극에 인가되는 전압 Ve'을 가중치 2 이상의 서브필드(도 6에서는 가중치 n 서브필드라고 표시함)의 하강 리셋 기간과 어드레스 기간에 유지 전극에 인가되는 Ve 전압보다 높게 설정한다.
가중치 n 서브필드의 리셋 기간 종료 시점에서는 유지전극, 주사 전극 및 어드레스 전극의 벽전하가 모두 소거된 상태이다. 그런데 가중치 1 서브필드의 하강 리셋 기간에는 유지 전극에 Ve 전압보다 높은 Ve' 전압이 인가되기 때문에, 리셋 기간 종료 시점에 유지 전극에는 (-) 벽전하가, 어드레스 전극과 주사 전극에는 (+) 벽전하가 다소 축적되어 있다.
이 상태에서 어드레스 기간에 켜질 방전 셀의 어드레스 전극에 Va 전압을 인가하고 주사 전극에 VscL 전압을 인가하면 어드레스 방전이 일어나서 어드레스 전 극과 유지 전극에는 소정량의 (-) 벽전하가 쌓이고 주사 전극에는 더 많은 양의 (+) 벽전하가 쌓인다.
그런데, 앞서 설명한 바와 같이 가중치 1 서브필드의 리셋 기간 종료시점에서 유지 전극에는 (-) 벽전하가 쌓여 있는 상태이므로 어드레스 기간 종료시점에서는 더 많은 양의 (-) 벽전하가 쌓이게 된다. 즉, 가중치 1 서브필드에서는 가중치 n 서브필드의 리셋 및 어드레스 기간에서 유지 전극에 Ve 전압을 인가할 때보다 유지 방전 펄스가 인가되기 직전에 유지 전극과 주사 전극에 많은 양의 벽전하가 형성된다.
따라서, 이렇게 유지 전극과 주사 전극에 충분한 양의 벽전하가 형성된 상태에서 유지 기간에 도 7과 같이 램프 형태로 상승하는 유지 파형이 인가되면 어드레스 전극과 주사 전극간의 방전보다 유지 전극과 주사 전극간의 방전이 먼저 일어난다. 그런데 유지 전극과 주사 전극은 2차 전자 방출 계수가 높기 때문에 방전 지연시간이 짧으며, 따라서 유지 기간에 강방전은 일어나지 않는다.
그러므로 가중치 1 서브필드의 유지 광을 효과적으로 줄일 수 있으며, 전체 발광량이 감소하여 저계조 표현력이 증가된다.
이후 가중치 n 서브필드의 구동 파형은 본 발명의 제1 실시예와 동일하므로 중복되는 부분의 설명은 생략한다.
다만, 가중치 1 서브필드 바로 다음에 위치하는 서브필드의 리셋 기간에는 점진적으로 상승하는 파형과 점진적으로 하강하는 파형을 모두 가지는 메인 리셋 파형이 인가되어야 한다. 이는, 가중치 1 서브필드의 리셋 및 어드레스 기간에 유 지 전극의 바이어스 전압을 높여줌으로써 어드레스 기간 종료 시점에 방전셀에 형성된 벽전하가 증가되었기 때문에, 점진적으로 하강하는 파형만을 가지는 보조 리셋만으로는 증가된 벽전하를 모두 소거할 수 없기 때문이다. 따라서 이후의 어드레스 방전을 위하여 리셋 기간에 메인 리셋 파형을 인가함으로써 방전셀의 벽전하를 모두 소거해줄 필요가 있다.
또한, 본 발명의 제3 실시예에서 Ve' 전압을 Vs 전압과 같게 하여 전원의 개수를 줄일 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
이상에서 살펴본 바와 같이, 본 발명에 따르면 리셋 기간에서 형성된 벽 전하의 영향을 받지 않으므로 벽 전하 소실로 인한 마진의 악화의 문제점이 없어진다.
또한, 저계조를 표현하는 서브필드의 하강 리셋 및 어드레스 기간에 유지 전극에 인가되는 바이어스 전압을 높임으로써 저계조 표현력을 높일 수 있다.

Claims (8)

  1. 주사 전극, 유지 전극 및 어드레스 전극에 의해 방전 셀이 형성되는 플라즈마 표시 패널의 1 프레임을 각각의 가중치를 가지는 복수의 서브필드로 나누고, 각 서브필드의 조합에 의해 계조가 표시되는 플라즈마 표시 장치를 구동하는 방법에 있어서,
    제1 군과 제2 군으로 이루어지는 복수의 서브필드 중 가장 낮은 가중치를 가지는 서브필드를 포함하는 제1 군의 서브필드에서,
    리셋 기간 동안, 상기 제1 전극의 전압을 제1 전압에서 제2 전압까지 점진적으로 감소시키는 단계;
    어드레스 기간 동안, 상기 방전 셀 중 선택하고자 하는 방전 셀을 방전시키는 단계; 및
    유지 기간에서, 상기 제1 전극의 전압을 제3 전압에서 유지방전 전압인 제4 전압까지 점진적으로 증가시켜서 상기 어드레스 단계에서 선택된 방전 셀을 유지방전 시키는 단계를 포함하며,
    상기 제2 군의 서브필드의 리셋 기간 동안 상기 제2 전극을 제5 전압으로 바이어스 시키며, 상기 제1 군의 서브필드의 리셋 기간 동안 상기 제2 전극을 상기 제5 전압보다 높은 제6 전압으로 바이어스 시키는
    플라즈마 표시 장치의 구동 방법.
  2. 제1항에 있어서,
    상기 제2 전압은 실질적으로 상기 유지 기간에서 상기 유지방전을 위해 상기 제1 전극과 상기 제2 전극에 인가되는 전압의 차이의 절반에 해당하는 전압의 음의 값 이하인
    플라즈마 표시 장치의 구동 방법.
  3. 제1항에 있어서,
    상기 제2 전압은 실질적으로 상기 유지 기간에서 상기 유지방전을 위해 상기 제1 전극과 상기 제2 전극에 인가되는 전압의 차이에 해당하는 전압의 음의 값 이하인
    플라즈마 표시 장치의 구동 방법.
  4. 제3항에 있어서,
    상기 제1 군의 서브필드의 직후 서브필드의 리셋 기간에서,
    상기 제1 전극의 전압을 상기 제4 전압에서 제7 전압까지 점진적으로 증가시킨 후 상기 제1 전압에서 제2 전압까지 점진적으로 감소시키는
    플라즈마 표시 장치의 구동 방법.
  5. 복수의 제1 전극 및 제2 전극, 상기 제1 전극 및 제2 전극과 교차하는 방향으로 형성되는 복수의 제3 전극을 포함하는 플라즈마 표시 패널,
    한 프레임을 각각의 가중치를 가지는 복수의 서브필드를 분할하고, 상기 복수의 서브필드를 제1 군과 제2 군의 서브필드로 구분하고 상기 제1 군의 서브필드가 가장 낮은 가중치를 가지는 서브필드를 포함하도록 하는 제어부, 그리고
    각 서브필드의 리셋 하강 기간에서 상기 제1 전극의 전압에서 상기 제2 전극의 전압을 뺀 전압을 제1 전압에서 제2 전압까지 점진적으로 감소시키는 구동부를 포함하며,
    상기 구동부는,
    상기 제1 군의 서브필드의 유지 기간에서 유지방전을 위해 상기 제1 전극에서 상기 제2 전극의 전압을 뺀 전압을 제3 전압에서 제4 전압까지 점진적으로 증가시키며,
    상기 제1 군의 서브필드의 상기 제2 전압의 절대값이 상기 제2 군의 서브필드의 상기 제2 전압의 절대값보다 큰 플라즈마 표시 장치.
  6. 제5항에 있어서,
    상기 구동부는,
    상기 제1 군의 서브필드의 상기 리셋 하강 기간에서 상기 제2 전극을 제5 전압으로 바이어스 하며,
    상기 제2 군의 서브필드의 상기 리셋 하강 기간에서 상기 제2 전극을 상기 제5 전압보다 낮은 제6 전압으로 바이어스 하는
    플라즈마 표시 장치.
  7. 제6항에 있어서,
    상기 구동부는,
    상기 제1 군의 서브필드의 어드레스 기간에서 상기 제2 전극을 상기 제5 전압으로 바이어스 하며,
    상기 제2 군의 서브필드의 어드레스 기간에서 상기 제2 전극을 상기 제6 전압으로 바이어스 하는
    플라즈마 표시 장치.
  8. 제5항 내지 제7항 중 어느 한 항에 있어서,
    상기 구동부는,
    상기 각 서브필드의 리셋 하강 기간에서 상기 제1 전극의 전압에서 상기 제3 전극의 전압을 뺀 전압을 제7 전압에서 제8 전압까지 점진적으로 감소시키며,
    상기 제8 전압은 실질적으로 상기 유지 기간에서 상기 유지방전을 위해 상기 제1 전극과 상기 제2 전극에 인가되는 전압의 차이의 절반에 해당하는 전압의 음의 값 이하인
    플라즈마 표시 장치.
KR1020040038954A 2004-05-31 2004-05-31 플라즈마 표시 장치와 그 구동방법 KR100551014B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040038954A KR100551014B1 (ko) 2004-05-31 2004-05-31 플라즈마 표시 장치와 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040038954A KR100551014B1 (ko) 2004-05-31 2004-05-31 플라즈마 표시 장치와 그 구동방법

Publications (2)

Publication Number Publication Date
KR20050113837A KR20050113837A (ko) 2005-12-05
KR100551014B1 true KR100551014B1 (ko) 2006-02-13

Family

ID=37288287

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040038954A KR100551014B1 (ko) 2004-05-31 2004-05-31 플라즈마 표시 장치와 그 구동방법

Country Status (1)

Country Link
KR (1) KR100551014B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100851113B1 (ko) * 2005-07-14 2008-08-08 마츠시타 덴끼 산교 가부시키가이샤 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마디스플레이 장치
JP2007041251A (ja) * 2005-08-03 2007-02-15 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法
JP5003714B2 (ja) * 2009-04-13 2012-08-15 パナソニック株式会社 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR101016673B1 (ko) 2009-08-11 2011-02-25 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법

Also Published As

Publication number Publication date
KR20050113837A (ko) 2005-12-05

Similar Documents

Publication Publication Date Title
US20050259042A1 (en) Driving method of plasma display panel and plasma display
KR100739070B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100612309B1 (ko) 플라즈마 표시 장치와 그의 구동 방법
KR100515335B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100551014B1 (ko) 플라즈마 표시 장치와 그 구동방법
KR20050095154A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100502928B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100551018B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100570694B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100551038B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100550993B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100612282B1 (ko) 플라즈마 표시 장치와 그의 구동 방법
KR100521481B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100551057B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100578849B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100550992B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100521498B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100521472B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100627391B1 (ko) 플라즈마 표시 장치 및 그 구동방법
KR100599738B1 (ko) 플라즈마 표시 장치 및 그 구동방법
KR100627273B1 (ko) 플라즈마 표시 장치와 그의 구동 방법
KR100551013B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100521495B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100551011B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100508926B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120126

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20130122

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee