JPS6385940A - 情報処理装置の試験方式 - Google Patents

情報処理装置の試験方式

Info

Publication number
JPS6385940A
JPS6385940A JP61231998A JP23199886A JPS6385940A JP S6385940 A JPS6385940 A JP S6385940A JP 61231998 A JP61231998 A JP 61231998A JP 23199886 A JP23199886 A JP 23199886A JP S6385940 A JPS6385940 A JP S6385940A
Authority
JP
Japan
Prior art keywords
test program
test
information processing
program
main memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61231998A
Other languages
English (en)
Inventor
Tadanobu Hakuba
白馬 忠信
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61231998A priority Critical patent/JPS6385940A/ja
Publication of JPS6385940A publication Critical patent/JPS6385940A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は情報処理装置の試験方式に関し、特にページン
グ機能を有する情報処理装置の試験方式〔従来の技術〕 従来、この種の情報処理装置の試験方式では、ページン
グ機能の試験を行う場合に、特定の命令を用いた試験プ
ログラムにおいてこの命令あるいはこの命令のオペラン
ドデータを含む論理的に連続なページを主記憶上で不連
続にして試験を行っていた。
〔発明が解決しようとする問題点〕
上述した従来の情報処理装置の試験方式は、特定の命令
を用いた試験プログラムにおいてこの命令あるいはこの
命令のオペランドデータを含む論理的に連続なページを
主記憶上で不連続にしてページング機能の試験を行って
いたので、ページング機能の試験を行っていない命令で
ページング機能に問題があったとしてもこれを検出でき
ない場合が生じるという欠点がある。
また、オペランドデータについても特定のオペランドデ
ータの場合についてのみ試験を行っているので、ページ
ング機能の試験を行っていないオペランドでページング
機能に問題があったとじてもこれを検出できない場合が
生じるという欠点がある。
本発明の目的は、上述の点に鑑み、種々の命令およびオ
ペランドデータが論理的に不連続なページに存在する場
合について情報処理装置のページング機能の試験を行う
ことができる情報処理装置の試験方式を提供することに
ある。
〔問題点を解決するための手段〕
本発明の情報処理装置の試験方式は、ページング機能を
有する情報処理装置の試験方式において、前記情報処理
装置を試験する試験プログラムをページ単位に格納する
ファイル格納手段と、前記情報処理装置の主記憶上のモ
ニタプログラムに含まれ前記ファイル格納手段から前記
試験プログラムを論理的なページが前記主記憶上で不連
続となるようにロードする試験プログラムロード手段と
を有する。
〔作用〕
本発明の情報処理装置の試験方式では、ファイル格納手
段が情報処理装置を試験する試験プログラムをページ単
位に格納し、情報処理装置の主記憶上のモニタプログラ
ムに含まれる試験プログラムロード手段がファイル格納
手段がら試験プログラムを論理的なページが主記憶上で
不連続となるようにロードする。
〔実施例〕
次に、本発明について図面を参照して説明する。
図は、本発明の一実施例を示す構成図である。
本実施例の情報処理装置の試験方式では、情報処理装置
1にファイル格納手段2が接続されている。
情報処理装置1は、その主起[11上に試験プロクラム
ロード手段lotを含むモニタプログラム100を有し
ている。
ファイル格納手段2は、情報処理装置1を試験する試験
プログラム201を論理ページ順に格納している。
試験プログラムロード手段101は、ファイル格納手段
2に格納されている試験プログラム201を情報処理装
置1の主起till上に論理ページが不連続な試験プロ
グラム202としてロードする。
試験プログラム201は、それ自体の中に情報処理袋W
llのページング機能を試験するための部分を含まなく
てよい。
次に、このように構成された本実施例の情報処理装置の
試験方式の動作について説明する。
モニタプログラム100が実行されると、モニタプログ
ラム100に含まれる試験プログラムロード手段101
は、ファイル格納手段2に論理ページ順に格納されてい
る試験プログラム201を、ページlが主記憶11上の
ロードエリアの先頭に、ページ2がロードエリアの最後
部に、ページ3がロードエリアの先頭の次に、ページ4
がロードエリアの最後部の直前にというように、情報処
理装置1の主起tall上に1頓次ロードしていき、主
起!!ll上で不連続な論理ページを有する試験プログ
ラム202とする。なお、試験プログラム2OLをペー
ジ単位に主記憶11上のロードエリアに不連続な論理ペ
ージを有する試験プログラム202としてロードしてい
くアルゴリズムは、上述のアルゴリズムに限られないこ
とはいうまでもない。
試験プログラムロード手段101による主記憶11上へ
の不連続な論理ページを有する試験プログラム202の
ロードが終了すると、この試験プログラム202はモニ
タプログラム1000制御下で実行され、これにより情
報処理装置1の試験が行われる。
試験プログラム202による情報処理装置1の試験が正
常に終了すれば、結果として試験プログラム202のペ
ージの不連続部に位置する命令およびオペランドデータ
に関する情報処理装置1のページング機能の正常性を確
認することができる。
したがって、種々の命令およびオペランドデータに関す
る種々の試験プログラム201を同様にして情報処理装
置lの主記憶11上にロードして実行させることにより
、種々の命令およびオペランドデータに関する情報処理
袋TL1のページング機能の試験を行うことができる。
〔発明の効果〕
以上説明したように本発明は、ファイル格納手段に格納
された試験プログラムを情報処理装置の主記憶上に論理
ページが不連続となるようにロードして実行させること
により、情報処理装置のページング機能の試験を行う試
験プログラム自体を使用することなしに、ページの不連
続部に位置する種々の命令およびオペランドデータに関
して情報処理装置のページング機能の試験を容易に行う
ことができる効果がある。
【図面の簡単な説明】
図は本発明の一実施例を示す構成図である。 図において、 l・・・・情報処理装置、 2・・・・ファイル格納手段、 11・・・・主記憶、 100  ・・・モニタプログラム、 101  ・・・試験プログラムロード手段、201.
202 ・試験プログラムである。

Claims (1)

  1. 【特許請求の範囲】 ページング機能を有する情報処理装置の試験方式におい
    て、 前記情報処理装置を試験する試験プログラムをページ単
    位に格納するファイル格納手段と、前記情報処理装置の
    主記憶上のモニタプログラムに含まれ前記ファイル格納
    手段から前記試験プログラムを論理的なページが前記主
    記憶上で不連続となるようにロードする試験プログラム
    ロード手段と、 を有することを特徴とする情報処理装置の試験方式。
JP61231998A 1986-09-30 1986-09-30 情報処理装置の試験方式 Pending JPS6385940A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61231998A JPS6385940A (ja) 1986-09-30 1986-09-30 情報処理装置の試験方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61231998A JPS6385940A (ja) 1986-09-30 1986-09-30 情報処理装置の試験方式

Publications (1)

Publication Number Publication Date
JPS6385940A true JPS6385940A (ja) 1988-04-16

Family

ID=16932341

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61231998A Pending JPS6385940A (ja) 1986-09-30 1986-09-30 情報処理装置の試験方式

Country Status (1)

Country Link
JP (1) JPS6385940A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03269735A (ja) * 1990-03-20 1991-12-02 Pfu Ltd マイクロプロセッサボードのテスト処理方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03269735A (ja) * 1990-03-20 1991-12-02 Pfu Ltd マイクロプロセッサボードのテスト処理方式

Similar Documents

Publication Publication Date Title
GB2281986A (en) Logging program counter on reset.
JPS6385940A (ja) 情報処理装置の試験方式
JPH01297738A (ja) コンピュータの試験装置
JPH03113646A (ja) トレース回路
JPS61177551A (ja) 処理装置の立上げ制御方式
JP2684966B2 (ja) 入出力処理装置のデバッグ装置
JPS6293733A (ja) マイクロプログラム制御式デ−タ処理装置
JPH0772874B2 (ja) 割込み受取り装置
JPH04167146A (ja) 情報処理装置のアドレストレース方式
JPS62256138A (ja) デ−タ処理装置
JPH07281924A (ja) トレース装置及びこれを備えたエミュレータ
JPH02266431A (ja) 情報処理装置
JPS62197834A (ja) マイクロプログラム制御装置
JPS6234238A (ja) マイクロプロセツサ
JPH04165433A (ja) オペレーティングシステムのデバグ方式
JPH04310138A (ja) データ伝送装置のデバッグ方法
JPH0782447B2 (ja) Dmaデータ転送制御装置
JPH0444973B2 (ja)
JPS63174173A (ja) 情報処理装置
Neumann Disk-based program swapping in 8080-based microcomputers
JPS5858648A (ja) プログラムの未決項目処理方式
JPH0287227A (ja) データ処理装置
JPS6246350A (ja) マイクロプロセツサの動作解析方法と装置
JPS6091458A (ja) マイクロプロセツサのプログラムデバツグ装置
JPH07210420A (ja) スレッド環境におけるデバッグ方法